CN103368553B - 半速率预加重电路 - Google Patents

半速率预加重电路 Download PDF

Info

Publication number
CN103368553B
CN103368553B CN201210101819.8A CN201210101819A CN103368553B CN 103368553 B CN103368553 B CN 103368553B CN 201210101819 A CN201210101819 A CN 201210101819A CN 103368553 B CN103368553 B CN 103368553B
Authority
CN
China
Prior art keywords
circuit
current source
preemphasis
selection circuit
output terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210101819.8A
Other languages
English (en)
Other versions
CN103368553A (zh
Inventor
易生涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen ZTE Microelectronics Technology Co Ltd
Original Assignee
Shenzhen ZTE Microelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen ZTE Microelectronics Technology Co Ltd filed Critical Shenzhen ZTE Microelectronics Technology Co Ltd
Priority to CN201210101819.8A priority Critical patent/CN103368553B/zh
Priority to PCT/CN2012/077509 priority patent/WO2013152563A1/zh
Publication of CN103368553A publication Critical patent/CN103368553A/zh
Application granted granted Critical
Publication of CN103368553B publication Critical patent/CN103368553B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/028Arrangements specific to the transmitter end
    • H04L25/0282Provision for current-mode coupling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/028Arrangements specific to the transmitter end
    • H04L25/0286Provision of wave shaping within the driver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission

Abstract

本发明揭示了一种半速率预加重电路,包括i+1个电流源I0、I1、…、Ii,i+1个选择电路第一选择电路、第二选择电路、…、第i+1选择电路和负载电路,所述第一选择电路、第二选择电路、…、第i+1选择电路分别将所述电流源I0、I1、…、Ii选择性地连接至第一输出端或第二输出端;i为大于或等于2的自然数;其中,所述第一选择电路、第二选择电路、…、第i+1选择电路通过所述电流源I0、I1、…、Ii选择性地组合至所述第一输出端和第二输出端而预加重传输信号。本发明提出的半速率预加重电路,实现了传输信号的预加重和去加重。

Description

半速率预加重电路
技术领域
本发明涉及到通信领域,尤其涉及一种半速率预加重电路。
背景技术
在很高的频率(GHz以上)和低压(1V左右)下,高频信号在信道传输中的衰减很明显。为了补偿信道传输中的高频信号衰减,可以采取信号预加重或者去加重的方法,对传输数据中的高频部分进行补偿或者对低频进行衰减,使得接收到的高频和低频信号的幅度一致,获得比较好的信号眼图。传统的预加重电路只能在全速率应用中,实现单独的预加重或者去加重功能,现有技术还没有在半速率应用中实现预加重或去加重。
发明内容
本发明的主要目的为提供一种半速率预加重电路,实现传输信号的预加重或去加重。
本发明提出一种半速率预加重电路,包括i+1个电流源I0、I1、...、Ii,i+1个选择电路第一选择电路、第二选择电路、...、第i+1选择电路和负载电路,所述第一选择电路、第二选择电路、...、第i+1选择电路分别将所述电流源I0、I1、...、Ii选择性地连接至第一输出端或第二输出端;i为大于或等于2的自然数;
其中,所述第一选择电路、第二选择电路、...、第i+1选择电路通过所述电流源I0、I1、...、Ii选择性地组合至所述第一输出端和第二输出端而预加重传输信号。
优选地,所述第一选择电路、第二选择电路、...、第i+1选择电路通过所述电流源I0、I1、...、Ii选择性地组合至所述第一输出端和第二输出端而预加重传输信号具体为:
固定电流源I0的电流值,改变所述电流源I1、...、Ii的电流值实现传输信号预加重。
优选地,所述第一选择电路、第二选择电路、...、第i+1选择电路通过所述电流源I0、I1、...、Ii选择性地组合至所述第一输出端和第二输出端而去加重传输信号。
优选地,所述第一选择电路、第二选择电路、...、第i+1选择电路通过所述电流源I0、I1、...、Ii选择性地组合至所述第一输出端和第二输出端而去加重传输信号具体为:
固定所述电流源I1、...、Ii的总电流值,减少电流源I0的电流值;
根据所述传输信号的权重调整所述电流源I1、...、Ii的电流值,其中,所述电流源I1、...、Ii的电流值调整的总和等于所述电流源I0的电流值减少的值。
优选地,所述电流源I0、I1、...、Ii的输出端接地,所述电流源I0、I1、...、Ii的输入端分别连接所述第一选择电路、第二选择电路、...、第i+1选择电路;或者,
所述电流源I0、I1、...、Ii的输入端接电源,所述电流源I0、I1、...、Ii的输出端分别连接所述第一选择电路、第二选择电路、...、第i+1选择电路;以及,
所述第一选择电路、第二选择电路、...、第i+1选择电路通过并联电路连接至所述第一输出端和第二输出端。
优选地,还包括i+1个调节电路第一调节电路、第二调节电路、...、第i+1调节电路,用于调节所述电流源I0、I1、...、Ii的电流值。
优选地,所述调节电路为数模转换器。
优选地,还包括半速率采样电路,用于接收2路差分信号,并输出i+1个差分信号D[n]、D[n-1]、...、D[n-i]作为所述传输信号至所述第一选择电路、第二选择电路、...、第i+1选择电路,相邻两个差分信号之间延时一个周期。
优选地,所述半速率采样电路包括2i+5个锁存器和i+1二选一选择器。
本发明提出一种半速率预加重电路,应用于半速率、高速低电压下的预加重/去加重。传统的预加重电路只能在全速率应用中,实现单独的预加重或者去加重功能,本发明通过改变尾电流的配置方式,既能实现预加重,同时可以实现去加重的功能。同时本方案采用半速率模式,降低了系统的要求,大大降低系统的功耗。
附图说明
图1为本发明半速率预加重电路一实施例的半速率采样电路图;
图2为本发明半速率预加重电路一实施例的结构示意图;
图3为本发明半速率预加重电路一实施例的预加重和去加重效果图。
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
参照图1、图2,提出本发明半速率预加重电路一实施例,图1所示为半速率采样电路,包括锁存器Latch110、Latch211、...、Latchi+618以及二选一选择器Maxn110、Maxn- 1111、...、Maxn-i112,D1和D0为两路并行输入数据,CLK为半速率时钟,作为半速率采样电路的时钟控制信号。D1、D0和CLK均为差分信号,本实施例的图1仅为单端示意图。D1、D0分别连接Latch110、Latch312的输入端,Latch110、Latch312分别输出至Latch211、Latch413,Latch413输出到Latch514。Latch211、Latch514的输出端分别连接Maxn110,Maxn110输出信号D[n],同时Latch211、Latch514的输出端还接到Latch616、Latch715。Latch616、Latch715的输出端连接至Maxn-1111,Maxn-1111输出信号D[n-1],同时Latch616、Latch715的输出端连接到后级Latch,以此类推,最后第i级输出到信号D[n-i]。
上述半速率采样电路实现一个半速率的采样功能,同时得到i+1个分别延时1个周期、2个周期...i个周期的延时信号D[n]、D[n-1]、...、D[n-i]。图1中两路并行数据D0和D1,最高频率为f0,时钟频率为2f0,分别通过Latch110、Latch2112个Latch以及Latch312、Latch413、Latch5143个Latch产生半个周期的延时,再通过Maxn110、Maxn-1111、...、Maxn- i112分别进行选择输出为1路的数据D[n]、D[n-1]、...、D[n-i],输出数据的最高频率为2f0,D[n]、D[n-1]、...、D[n-i]之间分别相差1/2f0的时间,如此实现了一个半速率的采样功能。
图1所示仅为本实施例实现半速率采样功能的示例之一,其它本领域技术人员可以考虑到的能够实现半速率采样功能的电路结构同样适用于本实施例。
图2所示之半速率预加重电路包括负载电路20,i+1个选择电路第一选择电路26、第二选择电路25、...、第i+1选择电路24,i+1个电流源模块第一电流源模块21、第二电流源模块22、...、第i+1电流源模块23,所述第一电流源模块21、第二电流源模块22、...、第i+1电流源模块23分别包括电流源I0、I1、...、Ii以及分别调节所述电流源I0、I1、...、Ii的i+1个调节电路第一调节电路、第二调节电路、...、第i+1调节电路,上述调节电路可以为DAC。
电流源I0、I1、...、Ii的输出端接地,输入端分别连接所述第一选择电路26、第二选择电路25、...、第i+1选择电路24;或者,电流源I0、I1、...、Ii的输入端接电源,输出端分别连接所述第一选择电路26、第二选择电路25、...、第i+1选择电路24;且所述第一选择电路26、第二选择电路25、...、第i+1选择电路24通过并联电路连接至所述第一输出端DOUTP和第二输出端DOUTN。
上述第一选择电路26、第二选择电路25、...、第i+1选择电路24可分别由两个NMOS管构成,也可以由其它本领域技术人员可以想到的电路构成如单刀双掷开关等,不仅限于NMOS管,本实施例以NMOS管为例进行说明。
负载电路20包括电阻R1和R2,电阻R1一端接电源VDD,另一端连接第二输出端DOUTN,电阻R2一端接电源VDD,另一端连接第一输出端DOUTP。
经过图1采样得到的差分信号D[n]、D[n-1]、...、D[n-i]分别输入图2中D[n]P、D[n]N、D[n-1]P、D[n-1]N、...、D[n-i]P、D[n-i]N,所述D[n]P、D[n]N、D[n-1]P、D[n-1]N、...、D[n-i]P、D[n-i]N分别连接在第一NMOS管201、第二NMOS管202、第三NMOS管203、第四NMOS管204、第2iNMOS管205、第2(i+1)NMOS管206的栅极。第一NMOS管201、第二NMOS管202的漏极与电流源I0的输入端连接,第三NMOS管203、第四NMOS管204的漏极连接电流源I1的输入端,依次类推,第2iNMOS管205、第2(i+1)NMOS管206的漏极连接电流源Ii的输入端。第一NMOS管201、第四NMOS管204、第2(i+1)NMOS管206的源极连接第二输出端DOUTN,第二NMOS管202、第三NMOS管203、第2iNMOS管205的源极连接第一输出端DOUTP。
图2所示半速率预加重电路实现对差分信号D[n]、D[n-1]、...、D[n-i]预加重或去加重的功能。实现预加重或去加重主要通过调节电流源I0、I1、...、Ii的电流i0、i1、...、ii实现。电流源I0、I1、...、Ii分别通过i+1个DAC控制,不进行预加重或者去加重时,电流源I0的电流值i0为某一特定值,i1、...、ii均为0。根据D[n-1]、...、D[n-i]权重的不同,采用数字控制可以得到不同的电流值,实现不同程度的预加重或者去加重。实现预加重功能时,保持i0不变,只是改变i1、...、ii的值,可以得到类似图3所示的预加重波形。实现去加重功能时,保持i0、i1、...、ii的总电流值不变,减小电流源I0电流值i0,i0减小的量按D[n-1]、...、D[n-i]权重分配给i1、...、ii,可以保证高频数据摆幅最大,低频数据摆幅按权重降低,去加重的波形如图3所示。经信道衰减后,高频部分和低频部分摆幅趋于一致。
本发明提出一种半速率预加重电路,应用于半速率、高速低电压下的预加重/去加重。传统的预加重电路只能在全速率应用中,实现单独的预加重或者去加重功能,本发明通过改变尾电流的配置方式,既能实现预加重,同时可以实现去加重的功能。同时本方案采用半速率模式,降低了系统的要求,大大降低系统的功耗。
以上所述仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (6)

1.一种半速率预加重电路,其特征在于,包括i+1个电流源I0、I1、...、Ii,i+1个选择电路第一选择电路、第二选择电路、...、第i+1选择电路和负载电路,所述第一选择电路、第二选择电路、...、第i+1选择电路分别将所述电流源I0、I1、...、Ii选择性地连接至第一输出端或第二输出端;i为大于或等于2的自然数;还包括半速率采样电路,用于接收2路差分信号,并输出i+1个差分信号D[n]、D[n-1]、...、D[n-i]作为传输信号至所述第一选择电路、第二选择电路、...、第i+1选择电路,相邻两个差分信号之间延时一个周期;
其中,所述第一选择电路、第二选择电路、...、第i+1选择电路通过所述电流源I0、I1、...、Ii选择性地组合至所述第一输出端和第二输出端而预加重传输信号,具体为:固定电流源I0的电流值,改变所述电流源I1、...、Ii的电流值实现传输信号预加重;
所述第一选择电路、第二选择电路、...、第i+1选择电路通过所述电流源I0、I1、...、Ii选择性地组合至所述第一输出端和第二输出端而去加重传输信号具体为:固定所述电流源I1、...、Ii的总电流值,减少电流源I0的电流值。
2.如权利要求1所述的半速率预加重电路,其特征在于,
根据所述传输信号的权重调整所述电流源I1、...、Ii的电流值,其中,所述电流源I1、...、Ii的电流值调整的总和等于所述电流源I0的电流值减少的值。
3.如权利要求1所述的半速率预加重电路,其特征在于,所述电流源I0、I1、...、Ii的输出端接地,所述电流源I0、I1、...、Ii的输入端分别连接所述第一选择电路、第二选择电路、...、第i+1选择电路;或者,
所述电流源I0、I1、...、Ii的输入端接电源,所述电流源I0、I1、...、Ii的输出端分别连接所述第一选择电路、第二选择电路、...、第i+1选择电路;以及,
所述第一选择电路、第二选择电路、...、第i+1选择电路通过并联电路连接至所述第一输出端和第二输出端。
4.如权利要求1所述的半速率预加重电路,其特征在于,还包括i+1个调节电路第一调节电路、第二调节电路、...、第i+1调节电路,用于调节所述电流源I0、I1、...、Ii的电流值。
5.如权利要求4所述的半速率预加重电路,其特征在于,所述调节电路为数模转换器。
6.如权利要求1所述的半速率预加重电路,其特征在于,所述半速率采样电路包括2i+5个锁存器和i+1二选一选择器。
CN201210101819.8A 2012-04-10 2012-04-10 半速率预加重电路 Active CN103368553B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201210101819.8A CN103368553B (zh) 2012-04-10 2012-04-10 半速率预加重电路
PCT/CN2012/077509 WO2013152563A1 (zh) 2012-04-10 2012-06-26 半速率预加重电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210101819.8A CN103368553B (zh) 2012-04-10 2012-04-10 半速率预加重电路

Publications (2)

Publication Number Publication Date
CN103368553A CN103368553A (zh) 2013-10-23
CN103368553B true CN103368553B (zh) 2018-04-27

Family

ID=49327036

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210101819.8A Active CN103368553B (zh) 2012-04-10 2012-04-10 半速率预加重电路

Country Status (2)

Country Link
CN (1) CN103368553B (zh)
WO (1) WO2013152563A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104102264A (zh) * 2014-06-27 2014-10-15 苏州加古尔微电子科技有限公司 一种连续时间预加重电流模驱动器

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1913507A (zh) * 2005-08-12 2007-02-14 三星电子株式会社 预加重装置、包含其的低压差分信令发射器和预加重方法
CN101036296A (zh) * 2004-10-01 2007-09-12 松下电器产业株式会社 信号输出电路

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NZ314186A (en) * 1996-03-04 1998-02-26 Holland Hitch Co Electronic trailer hitch coupling control system
JP5049982B2 (ja) * 2007-02-14 2012-10-17 パナソニック株式会社 Ac結合インターフェイス回路
KR101024817B1 (ko) * 2008-11-12 2011-03-24 주식회사 동부하이텍 차동 고대역 강조 구동장치
CN101572540B (zh) * 2009-06-09 2012-06-13 中国人民解放军国防科学技术大学 加重强度可配置的预加重电路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101036296A (zh) * 2004-10-01 2007-09-12 松下电器产业株式会社 信号输出电路
CN1913507A (zh) * 2005-08-12 2007-02-14 三星电子株式会社 预加重装置、包含其的低压差分信令发射器和预加重方法

Also Published As

Publication number Publication date
WO2013152563A1 (zh) 2013-10-17
CN103368553A (zh) 2013-10-23

Similar Documents

Publication Publication Date Title
CN103441659A (zh) 应用于交错并联式开关电源的控制电路
CN100566108C (zh) 一种三电平变换器的控制装置及驱动方法
CN103345289B (zh) 斜率补偿和环路带宽自适应控制电路及应用其的开关电源
CN101686042B (zh) T型开关结构的64选1模拟开关电路
CN107210743A (zh) 串行化发射机
CN104135272A (zh) 节省功耗的预加重lvds驱动电路
CN104702285B (zh) 一种模数转换器及模数转换方法
CN202998056U (zh) 一种预加重装置
CN201781417U (zh) 级联型高压变频器pwm波发生控制系统
CN103368553B (zh) 半速率预加重电路
CN106339024A (zh) 电压模式信号发射器
CN101394377A (zh) 预加重装置和低压差分信号发射器
CN105550150B (zh) 一种具有动态电阻失配调整功能的M-phy驱动电路
CN101938257B (zh) 音频处理芯片及其音频信号处理方法
CN204928617U (zh) 一种纳秒脉冲电源
CN204966057U (zh) 移位寄存器单元以及移位寄存器
CN201414119Y (zh) 一种梳状谱产生电路
CN110489363B (zh) 基于ddr写通道的发送电路
CN204349985U (zh) 一种基于多入多出技术的接收机
CN107911118A (zh) 一种多通道采样跟踪保持设备及信号采样方法
CN208836097U (zh) 一种可以调节开启时间的模拟开关电路
CN110429801A (zh) 一种基于sr技术的芯片控制电路及实现方法
CN102098040B (zh) 一种用于桥式驱动电路的单端高压电平转换电路
CN106254011B (zh) 一种可遥控船用广播系统
CN102355262B (zh) 一种混频dac开关电路的控制方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
ASS Succession or assignment of patent right

Owner name: SHENZHEN ZTE MICROELECTRONIC TECHNOLOGY CO., LTD.

Free format text: FORMER OWNER: ZTE CORPORATION

Effective date: 20131202

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: 518057 SHENZHEN, GUANGDONG PROVINCE TO: 518083 SHENZHEN, GUANGDONG PROVINCE

TA01 Transfer of patent application right

Effective date of registration: 20131202

Address after: Dameisha Yantian District of Shenzhen City, Guangdong province 518083 Building No. 1

Applicant after: SHENZHEN ZTE MICROELECTRONICS TECHNOLOGY CO., LTD.

Address before: 518057 Nanshan District Guangdong high tech Industrial Park, South Road, science and technology, ZTE building, Ministry of Justice

Applicant before: ZTE Corporation

C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
EE01 Entry into force of recordation of patent licensing contract

Application publication date: 20131023

Assignee: Xi'an Chris Semiconductor Technology Co. Ltd.

Assignor: SHENZHEN ZTE MICROELECTRONICS TECHNOLOGY CO., LTD.

Contract record no.: 2019440020036

Denomination of invention: Half-rate pre-emphasis circuit

Granted publication date: 20180427

License type: Common License

Record date: 20190619

EE01 Entry into force of recordation of patent licensing contract