CN103346982B - 星形结构RapidIO互连系统及其交换机配置方法 - Google Patents
星形结构RapidIO互连系统及其交换机配置方法 Download PDFInfo
- Publication number
- CN103346982B CN103346982B CN201310292154.8A CN201310292154A CN103346982B CN 103346982 B CN103346982 B CN 103346982B CN 201310292154 A CN201310292154 A CN 201310292154A CN 103346982 B CN103346982 B CN 103346982B
- Authority
- CN
- China
- Prior art keywords
- signal
- processing board
- board
- proxy module
- processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Small-Scale Networks (AREA)
Abstract
本发明公开一种星形结构RapidIO互连系统及交换机配置方法,系统包括一背板、一交换板和若干信号处理板,背板上设有一供交换板插入的交换板槽位和若干供信号处理板插入的信号处理板槽位,交换板槽位与各信号处理板槽位之间通过差分信号线和I2C总线连接,交换板包括交换机和代理模块,信号处理板包括高速处理芯片和代理模块;交换机配置方法包括:交换板代理模块通过I2C总线遍历信号处理板槽位,获取槽位上RapidIO端口信息,从而配置交换机。本发明使得物理属性并不完全匹配的外部信号处理板插入系统后能够实现即插即用。<!--1-->
Description
技术领域
本发明属于嵌入式系统领域,特别是一种星形结构RapidIO互连系统及其交换机配置方法。
背景技术
RapidIO商业联盟组织2001年提出了针对多处理器互连的RapidIO协议。RapidIO架构用于网络和通信设备,它通过提供高带宽、软件独立性、容错性和短等待时间进行满足更高的性能要求。RapidIO互连架构的设计与最流行的集成通信处理器、主机处理器以及网络数字信号处理器相兼容,是高性能包交换互连技术。它满足了高性能嵌入式系统行业对内部系统互连的需求,包括可靠性、高带宽和更快的总线速率。RapidIO互连支持片对片以及板对板的通信,其性能能够达到10Gbit/s或者更高。它是低迟延、基于存储器地址的协议,可升级、可靠、支持多重处理,并对应用软件透明。另外,它对操作系统软件没有影响。
当多个具有RapidIO端口的处理器需要互连互通时就需要用到RapidIO交换机。RapidIO交换机一般具有多个RapidIO端口,可以同时连接多个具有RapidIO端口的器件,RapidIO交换机根据RapidIO报文头中的地址,将RapidIO报文从一个端口路由到另一个端口。
由于RapidIO具有上述的优点,目前大多数高性能处理系统中的处理芯片都采用RapidIO总线进行互连,同时RapidIO交换机在互连系统中也是必可少的器件。因此,RapidIO交换机的配置也就成为互连系统必须解决的一个重要问题。
目前普遍采用RapidIO交换机的配置方法,如文献1:RapidIOTMInterconnectSpecification,Annex1:Software/SystemBringUpSpecificatio所述,采用枚举策略,将一个具有RapidIO端口的主处理器连接到RapidIO交换机上,当系统加电后,主处理器通过枚举策略发现连接到RapidIO交换机的其它RapidIO端口,同时给这些RapidIO端口配置一个地址,然后再配置RapidIO交换机的路由表。这种方法存在明显不足:
1、主处理器枚举结束后,如果有新的RapidIO端口连接到RapidIO交换机上,在系统断电重启前,RapidIO交换机无法被重新配置,新接入的RapidIO端口必须等到系统断电重启后,主处理器重新进行枚举后才可以使用。因此,采用枚举策略无法实现外部RapidIO端口的即插即用;
2、枚举策略的前提条件是新接入的RapidIO端口必须能够与交换机端口正确地建立物理链路,这就要求新接入的RapidIO端口与交换机端口的物理属性必须相匹配。这些物理属性主要包括速率、通道顺序、工作模式等。因此,枚举策略对新接入的RapidIO端口提出了较严格的硬件条件,灵活性不够。
发明内容
本发明的目的在于提供一种星形结构RapidIO互连系统,使物理属性并不完全匹配的外部处理板插入系统后实现即插即用。
本发明的另一目的在于提供一种星形结构RapidIO互连系统交换机配置方法,使物理属性并不完全匹配的外部处理板插入系统后实现即插即用。
实现本发明目的的技术解决方案为:一种星形结构RapidIO互连系统,包括一背板、一交换板和若干信号处理板;所述背板上设有一供交换板插入的交换板槽位和若干供信号处理板插入的信号处理板槽位,交换板槽位与各信号处理板槽位之间通过设于所述背板上的差分信号线和I2C总线连接;所述交换板包括交换机和代理模块,所述信号处理板包括高速处理芯片和代理模块;当信号处理板插入背板上的信号处理板槽位时,交换板的代理模块主动通过I2C总线与信号处理板的代理模块通信,获取信号处理板的端口信息,从而配置交换机,使系统中信号处理板的高速处理芯片之间实现高速互连互通。
实现本发明另一目的的技术解决方案为:一种星形结构RapidIO互连系统交换机配置方法,包括如下步骤:
70)系统加电,交换板代理模块开始工作;
71)设置被访问的信号处理板的起始地址;
72)通过I2C接口按该地址访问信号处理板;
73)判断被访问的信号处理板是否有应答;
74)如果有应答,通过I2C接口继续访问该信号处理板代理模块,获取该信号处理板上RapidIO端口信息;
75)根据所获取的信号处理板上RapidIO端口信息,配置交换机;
76)如果被访问的信号处理板没有应答,则判断上一次访问该地址时是否有应答;
77)如果上一次有应答,则说明该信号处理板被拔出,关闭该槽位对应的交换机端口;
78)将被访问的信号处理板的地址顺序递增;
79)判断递增后的地址是否超过最大地址,如是,则说明已遍历所有信号处理板槽位,返回步骤(71)进行下一循环访问;如否,则转至步骤(72),访问下一信号处理板。
本发明的原理是:VPX标准详细规定了背板、模块、连接器物理特性及信号线的定义,提供了各种拓扑结构,如全网状、单星、双星、令牌环等。因此,基于VPX标准以及用户需求会较容易的设计出一种通用互连系统。本发明依据即插即用的需求,在交换板和信号处理板上设置一个代理模块,交换板上的代理模块能够和插入背板的信号处理板中的代理模块进行实时通信,能够快速监测到系统中信号处理板的插入和拔出用情况,同时进行修改RapidIO交换机的配置。
本发明与现有技术相比,其显著优点是:
1、系统简单,兼容性好:系统中不必专门设置一个进行枚举策略的主处理板,减小了系统设计的复杂度;
2、即插即用:系统运行过程中能够实时监测到新插入和拔出的信号处理板,同时能够对RapidIO交换机进行实时配置,实现了外部接入板卡的“即插即用”,降低了系统使用的复杂度。
下面结合附图和具体实施方式,对本发明作进一步详细说明。
附图说明
图1是本发明星形结构RapidIO互连系统的外形图。
图2是图1中背板的布线图。
图3是图1中交换板的结构示意图。
图4是图1中信号处理板的结构示意图(单端口)。
图5是图1中信号处理板的结构示意图(多端口)。
图6是本发明星形结构RapidIO互连系统交换机的配置方法流程图。
图7是信号处理板代理模块的工作流程图。
图8是交换板代理模块与信号处理板代理模块之间的通信协议。
图9是信号处理板代理模块的寄存器空间(表1)。
图中,11是背板,12是交换板,13是单端口处理板,14是多端口处理板。
具体实施方式
本发明星形结构RapidIO互连系统,包括一背板、一交换板和若干信号处理板;所述背板上设有一供交换板插入的交换板槽位和若干供信号处理板插入的信号处理板槽位,交换板槽位与各信号处理板槽位之间通过设于所述背板上的差分信号线和I2C总线连接;所述交换板包括交换机和代理模块,所述信号处理板包括高速处理芯片和代理模块;
当信号处理板插入背板上的信号处理板槽位时,交换板的代理模块主动通过I2C总线与信号处理板的代理模块通信,获取信号处理板的端口信息,从而配置交换机,使系统中的所有信号处理板的高速处理芯片之间实现高速互连互通。
如图1所示,基于VPX标准设计的星形结构RapidIO互连系统,所述交换机为具有8个RapidIO端口的Tsi578芯片。背板11有9个槽位,编号为0~8。交换板12固定插入0号槽位,信号处理板13、14可任意插入1~8号槽位,系统中最多支持8个信号处理板。
如图2所示,所述背板11上有9个槽位,每个槽位有6根引脚,这些引脚按一个固定顺序进行添加上拉或下拉电阻,其中下拉电阻的引脚定义为0,上拉电阻的引脚定义为1,以保证这些引脚按一个固定顺序组成不重复的二进制值,然后将这些二进制值映射成从0~8的连续编号;
交换板插在0号槽位,该槽位有8组4对差分线,对应交换板Tsi578芯片的8个RapidIO端口,每一组差分线都连接到不同槽位的固定位置,使信号处理板插入槽位后,处理板的RapidIO端口能够和Tsi578芯片的端口进行对接;
二根作为I2C总线的信号线将0~8号槽位串连在一起,当信号处理板插入背板后,信号处理板的代理模块能够和交换板代理模块实现数据交换。
如图3的所述交换板12所示,交换板由两部分组成:交换机和代理模块。其中交换机采用1片Tsi578芯片,该芯片具有8个RapidIO端口,8个RapidIO端口通过与背板的接口分别连接到1~8号槽位的固定位置,从而实现了Tsi578芯片将8个槽位的RapidIO端口的互连。代理模块采用一个可编程的处理芯片(CPU、DSP和FPGA均可)实现,该芯片对外提供一个I2C总线接口,通过与背板的接口分别连接到1~8号槽位的固定位置,从而实现与背板其它信号处理板代理模块之间的通信。
如图4中的所述信号处理板13,为只有一个RapidIO端口、且该端口同时作为信号处理板的对外输出端口的单端口处理板,由高速处理芯片和代理模块构成。信号处理板的该输出RapidIO端口的位置与信号处理板槽位的RapidIO端口位置相对应,当信号处理板插入信号处理板槽位后,其RapidIO端口能够与交换板的Tsi578芯片的RapidIO端口连接。代理模块对外提供一个I2C接口,当板卡插入背板后,通过背板能够和交换板代理的I2C接口对接。
如图5中的所述信号处理板14,所述信号处理板为通过一个Tsi578芯片互连多个RapidIO端口的多端口处理板,所述Tsi578芯片的一个端口作为信号处理板对外输出端口,该端口在信号处理板插入信号处理板槽位后,能够与交换板的Tsi578芯片的RapidIO端口连接。多端口处理板由高速处理芯片、交换机Tsi578和代理模块构成,代理模块对外提供一个I2C接口,当板卡插入背板后,通过背板能够和交换板代理的I2C接口对接。
如图6所示,本发明星形结构RapidIO互连系统交换机配置方法,包括如下步骤:
70)系统加电,交换板代理模块开始工作;
71)设置被访问的信号处理板的起始地址;
72)通过I2C接口按该地址访问信号处理板;
73)判断被访问的信号处理板是否有应答;
74)如果有应答,通过I2C接口继续访问该信号处理板代理模块,获取该信号处理板上RapidIO端口信息;依据表1,代理模块继续发送寄存器地址,如果有I2C应答,接下来就会收到该寄存器对应的内容,最终,代理模块能够将整个信号处理板的寄存器空间内容读到,然后根据这些信息配置交换机Tsi578相应的端口(槽位与Tsi578端口的映射关系是固定的,知道槽号就可以得到该槽位连接的Tsi578端口号),包括端口速率、路由表、端口工作模式等。
如图8所示是交换板代理模块与信号处理板代理模块之间的通信协议。交换板代理模块与信号处理板代理模块之间的I2C通信过程具体为:
81)交换板代理模块的I2C接口工作在主动对外进行读操作的主模式,信号处理板代理模块的I2C接口工作在被动等待外部访问的从模式;
82)信号处理板代理模块的I2C接口检测到对本模块的访问,则发出应答信号;
83)交换板代理模块得到应答信号后,则依据依据表1所示寄存器空间,依次发送寄存器地址,信号处理板代理模块收到寄存器地址后,同样依据表1,将对应寄存器空间的本信号处理板的RapidIO端口信息发送给交换板代理模块。
75)根据所获取的信号处理板上RapidIO端口信息,配置交换机;
76)如果被访问的信号处理板没有应答,则判断上一次遍历该地址时是否有应答;
77)如果上一次有应答,则说明该信号处理板被拔出,关闭该槽位对应的交换机Tsi578端口;
78)将被访问的信号处理板的地址顺序递增;
79)判断递增后的地址是否超过最大地址,如是,则说明已遍历所有信号处理板槽位,返回步骤(71)进行下一循环访问;如否,则转至步骤(72),访问下一信号处理板。
按照上述方式,在系统运行的整个周期内,交换板代理模块以槽号1~8为地址不间断地进行I2C访问,能够实时发现新插入背板的信号处理板及从背板拔出的信号处理板,同时修改交换机Tsi578相应的端口配置。
如图7所示,信号处理板代理模块工作过程为:当信号处理板插入到背板后,板卡加电,代理模块开始工作,首先读取背板6根确定槽号的引脚值,确定当前板卡插入的槽号,然后将槽号作为代理模块I2C接口的地址,等待交换板代理模块的访问。代理模块上保存一个寄存器空间,如表1(图9),该寄存器空间记录当前信号处理板上RapidIO的端口信息,当被交换板代理访问时,依据该空间内容进行回复。
如附表1(图9)所示,信号处理板代理模块保存一个包含本板卡RapidIO端口信息的地址空间,地址范围从0~0x12,交换板卡获得这些信息后即完成对交换机的配置。
Claims (3)
1.一种星形结构RapidIO互连系统,包括一背板、一交换板和若干信号处理板;
所述背板上设有一供交换板插入的交换板槽位和若干供信号处理板插入的信号处理板槽位,交换板槽位与各信号处理板槽位之间通过设于所述背板上的差分信号线和I2C总线连接;
所述交换板包括交换机和代理模块,所述信号处理板包括高速处理芯片和代理模块;
当信号处理板插入背板上的信号处理板槽位时,交换板的代理模块主动通过I2C总线与信号处理板的代理模块通信,获取信号处理板的端口信息,从而配置交换机,使系统中信号处理板的高速处理芯片之间实现高速互连互通;
所述交换机为具有8个RapidIO端口的Tsi578芯片;
其特征在于:所述背板上有9个槽位,每个槽位有6根引脚,这些引脚按一个固定顺序进行添加上拉或下拉电阻,其中下拉电阻的引脚定义为0,上拉电阻的引脚定义为1,以保证这些引脚按一个固定顺序组成不重复的二进制值,然后将这些二进制值映射成从0~8的连续编号;
交换板插在0号槽位,该槽位有8组4对差分线,对应交换板Tsi578芯片的8个RapidIO端口,每一组差分线都连接到不同槽位的固定位置,使信号处理板插入槽位后,处理板的RapidIO端口能够和Tsi578芯片的端口进行对接;
二根作为I2C总线的信号线将0~8号槽位串连在一起,当信号处理板插入背板后,信号处理板的代理模块能够和交换板的代理模块之间实现数据交换;
当信号处理板插入背板后,信号处理板的代理模块能够读取槽位上的6根引脚的电平值,从而获取当前槽位的编号,同时将该槽位的编号作为本信号处理板代理模块的I2C接口地址。
2.一种星形结构RapidIO互连系统交换机配置方法,其特征在于包括如下步骤:
70)系统加电,交换板代理模块开始工作;
71)设置被访问的信号处理板的起始地址;
72)通过I2C接口按该地址访问信号处理板;
73)判断被访问的信号处理板是否有应答;
74)如果有应答,通过I2C接口继续访问该信号处理板代理模块,获取该信号处理板上RapidIO端口信息;
75)根据所获取的信号处理板上RapidIO端口信息,配置交换机;
76)如果被访问的信号处理板没有应答,则判断上一次访问该地址时是否有应答;
77)如果上一次有应答,则说明该信号处理板被拔出,关闭该信号处理板槽位对应的交换机端口;
78)将被访问的信号处理板的地址顺序递增;
79)判断递增后的地址是否超过最大地址,如是,则说明已遍历所有信号处理板槽位,返回步骤(71)进行下一循环访问;如否,则转至步骤(72),访问下一信号处理板。
3.根据权利要求2所述的星形结构RapidIO互连系统交换机配置方法,其特征在于:所述步骤74)如果有应答,通过I2C接口访问信号处理板代理模块,获取该信号处理板上RapidIO端口信息步骤包括:
81)交换板代理模块的I2C接口工作在主动对外进行读操作的主模式,信号处理板代理模块的I2C接口工作在被动等待外部访问的从模式;
82)信号处理板代理模块的I2C接口检测到对本模块的访问,则发出应答信号;
83)交换板代理模块得到应答信号后,则依据其寄存器空间,依次发送寄存器地址,信号处理板代理模块收到寄存器地址后,将对应寄存器空间的本信号处理板的RapidIO端口信息发送给交换板代理模块。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310292154.8A CN103346982B (zh) | 2013-07-12 | 2013-07-12 | 星形结构RapidIO互连系统及其交换机配置方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310292154.8A CN103346982B (zh) | 2013-07-12 | 2013-07-12 | 星形结构RapidIO互连系统及其交换机配置方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103346982A CN103346982A (zh) | 2013-10-09 |
CN103346982B true CN103346982B (zh) | 2016-07-06 |
Family
ID=49281757
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310292154.8A Active CN103346982B (zh) | 2013-07-12 | 2013-07-12 | 星形结构RapidIO互连系统及其交换机配置方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103346982B (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105549696B (zh) * | 2015-12-07 | 2019-04-26 | 中国电子科技集团公司第三十二研究所 | 具有机箱管理功能的机架式服务器系统 |
CN106789161B (zh) * | 2016-11-24 | 2020-04-10 | 北京无线电测量研究所 | 一种基于VPX系统的RapidIO路由配置装置和方法 |
CN106844249B (zh) * | 2016-12-06 | 2019-10-29 | 中国电子科技集团公司第三十二研究所 | 基于RapidIO总线的RAID存储系统及方法 |
CN107193763B (zh) * | 2017-04-13 | 2020-04-24 | 联想(北京)有限公司 | 一种信息处理的方法及电子设备 |
CN107872406A (zh) * | 2017-11-13 | 2018-04-03 | 济南浪潮高新科技投资发展有限公司 | 一种基于移动云的便携式加固交换机 |
CN108337577B (zh) * | 2018-02-11 | 2020-08-07 | 中国电子科技集团公司第五十四研究所 | 一种新型的vpx集成背板 |
CN111193670B (zh) * | 2019-12-27 | 2021-10-29 | 重庆秦嵩科技有限公司 | 一种路由表建立与在线监控方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102036124A (zh) * | 2009-09-24 | 2011-04-27 | 中兴通讯股份有限公司 | Atca系统及其背板和单板 |
CN102387084A (zh) * | 2011-11-29 | 2012-03-21 | 中国航空工业集团公司第六三一研究所 | 基于RapidIO协议包交换的系统结构 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7499516B2 (en) * | 2004-11-19 | 2009-03-03 | Agere Systems, Inc. | Methods and apparatus for interface buffer management and clock compensation in data transfers |
-
2013
- 2013-07-12 CN CN201310292154.8A patent/CN103346982B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102036124A (zh) * | 2009-09-24 | 2011-04-27 | 中兴通讯股份有限公司 | Atca系统及其背板和单板 |
CN102387084A (zh) * | 2011-11-29 | 2012-03-21 | 中国航空工业集团公司第六三一研究所 | 基于RapidIO协议包交换的系统结构 |
Non-Patent Citations (1)
Title |
---|
《基于串行RapidIO的通用数字信号处理模块设计》;吕遵明,王彦刚;《信息化研究》;20091127;全文 * |
Also Published As
Publication number | Publication date |
---|---|
CN103346982A (zh) | 2013-10-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103346982B (zh) | 星形结构RapidIO互连系统及其交换机配置方法 | |
US7155546B2 (en) | Multiple physical interfaces in a slot of a storage enclosure to support different storage interconnect architectures | |
CN101911609A (zh) | 统一连接器架构 | |
CN103793355A (zh) | 基于多核dsp的通用数字信号处理板卡 | |
CN105868142A (zh) | 一种整合多种类型协议通讯方式的信号处理方法及装置 | |
US7596650B1 (en) | Increasing availability of input/output (I/O) interconnections in a system | |
CN107943733A (zh) | 一种单板间并行总线的互联方法 | |
CN116150075B (zh) | 一种PCIe交换控制器芯片、验证系统和验证方法 | |
US7106600B2 (en) | Interposer device | |
CN109561032B (zh) | 一种交换机模块及包括其的交换机 | |
US20030229738A1 (en) | Controller interface | |
CN106649162A (zh) | 一种Pci‑Express多端口聚合系统及其使用方法 | |
US8943256B1 (en) | Serial data intermediary device, and related systems and methods | |
CN113312304A (zh) | 一种互联装置、主板及服务器 | |
CN210270889U (zh) | 智能分析扩展设备及服务器 | |
US9811496B2 (en) | Method and apparatus for detecting interface connection between devices | |
EP2300925B1 (en) | System to connect a serial scsi array controller to a storage area network | |
CN114116584A (zh) | 接口板卡、用户设备及cpu的测试系统 | |
CN113033134A (zh) | 多业务板间触发信号同步系统、同步方法及半导体测试设备 | |
CN108259275A (zh) | 一种以太网数据传输装置 | |
CN217428141U (zh) | 网卡、通信设备及网络安全系统 | |
CN111131088B (zh) | 一种插卡式接口板和插卡式设备 | |
CN216310776U (zh) | 接口板卡、用户设备及cpu的测试系统 | |
US9081743B2 (en) | Communication system and communicaton method | |
US11178263B2 (en) | System and a method for controlling timing of processing network data |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C56 | Change in the name or address of the patentee | ||
CP01 | Change in the name or title of a patent holder |
Address after: 210007 Qinhuai District, Jiangsu Province, after the standard Camp No. 18, No. Patentee after: The 36th Institute of Central Military Commission Equipment Development Department Address before: 210007 Qinhuai District, Jiangsu Province, after the standard Camp No. 18, No. Patentee before: No. 63 Inst. of the Headquarters of the Genearal Staff of C.P. L. A. |