CN103299582A - 一种时延补偿方法及装置 - Google Patents

一种时延补偿方法及装置 Download PDF

Info

Publication number
CN103299582A
CN103299582A CN2012800019971A CN201280001997A CN103299582A CN 103299582 A CN103299582 A CN 103299582A CN 2012800019971 A CN2012800019971 A CN 2012800019971A CN 201280001997 A CN201280001997 A CN 201280001997A CN 103299582 A CN103299582 A CN 103299582A
Authority
CN
China
Prior art keywords
path
service
delay
standby
full
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2012800019971A
Other languages
English (en)
Other versions
CN103299582B (zh
Inventor
凌磊
彭胜
刘骁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Publication of CN103299582A publication Critical patent/CN103299582A/zh
Application granted granted Critical
Publication of CN103299582B publication Critical patent/CN103299582B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/10Distribution of clock signals, e.g. skew
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0682Clock or time synchronisation in a network by delay compensation, e.g. by compensation of propagation delay or variations thereof, by ranging

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本发明公开了一种时延补偿方法及装置,其中的方法可包括:对进行业务传输的第一设备与第二设备进行时间同步处理;计算同步后的第一设备与第二设备之间的主备时延补偿值;采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿。采用本发明,可对设备之间的主备路径的传输时延进行补偿,保证主备路径的时延的对称性,保证业务的正常传输。

Description

一种时延补偿方法及装置
技术领域
本发明涉及通信技术领域,具体涉及业务传输技术领域,尤其涉及一种时延补偿方法及装置。
背景技术
业务在传输过程中,由于传输介质和设备处理的原因,会导致业务的传输产生时延。业务在设备内传输时,由于设备的处理,会产生设备内时延;传输介质通常包括光纤、空气等,业务通过传输介质在设备之间进行传输时会产生传输时延。为了保证业务的正常传输过程,进行业务传输的设备之间通常设有主路径和备路径,正常情况下,由主路径对业务进行传输;当主路径异常(例如:主路径被中断)时,由备路径对业务进行传输。由于主备路径的差异,例如:主路径的长度小于备路径的长度,或主路径的传输能力高于备路径的传输能力,等等,业务在主备路径中传输时所产生的传输时延可能是非对称的,当业务对时延对称性要求较高时,主备倒换时产生的非对称传输时延可能导致业务中断;因此,需要对业务在主备路径的传输时延进行补偿,以保证主备路径的传输时延的对称性,保证业务的正常传输。
发明内容
本发明提供一种时延补偿方法及装置,可对设备之间的主备路径的传输时延进行补偿,保证主备路径的时延的对称性,保证业务的正常传输。
本发明第一方面提供了一种时延补偿方法,可包括:
对进行业务传输的第一设备与第二设备进行时间同步处理;
计算同步后的第一设备与第二设备之间的主备时延补偿值;
采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿。
在第一种可行的实施方式中,所述计算同步后的第一设备与第二设备之间的主备时延补偿值,包括:
将业务从第一设备发起传输,经第一设备与第二设备之间的主路径的发通道传输至第二设备时,再将所述业务从第二设备环回,经所述主路径的收通道传输至第一设备;
根据所述业务在所述主路径中的传输时间,计算所述主路径的路径时延;
将业务从第一设备发起传输,经第一设备与第二设备之间的备路径的发通道传输至第二设备时,再将所述业务从第二设备环回,经所述备路径的收通道传输至第一设备;
根据所述业务在所述备路径中的传输时间,计算所述备路径的路径时延;
将所述主路径与所述备路径的路径时延差的绝对值的1/2,确定为第一设备与第二设备之间的主备时延补偿值;
其中,所述主路径的收发通道的长度相同,所述备路径的收发通道的长度相同。
结合第一方面的第一种可行的实施方式,在第二种可行的实施方式中,所述采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿,包括:
比较第一设备与第二设备之间的主路径与备路径的路径时延的大小;
如果所述主路径的路径时延大于所述备路径的路径时延,则将所述备路径中传输的业务延迟所述主备时延补偿值之后输出;
如果所述备路径的路径时延大于所述主路径的路径时延,则将所述主路径中传输的业务延迟所述主备时延补偿值之后输出。
结合第一方面的第二种可行的实施方式,在第三种可行的实施方式中,所述将所述备路径中传输的业务延迟所述主备时延补偿值之后输出,包括:
在所述备路径的出口处设置FIFO(First Input First Output,先入先出)缓存器;
将所述备路径中传输的业务写入所述FIFO缓存器,当到达所述主备时延补偿值时,从所述FIFO缓存器读出所述业务;
所述将所述主路径中传输的业务延迟所述主备时延补偿值之后输出,包括:
在所述主路径的出口处设置FIFO缓存器;
将所述主路径中传输的业务写入所述FIFO缓存器,当到达所述主备时延补偿值时,从所述FIFO缓存器读出所述业务。
结合第一方面、第一方面的第一种可行的实施方式、第一方面的第二种可行的实施方式或第一方面的第三种可行的实施方式,在第四种可行的实施方式中,所述采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿之后,还包括:
计算第一设备与第二设备之间的全路径时延补偿值,所述第一设备与第二设备之间的全路径包括:第一设备内路径、第一设备与第二设备之间的主路径或备路径,以及第二设备内路径;
采用所述全路径时延补偿值,对第一设备与第二设备之间的全路径传输的业务进行时延补偿。
结合第一方面的第四种可行的实施方式,在第五种可行的实施方式中,所述计算第一设备与第二设备之间的全路径时延补偿值,包括:
将业务沿第一设备与第二设备之间的全路径进行正向传输,在所述全路径的正向入口处对所述业务进行封装,封装后的业务中包含所述业务到达所述正向入口处的正向入口时间信息;
获取所述业务到达所述全路径的正向出口处的正向出口时间信息,并在所述正向出口处对所述业务进行解封装,提取所述正向入口时间信息;
根据所述正向入口时间信息与正向出口时间信息,计算所述全路径的正向时延;
将业务沿第一设备与第二设备之间的全路径进行反向传输,在所述全路径的反向入口处对所述业务进行封装,封装后的业务中包含所述业务到达所述反向入口处的反向入口时间信息以及所述全路径的正向时延;
获取所述业务到达所述全路径的反向出口处的反向出口时间信息,并在所述反向出口处对所述业务进行解封装,提取所述反向入口时间信息及所述全路径的正向时延;
根据所述反向入口时间信息与反向出口时间信息,计算所述全路径的反向时延;
将所述全路径的正向时延与反向时延的时延差的绝对值,确定为第一设备与第二设备之间的全路径时延补偿值。
结合第一方面的第五种可行的实施方式,在第六种可行的实施方式中,所述采用所述全路径时延补偿值,对第一设备与第二设备之间的全路径传输的业务进行时延补偿,包括:
比较第一设备与第二设备之间的全路径的正向时延与反向时延的大小;
如果所述正向时延大于所述反向时延,则将所述全路径中反向传输的业务延迟所述全路径时延补偿值之后输出;
如果所述反向时延大于所述正向时延,则将所述全路径中正向传输的业务延迟所述全路径时延补偿值之后输出。
结合第一方面的第六种可行的实施方式,在第七种可行的实施方式中,所述将所述全路径中反向传输的业务延迟所述全路径时延补偿值之后输出,包括:
在所述全路径的反向出口处设置FIFO缓存器;
将所述全路径中反向传输的业务写入所述FIFO缓存器,当到达所述全路径时延补偿值时,从所述FIFO缓存器读出所述业务;
所述将所述全路径中正向传输的业务延迟所述全路径时延补偿值之后输出,包括:
在所述全路径的正向出口处设置FIFO缓存器;
将所述全路径中正向传输的业务写入所述FIFO缓存器,当到达所述全路径时延补偿值时,从所述FIFO缓存器读出所述业务。
本发明第二方面提供了一种时延补偿装置,可包括:
同步模块,用于对进行业务传输的第一设备与第二设备进行时间同步处理;
主备补偿计算模块,用于计算同步后的第一设备与第二设备之间的主备时延补偿值;
主备补偿模块,用于采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿。
在第一种可行的实施方式中,所述主备补偿计算模块包括:
主传输单元,用于将业务从第一设备发起传输,经第一设备与第二设备之间的主路径的发通道传输至第二设备时,再将所述业务从第二设备环回,经所述主路径的收通道传输至第一设备;
主时延计算单元,用于根据所述业务在所述主路径中的传输时间,计算所述主路径的路径时延;
备传输单元,用于将业务从第一设备发起传输,经第一设备与第二设备之间的备路径的发通道传输至第二设备时,再将所述业务从第二设备环回,经所述备路径的收通道传输至第一设备;
备时延计算单元,用于根据所述业务在所述备路径中的传输时间,计算所述备路径的路径时延;
主备补偿确定单元,用于将所述主路径与所述备路径的路径时延差的绝对值的1/2,确定为第一设备与第二设备之间的主备时延补偿值;
其中,所述主路径的收发通道的长度相同,所述备路径的收发通道的长度相同。
结合第二方面的第一种可行的实施方式,在第二种可行的实施方式中,所述主备补偿模块包括:
比较单元,用于比较第一设备与第二设备之间的主路径与备路径的路径时延的大小;
主备补偿单元,用于如果所述主路径的路径时延大于所述备路径的路径时延,则将所述备路径中传输的业务延迟所述主备时延补偿值之后输出;或者,补偿单元,用于如果所述备路径的路径时延大于所述主路径的路径时延,则将所述主路径中传输的业务延迟所述主备时延补偿值之后输出。
结合第二方面的第二种可行的实施方式,在第三种可行的实施方式中,所述主备补偿单元具体用于如果所述主路径的路径时延大于所述备路径的路径时延,在所述备路径的出口处设置先入先出FIFO缓存器,将所述备路径中传输的业务写入所述FIFO缓存器,当到达所述主备时延补偿值时,从所述FIFO缓存器读出所述业务;或者,
用于如果所述备路径的路径时延大于所述主路径的路径时延,在所述主路径的出口处设置FIFO缓存器,将所述主路径中传输的业务写入所述FIFO缓存器,当到达所述主备时延补偿值时,从所述FIFO缓存器读出所述业务。
结合第二方面、第二方面的第一种可行的实施方式、第二方面的第二种可行的实施方式中或第二方面的第三种可行的实施方式,在第四种可行的实施方式中,所述装置还包括:
全补偿计算模块,用于计算第一设备与第二设备之间的全路径时延补偿值,所述第一设备与第二设备之间的全路径包括:第一设备内路径、第一设备与第二设备之间的主路径或备路径,以及第二设备内路径;
全补偿模块,用于采用所述全路径时延补偿值,对第一设备与第二设备之间传输的业务进行时延补偿。
结合第二方面的第四种可行的实施方式,在第五种可行的实施方式中,所述全补偿计算模块包括:
正向处理单元,用于将业务沿第一设备与第二设备之间的全路径进行正向传输,在所述全路径的正向入口处对所述业务进行封装,封装后的业务中包含所述业务到达所述正向入口处的正向入口时间信息;获取所述业务到达所述全路径的正向出口处的正向出口时间信息,并在所述正向出口处对所述业务进行解封装,提取所述正向入口时间信息;
正向时延计算单元,用于根据所述正向入口时间信息与正向出口时间信息,计算所述全路径的正向时延;
反向处理单元,用于将业务沿第一设备与第二设备之间的全路径进行反向传输,在所述全路径的反向入口处对所述业务进行封装,封装后的业务中包含所述业务到达所述反向入口处的反向入口时间信息以及所述全路径的正向时延;获取所述业务到达所述全路径的反向出口处的反向出口时间信息,并在所述反向出口处对所述业务进行解封装,提取所述反向入口时间信息及所述全路径的正向时延;
反向时延计算单元,用于根据所述反向入口时间信息与反向出口时间信息,计算所述全路径的反向时延;
全补偿确定单元,用于将所述全路径的正向时延与反向时延的时延差的绝对值,确定为第一设备与第二设备之间的全路径时延补偿值。
结合第二方面的第五种可行的实施方式,在第六种可行的实施方式中,所述全补偿模块包括:
比较单元,用于比较第一设备与第二设备之间的全路径的正向时延与反向时延的大小;
全补偿单元,用于如果所述正向时延大于所述反向时延,则将所述全路径中反向传输的业务延迟所述全路径时延补偿值之后输出;或者,如果所述反向时延大于所述正向时延,则将所述全路径中正向传输的业务延迟所述全路径时延补偿值之后输出。
结合第二方面的第六种可行的实施方式,在第七种可行的实施方式中,所述全补偿单元具体用于:如果所述正向时延大于所述反向时延,在所述全路径的反向出口处设置FIFO缓存器,将所述全路径中反向传输的业务写入所述FIFO缓存器,当到达所述全路径时延补偿值时,从所述FIFO缓存器读出所述业务;或者,
用于如果所述反向时延大于所述正向时延,在所述全路径的正向出口处设置FIFO缓存器,将所述全路径中正向传输的业务写入所述FIFO缓存器,当到达所述全路径时延补偿值时,从所述FIFO缓存器读出所述业务。
本发明第三方面提供了一种计算机存储介质,所述计算机存储介质可存储有程序,该程序执行时包括上述第一方面的方法中的全部或部分步骤。
本发明第四方面提供了另一种时延补偿装置,可包括发射器,接收器和处理器;其中,所述处理器执行如下步骤:
对进行业务传输的第一设备与第二设备进行时间同步处理;
计算同步后的第一设备与第二设备之间的主备时延补偿值;
采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿。
在第一种可行的实施方式中,所述处理器执行所述计算同步后的第一设备与第二设备之间的主备时延补偿值的步骤时,具体包括如下步骤:
控制所述发射器将业务从第一设备发起传输,经第一设备与第二设备之间的主路径的发通道传输至第二设备时,再将所述业务从第二设备环回,经所述主路径的收通道传输至第一设备;
根据所述业务在所述主路径中的传输时间,计算所述主路径的路径时延;
控制所述发射器将业务从第一设备发起传输,经第一设备与第二设备之间的备路径的发通道传输至第二设备时,再将所述业务从第二设备环回,经所述备路径的收通道传输至第一设备;
根据所述业务在所述备路径中的传输时间,计算所述备路径的路径时延;
将所述主路径与所述备路径的路径时延差的绝对值的1/2,确定为第一设备与第二设备之间的主备时延补偿值;
其中,所述主路径的收发通道的长度相同,所述备路径的收发通道的长度相同。
结合第一方面的第一种可行的实施方式,在第二种可行的实施方式中,所述处理器执行所述采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿的步骤时,具体包括如下步骤:
比较第一设备与第二设备之间的主路径与备路径的路径时延的大小;
如果所述主路径的路径时延大于所述备路径的路径时延,则将所述备路径中传输的业务延迟所述主备时延补偿值之后输出;
如果所述备路径的路径时延大于所述主路径的路径时延,则将所述主路径中传输的业务延迟所述主备时延补偿值之后输出。
结合第一方面的第二种可行的实施方式,在第三种可行的实施方式中,所述处理器执行所述将所述备路径中传输的业务延迟所述主备时延补偿值之后输出的步骤时,具体包括如下步骤:
在所述备路径的出口处设置先入先出FIFO缓存器;
将所述备路径中传输的业务写入所述FIFO缓存器,当到达所述主备时延补偿值时,从所述FIFO缓存器读出所述业务;
所述处理器执行所述将所述主路径中传输的业务延迟所述主备时延补偿值之后输出的步骤时,具体包括如下步骤:
在所述主路径的出口处设置FIFO缓存器;
将所述主路径中传输的业务写入所述FIFO缓存器,当到达所述主备时延补偿值时,从所述FIFO缓存器读出所述业务。
结合第一方面、第一方面的第一种可行的实施方式、第一方面的第二种可行的实施方式或第一方面的第三种可行的实施方式,在第四种可行的实施方式中,所述处理器执行所述采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿的步骤之后,还执行如下步骤:
计算第一设备与第二设备之间的全路径时延补偿值,所述第一设备与第二设备之间的全路径包括:第一设备内路径、第一设备与第二设备之间的主路径或备路径,以及第二设备内路径;
采用所述全路径时延补偿值,对第一设备与第二设备之间传输的业务进行时延补偿。
结合第一方面的第四种可行的实施方式,在第五种可行的实施方式中,所述处理器执行所述计算第一设备与第二设备之间的全路径时延补偿值的步骤时,具体包括如下步骤:
将业务沿第一设备与第二设备之间的全路径进行正向传输,在所述全路径的正向入口处对所述业务进行封装,封装后的业务中包含所述业务到达所述正向入口处的正向入口时间信息;
获取所述业务到达所述全路径的正向出口处的正向出口时间信息,并在所述正向出口处对所述业务进行解封装,提取所述正向入口时间信息;
根据所述正向入口时间信息与正向出口时间信息,计算所述全路径的正向时延;
将业务沿第一设备与第二设备之间的全路径进行反向传输,在所述全路径的反向入口处对所述业务进行封装,封装后的业务中包含所述业务到达所述反向入口处的反向入口时间信息以及所述全路径的正向时延;
获取所述业务到达所述全路径的反向出口处的反向出口时间信息,并在所述反向出口处对所述业务进行解封装,提取所述反向入口时间信息及所述全路径的正向时延;
根据所述反向入口时间信息与反向出口时间信息,计算所述全路径的反向时延;
将所述全路径的正向时延与反向时延的时延差的绝对值,确定为第一设备与第二设备之间的全路径时延补偿值。
结合第一方面的第五种可行的实施方式,在第六种可行的实施方式中,所述处理器执行所述采用所述全路径时延补偿值,对第一设备与第二设备之间传输的业务进行时延补偿的步骤时,具体包括如下步骤:
比较第一设备与第二设备之间的全路径的正向时延与反向时延的大小;
如果所述正向时延大于所述反向时延,则将所述全路径中反向传输的业务延迟所述全路径时延补偿值之后输出;
如果所述反向时延大于所述正向时延,则将所述全路径中正向传输的业务延迟所述全路径时延补偿值之后输出。
结合第一方面的第六种可行的实施方式,在第七种可行的实施方式中,所述处理器执行所述将所述全路径中反向传输的业务延迟所述全路径时延补偿值之后输出的步骤时,具体包括如下步骤:
在所述全路径的反向出口处设置FIFO缓存器;
将所述全路径中反向传输的业务写入所述FIFO缓存器,当到达所述全路径时延补偿值时,从所述FIFO缓存器读出所述业务;
所述处理器执行所述将所述全路径中正向传输的业务延迟所述全路径时延补偿值之后输出的步骤时,具体包括如下步骤:
在所述全路径的正向出口处设置FIFO缓存器;
将所述全路径中正向传输的业务写入所述FIFO缓存器,当到达所述全路径时延补偿值时,从所述FIFO缓存器读出所述业务。
采用本发明的时延补偿方法,首先对进行业务传输的设备进行时间同步,以保证时延补偿的精度;在时间同步的基础上,计算设备之间的主备时延补偿值,并采用主备时延补偿值对设备间的主/备路径传输的业务进行时延补偿,保证了主备路径的时延的对称性,保证了业务的正常传输。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种时延补偿方法的流程图;
图2为图1所示步骤S102的实施例的流程图;
图3为本发明实施例提供的主备路径时延补偿的示意图;
图4为图1所示步骤S103的实施例的流程图;
图5为本发明实施例提供的另一种时延补偿方法的流程图;
图6为图5所示步骤S204的实施例的流程图;
图7为本发明实施例提供的全路径时延补偿的示意图;
图8为本发明实施例提供的封装后的业务的示意图;
图9为本发明实施例提供的时间帧格式的示意图;
图10为图5所示步骤S205的实施例的流程图;
图11为本发明实施例提供的一种时延补偿装置的结构示意图;
图12为本发明实施例提供的主备补偿计算模块的结构示意图;
图13为本发明实施例提供的主备补偿模块的结构示意图;
图14为本发明实施例提供的另一种时延补偿装置的结构示意图;
图15为本发明实施例提供的全补偿计算模块的结构示意图;
图16为本发明实施例提供的全补偿模块的结构示意图;
图17为本发明实施例提供的又一种时延补偿装置的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例的时延补偿方案,适用于各种可承载业务的通信系统,例如:WDM(Wavelength Division Multiplexing,波分复用)通信系统、OFDM(OrthogonalFrequency Division Multiplexing,正交频分复用)通信系统等。第一设备为通信系统中的任一设备;第二设备为通信系统中,除第一设备之外且与第一设备进行业务交互的任一设备。
为了保证业务的正常传输,第一设备与第二设备之间通常设有主路径与备路径。第一设备与第二设备之间的全路径,包括:第一设备内路径、第一设备与第二设备之间的主路径或备路径,以及第二设备内路径。除特别说明外,本发明实施例中,第一设备与第二设备之间的主路径的收发通道的长度相同,例如:WDM通信系统中,第一WDM设备与第二WDM设备之间的收方向的光纤长度与发方向的光纤长度相等,从而可保证主路径的收发通道的传输时延相等。第一设备与第二设备之间的备路径的收发通道的长度相同,例如:WDM通信系统中,第一WDM设备与第二WDM设备之间的收方向的光纤长度与发方向的光纤长度相等,从而可保证备路径的收发通道的传输时延相等。
请参见图1,为本发明实施例提供的一种时延补偿方法的流程图;该方法可包括以下步骤S101-步骤S103。
S101,对进行业务传输的第一设备与第二设备进行时间同步处理;
本步骤可采用如1588时钟同步技术、NTP(Network Time Protocol,网络时间协议)同步技术等时间同步技术,对进行业务传输的第一设备和第二设备进行同步处理。通过对业务传输的设备间执行同步处理,可以获得更高的传输时延的计算精度,从而进行更为精确的时延补偿。
S102,计算同步后的第一设备与第二设备之间的主备时延补偿值;
由于第一设备与第二设备的主备路径的差异,主备路径的时延也可能存在差异,因此需要对主路径或备路径进行时延补偿,以保证主备路径倒换时时延的一致性。本步骤则计算同步后的第一设备与第二设备之间的主备时延补偿值,以实现主/备路径的时延补偿。
S103,采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿。本步骤中,采用主备时延补偿值对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿,可保证主备路径倒换时时延的一致性。
请参见图2,为图1所示步骤S102的实施例的流程图;该步骤S102具体可包括以下步骤S1201-步骤S1205。
S1201,将业务从第一设备发起传输,经第一设备与第二设备之间的主路径的发通道传输至第二设备时,再将所述业务从第二设备环回,经所述主路径的收通道传输至第一设备;
请一并参见图3,为本发明实施例提供的主备路径时延补偿的示意图。图3中,假设AC为主路径的发通道,A’C’为主路径的收通道;BD为备路径的发通道,B’D’为备路径的收通道。本步骤中,将业务从第一设备的A点发起传输,经AC传输至第二设备的C点,再从C环回至C’,经C’A'传输至第一设备的A'点;则业务的传输路线为:A-C-C’-A',即业务仅在主路径中传输。
S1202,根据所述业务在所述主路径中的传输时间,计算所述主路径的路径时延;
由于业务由一帧一帧的数据构成,业务的传输即为帧数据的依次传输,因此本步骤可以通过复帧定帧的方式计算主路径的路径时延,路径时延=帧头差值*每帧数据的传输时间+(已传输的长度/帧长)*每帧数据的传输时间。以图3所示示意图为例,本步骤的具体计算过程如下:
假设业务包括10帧数据,帧数据的帧头标识表示了该帧数据的序号,例如:帧头标识为1的帧数据表示该业务的首帧数据,帧头标识为2的帧数据表示该业务的第二帧数据,以此类推,帧头标识为10的帧数据表示该业务的尾帧数据。每帧数据的传输时间为0.5s,每帧数据的帧长为512字节。业务从A点发起传输时,此时被传输的帧数据为首帧数据,其帧头标识为1;业务环回至A'点时,即首帧数据到达A'点时,业务的第六帧数据从A点发起传输,且已被传输128字节,该第六帧数据的帧头标识为6;利用复帧定帧的方式,本步骤计算获得的主路径的路径时延Tl=(6-1)*0.5+(128/512)*0.5,此路径时延为业务在主路径的传输时间。需要说明的是,采用复帧定帧的方式计算路径时延仅为举例,也可以采用其他计算方式,例如:试算业务从A点发起传输的时间,与环回至A'点的时间之间的时间差,得到业务在主路径中的传输时间,从而确定路径时延;等等。
S1203,将业务从第一设备发起传输,经第一设备与第二设备之间的备路径的发通道传输至第二设备时,再将所述业务从第二设备环回,经所述备路径的收通道传输至第一设备;
再请参见图3,本步骤中,将业务从第一设备的B点发起传输,经BD传输至第二设备的D点,再从D环回至D’,经D’B’传输至第一设备的B’点;则业务的传输路线为:B-D-D’-B’,即业务仅在备路径中传输。
S1204,根据所述业务在所述备路径中的传输时间,计算所述备路径的路径时延;本步骤的计算过程可参见步骤S1202的计算过程,在此不赘述。计算获得的备路径的路径时延为:Tl
S1205,将所述主路径与所述备路径的路径时延差的绝对值的1/2,确定为第一设备与第二设备之间的主备时延补偿值;
由于Tl=Ts+Tr=2Ts=2Tr,其中,Ts为主路径的发通道传输时延,Tr为主路径的收通道传输时延。Tl=+=2=2,其中,为主路径的发通道传输时延,为主路径的收通道传输时延。主备路径的路径时延差ΔT=|T1-Tl|=|(Ts+Tr)-(+)|=|2Ts-2|=|2Tr-2|,即:|Ts-|=|Tr-|=ΔT/2。针对同一业务,在第一设备与第二设备传输时,并不会同时使用路径的收发通道,例如:业务从第一设备传输至第二设备时,经主路径的发通道传输至第二设备,或经备路径的发通道传输至第二设备;业务从第二设备传输至第一设备时,经主路径的收通道传输至第一设备,或经备路径的收通道传输至第一设备。因此,第一设备与第二设备之间的主备时延保持一致,仅需保证主路径的收/发通道的时延与备路径的收/发通道的时延一致,本步骤则将1/2倍ΔT确定为第一设备与第二设备之间的主备时延补偿值。
请参见图4,为图1所示步骤S103的实施例的流程图;该步骤S103具体可包括以下步骤S1301-步骤S1303。
S1301,比较第一设备与第二设备之间的主路径与备路径的路径时延的大小;
主备时延补偿即对路径时延较小的路径进行时延补偿,因此,本步骤比较Tl与Tl的大小,如果Tl大于Tl,则需要对备路径进行时延补偿;如果Tl小于Tl,则需要对主路径进行时延补偿。
S1302,如果所述主路径的路径时延大于所述备路径的路径时延,则将所述备路径中传输的业务延迟所述主备时延补偿值之后输出;
本步骤中,可在所述备路径的出口处设置FIFO缓存器,参见图3所示实施例,可在D点或B’点设置FIFO缓存器;将所述备路径中传输的业务写入所述FIFO缓存器,当到达所述主备时延补偿值时,从所述FIFO缓存器读出所述业务。
S1303,如果所述备路径的路径时延大于所述主路径的路径时延,则将所述主路径中传输的业务延迟所述主备时延补偿值之后输出。
本步骤中,可在所述主路径的出口处设置FIFO缓存器,参见图3所示实施例,可在C点或A'点设置FIFO缓存器;将所述主路径中传输的业务写入所述FIFO缓存器,当到达所述主备时延补偿值时,从所述FIFO缓存器读出所述业务。
通过上述实施例的描述,采用本发明的时延补偿方法,首先对进行业务传输的设备进行时间同步,以保证时延补偿的精度;在时间同步的基础上,计算设备之间的主备时延补偿值,并采用主备时延补偿值对设备间的主/备路径传输的业务进行时延补偿,保证了主备路径的时延的对称性。
请参见图5,为本发明实施例提供的另一种时延补偿方法的流程图;该方法可包括以下步骤S201-步骤S205。
S201,对进行业务传输的第一设备与第二设备进行时间同步处理;
S202,计算同步后的第一设备与第二设备之间的主备时延补偿值;
S203,采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿;
本实施例中,步骤S201-步骤S203可参见图1所示的步骤S101-步骤S103,在此不赘述。
S204,计算第一设备与第二设备之间的全路径时延补偿值;
其中,所述第一设备与第二设备之间的全路径包括:第一设备内路径、第一设备与第二设备之间的主路径或备路径,以及第二设备内路径。由于第一设备与第二设备的对业务的处理,业务在设备内传输也会产生传输时延,当采用第一设备与第二设备之间的全路径进行业务传输时,需要对全路径进行时延补偿,以保证全路径上下行时延的一致性。
S205,采用所述全路径时延补偿值,对第一设备与第二设备之间的全路径传输的业务进行时延补偿。本步骤中,采用全路径时延补偿值对第一设备与第二设备之间的全路径传输的业务进行时延补偿,可保证全路径上下行时延的一致性。
请参见图6,为图5所示步骤S204的实施例的流程图;该步骤S204具体可包括以下步骤S2401-S2409。
S2401,将业务沿第一设备与第二设备之间的全路径进行正向传输;
请一并参见图7,为本发明实施例提供的全路径时延补偿的示意图;本实施例中,全路径的正向、反向为相对概念;如图7所示实施例中,若E-A-C-F为全路径的正向传输路径,F’-C’-A’-E’则为全路径的反向传输路径;相反,若F’-C’-A’-E’为全路径的正向传输路径,E-A-C-F则为全路径的反向传输路径。本实施例以E-A-C-F为全路径的正向传输路径,F’-C’-A’-E’则为全路径的反向传输路径进行说明。本步骤将业务沿E-A-C-F进行正向传输,E为全路径的正向入口,F为全路径的正向出口。
S2402,在所述全路径的正向入口处对所述业务进行封装,封装后的业务中包含所述业务到达所述正向入口处的正向入口时间信息;
请一并参见图8,为本发明实施例提供的封装后的业务的示意图。对正向入口处的业务进行封装,其目的是插入用于测量时延的入口时间信息。图8所示实施例中,封装后的业务中包含以下字段:帧头、入口时间信息、回送对端时延、保留字节和业务。其中的“帧头”字段用于标识业务的帧头,而非业务中的帧数据的帧头。请一并参见图9,为本发明实施例提供的时间帧格式的示意图;封装后的业务中的“入口时间信息”字段和“回送对端时延”字段可采用如图9所示的帧格式定义。本步骤在全路径的正向入口E处对所述业务进行封装时,在“入口时间信息”的字段中插入所述业务到达所述正向入口E处的正向入口时间信息t1
S2403,获取所述业务到达所述全路径的正向出口处的正向出口时间信息,并在所述正向出口处对所述业务进行解封装,提取所述正向入口时间信息;
当业务到达全路径的正向出口F处时,获取正向出口时间信息t2,并对业务进行解封装,从“入口时间信息”的字段中提取正向入口时间信息t1
S2404,根据所述正向入口时间信息与正向出口时间信息,计算所述全路径的正向时延;
本步骤中,全路径的正向时延即为正向出口时间与正向入口时间的时间差,即正向时延Td=t2-t1
S2405,将业务沿第一设备与第二设备之间的全路径进行反向传输;
本步骤将业务沿图7所示的F’-C’-A’-E’进行反向传输,F’为全路径的反向入口,E’为全路径的反向出口。
S2406,在所述全路径的反向入口处对所述业务进行封装,封装后的业务中包含所述业务到达所述反向入口处的反向入口时间信息以及所述全路径的正向时延;
对反向入口处的业务进行封装,其目的是插入用于测量时延的入口时间信息及回送对端时延(即:正向时延)。本步骤对业务的封装过程可参见步骤S2402,在此不赘述。本步骤在全路径的反向入口F’处对所述业务进行封装时,在“入口时间信息”的字段中插入所述业务到达所述正向入口F’处的反向入口时间信息t3,并在“回送对端时延”的字段中插入正向时延Td
S2407,获取所述业务到达所述全路径的反向出口处的反向出口时间信息,并在所述反向出口处对所述业务进行解封装,提取所述反向入口时间信息及所述全路径的正向时延;
当业务到达全路径的反向出口E’处时,获取正向出口时间信息t4,并对业务进行解封装,从“入口时间信息”的字段中提取正向入口时间信息t3,从“回送对端时延”的字段中提取正向时延Td
S2408,根据所述反向入口时间信息与反向出口时间信息,计算所述全路径的反向时延;
本步骤中,全路径的反向时延即为反向出口时间与反向入口时间的时间差,即反向时延=t4-t3
S2409,将所述全路径的正向时延与反向时延的时延差的绝对值,确定为第一设备与第二设备之间的全路径时延补偿值。
全路径的正向时延与反向时延的时延差Δt=|Td-|=|(t2-tt)-(-t3)|,本步骤将Δt确定为第一设备与第二设备之间的全路径时延补偿值。
需要说明的是,上述步骤S2401-步骤S2409以图7所示示意图为例进行说明,其中全路径为:第一设备内路径、第一设备与第二设备之间的主路径,及第二设备内路径;由于通过图1-图4所示实施例,可保证第一设备与第二设备之间的主备路径的对称性,因此当全路径为:第一设备内路径、第二设备与第二设备之间的备路径,及第二设备内路径时,可参照上述步骤S2401-步骤S2409类似分析,在此不赘述。
请参见图10,为图5所示步骤S205的实施例的流程图;该步骤S205具体可包括以下步骤S2501-步骤S2503。
S2501,比较第一设备与第二设备之间的全路径的正向时延与反向时延的大小;
全路径时延补偿需要对路径时延较小的传输路径进行时延补偿,因此,本步骤比较正向时延Td与反向时延的大小,如果Td大于,则需要对全路径的反向传输路径进行时延补偿;如果Td小于,则需要对全路径的正向传输路径进行时延补偿。
S2502,如果所述正向时延大于所述反向时延,则将所述全路径中反向传输的业务延迟所述全路径时延补偿值之后输出;
本步骤中,可在所述全路径的反向出口处设置FIFO缓存器;将所述全路径中反向传输的业务写入所述FIFO缓存器,当到达所述全路径时延补偿值时,从所述FIFO缓存器读出所述业务。
S2503,如果所述反向时延大于所述正向时延,则将所述全路径中正向传输的业务延迟所述全路径时延补偿值之后输出。
本步骤中,可在所述全路径的正向出口处设置FIFO缓存器;将所述全路径中正向传输的业务写入所述FIFO缓存器,当到达所述全路径时延补偿值时,从所述FIFO缓存器读出所述业务。
通过上述实施例的描述,采用本发明的时延补偿方法,首先对进行业务传输的设备进行时间同步,以保证时延补偿的精度;在时间同步的基础上,计算设备之间的主备时延补偿值,并采用主备时延补偿值对设备间的主/备路径传输的业务进行时延补偿,保证了主备路径的时延的对称性;在主备时延对称性的基础,还可实现设备间的全路径的上下时延的对称性,保证了业务的正常传输。
本发明实施例还提供了一种计算机存储介质,其中,该计算机存储介质可存储有程序,该程序执行时包括上述方法实施例中记载的时延补偿方法的部分或全部步骤。
下面将结合附图11-附图17,对本发明实施例提供的时延补偿装置进行详细介绍,需要说明的是,下述的装置可以应用于上述方法实施例中,以执行本发明实施例提供的时延补偿方法。
请参见图11,为本发明实施例提供的一种时延补偿装置的结构示意图;该装置可包括:同步模块101、主备补偿计算模块102和主备补偿模块103。
同步模块101,用于对进行业务传输的第一设备与第二设备进行时间同步处理;
所述同步模块101可采用如1588时钟同步技术、NTP同步技术等时间同步技术,对进行业务传输的第一设备和第二设备进行同步处理。通过对业务传输的设备间执行同步处理,可以获得更高的传输时延的计算精度,从而进行更为精确的时延补偿。
主备补偿计算模块102,用于计算同步后的第一设备与第二设备之间的主备时延补偿值;
由于第一设备与第二设备的主备路径的差异,主备路径的时延也可能存在差异,因此需要对主路径或备路径进行时延补偿,以保证主备路径倒换时时延的一致性。所述主备补偿计算模块101计算同步后的第一设备与第二设备之间的主备时延补偿值,以实现主/备路径的时延补偿。
主备补偿模块103,用于采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿。所述主备补偿模块103采用主备时延补偿值对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿,可保证主备路径倒换时时延的一致性。
请参见图12,为本发明实施例提供的主备补偿计算模块的结构示意图;该主备补偿计算模块102可包括:主传输单元1201、主时延计算单元1202、备传输单元1203、备时延计算单元1204和主备补偿确定单元1205。
主传输单元1201,用于将业务从第一设备发起传输,经第一设备与第二设备之间的主路径的发通道传输至第二设备时,再将所述业务从第二设备环回,经所述主路径的收通道传输至第一设备;
主时延计算单元1202,用于根据所述业务在所述主路径中的传输时间,计算所述主路径的路径时延;
备传输单元1203,用于将业务从第一设备发起传输,经第一设备与第二设备之间的备路径的发通道传输至第二设备时,再将所述业务从第二设备环回,经所述备路径的收通道传输至第一设备;
备时延计算单元1204,用于根据所述业务在所述备路径中的传输时间,计算所述备路径的路径时延;
主备补偿确定单元1205,用于将所述主路径与所述备路径的路径时延差的绝对值的1/2,确定为第一设备与第二设备之间的主备时延补偿值。
请参见图13,为本发明实施例提供的主备补偿模块的结构示意图;该主备补偿模块103可包括:比较单元1301和主备补偿单元1302。
比较单元1301,用于比较第一设备与第二设备之间的主路径与备路径的路径时延的大小;
主备时延补偿即对路径时延较小的路径进行时延补偿,因此,所述比较单元1301比较主路径的路径时延与备路径的路径时延的大小,如果主路径的路径时延大于备路径的路径时延,则需要对备路径进行时延补偿;如果主路径的路径时延小于备路径的路径时延,则需要对主路径进行时延补偿。
主备补偿单元1302,用于如果所述主路径的路径时延大于所述备路径的路径时延,则将所述备路径中传输的业务延迟所述主备时延补偿值之后输出;或者,补偿单元,用于如果所述备路径的路径时延大于所述主路径的路径时延,则将所述主路径中传输的业务延迟所述主备时延补偿值之后输出。
所述主备补偿单元1302可在需要进行时延补偿的路径的出口处设置FIFO缓存器,将所述该路径中传输的业务写入所述FIFO缓存器,当到达所述主备时延补偿值时,从所述FIFO缓存器读出所述业务,以实现延迟主备时延补偿值之后输出,实现主备时延补偿。
请参见图14,为本发明实施例提供的另一种时延补偿装置的结构示意图;该装置可包括:同步模块101、主备补偿计算模块102、主备补偿模块103、全补偿计算模块104和全补偿模块105。其中,同步模块101、主备补偿计算模块102和主备补偿模块103的结构可参见图11-图13所示实施例中的相关描述,在此不赘述。
全补偿计算模块104,用于计算第一设备与第二设备之间的全路径时延补偿值,所述第一设备与第二设备之间的全路径包括:第一设备内路径、第一设备与第二设备之间的主路径或备路径,以及第二设备内路径;
由于第一设备与第二设备的对业务的处理,业务在设备内传输也会产生传输时延,当采用第一设备与第二设备之间的全路径进行业务传输时,需要对全路径进行时延补偿,以保证全路径上下行时延的一致性。
全补偿模块105,用于采用所述全路径时延补偿值,对第一设备与第二设备之间传输的业务进行时延补偿。所述全补偿模块105采用全路径时延补偿值对第一设备与第二设备之间的全路径传输的业务进行时延补偿,可保证全路径上下行时延的一致性。
请参见图15,为本发明实施例提供的全补偿计算模块的结构示意图;该全补偿计算模块104可包括:正向处理单元1401、正向时延计算单元1402、反向处理单元1403、反向时延计算单元1404和全补偿确定单元1405。
正向处理单元1401,用于将业务沿第一设备与第二设备之间的全路径进行正向传输,在所述全路径的正向入口处对所述业务进行封装,封装后的业务中包含所述业务到达所述正向入口处的正向入口时间信息;获取所述业务到达所述全路径的正向出口处的正向出口时间信息,并在所述正向出口处对所述业务进行解封装,提取所述正向入口时间信息;
正向时延计算单元1402,用于根据所述正向入口时间信息与正向出口时间信息,计算所述全路径的正向时延;
反向处理单元1403,用于将业务沿第一设备与第二设备之间的全路径进行反向传输,在所述全路径的反向入口处对所述业务进行封装,封装后的业务中包含所述业务到达所述反向入口处的反向入口时间信息以及所述全路径的正向时延;获取所述业务到达所述全路径的反向出口处的反向出口时间信息,并在所述反向出口处对所述业务进行解封装,提取所述反向入口时间信息及所述全路径的正向时延;
反向时延计算单元1404,用于根据所述反向入口时间信息与反向出口时间信息,计算所述全路径的反向时延;
全补偿确定单元1405,用于将所述全路径的正向时延与反向时延的时延差的绝对值,确定为第一设备与第二设备之间的全路径时延补偿值。
请参见图16,为本发明实施例提供的全补偿模块的结构示意图;该全补偿模块105可包括:比较单元1501和全补偿单元1502。
比较单元1501,用于比较第一设备与第二设备之间的全路径的正向时延与反向时延的大小;
全路径时延补偿需要对路径时延较小的传输路径进行时延补偿,因此,本步骤比较正向时延与反向时延的大小,如果正向时延大于反向时延,则需要对全路径的反向传输路径进行时延补偿;如果正向时延小于反向时延,则需要对全路径的正向传输路径进行时延补偿。
全补偿单元1502,用于如果所述正向时延大于所述反向时延,则将所述全路径中反向传输的业务延迟所述全路径时延补偿值之后输出;或者,如果所述反向时延大于所述正向时延,则将所述全路径中正向传输的业务延迟所述全路径时延补偿值之后输出。
所述全补偿单元1502可在需要进行时延补偿的路径的出口处设置FIFO缓存器,将所述该路径中传输的业务写入所述FIFO缓存器,当到达所述全路径时延补偿值时,从所述FIFO缓存器读出所述业务,以实现延迟全路径时延补偿值之后输出,实现主备时延补偿。
需要说明的是,图11-图16所示的时延补偿装置的结构和功能可根据图1-图15所示方法实施例中的方法具体实现,其具体实现过程可以参照上述方法实施例的相关描述,在此不赘述。
请参见图17,为本发明实施例提供的又一种时延补偿装置的结构示意图;该装置可包括:发射器、接收器和处理器;其中,所述处理器执行如下步骤:
对进行业务传输的第一设备与第二设备进行时间同步处理;
计算同步后的第一设备与第二设备之间的主备时延补偿值;
采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿。
在本发明实施例的一种可行的实施方式中:
所述处理器执行所述计算同步后的第一设备与第二设备之间的主备时延补偿值的步骤时,具体包括如下步骤:
控制所述发射器将业务从第一设备发起传输,经第一设备与第二设备之间的主路径的发通道传输至第二设备时,再将所述业务从第二设备环回,经所述主路径的收通道传输至第一设备;
根据所述业务在所述主路径中的传输时间,计算所述主路径的路径时延;
控制所述发射器将业务从第一设备发起传输,经第一设备与第二设备之间的备路径的发通道传输至第二设备时,再将所述业务从第二设备环回,经所述备路径的收通道传输至第一设备;
根据所述业务在所述备路径中的传输时间,计算所述备路径的路径时延;
将所述主路径与所述备路径的路径时延差的绝对值的1/2,确定为第一设备与第二设备之间的主备时延补偿值。
在本发明实施例的另一种可行的实施方式中:
所述处理器执行所述采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿的步骤时,具体包括如下步骤:
比较第一设备与第二设备之间的主路径与备路径的路径时延的大小;
如果所述主路径的路径时延大于所述备路径的路径时延,则将所述备路径中传输的业务延迟所述主备时延补偿值之后输出;
如果所述备路径的路径时延大于所述主路径的路径时延,则将所述主路径中传输的业务延迟所述主备时延补偿值之后输出。
在本发明实施例的又一种可行的实施方式中:
所述处理器执行所述将所述备路径中传输的业务延迟所述主备时延补偿值之后输出的步骤时,具体包括如下步骤:
在所述备路径的出口处设置FIFO缓存器;
将所述备路径中传输的业务写入所述FIFO缓存器,当到达所述主备时延补偿值时,从所述FIFO缓存器读出所述业务;
所述处理器执行所述将所述主路径中传输的业务延迟所述主备时延补偿值之后输出的步骤时,具体包括如下步骤:
在所述主路径的出口处设置FIFO缓存器;
将所述主路径中传输的业务写入所述FIFO缓存器,当到达所述主备时延补偿值时,从所述FIFO缓存器读出所述业务。
在本发明实施例的又一种可行的实施方式中:
所述处理器执行所述采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿的步骤之后,还执行如下步骤:
计算第一设备与第二设备之间的全路径时延补偿值,所述第一设备与第二设备之间的全路径包括:第一设备内路径、第一设备与第二设备之间的主路径或备路径,以及第二设备内路径;
采用所述全路径时延补偿值,对第一设备与第二设备之间传输的业务进行时延补偿。
在本发明实施例的又一种可行的实施方式中:
所述处理器执行所述计算第一设备与第二设备之间的全路径时延补偿值的步骤时,具体包括如下步骤:
将业务沿第一设备与第二设备之间的全路径进行正向传输,在所述全路径的正向入口处对所述业务进行封装,封装后的业务中包含所述业务到达所述正向入口处的正向入口时间信息;
获取所述业务到达所述全路径的正向出口处的正向出口时间信息,并在所述正向出口处对所述业务进行解封装,提取所述正向入口时间信息;
根据所述正向入口时间信息与正向出口时间信息,计算所述全路径的正向时延;
将业务沿第一设备与第二设备之间的全路径进行反向传输,在所述全路径的反向入口处对所述业务进行封装,封装后的业务中包含所述业务到达所述反向入口处的反向入口时间信息以及所述全路径的正向时延;
获取所述业务到达所述全路径的反向出口处的反向出口时间信息,并在所述反向出口处对所述业务进行解封装,提取所述反向入口时间信息及所述全路径的正向时延;
根据所述反向入口时间信息与反向出口时间信息,计算所述全路径的反向时延;
将所述全路径的正向时延与反向时延的时延差的绝对值,确定为第一设备与第二设备之间的全路径时延补偿值。
在本发明实施例的又一种可行的实施方式中:
所述处理器执行所述采用所述全路径时延补偿值,对第一设备与第二设备之间传输的业务进行时延补偿的步骤时,具体包括如下步骤:
比较第一设备与第二设备之间的全路径的正向时延与反向时延的大小;
如果所述正向时延大于所述反向时延,则将所述全路径中反向传输的业务延迟所述全路径时延补偿值之后输出;
如果所述反向时延大于所述正向时延,则将所述全路径中正向传输的业务延迟所述全路径时延补偿值之后输出。
在本发明实施例的又一种可行的实施方式中:
所述处理器执行所述将所述全路径中反向传输的业务延迟所述全路径时延补偿值之后输出的步骤时,具体包括如下步骤:
在所述全路径的反向出口处设置FIFO缓存器;
将所述全路径中反向传输的业务写入所述FIFO缓存器,当到达所述全路径时延补偿值时,从所述FIFO缓存器读出所述业务;
所述处理器执行所述将所述全路径中正向传输的业务延迟所述全路径时延补偿值之后输出的步骤时,具体包括如下步骤:
在所述全路径的正向出口处设置FIFO缓存器;
将所述全路径中正向传输的业务写入所述FIFO缓存器,当到达所述全路径时延补偿值时,从所述FIFO缓存器读出所述业务。
通过上述实施例的描述,采用本发明的时延补偿方法,首先对进行业务传输的设备进行时间同步,以保证时延补偿的精度;在时间同步的基础上,计算设备之间的主备时延补偿值,并采用主备时延补偿值对设备间的主/备路径传输的业务进行时延补偿,保证了主备路径的时延的对称性;在主备时延对称性的基础,还可实现设备间的全路径的上下时延的对称性,保证了业务的正常传输。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到各实施方式可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件。基于这样的理解,上述技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在计算机可读存储介质中,如ROM/RAM、磁碟、光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行各个实施例或者实施例的某些部分所述的方法。
以上所述的实施方式,并不构成对该技术方案保护范围的限定。任何在上述实施方式的精神和原则之内所作的修改、等同替换和改进等,均应包含在该技术方案的保护范围之内。

Claims (25)

1.一种时延补偿方法,其特征在于,包括: 
对进行业务传输的第一设备与第二设备进行时间同步处理; 
计算同步后的第一设备与第二设备之间的主备时延补偿值; 
采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿。 
2.如权利要求1所述的方法,其特征在于,所述计算同步后的第一设备与第二设备之间的主备时延补偿值,包括: 
将业务从第一设备发起传输,经第一设备与第二设备之间的主路径的发通道传输至第二设备时,再将所述业务从第二设备环回,经所述主路径的收通道传输至第一设备; 
根据所述业务在所述主路径中的传输时间,计算所述主路径的路径时延; 
将业务从第一设备发起传输,经第一设备与第二设备之间的备路径的发通道传输至第二设备时,再将所述业务从第二设备环回,经所述备路径的收通道传输至第一设备; 
根据所述业务在所述备路径中的传输时间,计算所述备路径的路径时延; 
将所述主路径与所述备路径的路径时延差的绝对值的1/2,确定为第一设备与第二设备之间的主备时延补偿值; 
其中,所述主路径的收发通道的长度相同,所述备路径的收发通道的长度相同。 
3.如权利要求2所述的方法,其特征在于,所述采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿,包括: 
比较第一设备与第二设备之间的主路径与备路径的路径时延的大小; 
如果所述主路径的路径时延大于所述备路径的路径时延,则将所述备路径中传输的业务延迟所述主备时延补偿值之后输出; 
如果所述备路径的路径时延大于所述主路径的路径时延,则将所述主路径中传输的业务延迟所述主备时延补偿值之后输出。 
4.如权利要求3所述的方法,其特征在于,所述将所述备路径中传输的业务延迟所述主备时延补偿值之后输出,包括: 
在所述备路径的出口处设置先入先出FIFO缓存器; 
将所述备路径中传输的业务写入所述FIFO缓存器,当到达所述主备时延补偿值时,从所述FIFO缓存器读出所述业务; 
所述将所述主路径中传输的业务延迟所述主备时延补偿值之后输出,包括: 
在所述主路径的出口处设置FIFO缓存器; 
将所述主路径中传输的业务写入所述FIFO缓存器,当到达所述主备时延补偿值时,从所述FIFO缓存器读出所述业务。 
5.如权利要求1-4任一项所述的方法,其特征在于,所述采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿之后,还包括: 
计算第一设备与第二设备之间的全路径时延补偿值,所述第一设备与第二设备之间的全路径包括:第一设备内路径、第一设备与第二设备之间的主路径或备路径,以及第二设备内路径; 
采用所述全路径时延补偿值,对第一设备与第二设备之间的全路径传输的业务进行时延补偿。 
6.如权利要求5所述的方法,其特征在于,所述计算第一设备与第二设备之间的全路径时延补偿值,包括: 
将业务沿第一设备与第二设备之间的全路径进行正向传输,在所述全路径的正向入口处对所述业务进行封装,封装后的业务中包含所述业务到达所述正向入口处的正向入口时间信息; 
获取所述业务到达所述全路径的正向出口处的正向出口时间信息,并在所述正向出口处对所述业务进行解封装,提取所述正向入口时间信息; 
根据所述正向入口时间信息与正向出口时间信息,计算所述全路径的正向时延; 
将业务沿第一设备与第二设备之间的全路径进行反向传输,在所述全路径 的反向入口处对所述业务进行封装,封装后的业务中包含所述业务到达所述反向入口处的反向入口时间信息以及所述全路径的正向时延; 
获取所述业务到达所述全路径的反向出口处的反向出口时间信息,并在所述反向出口处对所述业务进行解封装,提取所述反向入口时间信息及所述全路径的正向时延; 
根据所述反向入口时间信息与反向出口时间信息,计算所述全路径的反向时延; 
将所述全路径的正向时延与反向时延的时延差的绝对值,确定为第一设备与第二设备之间的全路径时延补偿值。 
7.如权利要求6所述的方法,其特征在于,所述采用所述全路径时延补偿值,对第一设备与第二设备之间的全路径传输的业务进行时延补偿,包括: 
比较第一设备与第二设备之间的全路径的正向时延与反向时延的大小; 
如果所述正向时延大于所述反向时延,则将所述全路径中反向传输的业务延迟所述全路径时延补偿值之后输出; 
如果所述反向时延大于所述正向时延,则将所述全路径中正向传输的业务延迟所述全路径时延补偿值之后输出。 
8.如权利要求7所述的方法,其特征在于,所述将所述全路径中反向传输的业务延迟所述全路径时延补偿值之后输出,包括: 
在所述全路径的反向出口处设置FIFO缓存器; 
将所述全路径中反向传输的业务写入所述FIFO缓存器,当到达所述全路径时延补偿值时,从所述FIFO缓存器读出所述业务; 
所述将所述全路径中正向传输的业务延迟所述全路径时延补偿值之后输出,包括: 
在所述全路径的正向出口处设置FIFO缓存器; 
将所述全路径中正向传输的业务写入所述FIFO缓存器,当到达所述全路径时延补偿值时,从所述FIFO缓存器读出所述业务。 
9.一种时延补偿装置,其特征在于,包括: 
同步模块,用于对进行业务传输的第一设备与第二设备进行时间同步处理; 
主备补偿计算模块,用于计算同步后的第一设备与第二设备之间的主备时延补偿值; 
主备补偿模块,用于采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿。 
10.如权利要求9所述的装置,其特征在于,所述主备补偿计算模块包括: 
主传输单元,用于将业务从第一设备发起传输,经第一设备与第二设备之间的主路径的发通道传输至第二设备时,再将所述业务从第二设备环回,经所述主路径的收通道传输至第一设备; 
主时延计算单元,用于根据所述业务在所述主路径中的传输时间,计算所述主路径的路径时延; 
备传输单元,用于将业务从第一设备发起传输,经第一设备与第二设备之间的备路径的发通道传输至第二设备时,再将所述业务从第二设备环回,经所述备路径的收通道传输至第一设备; 
备时延计算单元,用于根据所述业务在所述备路径中的传输时间,计算所述备路径的路径时延; 
主备补偿确定单元,用于将所述主路径与所述备路径的路径时延差的绝对值的1/2,确定为第一设备与第二设备之间的主备时延补偿值; 
其中,所述主路径的收发通道的长度相同,所述备路径的收发通道的长度相同。 
11.如权利要求10所述的装置,其特征在于,所述主备补偿模块包括: 
比较单元,用于比较第一设备与第二设备之间的主路径与备路径的路径时延的大小; 
主备补偿单元,用于如果所述主路径的路径时延大于所述备路径的路径时延,则将所述备路径中传输的业务延迟所述主备时延补偿值之后输出;或者,补偿单元,用于如果所述备路径的路径时延大于所述主路径的路径时延,则将所述主路径中传输的业务延迟所述主备时延补偿值之后输出。 
12.如权利要求11所述的装置,其特征在于,所述主备补偿单元具体用于如果所述主路径的路径时延大于所述备路径的路径时延,在所述备路径的出口处设置先入先出FIFO缓存器,将所述备路径中传输的业务写入所述FIFO缓存器,当到达所述主备时延补偿值时,从所述FIFO缓存器读出所述业务;或者, 
用于如果所述备路径的路径时延大于所述主路径的路径时延,在所述主路径的出口处设置FIFO缓存器,将所述主路径中传输的业务写入所述FIFO缓存器,当到达所述主备时延补偿值时,从所述FIFO缓存器读出所述业务。 
13.如权利要求9-12任一项所述的装置,其特征在于,还包括: 
全补偿计算模块,用于计算第一设备与第二设备之间的全路径时延补偿值,所述第一设备与第二设备之间的全路径包括:第一设备内路径、第一设备与第二设备之间的主路径或备路径,以及第二设备内路径; 
全补偿模块,用于采用所述全路径时延补偿值,对第一设备与第二设备之间传输的业务进行时延补偿。 
14.如权利要求13所述的装置,其特征在于,所述全补偿计算模块包括: 
正向处理单元,用于将业务沿第一设备与第二设备之间的全路径进行正向传输,在所述全路径的正向入口处对所述业务进行封装,封装后的业务中包含所述业务到达所述正向入口处的正向入口时间信息;获取所述业务到达所述全路径的正向出口处的正向出口时间信息,并在所述正向出口处对所述业务进行解封装,提取所述正向入口时间信息; 
正向时延计算单元,用于根据所述正向入口时间信息与正向出口时间信息,计算所述全路径的正向时延; 
反向处理单元,用于将业务沿第一设备与第二设备之间的全路径进行反向传输,在所述全路径的反向入口处对所述业务进行封装,封装后的业务中包含所述业务到达所述反向入口处的反向入口时间信息以及所述全路径的正向时延;获取所述业务到达所述全路径的反向出口处的反向出口时间信息,并在所述反向出口处对所述业务进行解封装,提取所述反向入口时间信息及所述全路径的正向时延; 
反向时延计算单元,用于根据所述反向入口时间信息与反向出口时间信息, 计算所述全路径的反向时延; 
全补偿确定单元,用于将所述全路径的正向时延与反向时延的时延差的绝对值,确定为第一设备与第二设备之间的全路径时延补偿值。 
15.如权利要求14所述的装置,其特征在于,所述全补偿模块包括: 
比较单元,用于比较第一设备与第二设备之间的全路径的正向时延与反向时延的大小; 
全补偿单元,用于如果所述正向时延大于所述反向时延,则将所述全路径中反向传输的业务延迟所述全路径时延补偿值之后输出;或者,如果所述反向时延大于所述正向时延,则将所述全路径中正向传输的业务延迟所述全路径时延补偿值之后输出。 
16.如权利要求15所述的装置,其特征在于,所述全补偿单元具体用于:如果所述正向时延大于所述反向时延,在所述全路径的反向出口处设置FIFO缓存器,将所述全路径中反向传输的业务写入所述FIFO缓存器,当到达所述全路径时延补偿值时,从所述FIFO缓存器读出所述业务;或者, 
用于如果所述反向时延大于所述正向时延,在所述全路径的正向出口处设置FIFO缓存器,将所述全路径中正向传输的业务写入所述FIFO缓存器,当到达所述全路径时延补偿值时,从所述FIFO缓存器读出所述业务。 
17.一种计算机存储介质,其特征在于: 
所述计算机存储介质可存储有程序,该程序执行时包括如权利要求1-8任一项所述的步骤。 
18.一种时延补偿装置,其特征在于,包括:发射器,接收器和处理器; 
其中,所述处理器执行如下步骤: 
对进行业务传输的第一设备与第二设备进行时间同步处理; 
计算同步后的第一设备与第二设备之间的主备时延补偿值; 
采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿。 
19.如权利要求18所述的装置,其特征在于,所述处理器执行所述计算同步后的第一设备与第二设备之间的主备时延补偿值的步骤时,具体包括如下步骤: 
控制所述发射器将业务从第一设备发起传输,经第一设备与第二设备之间的主路径的发通道传输至第二设备时,再将所述业务从第二设备环回,经所述主路径的收通道传输至第一设备; 
根据所述业务在所述主路径中的传输时间,计算所述主路径的路径时延; 
控制所述发射器将业务从第一设备发起传输,经第一设备与第二设备之间的备路径的发通道传输至第二设备时,再将所述业务从第二设备环回,经所述备路径的收通道传输至第一设备; 
根据所述业务在所述备路径中的传输时间,计算所述备路径的路径时延; 
将所述主路径与所述备路径的路径时延差的绝对值的1/2,确定为第一设备与第二设备之间的主备时延补偿值; 
其中,所述主路径的收发通道的长度相同,所述备路径的收发通道的长度相同。 
20.如权利要求19所述的装置,其特征在于,所述处理器执行所述采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿的步骤时,具体包括如下步骤: 
比较第一设备与第二设备之间的主路径与备路径的路径时延的大小; 
如果所述主路径的路径时延大于所述备路径的路径时延,则将所述备路径中传输的业务延迟所述主备时延补偿值之后输出; 
如果所述备路径的路径时延大于所述主路径的路径时延,则将所述主路径中传输的业务延迟所述主备时延补偿值之后输出。 
21.如权利要求20所述的装置,其特征在于,所述处理器执行所述将所述备路径中传输的业务延迟所述主备时延补偿值之后输出的步骤时,具体包括如下步骤: 
在所述备路径的出口处设置先入先出FIFO缓存器; 
将所述备路径中传输的业务写入所述FIFO缓存器,当到达所述主备时延补偿值时,从所述FIFO缓存器读出所述业务; 
所述处理器执行所述将所述主路径中传输的业务延迟所述主备时延补偿值之后输出的步骤时,具体包括如下步骤: 
在所述主路径的出口处设置FIFO缓存器; 
将所述主路径中传输的业务写入所述FIFO缓存器,当到达所述主备时延补偿值时,从所述FIFO缓存器读出所述业务。 
22.如权利要求18-21任一项所述的装置,其特征在于,所述处理器执行所述采用所述主备时延补偿值,对第一设备与第二设备之间的主路径或备路径传输的业务进行时延补偿的步骤之后,还执行如下步骤: 
计算第一设备与第二设备之间的全路径时延补偿值,所述第一设备与第二设备之间的全路径包括:第一设备内路径、第一设备与第二设备之间的主路径或备路径,以及第二设备内路径; 
采用所述全路径时延补偿值,对第一设备与第二设备之间传输的业务进行时延补偿。 
23.如权利要求22所述的装置,其特征在于,所述处理器执行所述计算第一设备与第二设备之间的全路径时延补偿值的步骤时,具体包括如下步骤: 
将业务沿第一设备与第二设备之间的全路径进行正向传输,在所述全路径的正向入口处对所述业务进行封装,封装后的业务中包含所述业务到达所述正向入口处的正向入口时间信息; 
获取所述业务到达所述全路径的正向出口处的正向出口时间信息,并在所述正向出口处对所述业务进行解封装,提取所述正向入口时间信息; 
根据所述正向入口时间信息与正向出口时间信息,计算所述全路径的正向时延; 
将业务沿第一设备与第二设备之间的全路径进行反向传输,在所述全路径的反向入口处对所述业务进行封装,封装后的业务中包含所述业务到达所述反向入口处的反向入口时间信息以及所述全路径的正向时延; 
获取所述业务到达所述全路径的反向出口处的反向出口时间信息,并在所 述反向出口处对所述业务进行解封装,提取所述反向入口时间信息及所述全路径的正向时延; 
根据所述反向入口时间信息与反向出口时间信息,计算所述全路径的反向时延; 
将所述全路径的正向时延与反向时延的时延差的绝对值,确定为第一设备与第二设备之间的全路径时延补偿值。 
24.如权利要求23所述的装置,其特征在于,所述处理器执行所述采用所述全路径时延补偿值,对第一设备与第二设备之间传输的业务进行时延补偿的步骤时,具体包括如下步骤: 
比较第一设备与第二设备之间的全路径的正向时延与反向时延的大小; 
如果所述正向时延大于所述反向时延,则将所述全路径中反向传输的业务延迟所述全路径时延补偿值之后输出; 
如果所述反向时延大于所述正向时延,则将所述全路径中正向传输的业务延迟所述全路径时延补偿值之后输出。 
25.如权利要求24所述的装置,其特征在于,所述处理器执行所述将所述全路径中反向传输的业务延迟所述全路径时延补偿值之后输出的步骤时,具体包括如下步骤: 
在所述全路径的反向出口处设置FIFO缓存器; 
将所述全路径中反向传输的业务写入所述FIFO缓存器,当到达所述全路径时延补偿值时,从所述FIFO缓存器读出所述业务; 
所述处理器执行所述将所述全路径中正向传输的业务延迟所述全路径时延补偿值之后输出的步骤时,具体包括如下步骤: 
在所述全路径的正向出口处设置FIFO缓存器; 
将所述全路径中正向传输的业务写入所述FIFO缓存器,当到达所述全路径时延补偿值时,从所述FIFO缓存器读出所述业务。 
CN201280001997.1A 2012-11-15 2012-11-15 一种时延补偿方法及装置 Active CN103299582B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2012/084662 WO2014075260A1 (zh) 2012-11-15 2012-11-15 一种时延补偿方法及装置

Publications (2)

Publication Number Publication Date
CN103299582A true CN103299582A (zh) 2013-09-11
CN103299582B CN103299582B (zh) 2016-09-28

Family

ID=49098415

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201280001997.1A Active CN103299582B (zh) 2012-11-15 2012-11-15 一种时延补偿方法及装置

Country Status (2)

Country Link
CN (1) CN103299582B (zh)
WO (1) WO2014075260A1 (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105338431A (zh) * 2014-08-08 2016-02-17 中兴通讯股份有限公司 硬件随机时延补偿实现方法及其装置
CN106357472A (zh) * 2015-07-17 2017-01-25 中兴通讯股份有限公司 一种时延测量方法和装置
CN108989138A (zh) * 2017-05-31 2018-12-11 中兴通讯股份有限公司 数据传输方法、装置、系统及网关
WO2019006704A1 (zh) * 2017-07-05 2019-01-10 华为技术有限公司 一种路径计算的方法、装置和系统
WO2019174554A1 (zh) * 2018-03-13 2019-09-19 华为技术有限公司 一种补偿时延的方法和设备
CN113037623A (zh) * 2019-12-24 2021-06-25 华为技术有限公司 时延处理方法、设备及系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4896092A (en) * 1988-10-12 1990-01-23 Power Distribution, Inc. Voltage regulator for AC single phase and three phase systems
CN1705260A (zh) * 2004-05-27 2005-12-07 华为技术有限公司 一种无线通讯系统中的时延调整补偿方法
CN102291178A (zh) * 2011-09-08 2011-12-21 烽火通信科技股份有限公司 测量光纤不对称性时延的方法及装置
CN102368691A (zh) * 2011-09-23 2012-03-07 烽火通信科技股份有限公司 以太网无源光网络系统中光链路保护倒换的实现方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101162959B (zh) * 2007-10-19 2011-08-24 中兴通讯股份有限公司 时钟主备相位差异自动测量及补偿方法
CN101389090A (zh) * 2008-10-09 2009-03-18 深圳国人通信有限公司 光纤直放站及其时延的测量方法、装置及补偿方法、系统

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4896092A (en) * 1988-10-12 1990-01-23 Power Distribution, Inc. Voltage regulator for AC single phase and three phase systems
CN1705260A (zh) * 2004-05-27 2005-12-07 华为技术有限公司 一种无线通讯系统中的时延调整补偿方法
CN102291178A (zh) * 2011-09-08 2011-12-21 烽火通信科技股份有限公司 测量光纤不对称性时延的方法及装置
CN102368691A (zh) * 2011-09-23 2012-03-07 烽火通信科技股份有限公司 以太网无源光网络系统中光链路保护倒换的实现方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105338431A (zh) * 2014-08-08 2016-02-17 中兴通讯股份有限公司 硬件随机时延补偿实现方法及其装置
CN106357472A (zh) * 2015-07-17 2017-01-25 中兴通讯股份有限公司 一种时延测量方法和装置
CN108989138A (zh) * 2017-05-31 2018-12-11 中兴通讯股份有限公司 数据传输方法、装置、系统及网关
WO2019006704A1 (zh) * 2017-07-05 2019-01-10 华为技术有限公司 一种路径计算的方法、装置和系统
WO2019174554A1 (zh) * 2018-03-13 2019-09-19 华为技术有限公司 一种补偿时延的方法和设备
US11641266B2 (en) 2018-03-13 2023-05-02 Huawei Technologies Co., Ltd. Latency compensation method and device
CN113037623A (zh) * 2019-12-24 2021-06-25 华为技术有限公司 时延处理方法、设备及系统
CN113037623B (zh) * 2019-12-24 2022-06-24 华为技术有限公司 时延处理方法、设备及系统

Also Published As

Publication number Publication date
CN103299582B (zh) 2016-09-28
WO2014075260A1 (zh) 2014-05-22

Similar Documents

Publication Publication Date Title
CN103299582B (zh) 一种时延补偿方法及装置
EP2528254B1 (en) Method and device for time synchronization
CN106162860A (zh) 一种时间同步的方法及系统、网络设备
EP2597790A2 (en) Delay measurement method and optical transport network device
WO2017012486A1 (zh) 一种otn网元设备、otn时钟和时间的同步方法及系统
EP2749967A1 (en) Time control device, time control method, and program
EP2749968A1 (en) Time control device, time control method, and program
EP2448168A1 (en) Method and system for bearing time synchronization protocol in optical transport network
CN104602141A (zh) 一种otn网络中实现时间同步的方法、设备和系统
RO131470A2 (ro) Metode, sisteme şi suport citibil pe calculator pentru măsurarea întârzierii unei linii de comunicaţii unidirecţionale
EP2515591B1 (en) Method, apparatus and system for clock synchronization
EP3723307A1 (en) Method, apparatus and system for time synchronization
CN105553595B (zh) 一种分布式系统中的设备及其同步方法
JP5811895B2 (ja) 通信装置及び通信方法
EP3720053B1 (en) Flexible ethernet delay measurement method and related device
CN103546268A (zh) 一种系统时间的补偿方法及设备
JP5592001B2 (ja) 組込みクロック信号の多重化および逆多重化を含むデータ送信
WO2019170064A1 (zh) 光网络中以太数据处理的方法、装置和系统
WO2017096994A1 (zh) 一种时钟同步的方法、设备和系统、存储介质
JP5944082B2 (ja) 光伝送システムおよび遅延測定方法
CN113424466B (zh) 时钟同步的方法和装置
WO2022118127A1 (en) Methods, apparatuses, and computer program products for providing quality of service monitoring on communication interfaces
EP3267631B1 (en) Terminal station device and bandwidth allocation method
JP5913067B2 (ja) 時刻同期システム、伝送路遅延時間補正方法、時刻同期装置
US10555330B2 (en) Terminal station apparatus and band allocation method

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant