CN103279394B - 电子设备系统、电子设备及存储介质 - Google Patents

电子设备系统、电子设备及存储介质 Download PDF

Info

Publication number
CN103279394B
CN103279394B CN201210543852.6A CN201210543852A CN103279394B CN 103279394 B CN103279394 B CN 103279394B CN 201210543852 A CN201210543852 A CN 201210543852A CN 103279394 B CN103279394 B CN 103279394B
Authority
CN
China
Prior art keywords
terminal
identifying information
program
storage medium
electronic equipment
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210543852.6A
Other languages
English (en)
Other versions
CN103279394A (zh
Inventor
山本铁二
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Publication of CN103279394A publication Critical patent/CN103279394A/zh
Application granted granted Critical
Publication of CN103279394B publication Critical patent/CN103279394B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/30Authentication, i.e. establishing the identity or authorisation of security principals
    • G06F21/44Program or device authentication
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/50Monitoring users, programs or devices to maintain the integrity of platforms, e.g. of processors, firmware or operating systems
    • G06F21/57Certifying or maintaining trusted computer platforms, e.g. secure boots or power-downs, version controls, system software checks, secure updates or assessing vulnerabilities
    • G06F21/575Secure boot

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)

Abstract

本发明提供一种防止基于不正规的存储介质中存储的程序进行的处理的电子设备系统、电子设备及存储介质。SDIO设备(102)通过存储部(61)存储程序及识别信息,从SD端子部(40)输出程序,从扩展端子部(41)输出识别信息。电子设备101具有与SD端子部(40)连接的SD端子部(30)及与扩展端子部(41)连接的扩展端子部(31),通过与SD端子部(30)连接的SD主控制器(13)读入程序。设备判定部(15)判定经由扩展端子部(41)取得的识别信息与预先存储的识别信息是否一致,在判定为一致的情况下,处理部(10)执行基于所读入的程序的处理。

Description

电子设备系统、电子设备及存储介质
技术领域
本发明涉及一种具备存储介质和与该存储介质能够拆装地连接、且根据从该存储介质读入的程序执行处理的电子设备的电子设备系统、电子设备及存储介质。
背景技术
在笔记本型PC(个人计算机)及平板型便携终端等电子设备中,多具备连接外部设备而进行数据转送的连接接口。电子设备读入并利用例如与连接接口连接的设备中存储的音乐及影像等数据,而且还从所连接的设备中安装的程序进行电子设备的启动。作为电子设备所具备的连接接口,例如有SD(SecureDigital)接口等,作为所连接的设备,例如有具备SD接口的SD存储卡等。
在日本特开2007-086920号公报中,公开了一种具有CPU(CentralProcessorUnit)、RAM(RandomAccessMemory)、存储控制器、复位控制器、SD存储卡及键矩阵的便携型电子设备。该便携型电子设备在以键矩阵中的特定键被按下的状态从外部电源接收电力供给时,从SD存储卡读入引导程序并执行。具体来说,存储控制器将RAM重置为存储地址中的0地址,并将存储于SD存储卡的引导程序读入到RAM。复位控制器在从SD存储卡读入引导程序期间使CPU处于复位保持状态,并在读入后对CPU进行复位解除。解除复位的CPU通过从存储地址中的0地址开始取指,来执行基于读入到RAM的引导程序进行的处理。由此,即便在便携型电子设备内不存在引导程序的情况下,或者即使引导程序存在但由于初始不良而不能正常动作的情况下,也能够从存储于SD存储卡的引导程序启动便携型电子设备。
但是,根据日本特开2007-086920号公报所记载的技术,在将程序预先存储于SD存储卡、并通过读入程序而启动的电子设备中,存在将程序不正确地复制到其他SD存储卡而在其他电子设备中使用的问题。
例如,在从电子设备制造源所提供的正规的SD存储卡向质量不同的不正规的SD存储卡不正确地复制程序,并将不正规的SD存储卡连接到电子设备时,存在发生程序的读出错误,或者程序的读出速度降低而使电子设备动作延迟的问题。
发明内容
本发明是鉴于此种情况而做出的,其目的在于提供一种防止基于不正规的存储介质中存储进行的程序的处理的电子设备系统、电子设备及存储介质。
本发明的电子设备系统,具备存储有程序的存储介质和与该存储介质能够拆装地连接、且根据从该存储介质读入的程序执行处理的电子设备,其中,所述存储介质具备:所述存储介质具备:存储部,其存储所述程序及识别信息;第一端子,其将存储于该存储部的程序输出;和第二端子,其将存储于所述存储部的识别信息输出;所述电子设备具备:第三端子,其与所述第一端子连接;第四端子,其与所述第二端子连接;程序读入部,其与所述第三端子连接,读入所述程序;判定部,其判定经由所述第四端子取得的识别信息与预先存储的识别信息是否一致;和处理部,其在通过所述判定部判定为一致的情况下,执行基于通过所述程序读入部读入的所述程序进行的处理。由此,在识别信息一致的情况下,存储介质正规的话就能够执行基于程序的处理。
本发明的电子设备系统,其中,所述程序读入部在所述判定部判定为一致的情况下读入所述程序。由此,能够防止读入不正规的存储介质中存储的程序。
本发明的电子设备系统,其中,所述判定部向所述处理部通知判定结果,所述处理部在所述判定结果被通知前,使基于通过所述程序读入部读入的所述程序进行的处理开始,并在所述判定结果表示识别信息不一致的情况下,使基于所述程序的处理停止。由此,能够使基于程序的处理提前开始,并能够使存储于不正规的存储介质的控制程序停止执行。
本发明的电子设备系统,其中,所述存储介质是包括所述第一端子在内的多个端子具有SD接口、且设有所述第二端子的遵照SDIO(SecureDigitalInputOutput)规格的存储卡。由此,能够遵照SDIO构成存储介质。
本发明的电子设备系统,其中,所述电子设备具备与所述第四端子连接、取得存储于所述存储部的识别信息并向所述判定部输出的识别信息取得部,该识别信息取得部在未检测到存储于所述存储部的识别信息的情况下输出规定信息。由此,即使对于不从存储介质输出识别信息的那种不正规的存储介质,也能够通过判定部进行判定。
本发明的电子设备是一种从外部的存储介质读入程序而执行处理的电子设备,其中,具备:程序输入端子,其被输入所述程序;识别信息输入端子,其被从外部输入识别信息;程序读入部,其与所述程序输入端子连接,读入所述程序;判定部,其判定经由所述识别信息输入端子取得的识别信息与预先存储的识别信息是否一致;和处理部,其在通过所述判定部判定为一致的情况下,执行基于通过所述程序读入部读入的所述程序进行的处理。由此,在识别信息一致的情况下,存储介质正规的话就能够执行基于程序的处理。
本发明的电子设备,其中,所述程序读入部在所述判定部判定为一致的情况下读入所述程序。由此,能够防止读入不正规的存储介质中存储的程序。
本发明的电子设备,其中,所述判定部向所述处理部通知判定结果,所述处理部在所述判定结果被通知前,使基于通过所述程序读入部读入的所述程序进行的处理开始,并在所述判定结果表示识别信息不一致的情况下,使基于所述程序的处理停止。由此,能够使基于程序的处理提前开始,并能够使存储于不正规的存储介质的控制程序停止执行。
本发明的电子设备,其中,具备与所述识别信息输入端子连接、取得所输入的识别信息并向所述判定部输出的识别信息取得部,该识别信息取得部在未检测到应该输入的识别信息的情况下输出规定信息。由此,即使对于不从存储介质输出识别信息的那种不正规的存储介质,也能够通过判定部进行判定。
本发明的存储介质是一种与外部的电子设备连接、使所存储的程序被读出的存储介质,其中,具备:存储所述程序及识别信息的存储部、输出所述程序的端子、和输出所述识别信息的端子。由此,能够从与输出程序的端子不同的端子向外部的电子设备输出识别信息,并在该电子设备中接受是否是正规介质的判定。
本发明的存储介质,其中,该存储介质是包括输出所述程序的端子在内的多个端子具有SD接口、且设有输出所述识别信息的端子的遵照SDIO规格的存储卡。由此,能够遵照SDIO构成存储介质。
根据本发明,存储介质存储程序及识别信息,通过第一端子输出程序,通过第二端子输出识别信息。电子设备通过与连接于第一端子的第三端子连接的程序读入部读入程序,并通过判定部判定经由连接于第二端子的第四端子取得的识别信息与预先存储的识别信息是否一致。在通过判定部判定为一致的情况下,处理部执行基于通过程序读入部读入的程序进行的处理。由此,在识别信息一致的情况下,存储介质正规的话就能够执行基于程序的处理。
附图说明
图1是表示本发明的电子设备系统的外观的示意图;
图2是表示实施方式1的电子设备系统中所包括的电子设备及SDIO设备的内部功能结构的框图;
图3是表示电子设备及SDIO设备的接头部的结构的示意图;
图4是表示电子设备及SDIO设备的SD端子部的引脚分配的图表;
图5是表示电子设备及SDIO设备的扩展端子部的引脚分配的图表;
图6是表示从SDIO设备向电子设备读入控制程序并执行时的处理过程的流程图;
图7是表示实施方式2的电子设备系统中所包括的电子设备及SDIO设备的内部功能结构的框图;
图8是表示从实施方式2的SDIO设备向电子设备读入控制程序执行时的处理过程的流程图。
具体实施方式
实施方式1
以下,基于表示本发明的实施方式的附图具体说明本发明。
图1是表示本发明的电子设备系统100的外观的示意图。本发明的电子设备系统100具备电子设备101和能够安装于电子设备101并能够从电子设备101拆下的SDIO(SecureDigitalInputOutput)设备102。在本实施方式中,表示了电子设备系统100是图像形成装置的例子。SDIO设备102例如是具有九个端子的SD接口的、遵照SDIO规格的存储卡。SDIO设备(存储介质)102与电子设备101连接,存储由电子设备101读出的控制程序及SDIO设备102的识别信息。需要说明的是,虽然图1表示的电子设备系统100是将SDIO设备102插入安装到在电子设备101的壳体上设置的插拔口S内而构成的,但电子设备系统100也可以是将SDIO设备102能够拆装地安装到在电子设备101的壳体内装备的电子电路基板(省略图示)而构成的。
图2是表示实施方式1的电子设备系统100中所包括的电子设备101及SDIO设备102的内部功能结构的框图。电子设备101具备图像读取部21、图像处理部22、图像输出部23、操作面板24、通信部25及存储部26,这些硬件通过总线M与控制部1连接。控制部1通过执行基于从SDIO设备102读入的控制程序进行的处理而控制这些硬件来启动电子设备1,整体上构成图像形成装置。另外,电子设备101具备扩展SD处理部5及SD接头部3,扩展SD处理部5通过本地总线连接于控制部1,SD接头部3连接于控制部1及扩展SD处理部5。
图像读取部21具备例如具有CCD(ChargeCoupledDevice)那样的图像传感器等的光学单元,以光学方式读取原稿的图像数据。图像读取部21使来自原稿的反射光像成像于图像传感器,输出RGB(R:Red,G:Green,B:Blue)信号。图像读取部21所输出的RGB信号被输入到图像处理部22。
图像处理部22根据从图像读取部21输出的RGB信号生成图像数据,或者读出存储于存储部26的图像数据,并在实施与图像的种类对应的处理后,生成输出用图像数据。由图像处理部22生成的输出用图像数据被输出到图像输出部23或者通信部25。
图像输出部23根据从图像处理部22输出的输出用图像数据在记录纸、OHP文件等片材上形成图像。图像输出部23具备感光鼓、使该感光鼓带电至规定电位的起电器、根据从外部接收的图像数据发出激光等而在感光鼓上产生静电潜像的曝光装置、向形成于感光鼓表面的静电潜像供给调色剂而进行显影的显影器、向纸张上转印形成于感光鼓表面的调色剂像的转印器等(省略图示),从而通过电子照相方式在片材上形成使用者所希望的图像。此外,图像输出部23除了通过电子照相方式进行图像形成之外,还可以是通过喷墨方式、热转印方式、升华方式等进行图像形成的结构。
操作面板24具备与图像形成装置中的各种功能相对应的“传真”、“复印”、“印刷”、“邮件”等功能按钮、数字键、用于确定所接收的指示的输入键及液晶显示器等,取得用户输入的操作信号。
通信部25具备与LAN等网络连接、用于向外部发送输出用图像数据的网卡、调制解调器等。另外,存储部26是非易失性半导体存储器或者硬盘等存储装置,存储图像处理用的图像数据等。
控制部1具备处理部10、内部存储部11、总线接口12(以下表示为总线IF12)、SD主控制器(程序读入部)13、本地总线接口14(以下表示为本地总线IF14)及设备判定部(判定部)15,这些硬件通过控制部1的内部总线N连接。处理部10是执行基于程序的处理的CPU。内部存储部11具备存储引导程序及SDIO设备102的识别信息的ROM(ReadOnlyMemory)以及存储伴随程序处理而产生的数据的RAM。引导程序是在接通电子设备101的电源时由处理部10最先执行的程序。
总线IF12控制控制部1的内部总线N和连接有图像读取部21等的总线M的输入输出。SD主控制器13对SDIO设备102输出命令,控制与SDIO设备102之间的数据的读出以及写入。虽然在图2中将SD主控制器13设于控制部1,但是也可以在SOC(SystemOnaChip)或者在南桥芯片组等上安装具有SD主控制器的部件。本地总线IF14控制连接扩展SD处理部5的本地总线的输入输出。
设备判定部15判定从SDIO设备102输出而取得的识别信息与在内部存储部11的ROM中存储的SDIO设备102的识别信息是否一致。控制部1在判定的结果表示识别信息一致的情况下认为安装的SDIO设备102是正规的,在判定的结果表示识别信息不一致的情况下认为安装的SDIO设备102是不正规的。
扩展SD处理部5具备识别信息取得部51及本地总线IF52,从SDIO设备102取得识别信息,并通过本地总线向控制部1输出该识别信息。识别信息取得部51与后述的接头部3中的扩展端子部31连接,从而经由扩展端子部31从SDIO设备102取得识别信息并保持。扩展SD处理部5在接收到来自控制部1的识别信息输出要求时,利用本地总线IF52通过本地总线向控制部1输出由识别信息取得部51保持的识别信息。扩展SD处理部5可以通过CPLD(ComplexProgrammableLogicDevice)、FPGA(FieldProgrammableGateArray)构成。
接头部3具备SD端子部30及扩展端子部31。图3是表示电子设备101及SDIO设备102的接头部的结构的示意图。SD端子部30具有由端子(第三端子、程序输入端子)301~309这九个端子构成的SD接口,从而与后述的SDIO设备102中的接头部4的SD端子部40连接。扩展端子部31具有端子(第四端子、识别信息输入端子)311~314这四个端子,与后述的SDIO设备102中的接头部4的扩展端子部41连接。SD端子部30与SD主控制器13连接,扩展端子部31与识别信息取得部51连接。
SDIO设备102具备存储部61、存储器控制部62、识别信息控制部63、接头部4。存储部61具有存储通过电子设备101读出并执行的控制程序的程序存储部61a及存储SDIO设备102的识别信息存储部61b。程序存储部61a及识别信息存储部61b既可以通过相互分体的非易失性半导体存储器等构成,也可以通过一体的非易失性半导体存储器等构成。
存储器控制部62根据来自SD主控制器13的命令,进行从程序存储部61a的数据读出、以及向程序存储部61a的数据写入。存储器控制部62与SD端子部40连接,从而经由SD端子部40取得来自SD主控制器13的命令,将存储于程序存储部61a的控制程序向SD主控制器13输出。
识别信息控制部63与识别信息存储部61b及后述的扩展端子部41连接,从而将存储于识别信息存储部61b的SDIO设备102的识别信息读出,并经由扩展端子部41向扩展SD处理部5输出。识别信息控制部63可以通过CPLD、FPGA构成。另外,也可以通过CPLD、FPGA构成识别信息控制部63及识别信息存储部61b。
接头部4具备SD端子部40及扩展端子部41。SD端子部40具有由端子(第一端子、输出程序的端子)401~409这九个端子构成的SD接口,从而与电子设备101中的接头部3的SD端子部30连接(参照图3)。扩展端子部41具有端子(第二端子、输出识别信息的端子)411~414这四个端子,与电子设备101中的接头部3的扩展端子部31连接。扩展端子部41在SDIO设备102的外表面上设置在SD端子部40所占有的区域以外的区域。
例如,在假定SDIO设备102为与SD存储卡大体相同的矩形存储卡的情况下,与公知的SD存储卡同样,SD端子部40的九个端子就在矩形存储卡的一个边缘部排列设置。扩展端子部41的四个端子就在SD端子部40所占有的区域以外的、例如卡面的大体中央处设置。此时,扩展端子部41的端子只要通过与SD端子部40的端子相同的材质、以大体相同的形状、大小形成即可。扩展端子部41的四个端子的配置既可以配置成2行×2列,也可以配置成1行×4列。另外,电子设备101侧的接头部3只要在公知的SD存储卡用插口上,附加与扩展端子部41连接的扩展端子部31即可。例如,接头部3只要在与设于卡面的大体中央处的扩展端子部41的四个端子对置的位置,以与扩展端子部41的四个端子压接的方式设置扩展端子部31的四个端子即可。
图4是表示电子设备101及SDIO设备102的SD端子部的引脚分配的图表。以下,对于引脚分配使用SD端子部30侧的端子号码,并将对应的SD端子部40侧的端子号码在括号内表示说明。端子307~309(端子407~409)分别分配给数据#0~#2,端子301(端子401)分配给数据#3。SDIO设备102通过端子401、407~409将存储于程序存储部61a的控制程序输出。电子设备101通过SD主控制器13经由端子301、307~309读入控制程序。
端子302(端子402)分配给从SD主控制器13向SDIO设备102读出以及写入等的命令使用。端子303及端子306(端子403及端子406)分配给接地,端子304(端子404)分配给电力供给,端子305(端子405)分配给时钟。
图5是表示电子设备101及SDIO设备102的扩展端子部的引脚分配的图表。在图5中,作为扩展端子部的引脚分配的例子而示出了模式A和模式B。以下,对于引脚分配使用扩展端子部31侧的端子号码,并将对应的扩展端子部41侧的端子号码在括号内表示说明。在模式A中,端子311~314(端子411~414)全部分配给代码,使用全部的四个端子从SDIO设备102输出识别信息。在模式A中,识别信息是例如“0111”那样的四位信息,使代码#1~#4与识别信息的各位对应,并使代码#1为“0”,代码#2为“1”,代码#3为“1”,代码#4为“1”。
在模式B中,将端子311~313(端子411~413)分配给代码,将端子314(端子414)分配给加载信号。在模式B中,识别信息是例如“011”那样的三位信息,使代码#1~#3与识别信息的各位对应,并使代码#1为“0”,代码#2为“1”,代码#3为“1”。加载信号作为例如取低值或者高值的信号,由识别信息取得部51输出到端子314。在从识别信息取得部51输出的加载信号从低状态改变为高状态时,识别信息控制部63将识别信息(例如“011”)输出到端子411~413。在从识别信息取得部51输出的加载信号从高状态返回到低状态时,识别信息控制部63使识别信息停止输出。
接着,对从SDIO设备102向电子设备101读入控制程序并执行时的处理进行说明。图6是表示从SDIO设备102向电子设备101读入控制程序并执行时的处理过程的流程图。在电子设备101的电源变为接通时,控制部1进行引导处理(步骤S10)。在引导处理中,通过处理部10执行内部存储部11的ROM中存储的引导程序,对控制部1内及连接于总线M的各硬件进行初始化以及动作检查,确立各硬件的输入输出关系。
在基于步骤S10的引导处理后,处理部10确认是否识别到SDIO设备102(步骤S11)。在SDIO设备102的接头部4被安装到电子设备101的接头部3时,通过SD接口在SD主控制器13侧自动识别SDIO设备102。在未识别到SDIO设备102的情况下(S11:否),重复步骤S11,直至识别到SDIO设备102。
在识别到SDIO设备102的情况下(S11:是),进行从SDIO设备102取得识别信息的处理(步骤S12)。扩展SD处理部5利用识别信息取得部51经由扩展端子部31从SDIO设备102取得识别信息并保持,在接收到来自控制部1的识别信息输出要求时,将该识别信息通过本地总线向控制部1输出。设备判定部15取得从扩展SD处理部5输出的SDIO设备102的识别信息。
接着,设备判定部15判定从扩展SD处理部5取得的识别信息与存储于内部存储部11的ROM的SDIO设备102的识别信息是否一致(步骤S13)。控制部1在设备判定部15所做出判定的结果表示识别信息一致的情况下(S13:是),认为SDIO设备102是正规品,利用SD主控制器13经由SD端子部30从SDIO设备102读入控制程序(步骤S14)。处理部10执行通过SD主控制器13读入的控制程序(步骤S15)。另一方面,控制部1在设备判定部15所做出判定的结果表示识别信息不一致的情况下(S13:否),认为SDIO设备102不是正规品,不执行控制程序,使电子设备101停止启动(步骤S16)。
如上所述,在本实施方式中,预先在SDIO设备102的存储部61中存储控制程序及识别信息,通过包括端子401、407~409的SD端子部40输出控制程序,通过包括端子411~414的扩展端子部41输出识别信息。在电子设备101上设有与SD端子部40连接的SD端子部30,从而通过与对应于端子401、407~409的端子301、307~309连接的SD主控制器13读入控制程序。另外,在电子设备101上设有与扩展端子部41连接的扩展端子部31,从而利用识别信息取得部51经由与端子411~414对应的端子311~314取得SDIO设备102中存储的识别信息。设备判定部15判定通过识别信息取得部51取得的识别信息与存储于内部存储部11的识别信息是否一致,在判定为一致的情况下,处理部10执行基于通过SD主控制器13读入的控制程序进行的处理。控制部1在识别信息一致的情况下认为SDIO设备102是正规的,执行基于控制程序的处理,在识别信息不一致的情况下认为SDIO设备102是不正规的,不执行基于控制程序的处理。由此,能够防止执行基于不正规的SDIO设备中存储的控制程序进行的处理。
另外,在本实施方式中,在通过设备判定部15判定识别信息一致的情况下,SD主控制器13读入SDIO设备102中存储的控制程序,由此,能够防止读入不正规的SDIO设备中存储的控制程序。
另外,在本实施方式中,识别信息取得部51也可以预先保持“0000”或者“1111”那样的规定信息,在不能从所连接的SDIO设备102取得识别信息的情况下,代替识别信息而向控制部1输出上述规定信息。在所连接的SDIO设备102是没有扩展端子部41的SD存储卡的那种情况下,识别信息取得部51不能从该SD存储卡取得识别信息。规定信息预先被设定为与控制部1的内部存储部11中存储的识别信息不同的信息,由此,设备判定部15能够在从扩展SD处理部5输出规定信息的情况下判定为识别信息不一致。由此,能够识别因不具有扩展端子部41而无法输出识别信息的那种不正规设备,防止执行基于该设备中存储的控制程序的处理,进而防止读入该控制程序。
另外,在本实施方式中,与电子设备101连接的SDIO设备102是包括端子401、407~409的SD端子部40具有SD接口、且设有包括端子411~414的扩展端子部41的遵照SDIO规格的存储卡。因此,能够将连接于电子设备101的SDIO设备102构成为遵照SDIO规格的存储卡,能够通过向已有的SD接口附加扩展端子部等,构成防止基于不正规的存储介质中存储的程序进行的处理的电子设备系统。
实施方式2
图7是表示本发明的实施方式2的电子设备系统100中所包括的电子设备101及SDIO设备102的内部功能结构的框图。在实施方式2中,扩展SD处理部5具备存储SDIO设备102的识别信息的存储部53及判定从SDIO设备102取得的识别信息与存储的识别信息是否一致的设备判定部(判定部)54,控制部1具备外部输入端子16。实施方式2的电子设备系统100的其他结构与实施方式1的电子设备系统的结构相同,因此,对相同的部位标注相同的附图标记并省略详细说明。
扩展SD处理部5利用识别信息取得部51经由扩展端子部31取得SDIO设备102的识别信息。设备判定部54判定通过识别信息取得部51取得的SDIO设备102的识别信息与存储部53中存储的SDIO设备102的识别信息是否一致,并将判定结果向外部输入端子16输出而通知控制部1。
控制部1根据从外部输入端子16输入的判定结果,对基于程序的处理的执行进行控制。在此,由于控制部1中的引导处理、来自SDIO设备102的控制程序的读入以及执行与通过扩展SD处理部5进行的判定处理独立,因此,控制部1的处理部10在判定结果被通知前,使基于通过SD主控制器13读入的控制程序进行的处理开始。在从外部输入端子16输入的判定结果表示识别信息不一致的情况下,控制部1使基于控制程序的处理停止。
接着,对从SDIO设备102向电子设备101读入控制程序并执行时的处理进行说明。图8是表示从实施方式2的SDIO设备102向电子设备101读入控制程序并执行时的处理过程的流程图。在电子设备101的电源变为接通时,控制部1进行基于步骤S20的引导处理及基于步骤S21的SDIO设备102的识别确认。基于步骤S20及S21的处理与基于图6中的步骤S10及S11的处理等同,为简洁起见省略说明。
在识别到SDIO设备102的情况下(S21:是),通过SD主控制器13经由SD端子部30从SDIO设备102读入控制程序(步骤S22)。处理部10使基于通过SD主控制器13读入的控制程序进行的处理开始(步骤S23)。使基于控制程序的处理开始的处理部10从扩展SD处理部5取得对从SDIO设备102取得的识别信息的判定结果(步骤S24)。
处理部10判定是否表示从扩展SD处理部5取得的判定结果一致(步骤S25)。在表示识别信息一致的情况下(S25:是),处理部10使基于控制程序的处理继续(步骤S26)。另一方面,在表示识别信息不一致的情况下(S25:否),处理部10认为SDIO设备102不是正规品,将基于控制程序的处理停止(步骤S27)。
如上所述,在本实施方式中,扩展SD处理部5具备设备判定部54,其判定从SDIO设备102取得的识别信息与存储于扩展SD处理部5的识别信息是否一致,并经由外部输入端子16向控制部1通知判定结果。控制部1的处理部10在判定结果被通知前,使基于通过SD主控制器13读入的控制程序进行的处理开始,在从外部输入端子16输入的判定结果表示识别信息不一致的情况下,使基于控制程序的处理停止。由此,能够在电子设备系统100的启动时使基于控制程序的处理提前开始,并能够使存储于不正规的SDIO设备的控制程序停止执行。另外,通过在控制部1的外部设置设备判定部54,能够简化控制部1的功能。
需要说明的是,本发明并不限于本实施方式,而是涉及权利要求书中记载的发明的技术范围及其均等的范围。

Claims (7)

1.一种电子设备系统,具备存储有程序的存储介质和与该存储介质能够拆装地连接、且根据从该存储介质读入的程序执行处理的电子设备,其特征在于,
所述存储介质具备:
存储部,其存储所述程序及识别信息;
第一端子,其将存储于该存储部的程序输出;和
第二端子,其将存储于所述存储部的识别信息输出;
所述电子设备具备:
第三端子,其与所述第一端子连接;
第四端子,其与所述第二端子连接;
程序读入部,其与所述第三端子连接,读入所述程序;
判定部,其判定经由所述第四端子取得的识别信息与预先存储的识别信息是否一致;和
处理部,其与所述判定部的判定处理独立地开始基于通过所述程序读入部读入的所述程序进行的处理,在通过所述判定部判定为所述识别信息一致的情况下,使执行中的基于所述程序的处理继续,在通过所述判定部判定为所述识别信息不一致的情况下,使执行中的基于所述程序的处理停止;
所述第一端子及第三端子是SD规格的端子,
所述第二端子及第四端子是所述SD规格的扩展端子。
2.根据权利要求1所述的电子设备系统,其特征在于,
所述存储介质是包括所述第一端子在内的多个端子具有SD接口、且设有所述第二端子的遵照SDIO规格的存储卡。
3.根据权利要求1或2所述的电子设备系统,其特征在于,
所述电子设备具备与所述第四端子连接、取得存储于所述存储部的识别信息并向所述判定部输出的识别信息取得部,
该识别信息取得部在未检测到存储于所述存储部的识别信息的情况下输出规定信息。
4.一种电子设备,其从外部的存储介质读入程序而执行处理,其特征在于,具备:
程序输入端子,其被输入所述程序;
识别信息输入端子,其被从外部输入识别信息;
程序读入部,其与所述程序输入端子连接,读入所述程序;
判定部,其判定经由所述识别信息输入端子取得的识别信息与预先存储的识别信息是否一致;和
处理部,其与所述判定部的判定处理独立地开始基于通过所述程序读入部读入的所述程序进行的处理,在通过所述判定部判定为所述识别信息一致的情况下,使执行中的基于所述程序的处理继续,在通过所述判定部判定为所述识别信息不一致的情况下,使执行中的基于所述程序的处理停止;
所述程序输入端子是SD规格的端子,
所述识别信息输入端子是所述SD规格的扩展端子。
5.根据权利要求4所述的电子设备,其特征在于,
具备与所述识别信息输入端子连接、取得所输入的识别信息并向所述判定部输出的识别信息取得部,
该识别信息取得部在未检测到应该输入的识别信息的情况下输出规定信息。
6.一种存储介质,其特征在于,该存储介质用于权利要求1或权利要求2所述的电子设备系统,且该存储介质与外部的电子设备连接,使所存储的程序被所述电子设备读出,具备:
存储所述程序及识别信息的存储部、
输出所述程序的SD规格的端子、和
输出所述识别信息的所述SD规格的扩展端子。
7.根据权利要求6所述的存储介质,其特征在于,
该存储介质是包括输出所述程序的端子在内的多个端子具有SD接口、
且设有输出所述识别信息的端子的遵照SDIO规格的存储卡。
CN201210543852.6A 2011-11-08 2012-11-08 电子设备系统、电子设备及存储介质 Active CN103279394B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011-244710 2011-11-08
JP2011244710A JP5441984B2 (ja) 2011-11-08 2011-11-08 電子機器システム、電子機器及び記憶媒体

Publications (2)

Publication Number Publication Date
CN103279394A CN103279394A (zh) 2013-09-04
CN103279394B true CN103279394B (zh) 2016-03-30

Family

ID=48224536

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210543852.6A Active CN103279394B (zh) 2011-11-08 2012-11-08 电子设备系统、电子设备及存储介质

Country Status (3)

Country Link
US (1) US20130117508A1 (zh)
JP (1) JP5441984B2 (zh)
CN (1) CN103279394B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6191334B2 (ja) * 2013-08-27 2017-09-06 セイコーエプソン株式会社 印刷装置、印刷装置の制御方法、及び、プログラム
JP6998749B2 (ja) * 2017-12-13 2022-01-18 シャープ株式会社 情報処理装置
JPWO2020174735A1 (zh) * 2019-02-25 2020-09-03

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1377481A (zh) * 1999-09-30 2002-10-30 M-系统闪光盘先锋有限公司 用于可拆卸、有源、个人存储的设备、系统及方法
CN101304463A (zh) * 2007-05-08 2008-11-12 夏普株式会社 电子设备的操作装置、操作系统、图像处理装置、信息显示装置和外部设备连接装置
CN101796525A (zh) * 2007-08-28 2010-08-04 松下电器产业株式会社 电子设备、解锁方法和程序
CN101888462A (zh) * 2009-05-12 2010-11-17 京瓷美达株式会社 电子设备

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4045333B2 (ja) * 2000-02-16 2008-02-13 株式会社リコー 画像機器
AU4794101A (en) * 2000-04-11 2001-10-23 Richard M Mathis Method and apparatus for computer memory protection and verification
JP2002223402A (ja) * 2001-01-29 2002-08-09 Fuji Photo Film Co Ltd 電子機器、プログラム更新方法、セットアップファイル作成装置及びその方法
JP3801484B2 (ja) * 2001-11-06 2006-07-26 アルプス電気株式会社 カード型無線伝送機器の初期調整方法
TW549501U (en) * 2002-08-14 2003-08-21 C One Technology Corp Small-type electronic card having high transmission frequency bandwidth and extension function
JP2004185299A (ja) * 2002-12-03 2004-07-02 Ricoh Co Ltd 記録媒体読取装置、記録媒体読取プログラムおよび記録媒体
JP3989827B2 (ja) * 2002-12-12 2007-10-10 株式会社リコー 画像処理装置、記録媒体読取プログラムおよび記憶媒体
JP4021315B2 (ja) * 2002-12-16 2007-12-12 株式会社リコー 記録媒体書込装置、記録媒体読取装置、記録媒体書込プログラム、記録媒体読取プログラムおよび記録媒体
JP4458885B2 (ja) * 2003-03-19 2010-04-28 株式会社リコー 記録媒体作成方法,記録媒体作成装置,記録媒体作成システム
US7464073B2 (en) * 2003-04-10 2008-12-09 International Business Machines Corporation Application of queries against incomplete schemas
US7370166B1 (en) * 2004-04-30 2008-05-06 Lexar Media, Inc. Secure portable storage device
JP2006041737A (ja) * 2004-07-23 2006-02-09 Toshiba Corp コンテンツ利用方法及びプログラム
JP4704233B2 (ja) * 2005-03-04 2011-06-15 株式会社リコー 情報処理装置及びその制御方法
JP4350682B2 (ja) * 2005-06-15 2009-10-21 キヤノン株式会社 監視装置
US8191161B2 (en) * 2005-12-13 2012-05-29 Microsoft Corporation Wireless authentication
GB2445373B (en) * 2007-01-03 2010-12-29 Advanced Risc Mach Ltd A data processing apparatus and method for managing access to a display buffer
DE102008011925B4 (de) * 2008-02-29 2018-03-15 Globalfoundries Inc. Sicheres Initialisieren von Computersystemen
US8954804B2 (en) * 2008-07-15 2015-02-10 Ati Technologies Ulc Secure boot circuit and method
JP5198379B2 (ja) * 2009-07-23 2013-05-15 株式会社東芝 半導体メモリカード
US8782434B1 (en) * 2010-07-15 2014-07-15 The Research Foundation For The State University Of New York System and method for validating program execution at run-time
US9195550B2 (en) * 2011-02-03 2015-11-24 International Business Machines Corporation Method for guaranteeing program correctness using fine-grained hardware speculative execution

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1377481A (zh) * 1999-09-30 2002-10-30 M-系统闪光盘先锋有限公司 用于可拆卸、有源、个人存储的设备、系统及方法
CN101304463A (zh) * 2007-05-08 2008-11-12 夏普株式会社 电子设备的操作装置、操作系统、图像处理装置、信息显示装置和外部设备连接装置
CN101796525A (zh) * 2007-08-28 2010-08-04 松下电器产业株式会社 电子设备、解锁方法和程序
CN101888462A (zh) * 2009-05-12 2010-11-17 京瓷美达株式会社 电子设备

Also Published As

Publication number Publication date
CN103279394A (zh) 2013-09-04
JP2013101486A (ja) 2013-05-23
JP5441984B2 (ja) 2014-03-12
US20130117508A1 (en) 2013-05-09

Similar Documents

Publication Publication Date Title
US9864300B2 (en) CRUM chip, image forming device for verifying consumable unit comprising the CRUM chip, and methods thereof
US7644288B2 (en) Image forming apparauts that checks authenticity of an update program
US7327488B2 (en) Image forming apparatus, program updating method and recording medium
CN104639782B (zh) 图像形成装置及其控制方法
US8353051B2 (en) Image forming apparatus, access control method, access control program and computer readable information recording medium
US20200334360A1 (en) Information processing apparatus and method for controlling the same
US11210041B2 (en) Information processing apparatus, information processing system, and non-transitory computer readable medium for extracting and replicating setting that needs to be changed
CN103279394B (zh) 电子设备系统、电子设备及存储介质
JP2004303216A (ja) 情報処理装置,画像形成装置,プログラム起動時のエラー処理方法および記録媒体
EP3047373B1 (en) Device, system, and method
CN103810003B (zh) 信息处理装置及其控制方法
CN104427178A (zh) 能够防止数据泄露的图像形成装置及其控制方法
JP5468057B2 (ja) 電子機器システム及び電子機器
US10255006B2 (en) Electronic device for updating device firmware
US20050151987A1 (en) Information processing apparatus, program recovery method, and recording medium storing a program for program recovery
JP2020047064A (ja) 情報処理装置及びその制御方法、並びにプログラム
CN108052337A (zh) 一种eMMC量产工具的固件升级方法及装置
JP2004303222A (ja) 情報処理装置,画像形成装置,プログラム起動方法および記録媒体
JP2012063851A (ja) 周辺装置制御回路およびそれを備えた情報処理装置
CN103309744B (zh) 信息处理装置、图像形成装置和图像处理方法
US11816233B2 (en) Information processing apparatus
US11972159B2 (en) Image forming device and method of controlling to transmit print data to an image forming device
JP2007213404A (ja) 組込機器、ダウンロード方法、記憶媒体、プログラム
US20220121536A1 (en) Information processing apparatus
US11968469B2 (en) Computing apparatus, image capturing apparatus, control method, and storage medium

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant