CN103219332A - 一种光电元件 - Google Patents

一种光电元件 Download PDF

Info

Publication number
CN103219332A
CN103219332A CN2013100931386A CN201310093138A CN103219332A CN 103219332 A CN103219332 A CN 103219332A CN 2013100931386 A CN2013100931386 A CN 2013100931386A CN 201310093138 A CN201310093138 A CN 201310093138A CN 103219332 A CN103219332 A CN 103219332A
Authority
CN
China
Prior art keywords
conduction region
circuit board
printed circuit
pcb
hole
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2013100931386A
Other languages
English (en)
Inventor
潘红军
李宏波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
WUJIANG SOURTON ELECTRONIC CO Ltd
Original Assignee
WUJIANG SOURTON ELECTRONIC CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by WUJIANG SOURTON ELECTRONIC CO Ltd filed Critical WUJIANG SOURTON ELECTRONIC CO Ltd
Priority to CN2013100931386A priority Critical patent/CN103219332A/zh
Publication of CN103219332A publication Critical patent/CN103219332A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Switches Operated By Changes In Physical Conditions (AREA)

Abstract

本发明涉及一种光电元件,包括第一印刷电路板、第二印刷电路版、光接收器晶片和红外线发光二极管,所述第一印刷电路板上具有一第一导电区、一第二导电区、一第三导电区及一第四导电区;所述第二印刷电路板叠置于第一印刷电路板上,所述第二印刷电路板上具有一第一孔洞及第二孔洞,所述第一孔洞及第二孔洞中分别具有一隔柱,所述隔柱可供该第一导电区、第二导电区、第三导电区及第四导电区外露;所述光接收器晶片置于第一导电区上且具有一导线连接至第三导电区;所述红外线发光二极管置于第二导电区上具有一导线连接至第四导电区。本发明本发明的壳体以第一印刷电路板及第二印刷电路板所叠制而成,可依客户所需快速开发,并节省壳体开模费用。

Description

一种光电元件
技术领域
本发明涉及一种反射式光电元件,尤其是一种其壳体以第一印刷电路板及第二印刷电路板所叠制而成的一种光电元件。
背景技术
按,一般的光电元件,例如但不限于光遮断器(ITR)的壳体通常具有一塑胶壳体,塑胶壳体在大量制造时可以射出成型制造,可降低其制造成本。然而塑胶壳体设计时亦需有开模费用,该开模费用须由日后所生产的光遮断器数量所分摊,因此,塑胶壳体并不适合于少量多样的光电元件设计,诚属美中不足之处。
发明内容
本发明主要目的在于提供一种光电元件,其壳体以第一印刷电路板及第二印刷电路板所叠制而成,可依客户所需快速开发,并节省壳体开模费用。
本发明解决其技术问题所采取的技术方案是:一种光电元件,包括第一印刷电路板、第二印刷电路版、光接收器晶片和红外线发光二极管,其中:
所述第一印刷电路板上具有一第一导电区、一第二导电区、一第三导电区及一第四导电区;所述第二印刷电路板叠置于第一印刷电路板上,所述第二印刷电路板上具有一第一孔洞及第二孔洞,所述第一孔洞及第二孔洞中分别具有一隔柱,所述隔柱可供该第一导电区、第二导电区、第三导电区及第四导电区外露;所述光接收器晶片置于第一导电区上且具有一导线连接至第三导电区;所述红外线发光二极管置于第二导电区上具有一导线连接至第四导电区。
进一步的,所述第二印刷电路板的厚度大于第一印刷电路板。
进一步的,所述隔柱可位于该第一导电区及第三导电区、该第二导电区及第四导电区间,以隔绝该红外线发光二极管所发出的光散射到光接收器晶片。
进一步的,所述第一导电区可为一输入输出接脚,所述第二导电区可为一接地接脚,所述第三导电区可为一电源接脚,所述第四导电区可为一电源接脚。
进一步的,所述第一孔洞及第二孔洞中进一步可灌入封胶。
进一步的,所述封胶可为环氧树脂。
进一步的,所述第一印刷电路板及第二印刷电路板之四角落具有一弧缺,所述弧缺上镀有导电物质。
更进一步的,所述第二印刷版电路上具有防呆点。
本发明的有益效果:本发明的壳体以第一印刷电路板及第二印刷电路板所叠制而成,可依客户所需快速开发,并节省壳体开模费用;本发明的壳体四角落具有弧缺,且弧缺上镀有导电物质,主要可增加反射型遮断器上下印刷电路板结合强度并可增加焊接时的结合面积以及吃锡量。
附图说明
图1是本发明中较佳实施例的光电元件的分解示意图;
图2是本发明中较佳实施例的光电元件的组合示意图;
图3是本发明的第一印刷电路板与其他第一第一印刷电路板结合的示意图。
图中:
10、第一印刷电路板11、第一导电区12、第二导电区13、第三导电区14、第四导电区(111、121、131、141)、弧缺
20、第二印刷电路板21、第一孔洞22、第二孔洞
(23、24、25、26)、弧缺27、防呆点28、隔柱;
30、光接收器晶片;
31、第一导线  41、第二导线;
40、红外线发光二极管;
50、封胶;
T、贯孔。
具体实施方式
下面就具体的附图对本发明做详细说明。
请参考图1、图2、图3所示,图1为本发明较佳实施例的光电元件的分解示意图,图2为本发明较佳实施例的光电元件的组合示意图,图3为本发明的第一印刷电路板与其他第一第一印刷电路板结合的示意图。如图所示的一种光电元件例如但不限于为一光遮断器,在本说明书中以光遮断器为例加以说明,但并不以此为限,其包括第一印刷电路板10、第二印刷电路版20、光接收器晶片30和红外线发光二极管40,其中:
所述第一印刷电路板10例如但不限于为方形,其上具有一第一导电区11、一第二导电区12、一第三导电区13及一第四导电区14,且该第一导电区11、第二导电区12、第三导电区13及第四导电区之间互不连接,所述第一导电区11可为一输入/输出(I/O)接脚,所述第二导电区12可为一接地(GND)接脚,所述第三导电区13可为一电源(VCC)接脚,所述第四导电区14可为一电源(VCC)接脚,该该第一导电区11、第二导电区12、第三导电区13及第四导电区可依客户需求将四支脚位相互交换;
所述第二印刷电路板20叠置于第一印刷电路板10上,所述第二印刷电路板20上具有一第一孔洞21及第二孔洞22,所述第一孔洞21及第二孔洞22中分别具有一隔柱28,所述隔柱28可供该第一导电区11、第二导电区12、第三导电区13及第四导电区14外露,此外所述第二印刷电路板20的厚度大于第一印刷电路板10;
所述光接收器晶片30置于第一导电区11上且具有一第一导线31连接至第三导电区13,可供接受该红外线发光二极管40所发出的红外光,以决定导通或截止;
所述红外线发光二极管40置于第二导电区12上具有一第二导线连接至第四导电区14,可发出红外光至该光接收器晶片30。所述隔柱28可位于该第一导电区11及第三导电区13、该第二导电区12及第四导电区间14,藉由该隔柱28以防止该光接收器晶片30直接接收到红外线发光二极管40的红外线而造成误动作。
此外,进一步的,本发明所述的第一孔洞21及第二孔洞22中进一步可灌入封胶50,以保护该光接收器晶片30、第一导线31以及红外线发光二极管40、第二导线41。其中,所述封胶50可为环氧树脂。
更进一步的,所述第一印刷电路板10的四个角落具有弧缺111、121、131和141,所述第二印刷电路板20的四个角落具有弧缺23、24、25和26,且该等弧缺111、121、131、141、23、24、25、26上分别镀有导电物质,可增加反射型遮断器上下印刷电路板结合强度并可增加焊接时的结合面积以及吃锡量。此外,所述第二印刷版电路20上具有防呆点27以供辨识,其例如但不限于位于该第二孔洞22的下方处。
如图2所示,在组合时可先将光接收器晶片30黏置于该第一导电区11上且以第一导线31连接至第三导电区13;再将红外线发光二极管40黏置于该第二导电区12上且以第二导线41连接至第四导电区14;接着将不透光封胶50分别灌入孔洞21及22即可完成本发明的组装。
如图3所述,本发明的第一印刷电路板10或第二印刷电路板20在制作时,可先将四个第一印刷电路板10或第二印刷电路板20裁切成一单位,并于四个第一印刷电路板10或第二印刷电路板20的中央位置设置一贯孔,并于该贯孔T中设置导电物质,待将四个第一印刷电路板10或第二印刷电路板20分别裁切成第一印刷电路板10或第二印刷电路板20时,其四角落即自然形成上述的弧缺111、121、131、141、23、24、25和26。
如上所述,本发明的一种光电元件不仅可省下塑胶壳体的开模费用,可增加反射型遮断器上下印刷电路板结合强度并可增加焊接时的结合面积以及吃锡量,可使光电元件紧密地焊接于印刷电路板上。本发明的壳体以第一印刷电路板及第二印刷电路板所叠制而成,可依客户所需快速开发,并节省壳体开模费用;本发明的壳体四角落具有弧缺,且弧缺上镀有导电物质,主要可增加反射型遮断器上下印刷电路板结合强度并可增加焊接时的结合面积以及吃锡量。
需要强调的是,以上是本发明的较佳实施列而已,并非对发明在外观上作任何形式的限制,凡是依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。

Claims (8)

1.一种光电元件,包括第一印刷电路板(10)、第二印刷电路版(20)、光接收器晶片(30)和红外线发光二极管(40),其特征在于:
所述第一印刷电路板(10)上具有一第一导电区(11)、一第二导电区(12)、一第三导电区(13)及一第四导电区(14);
所述第二印刷电路板(20)叠置于第一印刷电路板(10)上,所述第二印刷电路板(20)上具有一第一孔洞(21)及第二孔洞(22),所述第一孔洞(21)及第二孔洞(22)中分别具有一隔柱(28),所述隔柱(28)可供该第一导电区(11)、第二导电区(12)、第三导电区(13)及第四导电区(14)外露;
所述光接收器晶片(30)置于第一导电区(11)上且具有一第一导线(31)连接至第三导电区(13);
所述红外线发光二极管(40)置于第二导电区(12)上具有一第二导线(41)连接至第四导电区(14)。
2.根据权利要求1所述的一种光电元件,其特征在于:所述第二印刷电路板(20)的厚度大于第一印刷电路板(10)。
3.根据权利要求1所述的一种光电元件,其特征在于:所述隔柱(28)可位于该第一导电区(11)及第三导电区(13)、该第二导电区(12)及第四导电区间(14),以隔绝该红外线发光二极管(40)所发出的光散射到光接收器晶片(30)。
4.根据权利要求1所述的一种光电元件,其特征在于:所述第一导电区(11)可为一输入/输出接脚,所述第二导电区(12)可为一接地接脚,所述第三导电区(13)可为一电源接脚,所述第四导电区(14)可为一电源接脚。
5.根据权利要求1所述的一种光电元件,其特征在于:所述第一孔洞(21)及第二孔洞(22)中进一步可灌入封胶(50)。
6.根据权利要求5所述的一种光电元件,其特征在于:所述封胶(50)可为环氧树脂。
7.根据权利要求1所述的一种光电元件,其特征在于:所述第一印刷电路板(10)及第二印刷电路板(20)的四个角落具有弧缺,所述弧缺上镀有导电物质。
8.根据权利要求1所述的一种光电元件,其特征在于:所述第二印刷版电路(20)上具有防呆点(27)。
CN2013100931386A 2013-03-22 2013-03-22 一种光电元件 Pending CN103219332A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2013100931386A CN103219332A (zh) 2013-03-22 2013-03-22 一种光电元件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2013100931386A CN103219332A (zh) 2013-03-22 2013-03-22 一种光电元件

Publications (1)

Publication Number Publication Date
CN103219332A true CN103219332A (zh) 2013-07-24

Family

ID=48816988

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2013100931386A Pending CN103219332A (zh) 2013-03-22 2013-03-22 一种光电元件

Country Status (1)

Country Link
CN (1) CN103219332A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107845699A (zh) * 2016-11-16 2018-03-27 吴江市首腾电子有限公司 一种应用于自动控制电路中的光敏电阻装置
CN112038054A (zh) * 2019-06-04 2020-12-04 台达电子工业股份有限公司 电压调节模块

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07103763A (ja) * 1993-10-04 1995-04-18 Sokkia Co Ltd 測量用受光器
CN201160077Y (zh) * 2008-01-24 2008-12-03 捷腾光电股份有限公司 光电元件
US20100065724A1 (en) * 2006-10-30 2010-03-18 Hughes Patrick J Method of assembling a light element module and light element module assembly
CN201514938U (zh) * 2009-09-27 2010-06-23 联钧光电股份有限公司 封装载体

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07103763A (ja) * 1993-10-04 1995-04-18 Sokkia Co Ltd 測量用受光器
US20100065724A1 (en) * 2006-10-30 2010-03-18 Hughes Patrick J Method of assembling a light element module and light element module assembly
CN201160077Y (zh) * 2008-01-24 2008-12-03 捷腾光电股份有限公司 光电元件
CN201514938U (zh) * 2009-09-27 2010-06-23 联钧光电股份有限公司 封装载体

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107845699A (zh) * 2016-11-16 2018-03-27 吴江市首腾电子有限公司 一种应用于自动控制电路中的光敏电阻装置
CN112038054A (zh) * 2019-06-04 2020-12-04 台达电子工业股份有限公司 电压调节模块
US11134571B2 (en) 2019-06-04 2021-09-28 Delta Electronics, Inc. Voltage regulator module
US11160167B2 (en) 2019-06-04 2021-10-26 Delta Electronics, Inc. Voltage regulator module and voltage regulation device with same
CN112038054B (zh) * 2019-06-04 2022-04-01 台达电子工业股份有限公司 电压调节模块
US11395409B2 (en) 2019-06-04 2022-07-19 Delta Electronics, Inc Voltage regulator module

Similar Documents

Publication Publication Date Title
CN104969383B (zh) 具有不突出连接器的二次电池组
CN108701732A (zh) 用于柔性太阳能电池的多功能柔性电路互连
CN104160503A (zh) 模块、模块组合体以及模块的制造方法
JP5518664B2 (ja) 太陽電池モジュール、太陽電池モジュールの製造方法、および携帯電子機器
CN103219332A (zh) 一种光电元件
CN101548380A (zh) 双芯片搭载型二极管
CN101714544A (zh) 一种集成三极管及其制造方法
CN204011394U (zh) 双岛sop封装结构
CN201160077Y (zh) 光电元件
CN103501157A (zh) 一种光伏组件的接线盒
CN205016524U (zh) 邻近传感器和电子设备
CN203754411U (zh) 一种双腔体mems混合集成金属封装结构
CN202855800U (zh) 一种防水led数码管
JP5558306B2 (ja) 太陽電池モジュール
JP5601921B2 (ja) 太陽電池モジュール
CN103762214A (zh) 应用于开关型调节器的集成电路组件
CN205681695U (zh) 线路板上的接插座保护结构
CN201114387Y (zh) 薄型影像撷取模块
CN201118043Y (zh) 互相插拔的转接插座
CN204615617U (zh) 带防雷及输出板的电源模块
CN201307648Y (zh) 栅栏穿墙式薄型接线端子
CN205692086U (zh) 一种光伏功率优化器结构
CN201153347Y (zh) 一种印刷线路板
CN203434101U (zh) 一种漏电保护模块
CN202917178U (zh) 加密安全u盘及udp模块

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C12 Rejection of a patent application after its publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20130724