CN103123655B - Pcb走线的转换方法及装置 - Google Patents
Pcb走线的转换方法及装置 Download PDFInfo
- Publication number
- CN103123655B CN103123655B CN201110368911.6A CN201110368911A CN103123655B CN 103123655 B CN103123655 B CN 103123655B CN 201110368911 A CN201110368911 A CN 201110368911A CN 103123655 B CN103123655 B CN 103123655B
- Authority
- CN
- China
- Prior art keywords
- pcb
- information
- cabling
- software
- file
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Small-Scale Networks (AREA)
- Programmable Controllers (AREA)
Abstract
本发明公开了一种PCB走线的转换方法及装置,将Allegro的PCB走线转为Protel走线,该转换方法包括如下步骤:创建一个Protel软件可识别的PCB格式文件;写入Protel固定的ASCII码头文件;读取出Allegro的PCB文件中走线的网络信息;把网络信息写入到可识别的创建文件中;读取出组成走线的线段信息和/或弧形线信息;把走线的线段信息和/或弧形线信息写入到可识别的创建文件中。本发明的方法及装置解决了Protel软件设计PCB时布线效率低、布线空间利用率不高、不能控制总线等长布线的问题;也解决了在布线比较复杂或是有总线需要控制等长的PCB设计中不能用Protel软件来设计的问题。
Description
技术领域
本发明涉及印刷电路板设计技术领域,尤其涉及一种将Allegro的PCB走线转换为Protel走线的方法及装置。
背景技术
随着科技的不断进步,还有电子产品的迅速发展,PCB(PrintCircuitBoard,印刷电路板)的设计变得日益复杂,走线密度越来越高,使用需要控制等长的总线和高速差分线越来越频繁。而在PCB设计软件中,目前国内所使用的设计软件有很多种,比如:Protel、PADS、Allegro、MentorWG等。但目前国内而言使用最多的PCB设计软件还是Protel,其次是Cadence公司的Allegro软件。在PCB设计中对比这两种设计软件的优缺点,很显然,Allegro软件的优势远好于Protel软件,最明显最突出的优势就是Allegro软件有十分强大的布线功能,并且还有一个优势是Protel软件所没有的,就是总线等长控制的功能。因此Allegro软件越来越适合日益复杂的PCB设计。
在目前现有技术中,在进行PCB板的设计时,一块PCB板要么用Protel软件设计,要么用Allegro软件设计,不能利用这两个软件同时设计同一块PCB。然而不管是什么类型的PCB,用Allegro软件设计自然是难度最低、效率最高的,但由于国内会使用Allegro软件的工程师相对来说还比较少,大部分PCB设计工程师只会用Protel软件,所以不能把所有的PCB都用Allegro软件来设计。因为软件、PCB难度和人相互约束的因素,所以国内很多公司都会同时使用这两个软件来设计PCB。但Protel软件不但布线效率低,还不能控制总线等长布线,使得在设计布线比较复杂或是有总线需要控制等长的PCB中,Protel软件很难、甚至不能胜任PCB的设计。然后,目前走线密度高、需要控制等长总线的PCB设计越来越多,且又不能脱离Protel软件,那么,是否能够利用Allegro这种比较高级的软件来完成Protel软件很难完成的布线工作或是不能完成的总线等长控制工作,即在Allegro布好Protel想要的走线、再把Allegro软件完成的走线和总线等长控制好的走线转到Protel软件中呢?
如图1所示为用Allegro软件完成了22条走线的布线,并且控制好一共有22条走线的总线等长关系(所谓等长关系即是22条的走线长度都是控制在一个长度范围内)。如何在布线比较复杂或是有总线需要控制等长的PCB设计中不能用Protel软件来设计的时候借助Allegro软件来完成PCB的设计工作,让使用不同PCB设计软件的工程师更好地协作来完成PCB设计,即如何将Allegro的PCB走线转换为Protel走线,成为亟待解决的问题。
发明内容
为解决上述问题,本发明提供一种PCB走线的转换方法及装置,能够将Allegro的PCB走线转换为Protel走线,从而解决了现有技术中Protel软件布线效率低、布线空间利用率不高、不能控制总线等长布线的问题。
一种PCB走线的转换方法,将Allegro的PCB走线转换为Protel的PCB走线,该转换方法包括以下步骤:
步骤S1,创建一个Protel软件可识别的PCB格式文件,定义该PCB格式文件为可写文件;
步骤S2,在所创建的PCB格式文件写入Protel软件固定的ASCII码头文件信息;
步骤S3,用Allegro软件打开需要转换走线的PCB文件;
步骤S4,读取所打开的PCB文件中走线的网络信息,该网络信息包括走线的网络名和网络名对应的ID号;
步骤S5,将所述走线的网络信息按照Protel软件的ASCII码格式写入到所创建的PCB格式文件中;
步骤S6,读取所打开的PCB文件中组成走线的线段信息和/或弧形线信息;
步骤S7,将所述线段信息和/或弧形线信息按照Protel软件的ASCII码格式写入到所创建的PCB格式文件中。
一种PCB走线的转换装置,将Allegro的PCB走线转换为Protel的PCB走线,该转换装置包括:
PCB格式文件创建模块,用于创建一个Protel软件可识别的PCB格式文件,并定义该PCB格式文件为可写文件;
头文件信息写入模块,用于对创建的PCB格式文件写入Protel软件固定的ASCII码头文件信息;
网络信息读取模块,用于当Allegro软件打开需要转换走线的PCB文件后,读取出打开的PCB文件中走线的网络信息,该网络信息包括走线的网络名和网络名对应的ID号;
第一选定与信息写入模块,用于将所述走线的网络信息按照Protel软件的ASCII码格式写入到所创建的PCB格式文件中;
线段信息和弧线段信息读取模块,用于读取出打开的PCB文件中组成走线的线段信息和/或弧形线信息;
第二选定与写入模块,用于将所述线段信息和/或弧形线信息按照Protel软件的ASCII码格式写入到所创建的PCB格式文件中。
由以上方案可以看出,本发明的PCB走线的转换方法及装置,能够将Allegro的PCB走线转换为Protel走线,解决了现有技术中Protel软件布线效率低、布线空间利用率不高、不能控制总线等长布线的问题,同时也解决了在布线比较复杂或是有总线需要控制等长的PCB设计中不能用Protel软件来设计的问题,可以让使用不同软件的PCB设计工程师更好地协作来完成PCB设计,从而提高了PCB的设计效率和PCB的布线空间使用率,减短了PCB设计周期,减少了PCB的层数,还降低了成本。
附图说明
图1为在Allegro软件控制好总线等长关系的一组走线(22条走线)示意图;
图2为Allegro的PCB上组成走线的线段与弧形线示意图;
图3为Allegro软件的走线层信息示意图;
图4为本发明实施例中Allegro的PCB走线转为Protel走线的转换方法流程示意图;
图5为本发明实施例中Allegro的PCB走线转为Protel走线的转换装置结构示意图。
具体实施方式
本发明提供一种PCB走线的转换方法及装置,将Allegro的PCB走线转为Protel走线,用以解决现有技术中Protel软件布线效率低、布线空间利用率不高、不能控制总线等长布线的问题,也解决了在布线比较复杂或是有总线需要控制等长的PCB设计中不能用Protel软件来设计的问题。下面结合附图对本发明的实施例作进一步描述。
如图4所示,本发明的一种PCB走线的转换方法,具体为将Allegro的PCB走线转为Protel的PCB走线,该转换方法包括如下步骤:
步骤S1,创建一个Protel软件可识别的PCB格式文件,定义该PCB格式文件为可写文件。
在本实施例中,创建的PCB格式文件可以为.PcbDoc格式文件,并且在以下的描述中均以该格式文件来进行描述。
另外,创建的PCB格式文件还会自动按照要转换的Allegro文件名命名,比如要转换的Allegro文件名为test.brd,则创建的文件名为test.PcbDoc。
步骤S2,在创建的PCB格式文件中写入Protel软件固定的ASCII码头文件信息。ASCII码头文件信息是Protel软件所生成并具有ASCII码格式的PCB文件都会有的信息。
步骤S3,用Allegro软件打开需要转换走线的PCB文件,所述用Allegro软件打开的需要转换走线的PCB文件为用Allegro软件布好线或是控制好总线等长的PCB文件。
步骤S4,读取所打开的PCB文件中走线的网络信息,该网络信息包括走线的网络名和网络名对应的ID号,所述ID号可以用正整数来表示。一条走线只拥有一个网络名和一个ID号,但不同的走线可以是相同的网络名和ID号。
步骤S5,将所述走线的网络信息按照Protel软件的ASCII码格式写入到所创建的PCB格式文件中。该过程具体可以为:从读取的所有走线中选定一条走线,即是选定刚才读取出所有走线的网络信息中的一条走线的网络信息,然后按Protel软件的ASCII码格式,把所选择的走线的网络信息写入到创建的PCB格式文件(.PcbDoc)中。
Protel软件和Allegro软件所表示网络名和ID号的表达方式不同,所以需要按Protel软件的ASCII码格式写入到.PcbDoc文件中,不能直接写入。下面所提及到要按Protel软件的ASCII码格式写入,与上面所述意思相同,不再重复述说。
优选的,在步骤S5之后、步骤S6之前还可以包括步骤:判断是否所有走线的网络信息均已写入到所创建的PCB格式文件中,若否则返回步骤S5,若是则进入步骤S6。
步骤S6,读取所打开的PCB文件中组成走线的线段信息和/或弧形线信息。如图2所示,走线是由线段和弧形线组成,也可以只由线段或是弧形线组成。一条走线可以由多条线段和多条弧形线组成。线段所包含的信息有线段的网络ID号、对应的层、线段两端的两个坐标、线段的线宽;弧形线所包含的信息有弧形线的网络ID号、对应的层、圆心坐标和半径、弧形线两端的两个相对圆心角度、弧形线的线宽。其中线段或弧形线对应的层如图3所示,图中走线(包括线段和弧形线)对应的层有十二层,分别是TOP层、GND02层、ART03层、PWR04层、GND05层、ART06层、ART07层、GND08层、PWR09层、ART10层、GND11层、BOTTOM层。
步骤S7,将所述线段信息和/或弧形线信息按照Protel软件的ASCII码格式写入到所创建的PCB格式文件中。作为一个较好的实施例,该过程具体可以包括:
步骤S710,选定一段线,判断这一段线是线段还是弧形线,若是线段则进入步骤S720,若是弧形线则进入步骤S730。
步骤S720,按Protel软件的ASCII码格式,把此线段的ID号和层信息写入到创建的PCB格式文件中;
步骤S721,按Protel软件的ASCII码格式,把此线段的第一个坐标写入到创建的PCB格式文件中;
步骤S722,按Protel软件的ASCII码格式,把此线段的第二个坐标写入到创建的PCB格式文件中;
步骤S723,按Protel软件的ASCII码格式,把此线段的线宽信息写入到创建的PCB格式文件中。
步骤S730,按Protel软件的ASCII码格式,把此弧形线的ID号和层信息写入到创建的PCB格式文件中;
步骤S731,按Protel软件的ASCII码格式,把此弧形线的圆心坐标写入到创建的PCB格式文件中;
步骤S732,按Protel软件的ASCII码格式,把此弧形线的半径写入到创建的PCB格式文件中;
步骤S733,按Protel软件的ASCII码格式,把此弧形线两端的两个相对圆心角度写入到创建的PCB格式文件中;
步骤S734,按Protel软件的ASCII码格式,把此弧形线的线宽信息写入到创建的PCB格式文件中。
另外,本发明的转换方法在步骤S7之后,还可以包括步骤S8:判断是否所有线段信息和/或弧形线信息均已写入到所创建的PCB格式文件中,若否则返回步骤S7,若是则终止转换流程,转换结束。
本发明实施例中提供的上述Allegro的PCB走线转为Protel走线的方法,可以采用Allegro的SKILL语言(一种软件编程语言)实现。
与本发明的一种PCB走线的转换方法相对应的,如图5所示,本发明还提供一种PCB走线的转换装置,将Allegro的PCB走线转换为Protel的PCB走线,该转换装置包括:
PCB格式文件创建模块,用于创建一个Protel软件可识别的PCB格式文件,并定义该PCB格式文件为可写文件;
头文件信息写入模块,用于对创建的PCB格式文件写入Protel软件固定的ASCII码头文件信息;
网络信息读取模块,用于当Allegro软件打开需要转换走线的PCB文件后,读取出打开的PCB文件中走线的网络信息,该网络信息包括走线的网络名和网络名对应的ID号;
第一选定与信息写入模块,用于将所述走线的网络信息按照Protel软件的ASCII码格式写入到所创建的PCB格式文件中;
线段信息和弧线段信息读取模块,用于读取出打开的PCB文件中组成走线的线段信息和/或弧形线信息;
第二选定与写入模块,用于将所述线段信息和/或弧形线信息按照Protel软件的ASCII码格式写入到所创建的PCB格式文件中。
作为一个较好的实施例,本发明的装置还可以包括第一判断模块,与所述第一选定与信息写入模块、线段信息和弧线段信息读取模块分别相连接,用于判断在所述第一选定与信息写入模块中是否所有走线的网络信息均已写入到所创建的PCB格式文件中。
作为一个较好的实施例,本发明的装置还可以包括第二判断模块,与所述第二选定与写入模块相连接,用于判断在所述第二选定与写入模块中是否所有线段信息和/或弧形线信息均已写入到所创建的PCB格式文件中。
另外,所述第二选定与写入模块可以包括:选定与判断子模块、线段信息写入子模块以及弧形线信息写入子模块;
所述选定与判断子模块用于选定一段线,并判断这一段线是线段还是弧形线;
所述线段信息写入子模块用于若所述选定与判断子模块判断出选定的一段线为线段时,将所述线段信息按照Protel软件的ASCII码格式写入到所创建的PCB格式文件中,所述线段信息包括:ID号和层信息、第一个坐标、第二个坐标、线宽信息等;
所述弧形线信息写入子模块用于若所述选定与判断子模块判断出选定的一段线为弧形线时,将所述弧形线信息按照Protel软件的ASCII码格式写入到所创建的PCB格式文件中,所述弧形线信息包括:ID号和层信息、圆心坐标、半径、两端的两个相对圆心角度、线宽信息等。
优选的,所述创建的PCB格式文件可以为.PcbDoc格式文件。
优选的,所述网络信息读取模块中Allegro软件打开的需要转换走线的PCB文件为用Allegro软件布好线或是控制好总线等长的PCB文件。
本发明的PCB走线的转换装置中的其它技术特征与上述的PCB走线的转换方法相同,在此不予赘述。
通过以上方案可以看出,本发明的PCB走线的转换方法及装置,能够将Allegro的PCB走线转换为Protel走线,解决了现有技术中Protel软件布线效率低、布线空间利用率不高、不能控制总线等长布线的问题,同时也解决了在布线比较复杂或是有总线需要控制等长的PCB设计中不能用Protel软件来设计的问题,可以让使用不同软件的PCB设计工程师更好地协作来完成PCB设计,从而提高了PCB的设计效率和PCB的布线空间使用率,减短了PCB设计周期,减少了PCB的层数,还降低了成本。
以上所述的本发明实施方式,并不构成对本发明保护范围的限定。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明的权利要求保护范围之内。
Claims (10)
1.一种PCB走线的转换方法,其特征在于,将Allegro的PCB走线转换为Protel的PCB走线,该转换方法包括以下步骤:
步骤S1,创建一个Protel软件可识别的PCB格式文件,定义该PCB格式文件为可写文件;
步骤S2,在所创建的PCB格式文件写入Protel软件固定的ASCII码头文件信息;
步骤S3,用Allegro软件打开Allegro软件生成的需要转换走线的PCB文件;
步骤S4,读取所打开的PCB文件中走线的网络信息,该网络信息包括走线的网络名和网络名对应的ID号;
步骤S5,将所述走线的网络信息按照Protel软件的ASCII码格式写入到所创建的PCB格式文件中;
步骤S6,读取所打开的PCB文件中组成走线的线段信息和/或弧形线信息;
步骤S7,将所述线段信息和/或弧形线信息按照Protel软件的ASCII码格式写入到所创建的PCB格式文件中。
2.根据权利要求1所述的PCB走线的转换方法,其特征在于,所述步骤S5之后、步骤S6之前还包括步骤:判断是否所有走线的网络信息均已写入到所创建的PCB格式文件中,若否则返回步骤S5,若是则进入步骤S6;
和/或
所述步骤S7之后还包括步骤S8:判断是否所有线段信息和/或弧形线信息均已写入到所创建的PCB格式文件中,若否则返回步骤S7,若是则转换结束。
3.根据权利要求1或2所述的PCB走线的转换方法,其特征在于,所述步骤S7中将所述线段信息和/或弧形线信息按照Protel软件的ASCII码格式写入到所创建的PCB格式文件中的过程具体包括:
步骤S710,选定一段线,判断这一段线是线段还是弧形线,若是线段则进入步骤S720,若是弧形线则进入步骤S730;
步骤S720,按Protel软件的ASCII码格式,把此线段的ID号和层信息写入到创建的PCB格式文件中;
步骤S721,按Protel软件的ASCII码格式,把此线段的第一个坐标写入到创建的PCB格式文件中;
步骤S722,按Protel软件的ASCII码格式,把此线段的第二个坐标写入到创建的PCB格式文件中;
步骤S723,按Protel软件的ASCII码格式,把此线段的线宽信息写入到创建的PCB格式文件中;
步骤S730,按Protel软件的ASCII码格式,把此弧形线的ID号和层信息写入到创建的PCB格式文件中;
步骤S731,按Protel软件的ASCII码格式,把此弧形线的圆心坐标写入到创建的PCB格式文件中;
步骤S732,按Protel软件的ASCII码格式,把此弧形线的半径写入到创建的PCB格式文件中;
步骤S733,按Protel软件的ASCII码格式,把此弧形线两端的两个相对圆心角度写入到创建的PCB格式文件中;
步骤S734,按Protel软件的ASCII码格式,把此弧形线的线宽信息写入到创建的PCB格式文件中。
4.根据权利要求3所述的PCB走线的转换方法,其特征在于,所述创建的PCB格式文件为.PcbDoc格式文件。
5.根据权利要求3所述的PCB走线的转换方法,其特征在于,所述用Allegro软件打开的需要转换走线的PCB文件为用Allegro软件布好线或是控制好总线等长的PCB文件。
6.一种PCB走线的转换装置,其特征在于,将Allegro的PCB走线转换为Protel的PCB走线,该转换装置包括:
PCB格式文件创建模块,用于创建一个Protel软件可识别的PCB格式文件,并定义该PCB格式文件为可写文件;
头文件信息写入模块,用于对创建的PCB格式文件写入Protel软件固定的ASCII码头文件信息;
网络信息读取模块,用于当Allegro软件打开Allegro软件生成的需要转换走线的PCB文件后,读取出打开的PCB文件中走线的网络信息,该网络信息包括走线的网络名和网络名对应的ID号;
第一选定与信息写入模块,用于将所述走线的网络信息按照Protel软件的ASCII码格式写入到所创建的PCB格式文件中;
线段信息和弧线段信息读取模块,用于读取出打开的PCB文件中组成走线的线段信息和/或弧形线信息;
第二选定与写入模块,用于将所述线段信息和/或弧形线信息按照Protel软件的ASCII码格式写入到所创建的PCB格式文件中。
7.根据权利要求6所述的PCB走线的转换装置,其特征在于,还包括第一判断模块,用于判断在所述第一选定与信息写入模块中是否所有走线的网络信息均已写入到所创建的PCB格式文件中;
和/或
还包括第二判断模块,用于判断在所述第二选定与写入模块中是否所有线段信息和/或弧形线信息均已写入到所创建的PCB格式文件中。
8.根据权利要求6或7所述的PCB走线的转换装置,其特征在于,所述第二选定与写入模块包括选定与判断子模块、线段信息写入子模块以及弧形线信息写入子模块;
所述选定与判断子模块用于选定一段线,并判断这一段线是线段还是弧形线;
所述线段信息写入子模块用于若所述选定与判断子模块判断出选定的一段线为线段时,将所述线段信息按照Protel软件的ASCII码格式写入到所创建的PCB格式文件中,所述线段信息包括:ID号和层信息、第一个坐标、第二个坐标、线宽信息;
所述弧形线信息写入子模块用于若所述选定与判断子模块判断出选定的一段线为弧形线时,将所述弧形线信息按照Protel软件的ASCII码格式写入到所创建的PCB格式文件中,所述弧形线信息包括:ID号和层信息、圆心坐标、半径、两端的两个相对圆心角度、线宽信息。
9.根据权利要求8所述的PCB走线的转换装置,其特征在于,所述创建的PCB格式文件为.PcbDoc格式文件。
10.根据权利要求8所述的PCB走线的转换装置,其特征在于,所述Allegro软件打开的需要转换走线的PCB文件为用Allegro软件布好线或是控制好总线等长的PCB文件。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110368911.6A CN103123655B (zh) | 2011-11-18 | 2011-11-18 | Pcb走线的转换方法及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110368911.6A CN103123655B (zh) | 2011-11-18 | 2011-11-18 | Pcb走线的转换方法及装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103123655A CN103123655A (zh) | 2013-05-29 |
CN103123655B true CN103123655B (zh) | 2015-12-09 |
Family
ID=48454631
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110368911.6A Expired - Fee Related CN103123655B (zh) | 2011-11-18 | 2011-11-18 | Pcb走线的转换方法及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103123655B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103593527B (zh) * | 2013-11-15 | 2017-01-25 | 浪潮电子信息产业股份有限公司 | 一种一键设置pcb板中不同类型布线规则bga的设计方法 |
CN105260544B (zh) * | 2015-10-19 | 2018-07-06 | 中国科学院长春光学精密机械与物理研究所 | 电路板的简易走线方法 |
CN110610021A (zh) * | 2019-07-31 | 2019-12-24 | 贵州省广播电视信息网络股份有限公司 | 一种layout设计ddr布线的快捷的方法 |
CN111259611B (zh) * | 2020-01-13 | 2023-01-10 | 苏州浪潮智能科技有限公司 | 一种pcb设计中走线分割的方法及系统 |
CN115392175B (zh) * | 2022-08-25 | 2024-01-23 | 苏州浪潮智能科技有限公司 | 一种电路设计错误处理方法、装置、介质 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101105818A (zh) * | 2006-07-11 | 2008-01-16 | 英业达股份有限公司 | 布线数据生成系统及方法 |
CN102073775A (zh) * | 2011-01-18 | 2011-05-25 | 西安电子科技大学 | 审查印制电路板电装数据的方法 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060259891A1 (en) * | 2005-05-10 | 2006-11-16 | Wei-Fan Ting | System and method of generating an auto-wiring script |
-
2011
- 2011-11-18 CN CN201110368911.6A patent/CN103123655B/zh not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101105818A (zh) * | 2006-07-11 | 2008-01-16 | 英业达股份有限公司 | 布线数据生成系统及方法 |
CN102073775A (zh) * | 2011-01-18 | 2011-05-25 | 西安电子科技大学 | 审查印制电路板电装数据的方法 |
Also Published As
Publication number | Publication date |
---|---|
CN103123655A (zh) | 2013-05-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103123655B (zh) | Pcb走线的转换方法及装置 | |
CN100386766C (zh) | 印刷电路板电源完整性仿真的方法 | |
CN104346502A (zh) | 一种基于odb++文件转化为可编辑pcb版图的方法 | |
CN108153996A (zh) | 用comos平台实现电气接线组柜的方法 | |
TWI410819B (zh) | 考量元件與佈線對稱之類比佈局方法 | |
CN201160281Y (zh) | 电子作业管理系统 | |
CN101986282B (zh) | 拓扑适配方法及装置 | |
CN101908081B (zh) | 电路辅助设计方法及系统 | |
CN108875215A (zh) | 将PCB Layout布局转成PCB 3D模型的方法 | |
CN108011317A (zh) | 一种地铁车辆电气柜线束制作方法 | |
CN102622462A (zh) | 实现智能变电站设计模型复制及同步更新的方法 | |
CN101131712A (zh) | 一种印刷电路板器件高度的输出方法及装置 | |
CN207043570U (zh) | 激光打标系统 | |
CN105208769A (zh) | 印刷电路板及其丝印方法 | |
CN101989310A (zh) | 电路板布线设计的自动化系统及方法 | |
CN206270872U (zh) | 一种控制i2c通信的电路及电子设备 | |
CN107846136A (zh) | 一种高功率密度电源模块的集中器 | |
CN106777612A (zh) | 一种建立pcb类型的预测模型和pcb设计的方法及装置 | |
CN106547656A (zh) | 一种产品性能烧录校准校验测试方法 | |
CN102930092A (zh) | 一种风电机组电气屏柜新型预布线方法 | |
CN114055968B (zh) | 一种物联网智能喷码机 | |
CN208873141U (zh) | 基于ft1500a处理器的主板和计算机 | |
CN101937665B (zh) | 提高显示器印刷电路板共用化的方法 | |
CN206977451U (zh) | 一种基于PCIeX1的1000兆5路交换机网卡 | |
CN201689421U (zh) | 封装模型电路图的生成装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20151209 Termination date: 20211118 |