发明内容
为了保证不同的通道存在的时间延迟相同,本发明提供了一种多通道时序控制的方法和装置。
本发明提供了一种多通道时序控制的方法,预先确定所述多通道的目标延迟时间,所述方法包括:
针对所述多通道中的当前通道获取初始模拟信号;
通过所述目标延迟时间对应的延迟方式,获取所述初始模拟信号的初始延迟信号;
将所述初始延迟信号进行调整,获取调整后延迟信号;
将所述初始模拟信号与所述调整后延迟信号的时间差值的绝对值确定为实际延迟时间;
判断所述实际延迟时间与所述目标延迟时间的差值的绝对值是否大于预设的阈值,如果是,则将所述初始延迟信号替换为所述调整后延迟信号,并返回所述将所述初始延迟信号进行调整,获取调整后延迟信号的步骤;
如果否,则将所述多通道中未完成时序控制的任一通道作为当前通道,返回所述针对所述多通道中的当前通道获取初始模拟信号的步骤,直到所述多通道全部完成时序控制。
优选地,所述预先确定所述通道的目标延迟时间,包括:
获取所述通道的组成晶体类型,以及能量处理方式;
根据所述晶体类型以及所述能量处理方式,确定所述通道的目标延迟时间。
优选地,所述通过所述目标延迟时间对应的延迟方式,获取所述初始模拟信号的初始延迟信号,包括:
确定所述目标延迟时间对应的延迟芯片;
通过所述延迟芯片,获取所述初始模拟信号的初始延迟信号。
优选地,所述将所述初始延迟信号进行调整,获取调整后延迟信号,包括:
将所述初始模拟信号与所述初始延迟信号的时间差值的绝对值确定为初始延迟时间;
判断所述初始延迟时间减去所述目标延迟时间的差值是否大于零,并将所述差值的绝对值确定为调整值,如果是,则将所述初始延迟信号的延时时间调高所述调整值,如果否,则将所述初始延迟信号的延时时间调低所述调整值。
将调整后的所述初始延迟信号确定为调整后延迟信号。
优选地,所述将所述初始延迟信号进行调整,获取调整后延迟信号,包括:
获取用于调整所述初始延迟信号的调整电路;
采用所述调整电路,对所述初始延迟信号进行调整;
将调整后的所述初始延迟信号确定为调整后延迟信号。
本发明还提供了一种多通道时序控制的装置,所述装置包括:
第一确定模块,用于预先确定所述多通道的目标延迟时间;
第一获取模块,用于针对所述多通道中的当前通道获取初始模拟信号;
第二获取模块,用于通过所述目标延迟时间对应的延迟方式,获取所述初始模拟信号的初始延迟信号;
第三获取模块,用于将所述初始延迟信号进行调整,获取调整后延迟信号;
第二确定模块,用于将所述初始模拟信号与所述调整后延迟信号的时间差值的绝对值确定为实际延迟时间;
第一判断模块,用于判断所述实际延迟时间与所述目标延迟时间的差值的绝对值是否大于预设的阈值;
第一触发模块,用于在所述第一判断模块的结果为是时,将所述初始延迟信号替换为所述调整后延迟信号,并触发所述第三获取模块;
第二触发模块,用于在所述第一判断模块的结果为否时,将所述多通道中未完成时序控制的任一通道作为当前通道,并触发所述第一获取模块,直到所述多通道全部完成时序控制。
优选地,所述第一确定模块,包括:
第一获取子模块,用于获取所述通道的组成晶体类型,以及能量处理方式;
第一确定子模块,用于根据所述晶体类型以及所述能量处理方式,确定所述通道的目标延迟时间。
优选地,所述第二获取模块,包括:
第二确定子模块,用于确定所述目标延迟时间对应的延迟芯片;
第二获取子模块,用于通过所述延迟芯片,获取所述初始模拟信号的初始延迟信号。
优选地,所述第三获取模块,包括:
第三确定子模块,用于将所述初始模拟信号与所述初始延迟信号的时间差值的绝对值确定为初始延迟时间;
第一判断子模块,用于判断所述初始延迟时间减去所述目标延迟时间的差值是否大于零,并将所述差值的绝对值确定为调整值;
第一调整子模块,用于在所述第一判断子模块的结果为是时,将所述初始延迟信号的延时时间调高所述调整值;
第二调整子模块,用于在所述第一判断子模块的结果为否时,则将所述初始延迟信号的延时时间调低所述调整值;
第四确定子模块,用于将调整后的所述初始延迟信号确定为调整后延迟信号。
优选地,所述第三获取模块,包括:
第三获取子模块,用于获取用于调整所述初始延迟信号的调整电路;
第三调整子模块,用于采用所述调整电路,对所述初始延迟信号进行调整;
第五确定子模块,用于将调整后的所述初始延迟信号确定为调整后延迟信号。
本发明预先确定所述多通道的目标延迟时间,针对所述多通道中的当前通道获取初始模拟信号;通过所述目标延迟时间对应的延迟方式,获取所述初始模拟信号的初始延迟信号;将所述初始延迟信号进行调整,获取调整后延迟信号;将所述初始模拟信号与所述调整后延迟信号的时间差值的绝对值确定为实际延迟时间;判断所述实际延迟时间与所述目标延迟时间的差值的绝对值是否大于预设的阈值,如果是,则将所述初始延迟信号替换为所述调整后延迟信号,并返回所述将所述初始延迟信号进行调整后,得到调整后延迟信号的步骤;如果否,则将所述多通道中未完成时序控制的任一通道作为当前通道,返回所述针对所述多通道中的当前通道获取初始模拟信号的步骤,直到所述多通道全部完成时序控制。本发明通过多次对初始模拟信号进行延迟处理,最终完成了多通道的准确时序控制,保证了不同的通道存在的时间延迟相同。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
实施例一、
参考图1,图1为本发明提供的一种多通道时序控制的方法实施例一的流程图,本实施例具体可以包括:
步骤101、预先确定所述多通道的目标延迟时间。
本实施例中,为了对多通道设备的各个通道进行时序控制,首先需要确定该多通道设备的各个通道的目标延迟时间。
实际操作中,确定多通道设备的各个通道的目标延迟时间与该各个通道的两个影响因素有关,其中一个影响因素是该通道所采用的晶体类型,另一个影响因素是该通道处理能量的方式,以采用锗酸铋BGO晶体组成的通道为例,由于BGO晶体的衰变时间是300ns,如果该通道所采用的能量处理的方式使得其处理能量的过程需要100ns,那么该通道的目标延迟时间可以确定为400ns。
值得注意的是,由于同一个多通道设备的所有通道所采用的晶体类型相同,同时,其所有通道处理能量的方式也相同,所以,对于同一个多通道设备的所有通道的目标延迟时间是相同的。因此,本实施例中,只需要针对该需要时序控制的多通道设备设置一个目标延迟时间即可,该目标延迟时间可供该多通道设备的所有通道进行时序控制时使用。
步骤102、针对所述多通道中的当前通道获取初始模拟信号。
本实施例中,在对多通道设备的各个通道进行时序控制之前,首先获取一个模拟γ光子信号的初始模拟信号,用来模拟γ光子信号撞击该多通道设备的通道。
实际操作中,用来产生该初始模拟信号的方式为现有技术,具体采用何种方式产生该初始模拟信号不影响本实施例的实施。
同时,可以周期性的产生相同的模拟γ光子信号的初始模拟信号,以便后续步骤使用。
具体的,首先γ光子经过衰变可以产生可见光,其次将该可见光转化为相应的电脉冲信号,本实施例中的初始模拟信号为对该电脉冲信号模拟而产生的。
值得注意的是,本实施例中的步骤101和步骤102的执行顺序不做要求,具体可以为先执行步骤101,后执行步骤102;也可以先执行步骤102,后执行步骤101。具体的执行顺序不影响本实施例的实施。
步骤103、通过所述目标延迟时间对应的延迟方式,获取所述初始模拟信号的初始延迟信号。
本实施例中,在达到对该通道的时序控制之前,首先需要将模拟出的初始模拟信号进行延迟处理,从而得到经过延迟处理的初始延迟信号。
实际操作中,由于同一个多通道设备的目标延迟时间是一定的,同时针对同一个多通道设备,其所采用的延迟方式也是一定的,所以,相应的,一个目标延迟时间对应了延迟方式也是一定的。
具体的,延迟方式可以使用该多通道设备所对应的延迟线对该初始模拟信号进行延迟处理,最终得到该初始模拟信号对应的初始延迟信号。延时线为接受信号的输入,经过一段延时时间后再将该信号输出的一种电子元件,通常,延时线的延时误差在10%左右。
以通过延时线对初始模拟信号撞击采用BGO晶体组成的通道进行延迟处理为例,当该初始模拟信号撞击事件发生时,首先产生触发事件,其次,通过延迟线对产生该触发事件的初始模拟信号进行粗略延时,由于该通道采用BGO晶体组成,所以选用与该通道对应的400ns延时线,延迟线固有特性使得输出的初始模拟信号会变缓,即获得初始延迟信号。参考图2,图2为利用延时线进行延时处理的工作框图。
值得注意的是,由于采用上述延迟方式对该初始模拟信号进行延迟处理得到的结果误差很大,所以,还需要后续步骤对该经过粗略延迟处理的初始延迟信号进行进一步的精确调整。
步骤104、将所述初始延迟信号进行调整,获取调整后延迟信号。
本实施例中,由于上述步骤对初始模拟信号进行延迟处理得到的结果误差很大,所以,需要将经过粗略延迟处理得到的初始延迟信号进行调整,进而获取该初始延迟信号经过精确延迟调整后的调整后延迟信号。
实际操作中,对该初始延迟信号进行调整之前,首先计算获取的初始模拟信号与该初始延迟信号的时间差值的绝对值,其次,将计算得到时间差值的绝对值确定为初始延迟时间,再次,计算该初始延迟时间与预先确定的目标延迟时间的差值的绝对值,并将该绝对值确定为调整值,最后,根据得到该初始延迟时间与预先确定的目标延迟时间的差值的正负情况以及确定的调整值对该经过粗略延迟后的初始延迟信号进行较精确的调整,得到调整后延迟信号。
实际操作中,首先可以使用数模转换芯片产生一个调整电平,将该调整电平与初始延迟信号同时输入到比较器中,该比较器会输出一个脉冲,该脉冲的上升沿与该调整电平进行比较,如果该调整电平与该初始延迟信号的上升沿相交的位置较低,则该初始延迟信号延迟时间小于预先确定的目标延迟时间,如果该调整电平与该初始延迟信号的上升沿相交的位置较高,则该初始延迟信号延迟时间大于预先确定的目标延迟时间,比较器的使用可以方便调整电路对初始延迟信号进行精确的调整,进而实现多通道的时序控制。
实际操作中,计算初始时间延迟可以采用TDC时间测量芯片,首先,分别将初始模拟信号与初始延迟信号输入该TDC时间测量芯片,其次,经过该TDC时间测量芯片的处理,获得该初始模拟信号与该初始延迟信号的时间差值,将该时间差值确定为初始延迟时间,再次,计算该初始延迟时间减去预先确定的目标延迟时间的差值,并将该差值的绝对值确定为调整值,最后,根据该差值的正负情况以及该确定的调整值对该初始延迟信号进行调整。
值得注意的是,在本实施例的该调整步骤之前,已经确定了需要进行调整的延迟信号的延迟时间与预先确定的目标延迟时间的差值不在可接受的误差范围内,所以该延迟信号需要进行该步骤的调整。
具体的调整的方式为:预先将初始延迟时间减去预先确定的目标延迟时间的差值的绝对值确定为调整值,其次,判断初始延迟时间减去预先确定的目标延迟时间的差值是否大于零,如果是,则说明该初始延迟信号的延迟时间长于目标延迟时间,所以,将该初始延迟信号的延迟时间减去确定的调整值后,获取调整后的初始延迟信号。如果初始延迟时间减去预先确定的目标延迟时间的差值不大于零,则说明该初始延迟信号的延迟时间短于目标延迟时间,所以,将该初始延迟信号的延迟时间加上确定的调整值后,获取调整后的初始延迟信号。
实际操作中,在初始延迟信号经过调整后获得的调整后延迟信号的延迟时间,与预先确定的延迟时间的差值,也不在可接受的误差范围内时,可以通过本调整步骤对调整后延迟信号进行循环调整,直到获得的调整后延迟信号与预先确定的延迟时间的差值在在可接受的误差范围内。
步骤105、将所述初始模拟信号与所述调整后延迟信号的时间差值的绝对值确定为实际延迟时间。
本实施例中,为了保证多通道设备的各个通道的时序控制的准确性,所以,需要获取该调整后延迟信号的实际延迟时间,以便与预先确定的目标延迟时间相比较,进而保证时序控制的准确性。
具体的,调整后延迟信号的实际延迟时间可以通过计算初始模拟信号与该调整后延迟信号的时间差值的绝对值而获得。
步骤106、判断所述实际延迟时间与所述目标延迟时间的差值的绝对值是否大于预设的阈值,如果是,则进入步骤107,如果否,则进入步骤108。
步骤107、将所述初始延迟信号替换为所述调整后延迟信号,并进入步骤104。
步骤108、将所述多通道中未完成时序控制的任一通道作为当前通道,进入步骤102,直到所述多通道全部完成时序控制。
本实施例中,首先获取通过计算得到的该调整后延迟信号的实际延迟时间与预先确定的目标延迟时间的差值,其次,获取该差值的绝对值,最后,将该绝对值与预先设定的阈值比较,该阈值可以设置为100皮秒,也可以设置为50皮秒,可以根据可接受的时序控制准确程度设置阈值。
具体的,在该绝对值大于预先设定的阈值的情况下,说明该调整后延迟信号的实际延迟时间与预先确定的目标延迟时间的差值不在可接受的误差范围内,则将将步骤104的执行主体初始延迟信号替换为该调整后延迟信号,继续对该调整后延迟信号的延时时间进行进一步的精确调整。在该绝对值不大于预先设定的阈值的情况下,说明该调整后延迟信号的实际延迟时间与预先确定的目标延迟时间的差值在可接受的误差范围内,那么该通道的时序控制已完成,继续进行下一个通道的时序控制。将步骤102的执行主体换做下一个未完成时需控制的通道,继续进行通道的时序控制操作,直到该多通道设备的所有通道全部完成时序控制。
本实施例中,预先确定所述多通道的目标延迟时间,针对所述多通道中的当前通道获取初始模拟信号;通过所述目标延迟时间对应的延迟方式,获取所述初始模拟信号的初始延迟信号;将所述初始延迟信号进行调整,获取调整后延迟信号;将所述初始模拟信号与所述调整后延迟信号的时间差值的绝对值确定为实际延迟时间;判断所述实际延迟时间与所述目标延迟时间的差值的绝对值是否大于预设的阈值,如果是,则将所述初始延迟信号替换为所述调整后延迟信号,并返回所述将所述初始延迟信号进行调整后,得到调整后延迟信号的步骤;如果否,则将所述多通道中未完成时序控制的任一通道作为当前通道,返回所述针对所述多通道中的当前通道获取初始模拟信号的步骤,直到所述多通道全部完成时序控制。本实施例通过多次对初始模拟信号进行延迟处理,最终完成了多通道的准确时序控制,保证了不同的通道存在的时间延迟相同。
实施例二、
参考图3,图3为本发明提供的一种多通道时序控制的装置实施例二的装置结构图,本实施例具体可以包括:
第一确定模块301,用于预先确定所述多通道的目标延迟时间;
参考图4,图4为所述第一确定模块301的结构图,所述第一确定模块301,包括:
第一获取子模块401,用于获取所述通道的组成晶体类型,以及能量处理方式;
第一确定子模块402,用于根据所述晶体类型以及所述能量处理方式,确定所述通道的目标延迟时间。
第一获取模块302,用于针对所述多通道中的当前通道获取初始模拟信号;
第二获取模块303,用于通过所述目标延迟时间对应的延迟方式,获取所述初始模拟信号的初始延迟信号;
参考图5,图5为所述第二获取模块303的结构图,所述第二获取模块303,包括:
第二确定子模块501,用于确定所述目标延迟时间对应的延迟芯片;
第二获取子模块502,用于通过所述延迟芯片,获取所述初始模拟信号的初始延迟信号。
第三获取模块304,用于将所述初始延迟信号进行调整,获取调整后延迟信号;
参考图6,图6为所述第三获取模块304的结构图,所述第三获取模块304,包括:
第三确定子模块601,用于将所述初始模拟信号与所述初始延迟信号的时间差值的绝对值确定为初始延迟时间;
第一判断子模块602,用于判断所述初始延迟时间减去所述目标延迟时间的差值是否大于零,并将所述差值的绝对值确定为调整值;
第一调整子模块603,用于在所述第一判断子模块的结果为是时,将所述初始延迟信号的延时时间调高所述调整值;
第二调整子模块604,用于在所述第一判断子模块的结果为否时,则将所述初始延迟信号的延时时间调低所述调整值;
第四确定子模块605,用于将调整后的所述初始延迟信号确定为调整后延迟信号。
参考图7,图7为所述第三获取模块304的结构图,所述第三获取模块304,包括:
第三获取子模块701,用于获取用于调整所述初始延迟信号的调整电路;
第三调整子模块702,用于采用所述调整电路,对所述初始延迟信号进行调整;
第五确定子模块703,用于将调整后的所述初始延迟信号确定为调整后延迟信号。
第二确定模块305,用于将所述初始模拟信号与所述调整后延迟信号的时间差值的绝对值确定为实际延迟时间;
第一判断模块306,用于判断所述实际延迟时间与所述目标延迟时间的差值的绝对值是否大于预设的阈值;
第一触发模块307,用于在所述第一判断模块的结果为是时,将所述初始延迟信号替换为所述调整后延迟信号,并触发所述第三获取模块;
第二触发模块308,用于在所述第一判断模块的结果为否时,将所述多通道中未完成时序控制的任一通道作为当前通道,并触发所述第一获取模块,直到所述多通道全部完成时序控制。
本实施例预先确定所述多通道的目标延迟时间,针对所述多通道中的当前通道获取初始模拟信号;通过所述目标延迟时间对应的延迟方式,获取所述初始模拟信号的初始延迟信号;将所述初始延迟信号进行调整,获取调整后延迟信号;将所述初始模拟信号与所述调整后延迟信号的时间差值的绝对值确定为实际延迟时间;判断所述实际延迟时间与所述目标延迟时间的差值的绝对值是否大于预设的阈值,如果是,则将所述初始延迟信号替换为所述调整后延迟信号,并返回所述将所述初始延迟信号进行调整后,得到调整后延迟信号的步骤;如果否,则将所述多通道中未完成时序控制的任一通道作为当前通道,返回所述针对所述多通道中的当前通道获取初始模拟信号的步骤,直到所述多通道全部完成时序控制。本实施例通过多次对初始模拟信号进行延迟处理,最终完成了多通道的准确时序控制,保证了不同的通道存在的时间延迟相同。
对于装置实施例而言,由于其基本对应于方法实施例,所以相关之处参见方法实施例的部分说明即可。以上所描述的装置实施例仅仅是示意性的,其中所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。本领域普通技术人员在不付出创造性劳动的情况下,即可以理解并实施。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个......”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本发明实施例所提供的多通道时序控制的方法和装置进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。