CN103036561A - 时脉供应装置及其方法 - Google Patents

时脉供应装置及其方法 Download PDF

Info

Publication number
CN103036561A
CN103036561A CN2011103018450A CN201110301845A CN103036561A CN 103036561 A CN103036561 A CN 103036561A CN 2011103018450 A CN2011103018450 A CN 2011103018450A CN 201110301845 A CN201110301845 A CN 201110301845A CN 103036561 A CN103036561 A CN 103036561A
Authority
CN
China
Prior art keywords
signal
clock
amplitude
output
order
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011103018450A
Other languages
English (en)
Other versions
CN103036561B (zh
Inventor
陈岳彰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Altek Corp
Original Assignee
Altek Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Altek Corp filed Critical Altek Corp
Priority to CN201110301845.0A priority Critical patent/CN103036561B/zh
Publication of CN103036561A publication Critical patent/CN103036561A/zh
Application granted granted Critical
Publication of CN103036561B publication Critical patent/CN103036561B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

一种时脉供应装置及其方法。所提的装置包括频率产生单元以及控制单元。频率产生单元用以反应于模式信号来决定时脉信号的振幅为第一振幅或第二振幅,且频率产生单元将外部振荡信号转换为时脉信号。控制单元接收时脉信号,用以反应于系统状态信号来输出模式信号,并且当控制单元判断时脉信号为稳定振荡时,将时脉信号供应至外部。其中,若系统状态信号为电力开启信号,使用第一振幅作为时脉信号的振幅;以及若系统状态信号为电力关闭信号,使用小于第一振幅的第二振幅作为时脉信号的振幅。

Description

时脉供应装置及其方法
技术领域
本发涉及一种电子时脉技术,尤其涉及一种适于电子时脉系统的时脉供应装置及其方法。
背景技术
图1为典型的电子时脉系统100的示意图。请参照图1。一般电子装置会配置电子时脉系统100,电子时脉系统100提供电子装置所需的时脉信号CLK,以使电子装置正常运作。电子时脉系统100包括频率产生模组(frequency generation module)10、锁相回路(Phase Locked Loop,PLL)20、计数器(counter)30、石英振荡器(crystal oscillator)40以及电池BAT。电子时脉系统100利用石英振荡器40与频率产生模组10来产生32,768Hz的时脉信号CLK。锁相回路20将时脉信号CLK予以倍频而其后端的电路来使用。计数器30利用时脉信号CLK来产生日期编码(data code)。
请注意到图中虚线LL’可以将此电子时脉系统100的电力使用情形分为两个区域。位在虚线LL’的左侧区域为永远开启(always on)的区域,即使电子装置关机了,为了要让电子时脉系统100在下次开机时能够显示正确日期,因此虚线LL’的左侧区域的电路需要一直运作,以使计数器30可以继续运行。此外,位在虚线LL’的右侧区域端视系统使用状态来决定,当系统的电力开启时则此区域为开启,而当系统的电力关闭时则此区域为关闭。由于可见,系统的电力关闭时,频率产生模组10仍需要持续输出时脉信号CLK至计数器30,所以关机时会持续消耗电池BAT的电力,无法做到省电。
一般来说,动态功率消耗P=(1/2)×(C×V2×f),其中C、V、f分别用来表示电容值、电压值、频率值,V2表示为电压的平方。理论上,若电压的振幅变小,则P值会变小,可以达到省电。然而,若电压的振幅变小,明显的坏处是噪音(noise)变大。噪音或抖动(jitter)会造成时脉信号CLK的占空比(duty cycle)不准确。因此,在典型的电子时脉系统100的架构下,若为了省电则会造成锁相回路20所输出的倍频的时脉为异常。
发明内容
有鉴于此,本发明提出一种时脉供应装置及其方法,藉以解决现有技术所述及的问题。
本发明提出一种时脉供应装置,其包括频率产生单元以及控制单元。频率产生单元用以反应于模式信号来决定时脉信号的振幅为第一振幅或第二振幅,且频率产生单元将外部振荡信号转换为时脉信号,其中第一振幅大于第二振幅。控制单元耦接频率产生单元并接收时脉信号,用以反应于系统状态信号来输出模式信号,并且当控制单元判断时脉信号为稳定振荡时,将时脉信号供应至外部。其中若系统状态信号为电力开启信号,则使用第一振幅作为时脉信号的振幅;以及若系统状态信号为电力关闭信号,则使用第二振幅作为时脉信号的振幅。
在本发明的一实施例中,频率产生单元包括第一驱动单元、第二驱动单元、第一反相器以及第二反相器。第一驱动单元用以将外部振荡信号转换为第一弦波信号,并且反应于模式信号来决定是否输出第一弦波信号。第二驱动单元用以将外部振荡信号转换为第二弦波信号,并且反应于模式信号来决定是否输出第二弦波信号。第一反相器耦接第二驱动单元,用以将模式信号进行反相。第二反相器耦接第一驱动单元的输出与第二驱动单元的输出,用以将第一弦波信号转换为具有第一振幅的时脉信号或是将第二弦波信号转换为具有第二振幅的时脉信号。
在本发明的一实施例中,第一驱动单元包括第一缓冲器以及第一开关。第一缓冲器用以将外部振荡信号转换为第一弦波信号。第一开关串接第一缓冲器的输出,第一开关反应于模式信号来决定是否导通。第二驱动单元包括第二缓冲器以及第二开关。第二缓冲器用以将外部振荡信号转换为第二弦波信号。第二开关串接第二缓冲器的输出,第二开关反应于模式信号的反相来决定是否导通。
在本发明的一实施例中,控制单元包括边缘检测电路。边缘检测电路接收系统状态信号与时脉信号,边缘检测电路用以反应于系统状态信号与时脉信号而输出脉冲信号与模式信号,其中脉冲信号用以禁能时脉信号输出至外部。其中,当边缘检测电路检测到系统状态信号的上升缘或下降缘并且配合时脉信号的负缘而输出脉冲信号。
在本发明的一实施例中,边缘检测电路包括第一触发器、第二触发器以及互斥或运算单元。第一触发器具有时脉端以接收时脉信号,第一触发器用以根据系统状态信号与时脉信号的负缘作输出。第二触发器具有时脉端以接收时脉信号,第二触发器用以根据第一触发器的输出与时脉信号的负缘作输出,以产生并输出模式信号。互斥或运算单元接收第一触发器的输出与第二触发器的输出,用以产生并输出脉冲信号。
在本发明的一实施例中,控制单元还包括逻辑运算单元。逻辑运算单元耦接边缘检测电路,用以计数时脉信号的周期数,若计数期间同时接收到脉冲信号,则重新计数该时脉信号的周期数且不输出时脉信号至外部,若计数的周期数达到预设值时,则输出时脉信号至外部。
本发明另提出一种时脉供应方法,其包括:(a)反应于系统状态信号来决定时脉信号的振幅大小;(b)将外部振荡信号转换为时脉信号;以及(c)判断时脉信号为稳定振荡时,将时脉信号供应至外部。
在本发明的一实施例中,步骤(a)还包括:若系统状态信号为电力开启信号,则使用第一振幅作为时脉信号的振幅;以及若系统状态信号为电力关闭信号,则使用第二振幅作为时脉信号的振幅;其中第一振幅大于第二振幅。
基于上述,本发明因采用系统状态信号来决定时脉信号的振幅大小,可以进行动态地切换。电子时脉系统在开机时使用较大的振幅,对于噪音有较佳的抗干扰能力。另一方面,电子时脉系统在关机时使用较小的振幅,因此可以达到省电。所以本发明可以有效地解决传统电子时脉系统中所遭遇的问题。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
下面的附图是本发明的说明书的一部分,显示了本发明的示例实施例,附图与说明书的描述一起说明本发明的原理。
图1为典型的电子时脉系统的示意图。
图2是依照本发明一实施例的电子时脉系统的示意图。
图3是图2的边缘检测电路260的详细电路图。
图4是图2的边缘检测电路260的另一电路图。
图5是图3的边缘检测电路260的时序图。
图6是依照本发明一实施例的时脉供应方法的流程图。
附图标记:
10:频率产生模组
20、20a:锁相回路
30:计数器
40:石英振荡器
100:电子时脉系统
200:电子时脉系统
210:时脉供应装置
220:频率产生单元
222:第一反相器
224:第二反相器
230:第一驱动单元
240:第二驱动单元
250:控制单元
260:边缘检测电路
261:第一触发器
262:第二触发器
263:互斥或运算单元
264:第三反相器
265:第四反相器
266:第一与门
267:第二与门
268:或门
270:逻辑运算单元
271:第五反相器
272:第三与门
273:第一计数器
274:比较器
275:第四与门
280:电源启始重置电路
290:第二计数器
BAT:电池
BUF1:第一缓冲器
BUF2:第二缓冲器
C:时脉端
CKN:输入端
CLR:重置端
CLK、CK:时脉信号
LL’、MM’:虚线
Q:输出端
Q1:第一开关
Q2:第二开关
REF:预设值
RSTN:重新计数端
SD1:系统状态信号
SD_1D1:第一触发器的输出
SD1_edge:脉冲信号
SD1_switch:模式信号
T0、T1、T2、T3、TM、TN、TP:时间
VDD:工作电压
Xtal:振荡信号
S601~S605:本发明一实施例的时脉供应方法的各步骤
具体实施方式
现将详细参考本发明的实施例,并在附图中说明所述实施例的实例。另外,在附图及实施方式中使用相同标号的元件/构件代表相同或类似部分。
图2是依照本发明一实施例的电子时脉系统200的示意图。请参照图2。电子时脉系统200可以包括时脉供应装置(cock supply apparatus)210与锁相回路(Phase Locked Loop,PLL)20a。此电子时脉系统200可以应用于各种电子装置,例如数码相机(Digital Still Camera,DSC)、手机,但不以此为限。时脉供应装置210包括频率产生单元220以及控制单元250。频率产生单元220包括第一驱动单元230与第二驱动单元240,用以反应于模式信号SD_1switch来控制第一驱动单元230与第二驱动单元240,以决定时脉信号CK的振幅为第一振幅或第二振幅,其中时脉信号CK的周期不变。频率产生单元220将来自石英振荡器(crystal oscillator)40的振荡信号Xtal(模拟)转换为时脉信号CK(数字)。由第一驱动单元230所产生的第一振幅大于第二驱动单元240所产生的第二振幅。关于锁相回路20a属本发明相关领域具有通常知识者所熟识的技艺,因而在此并不再加以赘述之。
控制单元250耦接频率产生单元220并接收时脉信号CK,用以反应于系统状态信号SD1(请参见图5显示)来输出模式信号SD_1switch,并且当控制单元250判断时脉信号CK为稳定振荡时,将时脉信号CK供应至锁相回路20a。其中系统状态信号SD1的产生方式可以由使用者按压(或推动)一开机键来产生。关于判断是否稳定振荡的方式,将于后文再详细说明。锁相回路20a可以将时脉信号CK予以倍频(例如12MHz),以供锁相回路20a的后端电路来使用。其中决定时脉信号CK的振幅方式如下:若系统状态信号SD1为电力开启信号(power on signal)(请参见图5显示,系统状态信号SD1在时间T0~TM为电力开启信号),则导通第一驱动单元230而以第一振幅作为时脉信号CK的振幅;若系统状态信号SD1为电力关闭信号(power off signal)(请参见图5显示,系统状态信号SD1在时间TM以后为电力关闭信号),则导通第二驱动单元240而以第二振幅作为时脉信号CK的振幅。
于本实施例中,频率产生单元220除了包括第一驱动单元230、第二驱动单元240,还包括第一反相器222以及第二反相器224。第一驱动单元230包括第一缓冲器BUF1以及第一开关Q1。第一缓冲器BUF1用以将振荡信号Xtal转换为第一弦波信号(模拟信号)。第一开关Q1串接第一缓冲器BUF1的输出,第一开关Q1反应于模式信号SD1_switch来决定是否导通。第二驱动单元240包括第二缓冲器BUF2以及第二开关Q2。第二缓冲器BUF2用以将振荡信号Xtal转换为第二弦波信号(模拟信号)。第二开关Q2串接第二缓冲器BUF2的输出,第二开关Q2反应于模式信号SD1_switch的反相来决定是否导通。藉此,第一开关Q1与第二开关Q2可以进行动态地切换。
在此值得一提的是,第一缓冲器BUF1的推力大于第二缓冲器BUF2的推力,使得第一弦波信号的振幅大于第二弦波信号的振幅。第一反相器222耦接于第一驱动单元230与第二驱动单元240之间,用以将模式信号SD1_switch进行反相。第二反相器224耦接第一驱动单元230的输出与第二驱动单元240的输出。故,频率产生单元220可以用来将第一弦波信号(模拟信号)转换为具有第一振幅的时脉信号CK(数字信号),或是将第二弦波信号(模拟信号)转换为具有第二振幅的时脉信号CK(数字信号)。
此外,控制单元250包括边缘检测电路260。边缘检测电路260接收系统状态信号SD1与时脉信号CK,边缘检测电路260用以反应于系统状态信号SD1与时脉信号CK的负缘而输出脉冲信号SD1_edge与模式信号SD1_switch。图3是图2的边缘检测电路260的详细电路图。图4是图2的边缘检测电路260的另一电路图。图5是图3的边缘检测电路260的时序图。请合并参照图2至图5。边缘检测电路260可以包括第一触发器261、第二触发器262以及互斥或运算单元263。第一触发器261与第二触发器262各自具有一时脉端C以接收时脉信号CK及一输出端Q,第一触发器261用以根据系统状态信号SD1与时脉信号CK的负缘作输出。第二触发器262用以接收第一触发器261的输出(SD1_D1),根据第一触发器的输出与时脉信号CK的负缘作输出,将第一触发器的输出延迟一个时脉信号CK的周期时间,从而产生并输出模式信号SD1_switch。第一触发器261与第二触发器262可以利用D型触发器来实现,然而本发明不以此为限。互斥或运算单元263接收第一触发器261的输出与第二触发器262的输出,并利用互斥或(Exclusive-OR)的逻辑运算来产生且输出脉冲信号SD1_edge,其中脉冲信号SD1_edge用以禁能时脉信号CK输出至锁相回路20a。
于本实施例中,互斥或运算单元263采用互斥或的逻辑运算。在图3中,互斥或运算单元263可以包括第三反相器264、第四反相器265、第一与门266、第二与门267以及或门268。第三反相器264接收第一触发器261的输出。第四反相器265接收第二触发器262的输出。第一与门266接收第一触发器261的输出与第四反相器265的输出。第二与门267接收第二触发器262的输出与第三反相器264的输出。或门268接收第一与门266的输出与第二与门267的输出。如此一来,可以由或门268来产生并输出脉冲信号SD1_edge。其中SD1_edge的逻辑表达式如下: SD 1 _ edge = SD 1 _ D 1 ‾ · SD 1 _ switch + SD 1 _ D 1 · SD 1 _ switch ‾ . 在图4中,互斥或运算单元263可以利用互斥或门来实现。基此教示内容,本领域具有通常知识者应当可自行推演/类推出互斥或运算单元263的其他实施方式,故在此并不再加以赘述之。
请再次参照图3(或图4)和图5。系统状态信号SD1在时间T0~TM为电力开启信号,系统状态信号SD1在时间TM以后为电力关闭信号。当边缘检测电路260的第一触发器261在时间T2(以CK的负缘取样)检测到系统状态信号SD1的上升缘,或是在时间TN(以CK的负缘取样)检测到下降缘。接着,互斥或运算单元263利用第一触发器261的输出(SD1_D1)与第二触发器262的输出(模式信号SD1_switch),并且配合时脉信号CK的周期变化(负缘取样)而分别在时间T2~T3与时间TN~TP共产生两个脉冲信号SD1_edge,可以用来使计数归零而重新计数(关于计数技术于下一段详细描述)。脉冲信号SD1_edge用以在时间T2~T3与时间TN~TP禁能时脉信号CK输出至锁相回路20a。其中在时间T3~TN的时脉信号CK为第一振幅,在时间TP以后的时脉信号CK为第二振幅。
请再次参照图2。控制单元250还包括逻辑运算单元270。逻辑运算单元270的目的是用来判断时脉信号CK是否稳定振荡,并只输出稳定振荡的时脉信号CK。逻辑运算单元270耦接边缘检测电路260,用以计数时脉信号CK的周期数。若计数期间同时接收到脉冲信号SD1_edge,则重新计数时脉信号CK的周期数且不输出时脉信号CK至锁相回路20a,若计数的周期数达到一预设值时,表示时脉信号CK已经稳定振荡,此时的时脉信号CK可以被使用,因此可以输出时脉信号CK至锁相回路20a。其中预设值可以是时脉信号CK从起振到达稳定振荡所需的时间,因此可以将此稳定振荡所需时间换算为等同的计数周期数。
于本实施例中,逻辑运算单元270可以包括第五反相器271、第三与门272、第一计数器273、比较器274以及第四与门275。第五反相器271用以将脉冲信号SD1_edge进行反相。第三与门272用以接收重置信号POR以及第五反相器271的输出。脉冲信号SD1_edge用以使第一计数器273归零而重新计数。第一计数器273具有输入端CKN用以接收时脉信号CK,第一计数器273计数时脉信号CK的周期数。此外,第一计数器273具有重新计数端RSTN,用以接收第三与门272的输出而决定是否重新计数。比较器274比较第一计数器273的输出与预设值REF,用以决定时脉信号CK是否处于稳定振荡状态。若比较器274输出为逻辑H,则表示时脉信号CK处于稳定振荡状态。第四与门275用以接收时脉信号CK与比较器274的输出。因此,若判断时脉信号CK为稳定振荡时,第四与门275可以将时脉信号CK供应至锁相回路20a。此外,逻辑运算单元270的实施方式并不以上述实施态样为限。
基于上述,本发明实施例因采用系统状态信号来决定时脉信号的振幅大小,电子时脉系统200在开机时使用较大的振幅,使得噪音的抖动(jitter)范围变小,藉此可以排除噪声或抖动而造成的错误动作,对于噪音有较佳的抗干扰能力。另一方面,电子时脉系统200在关机时使用较小的振幅,且因为虚线MM’右半区域关闭,对于来自MM’右半区域的噪音可以忽略,因此P=(1/2)×(C×V2×f)中的V变小而可以达到省电。
另一方面,本实施例的时脉供应装置210可以还包括电源启始重置电路280以及第二计数器290。电源启始重置电路280耦接边缘检测电路260的重置端CLR与逻辑运算单元270,用以检测工作电压VDD以输出重置信号POR。其中当工作电压VDD刚上电时,电压会逐渐上升,在未达稳定电压之前是不能供给电子时脉系统200来使用。电源启始重置电路280可以用来保障在开机时的工作电压VDD是正常的。若工作电压VDD为稳定则使控制单元250计数。若电源启始重置电路280判断工作电压VDD为不稳定则输出重置信号POR,且POR为逻辑第一准位(例如逻辑L);若判断工作电压VDD为稳定则使重置信号POR为逻辑第二准位(例如逻辑H)。其中控制单元250反应于重置信号POR的逻辑第一准位而停止运作。第二计数器290耦接控制单元250的输出,用以计数时脉信号CK而产生正确的日期编码(data code)。
请注意到图中虚线MM’可以将电子时脉系统200的电力使用情形分为两个区域。位在虚线MM’的左侧区域为永远开启(always on)的区域,即使电子装置关机了,虚线MM’的左侧区域的时脉供应装置210一直运作,可以输出具有第二振幅(较小振幅)的时脉信号CK至第二计数器290,电子时脉系统200可以在下次开机时显示正确日期。由于时脉信号CK的振幅为较小的第二振幅,因此相较于开机所使用的第一振幅(较大振幅)可以省电。此外,位在虚线MM’的右侧区域端视系统使用状态来决定,当系统的电力开启(power on)时则此区域为开启,而当系统的电力关闭(power off)时则此区域为关闭。于开机时,时脉信号CK的振幅为较大的第一振幅,因此对于噪音的抗干扰能力强,可以排除噪声或抖动而造成的错误动作。
基于上述实施例所揭示教示的内容,可以汇整出一种通用的时脉供应方法。更清楚来说,图6的显示为本发明一实施例的时脉供应方法的流程图。请参照图6,本实施例的时脉供应方法可以包括以下步骤:
首先如步骤S601所示,反应于系统状态信号(电力开启或电力关闭)来决定时脉信号的振幅大小。
接着在步骤S603中,将外部振荡信号转换为时脉信号。
最后如步骤S605所示,判断时脉信号为稳定振荡时,将时脉信号供应至外部。
另外,在步骤S601中还可以包括:若系统状态信号为电力开启信号,则使用第一振幅作为时脉信号的振幅;以及若系统状态信号为电力关闭信号,则使用第二振幅作为时脉信号的振幅,其中第一振幅大于第二振幅。
综上所述,本发明实施例因采用系统状态信号来决定时脉信号的振幅大小,可以进行动态地切换。在开机时使用较大的振幅,对于噪音有较佳的抗干扰能力。另一方面,在关机时使用较小的振幅,因此可以达到省电。
虽然本发明已以实施例揭示如上,然其并非用以限定本发明,任何所属技术领域的普通技术人员,当可作些许更动与润饰,而不脱离本发明的精神和范围。

Claims (16)

1.一种时脉供应装置,包括:
一频率产生单元,用以反应于一模式信号来决定一时脉信号的振幅为一第一振幅或一第二振幅,且该频率产生单元将一外部振荡信号转换为该时脉信号,其中该第一振幅大于该第二振幅;以及
一控制单元,耦接该频率产生单元并接收该时脉信号,用以反应于一系统状态信号来输出该模式信号,并且当该控制单元判断该时脉信号为稳定振荡时,将该时脉信号供应至外部;
其中若该系统状态信号为电力开启信号,则使用该第一振幅作为该时脉信号的振幅;以及若该系统状态信号为电力关闭信号,则使用该第二振幅作为该时脉信号的振幅。
2.根据权利要求1所述的时脉供应装置,其中该频率产生单元包括:
一第一驱动单元,用以将该外部振荡信号转换为一第一弦波信号,并且反应于该模式信号来决定是否输出该第一弦波信号;
一第二驱动单元,用以将该外部振荡信号转换为一第二弦波信号,并且反应于该模式信号来决定是否输出该第二弦波信号;
一第一反相器,耦接该第二驱动单元,用以将该模式信号进行反相;以及
一第二反相器,耦接该第一驱动单元的输出与该第二驱动单元的输出,用以将该第一弦波信号转换为具有该第一振幅的该时脉信号或是将该第二弦波信号转换为具有该第二振幅的该时脉信号。
3.根据权利要求2所述的时脉供应装置,其中该第一驱动单元包括:
一第一缓冲器,用以将该外部振荡信号转换为该第一弦波信号;以及
一第一开关,串接该第一缓冲器的输出,该第一开关反应于该模式信号来决定是否导通。
4.根据权利要求2所述的时脉供应装置,其中该第二驱动单元包括:
一第二缓冲器,用以将该外部振荡信号转换为该第二弦波信号;以及
一第二开关,串接该第二缓冲器的输出,该第二开关反应于该模式信号的反相来决定是否导通。
5.根据权利要求2所述的时脉供应装置,其中该控制单元包括:
一边缘检测电路,接收该系统状态信号与该时脉信号,该边缘检测电路用以反应于该系统状态信号与该时脉信号而输出一脉冲信号与该模式信号,其中该脉冲信号用以禁能该时脉信号输出至外部。
6.根据权利要求5所述的时脉供应装置,其中当该边缘检测电路检测到该系统状态信号的上升缘或下降缘并且配合该时脉信号的负缘而输出该脉冲信号。
7.根据权利要求6所述的时脉供应装置,其中该边缘检测电路包括:
一第一触发器,具有一时脉端以接收该时脉信号,该第一触发器用以根据该系统状态信号与该时脉信号的负缘作输出;
一第二触发器,具有一时脉端以接收该时脉信号,该第二触发器用以根据该第一触发器的输出与该时脉信号的负缘作输出,以产生并输出该模式信号;以及
一互斥或运算单元,接收该第一触发器的输出与该第二触发器的输出,用以产生并输出该脉冲信号。
8.根据权利要求7所述的时脉供应装置,其中该互斥或运算单元包括:
一第三反相器,接收该第一触发器的输出;
一第四反相器,接收该第二触发器的输出;
一第一与门,接收该第一触发器的输出与该第四反相器的输出;
一第二与门,接收该第二触发器的输出与该第三反相器的输出;以及
一或门,接收该第一与门的输出与该第二与门的输出,用以产生并输出该脉冲信号。
9.根据权利要求7所述的时脉供应装置,其中该互斥或运算单元为互斥或门。
10.根据权利要求5所述的时脉供应装置,其中该控制单元还包括:
一逻辑运算单元,耦接该边缘检测电路,用以计数该时脉信号的周期数,若计数期间同时接收到该脉冲信号,则重新计数该时脉信号的周期数且不输出该时脉信号至外部,若计数的周期数达到一预设值时,则输出该时脉信号至外部。
11.根据权利要求10所述的时脉供应装置,其中该逻辑运算单元包括:
一第五反相器,用以将该脉冲信号进行反相;
一第三与门,用以接收一重置信号以及该第五反相器的输出;
一第一计数器,用以接收并计数该时脉信号,该第一计数器反应于该第三与门的输出而决定是否重新计数;
一比较器,比较该第一计数器的输出与该预设值,用以决定该时脉信号是否处于稳定振荡状态;以及
一第四与门,用以接收该时脉信号与该比较器的输出。
12.根据权利要求10所述的时脉供应装置,其中该时脉供应装置还包括:
一电源启始重置电路,耦接该边缘检测电路与该逻辑运算单元,用以检测一工作电压以输出一重置信号,其中若判断该工作电压为不稳定则该重置信号为逻辑第一准位,若判断该工作电压为稳定则该重置信号为逻辑第二准位,其中该控制单元反应于该重置信号的逻辑第一准位而停止运作。
13.根据权利要求1所述的时脉供应装置,其中该时脉供应装置还包括:
一第二计数器,耦接该控制单元的输出,用以计数该时脉信号而产生一日期编码。
14.根据权利要求1所述的时脉供应装置,其中该外部振荡信号由一石英振荡器所产生。
15.一种时脉供应方法,包括:
(a)反应于一系统状态信号来决定一时脉信号的振幅大小;
(b)将一外部振荡信号转换为该时脉信号;以及
(c)判断该时脉信号为稳定振荡时,将该时脉信号供应至外部。
16.根据权利要求15所述的时脉供应方法,其中步骤(a)还包括:
若该系统状态信号为电力开启信号,则使用一第一振幅作为该时脉信号的振幅;以及
若该系统状态信号为电力关闭信号,则使用一该第二振幅作为该时脉信号的振幅;
其中该第一振幅大于该第二振幅。
CN201110301845.0A 2011-09-28 2011-09-28 时脉供应装置及其方法 Expired - Fee Related CN103036561B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201110301845.0A CN103036561B (zh) 2011-09-28 2011-09-28 时脉供应装置及其方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110301845.0A CN103036561B (zh) 2011-09-28 2011-09-28 时脉供应装置及其方法

Publications (2)

Publication Number Publication Date
CN103036561A true CN103036561A (zh) 2013-04-10
CN103036561B CN103036561B (zh) 2015-09-16

Family

ID=48023101

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110301845.0A Expired - Fee Related CN103036561B (zh) 2011-09-28 2011-09-28 时脉供应装置及其方法

Country Status (1)

Country Link
CN (1) CN103036561B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106712746A (zh) * 2015-11-18 2017-05-24 凌阳科技股份有限公司 时脉供应系统

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6057742A (en) * 1998-06-01 2000-05-02 Microchip Technology Incorporated Low power oscillator having fast start-up times
CN1855693A (zh) * 2005-04-28 2006-11-01 爱普生拓优科梦株式会社 压电振荡电路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6057742A (en) * 1998-06-01 2000-05-02 Microchip Technology Incorporated Low power oscillator having fast start-up times
CN1855693A (zh) * 2005-04-28 2006-11-01 爱普生拓优科梦株式会社 压电振荡电路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106712746A (zh) * 2015-11-18 2017-05-24 凌阳科技股份有限公司 时脉供应系统

Also Published As

Publication number Publication date
CN103036561B (zh) 2015-09-16

Similar Documents

Publication Publication Date Title
JP5734518B2 (ja) マルチクロックリアルタイムカウンタ
US9747075B2 (en) Random number generator
TWI493864B (zh) 振盪訊號產生裝置與其相關方法
CN103546121B (zh) Rc振荡器
CN105680852B (zh) 一种芯片内部时钟产生和差异性检测方法及电路
US20060176155A1 (en) Wake-up circuit
TWI472161B (zh) 時脈供應裝置及其方法
CN104320111A (zh) 时钟源自动管理电路
US7443260B2 (en) Low-power oscillator
CN103036561B (zh) 时脉供应装置及其方法
CN203590176U (zh) Rc振荡器
Patel et al. Comparative analysis of adiabatic logic techniques
Anand et al. A 5 Gb/s, 10 ns Power-On-Time, 36$\mu $ W Off-State Power, Fast Power-On Transmitter for Energy Proportional Links
US9712141B2 (en) Modulation of power supply voltage for varying propagation delay
CN100405275C (zh) 无线光学鼠标的省电装置与方法
JP2006215618A (ja) クロック発生回路
US20110029795A1 (en) Device for powering an electronic circuit, in particular a digital circuit, and associated method
CN103378824B (zh) 实时时钟装置的信号产生电路及相关的方法
Pontikakis et al. A low-complexity high-speed clock generator for dynamic frequency scaling of FPGA and standard-cell based designs
Marconi et al. A novel HDL coding style to reduce power consumption for reconfigurable devices
Gao et al. Wideband dynamic voltage sensing mechanism for EH systems
CN116979933B (zh) 一种与温度和电源无关的高频张弛振荡器及其振荡方法
JP2011109161A (ja) 温度補償型発振装置、温度補償方法及び温度補償プログラム
Schrape et al. Embedded low power clock generator for sensor nodes
JP2004247956A (ja) 電荷再利用型信号線充放電回路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20150916

Termination date: 20190928

CF01 Termination of patent right due to non-payment of annual fee