CN103023432A - 一种芯片內部产生的自动调节频率的振荡时钟及其设计方法 - Google Patents

一种芯片內部产生的自动调节频率的振荡时钟及其设计方法 Download PDF

Info

Publication number
CN103023432A
CN103023432A CN2012104741460A CN201210474146A CN103023432A CN 103023432 A CN103023432 A CN 103023432A CN 2012104741460 A CN2012104741460 A CN 2012104741460A CN 201210474146 A CN201210474146 A CN 201210474146A CN 103023432 A CN103023432 A CN 103023432A
Authority
CN
China
Prior art keywords
clock
generator
oscillation clock
frequency
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2012104741460A
Other languages
English (en)
Inventor
不公告发明人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
WUXI LAIYAN MICROELECTRONICS CO Ltd
Original Assignee
WUXI LAIYAN MICROELECTRONICS CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by WUXI LAIYAN MICROELECTRONICS CO Ltd filed Critical WUXI LAIYAN MICROELECTRONICS CO Ltd
Priority to CN2012104741460A priority Critical patent/CN103023432A/zh
Publication of CN103023432A publication Critical patent/CN103023432A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明所述一种芯片內部产生的稳定振荡时钟,至少包括振荡时钟发生器(OSC generator),用来控制不同频率时钟的编程控制器,和定时记数器。所述用来控制不同频率时钟的编程控制器输出的控制信号直接连接到振荡时钟发生器(OSC generator)。所述的振荡时钟信号是由振荡时钟发生器产生。所述的振荡时钟信号输出到外面给芯片的不同部分用。所述的振荡时钟信号连接到定时记数器的时钟输入端,来调节定时记数器的记数多少。所述的定时记数器的记数连接到比较器跟标准的性能进行比较,产生反馈信号给稳定振荡时钟的逻辑控制单元,来自动决定振荡时种的频率。所述的芯片內部产生的稳定振荡时钟的设计方法能够导致芯片工作更加稳定,错误率等降低,结构紧凑,安全可靠。

Description

一种芯片內部产生的自动调节频率的振荡时钟及其设计方法
技术领域
本发明涉及一种芯片线路设计方法,属于集成电路的技术领域。
背景技术
在电子和无线电产品芯片中,都必须有一个至关重要的振荡时钟信号,以调控同频芯片内其他的工作信号,使几十甚至上百个电子信号在输入或输出时间上同步,保证信息准确无误。振荡时钟英文称为Oscillator Clock,简称OSC。振荡时钟的原理便是利用某种矿物质,如石英,黄玉等,利用其特有的分子结构振荡原理,产生一个非常精确的电子时钟信号。
即使在半导体工业高度发达的今天,最精密的芯片生产工艺也无法避免误差。生产出来的电子时钟芯片之间规格不一,速度有快有慢等问题时有发生。其影响条件包括制备时电压、环境、温差、湿度、空气中杂质等等。不同时间不同机器,甚至同一片园片,或在同一颗芯片中出来的时钟振荡器的频率都会不同。在电子工业中,人们一般把电离过多,造成速度过快的N型及P型晶体(Fast Fast);或电离太少,速度过慢的晶体(Slow Slow)都统称为边缘现象(Corner Case)。边缘现象很容易导致芯片工作不稳定,错误率高等问题,给厂商和用户带来严重的损失,导致成本上升。
发明内容
本发明的目的是克服现有技术中存在的不足。提供一种产生自动调节频率的稳定时钟振荡器的方法,其结构紧凑,产生的稳定时钟振荡器能使芯片工作稳定,错误率降低,芯片成本降低,并且安全可靠。
按照本发明提供的技术方案,所述一种芯片內部产生的自动调节频率的稳定振荡时钟,至少包括振荡时钟发生器(OSC generator), 用来控制不同频率时钟的编程控制器。定时记数器、比较器和稳定振荡时钟的逻辑控制单元。所述用来控制不同频率时钟的编程控制器输出的控制信号直接连接到振荡时钟发生器(OSC generator)。所述的振荡时钟信号是由振荡时钟发生器产生。所述的振荡时钟信号输出到外面给芯片的不同部分用。所述的振荡时钟信号连接到定时记数器的时钟输入端,来调节定时记数器的记数多少。所述的定时记数器的记数连接到比较器跟标准的性能进行比较,产生反馈信号给稳定振荡时钟的逻辑控制单元,来自动决定振荡时种的频率是否符合要求,是不是要进行一次编程(trim)通过编程控制器。
所述振荡时钟发生器(OSC generator)是由电压控制的振荡时钟发生器(俗称VCO)通过不同的电压来控制振荡时钟的频率。
所述用来控制不同频率时钟的编程控制器是通过控制不同的电阻值来输出不同的电压或电流给振荡时钟发生器(OSC generator)来达到产生或控制不同的频率的时钟。
所述的定时记数器是一个记数器,有多个触发器(flipflop)组成。所述的定时记数器的时种控制信号连接到振荡时钟发生器产生的时钟。所述的定时记数器只是为了调节振荡时钟的频率用的。当在调节振荡时钟的频率时,振荡时钟发生器产生的时钟每上下振荡一次,相对应的定时记数器的记数值就增加一。在调好振荡时钟的频率后,所述的定时记数器处于关闭状态。
所述的比较器是一个数字比较器或是一个数字选择器。来决定或选择定时记数器的记数是不是符合要求。
所述的稳定振荡时钟的逻辑控制单元是一些数字逻辑组成的。是用来产生控制信号来控制编程控制器,定时记数器,比较器 和稳定振荡时钟的逻辑控制单元。
所述的芯片內部产生的自动调节频率的振荡时钟的设计方法是由外部给一个固定的时间或由芯片内部产生的t来启动稳定振荡时钟的调节器。在这个固定的时间t中芯片內部产生的稳定振荡时钟发生器(OSC)时钟有m次的来回振荡。芯片內部产生的稳定振荡时钟发生器(OSC)时钟的m次是通过一个所述的定时记数器记数来表现的。所述的稳定振荡时钟发生器(OSC)时钟的频率就是T=t/m; 就是芯片內部产生的稳定振荡时钟发生器(OSC)产生的时钟振荡一次所需的时间,也就是所述的时钟频率T。
本发明的优点:所述一种芯片內部产生的稳定振荡时钟,至少包括振荡时钟发生器(OSC generator), 用来控制不同频率时钟的编程控制器,定时记数器,比较器 和稳定振荡时钟的逻辑控制单元。所述用来控制不同频率时钟的编程控制器输出的控制信号直接连接到振荡时钟发生器(OSC generator)。所述的振荡时钟信号是由振荡时钟发生器产生。所述的振荡时钟信号输出到外面给芯片的不同部分用。所述的振荡时钟信号连接到定时记数器的时钟输入端,来调节定时记数器的记数多少。所述的芯片內部产生的稳定振荡时钟的设计方法是在一定的时间t内,由振荡时钟信号输到定时记数器的时钟输入端来显示振荡时钟信号的振荡次数m,就能算出振荡时钟信号的振荡时钟频率T。这样就可以跟时钟频率的要求来对比和反馈或去重调控制不同频率时钟的编程控制器的控制信号来达到生成稳定振荡时钟信号目的;能够导致芯片工作更加稳定,错误率等降低,结构紧凑,安全可靠。 
附图说明
图1为本发明的结构示意图。
      图2为本发明的具体实施时的信号图。
      附图标记说明:200-一种芯片內部产生的稳定振荡时钟,201-用来控制不同频率时钟的编程控制器,202-振荡时钟发生器(OSC generator),203-定时记数器,204-稳定振荡时钟的逻辑控制单元,205-记数值,206-振荡时钟信号,207-相对应的控制信号,208-编程控制信号,209-210-相对应的控制信号,211-比较器,300-外部给一个固定控制信号。
具体实施方式
下面结合具体附图和实施例对本发明作进一步说明。
图1所示:所述一种芯片內部产生的稳定振荡时钟200至少包括振荡时钟发生器(OSC generator)202,用来控制不同频率时钟的编程控制器201、定时记数器203、比较器211和稳定振荡时钟的逻辑控制单元204。所述用来控制不同频率时钟的编程控制器201输出的控制信号,编程控制信号208直接连接到振荡时钟发生器(OSC generator)202来控制相对应的振荡时钟发生器的频率。所述的振荡时钟信号是由振荡时钟发生器产生。所述的振荡时钟信号输出到外面给芯片的不同部分用。所述的振荡时钟信号206连接到定时记数器203的时钟输入端,来调节定时记数器的记数多少。所述的记数器的记数205输入比较器211,由比较器211进行比较来决定是否需要进行再一次的编程在编程控制器201,或是不是振荡时钟发生器(OSC generator)的时钟频率是不是符合要求。
所述振荡时钟发生器(OSC generator)202是由电压控制的振荡时钟发生器(俗称VCO)。通过不同的电压来控制振荡时钟的频率。
所述用来控制不同频率时钟的编程控制器201是通过控制不同的电阻值来输出不同的电压或电流给振荡时钟发生器(OSC generator)来达到产生或控制不同的频率的时钟。
所述的定时记数器203是一个记数器,有多个触发器(flipflop)组成。所述的定时记数器203的时钟控制信号206连接到振荡时钟发生器产生的时钟206。所述的定时记数器203只是为了调节振荡时钟202的频率用的。当在调节振荡时钟202的频率时,振荡时钟发生器202产生的时钟的时钟每上下振荡一次,相对应的定时记数器的记数值就增加一。在调好振荡时钟202的频率后,所述的定时记数器203处于关闭状态。
稳定振荡时钟的逻辑控制单元204,产生相对应的控制信号207,209和210来控制用来控制不同频率时钟的编程控制器201,至少包括振荡时钟发生器(OSC generator)202和定时记数器203。
用来控制不同频率时钟的编程控制器201接到稳定振荡时钟的逻辑控制单元204所发出的控制信号207;就会发出编程控制信号208给振荡时钟发生器(OSC generator)202来控制相对应的频率的信号。当在不同的芯片时,产生的振荡时钟的频率会不同的。为了测出振荡时钟所发出的振荡时钟的频率大小。就把振荡时钟的时钟信号接到一个定时记数器203的时钟(clk)输入端。振荡时钟发生器202产生的时钟每上下振荡一次,相对应的定时记数器203的记数值205就增加一。这样在一定时间的时钟信号206上下振荡,就由定时记数器203记下相对应的值来。
图2所示:外部给一个固定控制信号300,给一个固定的时间t来启动稳定振荡时钟的调节器,也就是在控制信号300低的这段时间t。芯片內部产生的稳定振荡时钟发生器(OSC)时钟信号206,是一直振荡的信号图。芯片內部产生的稳定振荡时钟发生器(OSC)时钟信号206每上下振荡一次,定时记数器203的记数值就增加一次;这样一直增加到外部给一个固定控制信号300变高为止。定时记数器203的记数值通过输到I/O来知道。
所述的芯片內部产生的稳定振荡时钟的设计方法是由外部给一个固定的时间t来启动稳定振荡时钟的调节器。在这个固定的时间t中芯片內部产生的稳定振荡时钟发生器(OSC)时钟有m次的来回振荡。芯片內部产生的稳定振荡时钟发生器(OSC)时钟的m次是通过一个所述的定时记数器记数来表现的。所述的稳定振荡时钟发生器(OSC)时钟的频率就是T=t/m;就是芯片內部产生的稳定振荡时钟发生器(OSC)产生的时钟振荡一次所需的时间,也就是所述的时钟频率T。这样就通过对比这个时钟频率T和对比和反馈或去重调控制不同频率时钟的编程控制器的控制信号来达到生成稳定振荡时钟信号目的。
本发明所述一种芯片內部产生的稳定振荡时钟200,至少包括振荡时钟发生器(OSC generator)202,用来控制不同频率时钟的编程控制器201,定时记数器203,比较器211和稳定振荡时钟的逻辑控制单元204。所述用来控制不同频率时钟的编程控制器201输出的控制信号208直接连接到振荡时钟发生器(OSC generator)202。所述的振荡时钟信号206是由振荡时钟发生器202产生。所述的振荡时钟信号206输出到外面给芯片的不同部分用。所述的振荡时钟信号206连接到定时记数器203的时钟输入端,来调节定时记数器203的记数多少。所述的记数器的记数输入比较器211跟标准的要求来比较振荡时钟的频率是不是符合要求,是不是需要通过编程控制器201来进行编程调节振荡时钟的频率的快慢来达到要求。比较器211输出结果信号给稳定振荡时钟的逻辑控制单元204来进行自动调节。所述的芯片內部产生的稳定振荡时钟的设计方法是在一定的时间t内,由振荡时钟信号输到定时记数器的时钟输入端来显示振荡时钟信号的振荡次数m,就能算出振荡时钟信号的振荡时钟频率T。这样就可以跟时钟频率的要求来对比和反馈或去重调控制不同频率时钟的编程控制器的控制信号来达到生成稳定振荡时钟信号目的;能够导致芯片工作更加稳定,错误率等降低,结构紧凑,安全可靠。

Claims (2)

1.一种芯片內部产生的稳定振荡时钟200,至少包括振荡时钟发生器(OSC generator)202, 用来控制不同频率时钟的编程控制器201,定时记数器203,比较器211 和稳定振荡时钟的逻辑控制单元204,所述用来控制不同频率时钟的编程控制器201输出的控制信号208直接连接到振荡时钟发生器(OSC generator)202,所述的振荡时钟信号206是由振荡时钟发生器202产生,所述的振荡时钟信号206输出到外面给芯片的不同部分用,所述的振荡时钟信号206连接到定时记数器203的时钟输入端,来调节定时记数器203的记数多少,所述的记数器的记数输入比较器211 跟标准的要求来比较振荡时钟的频率是不是符合要求,是不是需要通过编程控制器201来进行编程调节振荡时钟的频率的快慢来达到要求,比较器211输出结果信号给稳定振荡时钟的逻辑控制单元204来进行自动调节。
2.根据权利要求1所述的比较器211其特征是:一个数字比较器或是一个数字选择器。
CN2012104741460A 2012-11-21 2012-11-21 一种芯片內部产生的自动调节频率的振荡时钟及其设计方法 Pending CN103023432A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2012104741460A CN103023432A (zh) 2012-11-21 2012-11-21 一种芯片內部产生的自动调节频率的振荡时钟及其设计方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2012104741460A CN103023432A (zh) 2012-11-21 2012-11-21 一种芯片內部产生的自动调节频率的振荡时钟及其设计方法

Publications (1)

Publication Number Publication Date
CN103023432A true CN103023432A (zh) 2013-04-03

Family

ID=47971629

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2012104741460A Pending CN103023432A (zh) 2012-11-21 2012-11-21 一种芯片內部产生的自动调节频率的振荡时钟及其设计方法

Country Status (1)

Country Link
CN (1) CN103023432A (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1257350A (zh) * 1998-11-26 2000-06-21 三星电子株式会社 检测数字锁相环频率的方法
CN1369067A (zh) * 1999-06-18 2002-09-11 艾利森电话股份有限公司 实时时钟频率误差纠正的方法和装置
US20040063473A1 (en) * 2002-07-29 2004-04-01 Devries Christopher Andrew Power down system and method for integrated circuits
CN1172444C (zh) * 1997-07-14 2004-10-20 冲电气工业株式会社 具有两个反馈环路的时钟倍增器
CN102089981A (zh) * 2008-06-19 2011-06-08 密克罗奇普技术公司 内部振荡器到外部频率参考的自动同步

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1172444C (zh) * 1997-07-14 2004-10-20 冲电气工业株式会社 具有两个反馈环路的时钟倍增器
CN1257350A (zh) * 1998-11-26 2000-06-21 三星电子株式会社 检测数字锁相环频率的方法
CN1369067A (zh) * 1999-06-18 2002-09-11 艾利森电话股份有限公司 实时时钟频率误差纠正的方法和装置
US20040063473A1 (en) * 2002-07-29 2004-04-01 Devries Christopher Andrew Power down system and method for integrated circuits
CN102089981A (zh) * 2008-06-19 2011-06-08 密克罗奇普技术公司 内部振荡器到外部频率参考的自动同步

Similar Documents

Publication Publication Date Title
CN109067394B (zh) 片上时钟校准装置及校准方法
CN104679098A (zh) 微控制器时钟频率自动校准电路
CN102089981B (zh) 内部振荡器到外部频率参考的自动同步
CN101197367B (zh) 半导体集成电路装置和包括该装置的内部功率控制系统
JP5886015B2 (ja) 時間測定装置、マイクロコントローラ、プログラム、及び時間測定方法
CN101072029B (zh) 一种单芯片上多种精确时钟产生电路及其实现方法
CN102594297B (zh) 振荡电路
US7078952B2 (en) Device for calibrating a clock signal
US6084441A (en) Apparatus for and method of processing data
CN115037297A (zh) 时钟选择器电路
KR101876997B1 (ko) 오실레이터 오토 트리밍 방법 및 오실레이터 오토 트리밍 기능을 갖는 반도체 장치
CN202495917U (zh) 无晶振cmos时钟产生电路
WO2015097430A1 (en) Improved low-power oscillator
CN202998008U (zh) 一种芯片內部产生的自动调节频率的振荡时钟
CN202998007U (zh) 一种芯片內部产生的稳定振荡时钟
TWI638517B (zh) 用於產生時脈之電子電路及其方法
CN103023432A (zh) 一种芯片內部产生的自动调节频率的振荡时钟及其设计方法
CN102938634A (zh) 一种芯片內部产生的稳定振荡时钟及其设计方法
CN103166572A (zh) 振荡器加速起振的方法、加速起振单元及振荡器
CN108270435B (zh) 电压比较器装置、电子器件、芯片卡、嵌入式安全元件
JP2011197910A (ja) クロック制御回路およびマイクロコンピュータ
CN101561691B (zh) 可携式储存装置的系统频率调整方法及装置
EP0152094A2 (en) Multiple clock pulse generator
JP2008153733A (ja) 半導体装置
CN112015221B (zh) 电压控制电路、电压控制方法以及集成电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20130403

RJ01 Rejection of invention patent application after publication