CN102955729A - 高速信号端口测试系统及其测试治具 - Google Patents
高速信号端口测试系统及其测试治具 Download PDFInfo
- Publication number
- CN102955729A CN102955729A CN2011102375304A CN201110237530A CN102955729A CN 102955729 A CN102955729 A CN 102955729A CN 2011102375304 A CN2011102375304 A CN 2011102375304A CN 201110237530 A CN201110237530 A CN 201110237530A CN 102955729 A CN102955729 A CN 102955729A
- Authority
- CN
- China
- Prior art keywords
- high speed
- speed signal
- signal
- data
- signal port
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
一种高速信号端口测试系统通过一第一线缆接口连接至一第一高速信号端口来接收第一数据信号,并将该第一数据信号输出至一第一降频处理器及一第二高速信号端口的数据接收引脚。该第一降频处理器对该第一数据信号进行降频后输出至一第一发光二极管。当该第一发光二极管闪烁,则表明从该第一高速信号端口输出的第一数据信号经过了外围线缆后传输至该第二高速信号端口。本发明实现了快速确定从一个高度信号端口传输至另一高速信号端口的数据信号是否经过了外围线缆的目的。
Description
技术领域
本发明涉及一种高速信号端口测试系统及其测试治具。
背景技术
目前,在进行主板测试时,主板上的高速信号端口如SAS端口的测试非常重要。在测试主板上的SAS端口时,需要利用SAS控制器芯片控制一SAS端口通过外围线缆输出数据信号至另一个SAS端口,之后再判断另一SAS端口所接收的数据信号是否与SAS端口所输出的数据信号一致,若两者一致则表示两SAS端口工作正常。然而,由于该两SAS端口均由同一个SAS控制芯片控制,在将一SAS端口输出的数据信号传输至另一SAS端口时,将可能会出现从一个SAS端口输出的数据信号不经过外围线缆而通过SAS控制器芯片的分位技术直接传送到另一SAS端口,此时则无法对SAS端口进行测试。
发明内容
鉴于以上内容,有必要提供一种高速信号端口测试系统及其测试治具,在对SAS端口进行测试时确定从一个高速信号端口传输至另一高速信号端口的数据信号是否经过了外围线缆。
一种高速信号端口测试系统,包括一高速信号控制器芯片、第一及第二高速信号端口及一高速信号端口测试治具,该高速信号控制器芯片连接至该第一及第二高速信号端口以控制该第一及第二高速信号端口进行数据信号的传输与接收,该高速信号端口测试治具包括一第一线缆接口、一第一降频处理器及一第一指示器,该第一线缆接口连接至该第一高速信号端口的数据传输引脚以接收该第一高速信号端口输出的第一数据信号,该第一线缆接口连接至该第一降频处理器及该第二高速信号端口的数据接收引脚以将该第一数据信号传输至该第一降频处理器及该第二高速信号端口的数据接收引脚,该第一降频处理器对该第一数据信号进行降频处理,该第一降频处理器连接至该第一指示器的一端以将被降频的第一数据信号提供给该第一指示器,该第一指示器的另一端接收一第一电压,当该第一数据信号从该第一高速信号端口经过该高速信号测试治具后传输至该第二高速信号端口时,该第一指示器发出指示信号。
一高速信号端口测试治具,用于确认从一第一高速信号端口传输至一第二高速信号端口的数据信号是否经过了外围线缆,该高速信号端口测试治具包括一第一线缆接口、一第一降频处理器及一第一指示器,该第一线缆接口连接至该第一高速信号端口的数据传输引脚以接收该第一高速信号端口输出的第一数据信号,该第一线缆接口连接至该第一降频处理器及该第二高速信号端口的数据接收引脚以将该第一数据信号传输至该第一降频处理器及该第二高速信号端口的数据接收引脚,该第一降频处理器对该第一数据信号进行降频处理,该第一降频处理器连接至该第一指示器的一端以将被降频的第一数据信号提供给该第一指示器,该第一指示器的另一端接收一第一电压,当该第一数据信号从该第一高速信号端口经过该高速信号测试治具后传输至该第二高速信号端口时,该第一指示器发出指示信号。
本发明高速信号端口测试系统通过第一线缆接口连接至该第一高速信号端口来接收第一数据信号,并将该第一数据信号输出至该第一降频处理器及该第二高速信号端口的数据接收引脚。该第一降频处理器对该第一数据信号进行降频后输出至该第一指示器。当该第一指示器发出指示信号,则表明从该第一高速信号端口输出的第一数据信号经过了外围线缆后传输至该第二高速信号端口,从而实现了快速确定从一个高度信号端口传输至另一高速信号端口的数据信号是否经过了外围线缆的目的。
附图说明
下面参照附图结合具体实施方式对本发明做进一步的描述。
图1是本发明高速信号端口测试治具的较佳实施方式的原理框图。
主要元件符号说明
SAS控制器芯片 | 10 |
第一SAS端口 | 20 |
数据输出引脚 | 22、32 |
数据接收引脚 | 24、34 |
第二SAS端口 | 30 |
SAS端口测试治具 | 40 |
第一线缆接口 | 41 |
第一输入引脚 | 412、452 |
第一输出引脚 | 414、454 |
电源引脚 | 416、459 |
第二输入引脚 | 418、456 |
第二输出引脚 | 419、458 |
第一降频处理器 | 42 |
第一发光二极管 | 43 |
第一信号处理单元 | 44 |
第一信号放大器 | 442 |
第一信号滤波器 | 444 |
第二线缆接口 | 45 |
第二降频处理器 | 46 |
第二发光二极管 | 47 |
第二信号处理单元 | 48 |
第二信号放大器 | 482 |
第二信号滤波器 | 484 |
高速信号端口测试系统 | 100 |
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
请参阅图1,本发明高速信号端口测试系统100的较佳实施方式包括一高速信号控制器芯片、第一及第二高速信号端口及一高速信号端口测试治具。在本实施方式中,该高速信号控制器芯片为一SAS(Serial Attached SCSI)控制器芯片10。该第一及第二高速信号端口为第一及第二SAS端口20及30。该高速信号端口测试治具为一SAS端口测试治具40。该SAS控制器芯片10连接至该第一及第二SAS端口20及30以控制该第一及第二SAS端口20及30的数据接收及传送。在其他实施方式中,该高速信号控制器芯片可以为其他高速信号的控制器芯片,如光纤控制芯片等,该第一及第二高速信号端口则对应为光纤端口,该高速信号信号测试治具为光纤信号测试治具。
该SAS端口测试治具40包括一第一线缆接口41、一第一降频处理器42、一第一指示器(如一发光二极管43)、一第一信号处理单元44、一第二线缆接口45、一第二降频处理器46、一第二指示器(如一发光二极管47)及一第二信号处理单元48。所述第一信号处理单元44包括一第一信号放大器442及一第一信号滤波器444。该第二信号处理单元48包括一第二信号放大器482及一第二信号滤波器484。
该第一线缆接口41的第一输入引脚412连接该第一SAS端口20的数据输出引脚22以接收该数据输出引脚22输出的第一数据信号。该第一线缆接口41的第一输出引脚414连接至该第一降频处理器42及该第一信号处理单元44以将该第一数据信号输出至该第一降频处理器42及该第一信号处理单元44。该第一降频处理器42对该第一数据信号进行降频处理。该第一降频处理器42连接至该第一发光二极管43的阴极以将被降频的第一数据信号提供给该第一发光二极管43的阴极。该第一发光二极管43的阳极通过该第一线缆接口41的电源引脚416连接至该第一SAS端口20的电源引脚以接收一电压。当该第一发光二极管43的阴极接收到低电平信号时,该第一发光二极管43发光。当该第一发光二极管42的阴极接收到高电平信号时,该第一发光二极管43不发光。由于该第一数据信号为一脉冲信号,故当该第一数据信号提供给该第一发光二极管43的阴极时,该第一发光二极管34便会闪烁发光。
由于该第一数据信号在传输过程中会有损耗或被其他信号干扰,且该第一数据信号从该第一线缆接口41输出后分为两条支路进行传输,从而会使得经过该第一信号放大器442的第一数据信号被损耗或干扰。该第一信号放大器442用于将被损耗的第一数据信号进行放大。该第一信号滤波器444用于将被干扰的第一数据信号进行滤波,从而使得该第一信号滤波器444输出的第一数据信号与该第一SAS端口20输出的第一数据信号一致。该第一信号滤波器444连接至该第二线缆接口45的第二输入引脚456。该第二线缆接口45的第二输出引脚458连接至该第二SAS端口30的数据接收引脚34以将被放大滤波后的第一数据信号传输至该第二SAS端口30的数据信号接收引脚34。
同理,该第二线缆接口45的第一输入引脚452连接该第二SAS端口30的数据输出引脚32以接收该数据输出引脚32输出的第二数据信号。该第二线缆接口45的第一输出引脚454连接至该第二降频处理器46及该第二信号处理单元48以将该第二数据信号输出至该第二降频处理器46及该第二信号处理单元48。该第二降频处理器46对该第二数据信号进行降频处理。该第二降频处理器46连接至该第二发光二极管47的阴极以将被降频的第二数据信号提供给该第二发光二极管47的阴极。该第二发光二极管47的阳极通过该第二线缆接口45的电源引脚459连接至该第二SAS端口30的电源引脚以接收一电压。当该第二数据信号提供给该第二发光二极管47的阴极时,该第二发光二极管37便会闪烁发光。该第二信号放大器482用于将被损耗的第二数据信号进行放大。该第二信号滤波器484用于将被干扰的第二数据信号进行滤波,从而使得该第二信号滤波器484输出的第二数据信号与该第二SAS端口30输出的第二数据信号一致。该第二信号滤波器484连接至该第一线缆接口41的第二输入引脚418。该第一线缆接口41的第二输出引脚419连接至该第一SAS端口20的数据接收引脚24以将被放大滤波后的第二数据信号传输至该第一SAS端口20的数据信号接收引脚24。
测试时,该SAS控制器芯片10控制该第一SAS端口20的数据输出引脚22输出该第一数据信号的同时控制该第二SAS端口30的数据输出引脚32输出该第二数据信号,当第一及第二发光二极管43及47均出现闪烁发光现象,则说明该第一及第二SAS端口20及30输出的数据信号均经过了外围线缆后分别传输至该第二SAS端口30及该第一SAS端口20。若有一个发光二极管闪烁,而另一个发光二极管不闪烁,则说明闪烁的发光二极管所连接的SAS端口输出的数据信号经过了外围线缆传输至了另一SAS端口,而未闪烁的发光二极管所连接的SAS端口输出的数据信号未经过外围线路。
在其他实施方式中,若只需要测试从该第一SAS端口20输出的数据信号是否经过外围线缆后传输至该第二SAS端口30,而无需测试从该第二SAS端口30输出的数据信号是否经过外围线缆后传输至该第一SAS端口20时,该高速信号测试治具40可以只包括该第一线缆接口41、该第一降频处理器42、该第一发光二极管43及该第一处理单元44。该第一处理单元44输出的数据信号直接输出至该第二SAS端口30的第二输入引脚456。同理,若当只需要测试从该第二SAS端口30输出的数据信号是否经过外围线缆后传输至该第一SAS端口20,而无需测试从该第一SAS端口20输出的数据信号是否经过外围线缆后传输至该第二SAS端口30时,该高速信号测试治具40可以只包括该第二线缆接口45、该第二降频处理器46、该第二发光二极管47及该第二处理单元48。该第二处理单元48输出的数据信号直接输出至该第一SAS端口20的第二输入引脚418。 由于第一及第二数据信号在线缆传输过程中会被损耗,或者被分两支路进行传输时会被损耗或干扰,该第一处理单元44是为了使输入至该第二SAS端口30的第一数据信号与该第一SAS端口20输出的第一数据信号一致。该第二处理单元48是为了使输入至该该第一SAS端口20的第二数据信号与该第二SAS端口30输出的第二数据信号一致。若从该第一线缆接口41或该第二线缆接口45输出的数据信号分为两支路进行传输后未被损耗或干扰,则该第一及第二处理单元44及48可以省略。
本法明可以快速便捷地确定在SAS端口进行测试的过程中从一个高速信号端口传输至另一高速信号端口的数据信号是否经过了外围线缆。
Claims (9)
1.一种高速信号端口测试系统,包括一高速信号控制器芯片、第一及第二高速信号端口及一高速信号端口测试治具,该高速信号控制器芯片连接至该第一及第二高速信号端口以控制该第一及第二高速信号端口进行数据信号的传输与接收,该高速信号端口测试治具包括一第一线缆接口、一第一降频处理器及一第一指示器,该第一线缆接口连接至该第一高速信号端口的数据传输引脚以接收该第一高速信号端口输出的第一数据信号,该第一线缆接口连接至该第一降频处理器及该第二高速信号端口的数据接收引脚以将该第一数据信号传输至该第一降频处理器及该第二高速信号端口的数据接收引脚,该第一降频处理器对该第一数据信号进行降频处理,该第一降频处理器连接至该第一指示器的一端以将被降频的第一数据信号提供给该第一指示器,该第一指示器的另一端接收一第一电压,当该第一数据信号从该第一高速信号端口经过该高速信号测试治具后传输至该第二高速信号端口时,该第一指示器发出指示信号。
2.如权利要求1所述的高速信号端口测试系统,其特征在于:该高速信号端口测试治具还包括一第二线缆接口、一第二降频处理器及一第二指示器,该第一线缆接口通过该第二线缆接口连接至该第二高速信号端口的数据接收引脚,该第二线缆接口还连接至该第二高速信号端口的数据传输引脚以接收该第二高速信号端口输出的第二数据信号,该第二线缆接口连接至该第二降频处理器及该第一高速信号端口的数据接收引脚以将该第二数据信号传输至该第二降频处理器及该第一高速信号端口的数据接收引脚,该第二降频处理器对该第二数据信号进行降频处理,该第二降频处理器连接至该第二指示器的一端以将被降频的第二数据信号提供给该第二指示器,该第二指示器的另一端接收一第二电压,当该第二数据信号从该第二高速信号端口经过该高速信号测试治具后传输至该第一高速信号端口时,该第二指示器发出指示信号。
3.如权利要求2所述的高速信号端口测试系统,其特征在于:该高速信号端口测试系统还包括一第一信号放大器及一第二信号放大器,该第一线缆接口通过该第一信号放大器连接至该第二高速信号端口的数据接收引脚,该第一信号放大器用于对其接收到的被损耗的第一数据信号进行放大使得该放大的第一数据信号与该第一高速信号端口输出的第一数据信号一致后输出至该第二高速信号端口,该第二线缆接口通过该第二信号放大器连接至该第一高速信号端口的数据接收引脚,该第二信号放大器用于对其接收到的被损耗的第二数据信号进行放大使得该放大的第二数据信号与该第二高速信号端口输出的第二数据信号一致后输出至该第一高速信号端口。
4.如权利要求3所述的高速信号端口测试系统,其特征在于:该高速信号端口测试系统还包括一第一信号滤波器及一第二信号滤波器,该第一信号放大器通过该第一信号滤波器连接至该第二高速信号端口的数据接收引脚,该第一信号滤波器用于对放大的第一数据信号进行滤波后输出至该第二高速信号端口,该第二信号放大器通过该第二信号滤波器连接至该第一高速信号端口的数据接收引脚,该第二信号滤波器用于对放大的第二数据信号进行滤波后输出至该第一高速信号端口。
5.如权利要求4所述的高速信号端口测试系统,其特征在于:该高速信号控制器芯片为一SAS控制器芯片,该第一及第二高速信号端口分别为第一及第二SAS端口。
6.一高速信号端口测试治具,用于确认从一第一高速信号端口传输至一第二高速信号端口的数据信号是否经过了外围线缆,该高速信号端口测试治具包括一第一线缆接口、一第一降频处理器及一第一指示器,该第一线缆接口连接至该第一高速信号端口的数据传输引脚以接收该第一高速信号端口输出的第一数据信号,该第一线缆接口连接至该第一降频处理器及该第二高速信号端口的数据接收引脚以将该第一数据信号传输至该第一降频处理器及该第二高速信号端口的数据接收引脚,该第一降频处理器对该第一数据信号进行降频处理,该第一降频处理器连接至该第一指示器的一端以将被降频的第一数据信号提供给该第一指示器,该第一指示器的另一端接收一第一电压,当该第一数据信号从该第一高速信号端口经过该高速信号测试治具后传输至该第二高速信号端口时,该第一指示器发出指示信号。
7.如权利要求6所述的高速信号端口测试治具,其特征在于:该高速信号端口测试治具还包括一第二线缆接口、一第二降频处理器及一第二指示器,该第一线缆接口通过该第二线缆接口连接至该第二高速信号端口的数据接收引脚,该第二线缆接口还连接至该第二高速信号端口的数据传输引脚以接收该第二高速信号端口输出的第二数据信号,该第二线缆接口连接至该第二降频处理器及该第一高速信号端口的数据接收引脚以将该第二数据信号传输至该第二降频处理器及该第一高速信号端口的数据接收引脚,该第二降频处理器对该第二数据信号进行降频处理,该第二降频处理器连接至该第二指示器的一端以将被降频的第二数据信号提供给该第二指示器,该第二指示器的另一端接收一第二电压,当该第二数据信号从该第二高速信号端口经过该高速信号测试治具后传输至该第一高速信号端口时,该第二指示器发出指示信号。
8.如权利要求7所述的高速信号端口测试治具,其特征在于:该高速信号端口测试治具还包括一第一信号放大器及一第二信号放大器,该第一线缆接口通过该第一信号放大器连接至该第二高速信号端口的数据接收引脚,该第一信号放大器用于对其接收到的被损耗的第一数据信号进行放大使得该放大的第一数据信号与该第一高速信号端口输出的第一数据信号一致后输出至该第二高速信号端口,该第二线缆接口通过该第二信号放大器连接至该第一高速信号端口的数据接收引脚,该第二信号放大器用于对其接收到的被损耗的第二数据信号进行放大使得该放大的第二数据信号与该第二高速信号端口输出的第二数据信号一致后输出至该第一高速信号端口。
9.如权利要求8所述的高速信号端口测试治具,其特征在于:该高速信号端口测试治具还包括一第一信号滤波器及一第二信号滤波器,该第一信号放大器通过该第一信号滤波器连接至该第二高速信号端口的数据接收引脚,该第一信号滤波器用于对放大的第一数据信号进行滤波后输出至该第二高速信号端口,该第二信号放大器通过该第二信号滤波器连接至该第一高速信号端口的数据接收引脚,该第二信号滤波器用于对放大的第二数据信号进行滤波后输出至该第一高速信号端口。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2011102375304A CN102955729A (zh) | 2011-08-18 | 2011-08-18 | 高速信号端口测试系统及其测试治具 |
TW100130194A TW201310051A (zh) | 2011-08-18 | 2011-08-23 | 高速訊號埠測試系統及其測試治具 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2011102375304A CN102955729A (zh) | 2011-08-18 | 2011-08-18 | 高速信号端口测试系统及其测试治具 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102955729A true CN102955729A (zh) | 2013-03-06 |
Family
ID=47764554
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2011102375304A Pending CN102955729A (zh) | 2011-08-18 | 2011-08-18 | 高速信号端口测试系统及其测试治具 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN102955729A (zh) |
TW (1) | TW201310051A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104794030A (zh) * | 2014-01-21 | 2015-07-22 | 鸿富锦精密工业(深圳)有限公司 | Sas线缆检测系统及方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7049839B1 (en) * | 2005-04-01 | 2006-05-23 | Via Technologies Inc. | Method and related apparatus for chip testing |
CN1955943A (zh) * | 2005-10-28 | 2007-05-02 | 鸿富锦精密工业(深圳)有限公司 | 高速外围部件互连总线接口测试治具 |
US20080063395A1 (en) * | 2006-09-08 | 2008-03-13 | Acterna Llc | Driving Multiple Transceiver Modules With A Single SERDES Transceiver Chip |
CN101930393A (zh) * | 2009-06-26 | 2010-12-29 | 英业达股份有限公司 | Sas背板的测试装置 |
CN201733310U (zh) * | 2010-08-09 | 2011-02-02 | 青岛海信宽带多媒体技术有限公司 | 具有电源指示功能的自环回光模块 |
-
2011
- 2011-08-18 CN CN2011102375304A patent/CN102955729A/zh active Pending
- 2011-08-23 TW TW100130194A patent/TW201310051A/zh unknown
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7049839B1 (en) * | 2005-04-01 | 2006-05-23 | Via Technologies Inc. | Method and related apparatus for chip testing |
CN1955943A (zh) * | 2005-10-28 | 2007-05-02 | 鸿富锦精密工业(深圳)有限公司 | 高速外围部件互连总线接口测试治具 |
US20080063395A1 (en) * | 2006-09-08 | 2008-03-13 | Acterna Llc | Driving Multiple Transceiver Modules With A Single SERDES Transceiver Chip |
CN101930393A (zh) * | 2009-06-26 | 2010-12-29 | 英业达股份有限公司 | Sas背板的测试装置 |
CN201733310U (zh) * | 2010-08-09 | 2011-02-02 | 青岛海信宽带多媒体技术有限公司 | 具有电源指示功能的自环回光模块 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104794030A (zh) * | 2014-01-21 | 2015-07-22 | 鸿富锦精密工业(深圳)有限公司 | Sas线缆检测系统及方法 |
Also Published As
Publication number | Publication date |
---|---|
TW201310051A (zh) | 2013-03-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN204481817U (zh) | 光模块参数测试设备 | |
CN202798726U (zh) | Cfp光模块测试仪 | |
CN102158277A (zh) | 一种光模块收发一体自动化测试系统 | |
CN102299739A (zh) | Sfp模块测试方法及测试终端 | |
WO2012094875A1 (zh) | 一种检测小型可插拔式光模块在位的装置 | |
CN102384840B (zh) | 带有mpo连接器跳线测试系统 | |
CN104270203A (zh) | 带ddm功能的sff 双发光模块及光通信系统 | |
CN107844393A (zh) | 一种M.2 PCIe测试治具的速率切换方法 | |
CN104579461A (zh) | 一种光收发模块sfp测试仪 | |
CN102955729A (zh) | 高速信号端口测试系统及其测试治具 | |
CN107765117A (zh) | 一种光模块自恢复性能的测试装置及方法 | |
CN204517986U (zh) | 一种hdmi数据线测试仪 | |
US20120159007A1 (en) | Apparatus and method for analyzing bidirectional data exchanged between two electronic devices | |
CN202721677U (zh) | 用于光收发模块的多通道测试装置 | |
CN105699829A (zh) | 多芯电缆的对芯装置 | |
CN202267955U (zh) | 可调通讯速率串口测试器 | |
CN209692768U (zh) | Qsfp28光模块测试装置 | |
CN105812052A (zh) | 一种光模块校准系统及方法 | |
WO2016065828A1 (zh) | 一种数据采样方法及装置 | |
CN102647229A (zh) | 一种xfp接口光模块自环方法及装置 | |
CN106324769B (zh) | 一种基于xfp可热插拔的模拟光收模块 | |
CN109870995A (zh) | 多通道数据采集状态指示灯 | |
CN108173543A (zh) | 一种单线通讯总线双向隔离电路 | |
CN106154893B (zh) | 一种并行数据高速采集装置及应用 | |
CN201314961Y (zh) | 工业数据传输可相位小型集成化光模块 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20130306 |