CN102738164B - 一种基于自对准工艺的平面应变BiCMOS集成器件及制备方法 - Google Patents
一种基于自对准工艺的平面应变BiCMOS集成器件及制备方法 Download PDFInfo
- Publication number
- CN102738164B CN102738164B CN201210244399.9A CN201210244399A CN102738164B CN 102738164 B CN102738164 B CN 102738164B CN 201210244399 A CN201210244399 A CN 201210244399A CN 102738164 B CN102738164 B CN 102738164B
- Authority
- CN
- China
- Prior art keywords
- layer
- cvd
- vapor deposition
- chemical vapor
- thickness
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Bipolar Transistors (AREA)
Abstract
本发明公开了一种基于自对准工艺的应变平面BiCMOS集成器件及制备方法,首先在衬底片上制备埋层,生长N型Si外延,制备深槽隔离和集电极接触区,湿法刻蚀出基区窗口,选择性生长SiGe基区,淀积N型Poly-Si,去除掉发射极以外的Poly-Si,形成SiGe HBT器件;刻蚀出NMOS和PMOS器件有源区深槽,在槽中分别选择性外延生长:P型Si层、P型SiGe渐变层、P型SiGe层等作为NMOS器件有源区和N型Si层、N型应变SiGe层、N型Si帽层作为PMOS器件有源区;制备虚栅极与侧墙,自对准形成NMOS和PMOS器件源漏;制备栅极,形成CMOS结构,最终制成应变BiCMOS集成器件及电路;该方法充分利用电子迁移率高的张应变Si和空穴迁移率高的压应变SiGe分别作为NMOS和PMOS器件的导电沟道,有效地提高了BiCMOS集成电路的性能。
Description
技术领域
本发明属于半导体集成电路技术领域,尤其涉及一种基于自对准工艺的平面应变BiCMOS集成器件及制备方法。
背景技术
1958年出现的集成电路是20世纪最具影响的发明之一。基于这项发明而诞生的微电子学已成为现有现代技术的基础,加速改变着人类社会的知识化、信息化进程,同时也改变了人类的思维方式。它不仅为人类提供了强有力的改造自然的工具,而且还开拓了一个广阔的发展空间。
半导体集成电路已成为电子工业的基础,人们对电子工业的巨大需求,促使该领域的发展十分迅速。在过去的几十年中,电子工业的迅猛发展对社会发展及国民经济产生了巨大的影响。目前,电子工业已成为世界上规模最大的工业,在全球市场中占据着很大的份额,产值已经超过了10000亿美元。
硅材料作为半导体材料应用经历了50多年,传统的Si CMOS和BiCMOS技术以其低功耗、低噪声、高输入阻抗、高集成度、可靠性好等优点在集成电路领域占据着主导地位,并按照摩尔定律不断的向前发展。目前,全球90%的半导体市场中,都是Si基集成电路。
但是随着器件特征尺寸减小、集成度和复杂性的增强,出现了一系列涉及材料、器件物理、器件结构和工艺技术等方面的新问题。特别是当IC芯片特征尺寸进入纳米尺度,从器件角度看,纳米尺度器件中的短沟效应、强场效应、量子效应、寄生参量的影响、工艺参数涨落等问题对器件泄漏电流、亚阈特性、开态、关态电流等性能的影响越来越突出,电路速度和功耗的矛盾也将更加严重,另一方面,随着无线移动通信的飞速发展,对器件和电路的性能,如频率特性、噪声特性、封装面积、功耗和成本等提出了更高的要求,传统硅基工艺制备的器件和集成电路尤其是模拟和混合信号集成电路,越来越无法满足新型、高速电子系统的需求。
为了提高器件及集成电路的性能,研究人员借助新型的半导体材料如:GaAs、InP等,以获得适于无线移动通信发展的高速器件及集成电路。尽管GaAs和InP基化合物器件频率特性优越,但其制备工艺比Si工艺复杂、成本高,大直径单晶制备困难、机械强度低,散热性能不好,与Si工艺难兼容以及缺乏象SiO2那样的钝化层等因素限制了它的广泛应用和发展。
由于Si材料载流子材料迁移率较低,所以采用Si BiCMOS技术制造的集成电路性能,尤其是频率性能,受到了极大的限制;而对于SiGe BiCMOS技术,虽然双极晶体管采用了SiGe HBT,但是对于制约BiCMOS集成电路频率特性提升的单极器件仍采用Si CMOS,所以这些都限制BiCMOS集成电路性能地进一步提升。
发明内容
本发明提供的制备基于自对准工艺的平面应变BiCMOS集成器件及电路的方法,以实现利用电子迁移率高的张应变Si和空穴迁移率高的压应变SiGe分别作为NMOS和PMOS器件的导电沟道,有效地提高BiCMOS器件及其集成电路的性能。
本发明的目的在于提供一种基于自对准工艺的应变BiCMOS集成器件,应变BiCMOS集成器件由应变Si平面沟道NMOS器件、应变SiGe平面沟道PMOS器件及双多晶SiGe HBT构成。
进一步、NMOS器件导电沟道为应变Si材料,沿沟道方向为张应变。
进一步、PMOS器件导电沟道为应变SiGe材料,沿沟道方向为压应变。
进一步、PMOS器件采用量子阱结构。
进一步、SiGe HBT器件的基区为应变SiGe材料。
进一步、SiGe HBT器件的发射极和基极采用多晶硅材料。
进一步、所述SiGe HBT集成器件采用自对准工艺,并为全平面结构。
本发明的另一目的在于提供一种基于自对准工艺的应变BiCMOS集成器件的制备方法,包括如下步骤:
第一步、选取掺杂浓度为5×1014~5×1015cm-3的P型Si片作为衬底;
第二步、在衬底表面热氧化一厚度为300~500nm的SiO2层,光刻埋层区域,对埋层区域进行N型杂质的注入,并在800~950℃,退火30~90min激活杂质,形成N型重掺杂埋层区域;
第三步、去除表面多余的氧化层,在衬底上生长一层厚度为1.5~2μm的N型Si外延层,作为集电区,该层掺杂浓度为1×1016~1×1017cm-3;
第四步、利用化学汽相淀积(CVD)的方法,在600~800℃,在外延Si层表面淀积一层厚度为300~500nm的SiO2层,光刻深槽隔离,在深槽隔离区域干法刻蚀出深度为3~4μm的深槽,再利用化学汽相淀积(CVD)方法,600~800℃,在深槽内填充SiO2;最后,用化学机械抛光(CMP)方法,去除表面多余的氧化层,形成深槽隔离;
第五步、利用化学汽相淀积(CVD)的方法,在600~800℃,在外延Si层表面淀积一层厚度为500~700nm的SiO2层,光刻集电极接触区窗口,对衬底进行磷注入,使集电极接触区掺杂浓度为1×1019~1×1020cm-3,形成集电极接触区域,再将衬底在950~1100℃温度下,退火15~120s,进行杂质激活;
第六步、刻蚀掉衬底表面的氧化层,利用化学汽相淀积(CVD)方法,在600~800℃,在衬底表面淀积二层材料:第一层为SiO2层,厚度为20~40nm;第二层为P型Poly-Si层,厚度为200~400nm,掺杂浓度为1×1020~1×1021cm-3;
第七步、光刻Poly-Si,形成外基区,利用化学汽相淀积(CVD)方法,在600~800℃,在衬底表面淀积SiO2层,厚度为200~400nm,利用化学机械抛光(CMP)的方法去除Poly-Si表面的SiO2;
第八步、利用化学汽相淀积(CVD)方法,在600~800℃,淀积一SiN层,厚度为50~100nm,光刻发射区窗口,刻蚀掉发射区窗口内的SiN层和Poly-Si层;再利用化学汽相淀积(CVD)方法,在600~800℃,在衬底表面淀积一SiN层,厚度为10~20nm,干法刻蚀掉发射窗SiN,形成侧墙;
第九步、利用湿法刻蚀,对窗口内SiO2层进行过腐蚀,形成基区区域,利用化学汽相淀积(CVD)方法,在600~750℃,在基区区域选择性生长SiGe基区,Ge组分为15~25%,掺杂浓度为5×1018~5×1019cm-3,厚度为20~60nm;
第十步、利用化学汽相淀积(CVD)方法,在600~800℃,在衬底表面淀积Poly-Si,厚度为200~400nm,再对衬底进行磷注入,并利用化学机械抛光(CMP)去除发射极以外表面的Poly-Si,形成发射极;
第十一步、利用化学汽相淀积(CVD)方法,在600~800℃,在衬底表面淀积SiO2层,在950~1100℃温度下,退火15~120s,进行杂质激活;在衬底表面利用化学汽相淀积(CVD)的方法,在600~800℃,淀积一SiO2层;
第十二步、光刻NMOS器件有源区,利用干法刻蚀工艺,在NMOS器件有源区刻蚀出深度为1.92~2.82μm的深槽;然后在深槽中,利用化学汽相淀积(CVD)的方法,在600~750℃,连续生长四层材料:第一层是厚度为200~400nm的P型Si缓冲层,掺杂浓度为5×1015~5×1016cm-3,第二层是厚度为1.5~2μm的P型SiGe渐变层,底部Ge组分是0%,顶部Ge组分是15~25%,掺杂浓度为5×1015~5×1016cm-3,第三层是Ge组分为15~25%,厚度为200~400nm的P型SiGe层,掺杂浓度为5×1016~5×1017cm-3,第四层是厚度为15~20nm的P型应变Si层,掺杂浓度为5×1016~5×1017cm-3作为NMOS器件的沟道,形成NMOS器件有源区;
第十三步、利用化学汽相淀积(CVD)的方法,在600~800℃,在衬底表面淀积一层SiO2,光刻PMOS器件有源区,利用干法刻蚀工艺,在PMOS器件有源区刻蚀出深度为1.92~2.82μm的深槽;然后在深槽中利用化学汽相淀积(CVD)的方法,在600~750℃,选择性外延生长三层材料:第一层是厚度为1.9~2.8μm的N型弛豫Si层,掺杂浓度为5×1016~5×1017cm-3;第二层是厚度为12~15nm的N型应变SiGe层,掺杂浓度为5×1016~5×1017cm-3,Ge组分为15~25%;第三层是厚度为3~5nm的本征弛豫Si层,形成PMOS器件有源区。利用湿法腐蚀,刻蚀掉表面的层SiO2;
第十四步、利用化学汽相淀积(CVD)的方法,在600~800℃,在衬底表面淀积一层厚度为3~5nm的SiO2,作为NMOS器件和PMOS器件的栅介质层,然后再利用化学汽相淀积(CVD)方法,在600~800℃,在衬底表面淀积一层厚度为200~300nm的Poly-Si,刻蚀Poly-Si和SiO2层,形成NMOS器件和PMOS器件的虚栅;
第十五步、光刻NMOS器件有源区,对NMOS器件进行N型离子注入,形成掺杂浓度为1~5×1018cm-3的N型轻掺杂源漏结构(N-LDD);光刻PMOS器件有源区,对PMOS器件进行P型离子注入,形成掺杂浓度为1~5×1018cm-3的P型轻掺杂源漏结构(P-LDD);
第十六步、利用化学汽相淀积(CVD)的方法,在600~800℃,在衬底表面上淀积一层厚度为3~5nm的SiO2,利用干法刻蚀,刻蚀衬底表面上的SiO2,保留Ploy-Si侧壁部分,形成NMOS器件和PMOS器件栅电极侧墙;光刻NMOS器件有源区,对NMOS器件进行N型离子注入,自对准生成杂质浓度为5×1019~1×1020cm-3的NMOS器件源漏区;光刻PMOS器件有源区,对PMOS器件进行P型离子注入,自对准生成杂质浓度为5×1019~1×1020cm-3的PMOS器件源漏区;
第十七步、利用化学汽相淀积(CVD)的方法,在600~800℃,在衬底表面淀积一层厚度为400~500nm的SiO2层;利用化学机械抛光(CMP)方法平整表面,再用干法刻蚀工艺刻蚀表面SiO2至虚栅上表面,露出虚栅;湿法刻蚀虚栅,在栅电极处形成一个凹槽;利用化学汽相淀积(CVD)的方法,在600~800℃,在衬底表面淀积一层SiON,厚度为1.5~5nm;利用物理气相沉积(PVD)的方法,淀积W-TiN复合栅,利用化学机械抛光(CMP)方法去掉表面的金属,以W-TiN复合栅作为化学机械抛光(CMP)的终止层,从而形成NMOS器件和PMOS器件栅极;
第十八步、利用化学汽相淀积(CVD)方法,在600~800℃,在衬底表面淀积SiO2层,光刻引线窗口,在整个衬底上溅射一层金属,合金,自对准形成金属硅化物,清洗表面多余的金属,淀积金属,光刻引线,形成MOS器件的漏极、源极和栅极以及双极器件的发射极、基极和集电极金属引线,构成导电沟道为22~45nm的基于自对准工艺的平面应变BiCMOS集成器件。
进一步、该制备方法中应变BiCMOS集成器件制造过程中所涉及的最高温度根据第九步到第十八步中的化学汽相淀积(CVD)工艺温度决定,最高温度小于等于800℃。
进一步、其中,基区厚度根据第九步SiGe的外延层厚度来决定,取20~60nm。
本发明的另一目的在于提供一种基于自对准工艺的应变BiCMOS集成电路的制备方法,包括如下步骤:
步骤1,埋层制备的实现方法为:
(1a)选取掺杂浓度为5×1014cm-3的P型Si片,作为衬底;
(1b)在衬底表面热氧化一层厚度为300nm的SiO2层;
(1c)光刻埋层区域,对埋层区域进行N型杂质的注入,并在800℃,退火90min激活杂质,形成N型重掺杂埋层区域;
步骤2,深槽隔离制备的实现方法为:
(2a)去除表面多余的氧化层,外延生长一层厚度为1.5μm的N型外延Si层,作为集电区,该层掺杂浓度为1×1016cm-3;
(2b)利用化学汽相淀积(CVD)的方法,在600℃,在外延Si层表面淀积一层厚度为300nm的SiO2层;
(2c)光刻深槽隔离区域;
(2d)在深槽隔离区域干法刻蚀出深度为3μm的深槽;
(2e)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积SiO2,并将深槽内填满;
(2f)用化学机械抛光(CMP)方法,去除表面多余的氧化层,形成深槽隔离;
步骤3,集电极接触区制备的实现方法为:
(3a)利用化学汽相淀积(CVD)的方法,在600℃,在外延Si层表面淀积一层厚度为500nm的氧化层;
(3b)光刻集电极接触区窗口;
(3c)对衬底进行磷注入,使集电极接触区掺杂浓度为1×1019cm-3,形成集电极接触区域;
(3d)将衬底在950℃温度下,退火120s,进行杂质激活;
步骤4,基区接触制备的实现方法为:
(4a)刻蚀掉衬底表面氧化层,利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积一SiO2层,厚度为20nm;
(4b)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积一P型Poly-Si层,作为基区接触区,该层厚度为200nm,掺杂浓度为1×1020cm-3;
(4c)光刻Poly-Si,形成外基区,在600℃,在衬底表面淀积SiO2层,厚度为200nm,利用化学机械抛光(CMP)的方法,去除Poly-Si表面的SiO2;
(4d)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积一SiN层,厚度为50nm;
(4e)光刻发射区窗口,刻蚀掉发射区窗口内的SiN层和Poly-Si层;
(4f)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积一层SiN层,厚度为10nm;
步骤5,基区材料制备的实现方法为:
(5a)利用干法,刻蚀掉发射窗SiN,形成侧墙;
(5b)利用湿法刻蚀,对窗口内SiO2层进行过腐蚀,形成基区区域;
(5c)利用化学汽相淀积(CVD)方法,在600℃,在基区区域选择性生长SiGe基区,Ge组分为15%,掺杂浓度为5×1018cm-3,厚度为20nm;
步骤6,发射极制备的实现方法为:
(6a)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积Poly-Si,厚度为200nm;
(6b)对衬底进行磷注入,并利用化学机械抛光(CMP)去除发射极以外表面的Poly-Si,形成发射极;
(6c)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积SiO2层,在950℃温度下退火120s;
(6d)在衬底表面利用化学汽相淀积(CVD)的方法,在600℃,淀积一SiO2层;
步骤7,NMOS器件外延材料制备的实现方法为:
(7a)光刻NMOS器件有源区,利用干法刻蚀工艺,在NMOS器件有源区刻蚀出深度为1.92μm的深槽;
(7b)利用化学汽相淀积(CVD)的方法,在750℃,在NMOS器件有源区选择性的生长厚度为200nm的P型Si缓冲层,掺杂浓度为5×1015cm-3;
(7c)利用化学汽相淀积(CVD)的方法,在750℃,在NMOS器件有源区选择性的生长厚度为1.5μm的P型SiGe渐变层,底部Ge组分是0%,顶部Ge组分是25%,掺杂浓度为5×1015cm-3;
(7d)利用化学汽相淀积(CVD)的方法,在750℃,在NMOS器件有源区选择性的生长厚度为200nm的P型SiGe层,Ge组分为25%,掺杂浓度为5×1016cm-3;
(7e)利用化学汽相淀积(CVD)的方法,在750℃,在NMOS器件有源区选择性的生长厚度为20nm的P型应变Si层,掺杂浓度为5×1016cm-3作为NMOS器件的沟道;
步骤8,PMOS器件有源区制备的实现方法为:
(8a)利用化学汽相淀积(CVD)的方法,在600℃,在衬底表面淀积一层SiO2;
(8b)光刻PMOS器件有源区,利用干法刻蚀工艺,在PMOS器件有源区刻蚀出深度为2.82μm的深槽;
(8c)利用化学汽相淀积(CVD)的方法,在600℃,在PMOS器件有源区选择性的生长一层厚度为2.8μm的N型弛豫Si层,掺杂浓度为5×1017cm-3;
(8d)利用化学汽相淀积(CVD)的方法,在600℃,在PMOS器件有源区选择性的生长一层厚度为15nm的N型应变SiGe层,Ge组分为15%,掺杂浓度为5×1017cm-3;
(8e)利用化学汽相淀积(CVD)的方法,在600℃,在PMOS器件有源区选择性的生长一层厚度5nm的本征弛豫Si帽层,形成PMOS器件有源区;
(8f)利用湿法腐蚀,刻蚀掉表面的层SiO2;
步骤9,MOS器件虚栅制备的实现方法为:
(9a)利用化学汽相淀积(CVD)的方法,在600℃,在衬底表面淀积厚度为3.5nm的SiO2层,作为NMOS器件和PMOS器件的栅介质层;
(9b)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积一层厚度为300nm的Poly-Si,刻蚀Poly-Si、SiO2层,形成NMOS器件虚栅和PMOS器件虚栅;
(9c)光刻NMOS器件有源区,对NMOS器件进行N型离子注入,形成掺杂浓度为1×1018cm-3的N型轻掺杂源漏结构(N-LDD);
(9d)光刻PMOS器件有源区,对PMOS器件进行P型离子注入,形成掺杂浓度为1×1018cm-3的P型轻掺杂源漏结构(P-LDD);
步骤10,NMOS器件和PMOS器件源漏区制备的实现方法为:
(10a)利用化学汽相淀积(CVD)的方法,在600℃,在衬底表面上淀积一层厚度为5nm的SiO2;
(10b)利用干法刻蚀,刻蚀衬底表面上的SiO2,保留Ploy-Si侧壁部分,形成NMOS器件栅电极侧墙和PMOS器件栅电极侧墙;
(10c)光刻NMOS器件有源区,对NMOS器件进行N型离子注入,自对准生成杂质浓度为5×1019cm-3的NMOS器件源区和漏区;
(10d)光刻PMOS器件有源区,对PMOS器件进行P型离子注入,自对准生成杂质浓度为5×1019cm-3的PMOS器件源区和漏区;
步骤11,NMOS器件和PMOS器件栅制备的实现方法为:
(11a)利用化学汽相淀积(CVD)的方法,在600℃,在衬底表面淀积一层厚度为500nm的SiO2层;
(11b)利用化学机械抛光(CMP)方法平整表面,再用干法刻蚀工艺刻蚀表面SiO2至虚栅上表面,露出虚栅;
(11c)湿法刻蚀虚栅,在栅电极处形成一个凹槽;
(11d)利用化学汽相淀积(CVD)的方法,在600℃,在衬底表面淀积一层SiON,厚度为5nm;
(11e)利用物理气相沉积(PVD)的方法,淀积W-TiN复合栅;
(11f)利用化学机械抛光(CMP)方法去掉表面的金属,以W-TiN复合栅作为化学机械抛光(CMP)的终止层,从而形成NMOS器件栅极和PMOS器件栅极;
步骤12,构成BiCMOS集成电路的实现方法为:
(12a)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积SiO2层;
(12b)光刻引线窗口,在整个衬底上溅射一层金属,合金,自对准形成金属硅化物;
(12c)淀积金属,光刻引线,形成MOS器件漏极、源极和栅极金属引线以及双极晶体管发射极、基极、集电极金属引线,构成导电沟道为45nm的基于自对准工艺的应变BiCMOS集成器件及电路。
本发明具有如下优点:
1.本发明制备的基于自对准工艺的应变BiCMOS集成器件中,PMOS器件应用了空穴迁移率比体Si材料高的压应变SiGe材料作为导电沟道,有效地提升PMOS器件的电学性能;而NMOS器件应用了电子迁移率比体Si材料高的张应变Si材料作为导电沟道,有效地提升NMOS器件的电学性能,因此本发明制备的BiCMOS集成器件及其电路的电学性能较体Si材料制备的BiCMOS集成器件及电路性能优异;
2.本发明制备的基于自对准工艺的应变BiCMOS集成器件,采用选择性外延技术,分别在NMOS器件和PMOS器件有源区选择性生长张应变Si和压应变SiGe材料,使NMOS器件和PMOS器件频率性能和电流驱动能力等电学性能能够获得同时提升,从而BiCMOS集成器件与电路性能获得了增强;
3.本发明制备的基于自对准工艺的应变BiCMOS集成器件中,为了有效抑制短沟道效应,限制器件性能变差,在MOS器件结构中引入轻掺杂源漏(LDD)工艺,提高了器件性能;
4.本发明制备的基于自对准工艺的应变BiCMOS集成器件中,PMOS器件为量子阱器件,即应变SiGe层处于Si帽层和体Si层之间,与表面沟道器件相比,降低了沟道载流子输运过程中的界面散射,抑制了迁移率的降低;同时Si帽层与应变SiGe层之间的空穴势垒,抑制了热载流子向栅介质中注入,提高了BiCMOS集成器件和电路的可靠性;
5.本发明制备的基于自对准工艺的应变BiCMOS集成器件中,采用高介电常数的SiON代替传统的纯SiO2做栅介质,增强了器件的栅控能力,提高了器件的可靠性;
6.本发明制备的基于自对准工艺的应变BiCMOS集成器件中,采用了金属栅镶嵌工艺(damascene process)制备栅电极,该栅电极为金属W-TiN复合结构,由于下层的TiN与应变Si和应变SiGe材料功函数差较小,改善了器件的电学特性,上层的W则可以降低栅电极的电阻,实现了栅电极的优化;
7.本发明制备的基于自对准工艺的应变BiCMOS集成器件过程中,SiGe
HBT采用自对准工艺,有效地减小了寄生电阻与电容,提高了器件的电流与频率特性;
8.本发明制备的基于自对准工艺的应变BiCMOS集成器件,SiGe HBT的发射极和基极采用多晶,可以获得较薄的结深,减小器件的寄生参数,提高器件性能。
附图说明
图1是本发明基于自对准工艺的平面应变BiCMOS集成器件及电路制备方法的实现流程图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
本发明实施例提供了一种基于自对准工艺的应变BiCMOS集成器件,应变BiCMOS集成器件由应变Si平面沟道NMOS器件、应变SiGe平面沟道PMOS器件及双多晶SiGe HBT构成。
作为本发明实施例的一优化方案,NMOS器件导电沟道为应变Si材料,沿沟道方向为张应变。
作为本发明实施例的一优化方案,PMOS器件导电沟道为应变SiGe材料,沿沟道方向为压应变。
作为本发明实施例的一优化方案,PMOS器件采用量子阱结构。
作为本发明实施例的一优化方案,SiGe HBT器件的基区为应变SiGe材料。
作为本发明实施例的一优化方案,SiGe HBT的发射极和基极采用多晶硅材料。
作为本发明实施例的一优化方案,所述SiGe HBT集成器件采用自对准工艺,并为全平面结构。
以下参照附图1,对本发明制备基于自对准工艺的应变BiCMOS集成器件及电路的工艺流程作进一步详细描述。
实施例1:制备导电沟道为45nm的基于自对准工艺的应变BiCMOS集成器件及电路,具体步骤如下:
步骤1,埋层制备。
(1a)选取掺杂浓度为5×1014cm-3的P型Si片,作为衬底;
(1b)在衬底表面热氧化一层厚度为300nm的SiO2层;
(1c)光刻埋层区域,对埋层区域进行N型杂质的注入,并在800℃,退火90min激活杂质,形成N型重掺杂埋层区域。
步骤2,深槽隔离制备。
(2a)去除表面多余的氧化层,外延生长一层厚度为1.5μm的N型外延Si层,作为集电区,该层掺杂浓度为1×1016cm-3;
(2b)利用化学汽相淀积(CVD)的方法,在600℃,在外延Si层表面淀积一层厚度为300nm的SiO2层;
(2c)光刻深槽隔离区域;
(2d)在深槽隔离区域干法刻蚀出深度为3μm的深槽;
(2e)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积SiO2,并将深槽内填满;
(2f)用化学机械抛光(CMP)方法,去除表面多余的氧化层,形成深槽隔离。
步骤3,集电极接触区制备。
(3a)利用化学汽相淀积(CVD)的方法,在600℃,在外延Si层表面淀积一层厚度为500nm的氧化层;
(3b)光刻集电极接触区窗口;
(3c)对衬底进行磷注入,使集电极接触区掺杂浓度为1×1019cm-3,形成集电极接触区域;
(3d)将衬底在950℃温度下,退火120s,进行杂质激活。
步骤4,基区接触制备。
(4a)刻蚀掉衬底表面氧化层,利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积一SiO2层,厚度为20nm;
(4b)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积一P型Poly-Si层,作为基区接触区,该层厚度为200nm,掺杂浓度为1×1020cm-3;
(4c)光刻Poly-Si,形成外基区,在600℃,在衬底表面淀积SiO2层,厚度为200nm,利用化学机械抛光(CMP)的方法,去除Poly-Si表面的SiO2;
(4d)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积一SiN层,厚度为50nm;
(4e)光刻发射区窗口,刻蚀掉发射区窗口内的SiN层和Poly-Si层;
(4f)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积一层SiN层,厚度为10nm。
步骤5,基区材料制备。
(5a)利用干法,刻蚀掉发射窗SiN,形成侧墙;
(5b)利用湿法刻蚀,对窗口内SiO2层进行过腐蚀,形成基区区域;
(5c)利用化学汽相淀积(CVD)方法,在600℃,在基区区域选择性生长SiGe基区,Ge组分为15%,掺杂浓度为5×1018cm-3,厚度为20nm。
步骤6,发射极制备。
(6a)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积Poly-Si,厚度为200nm;
(6b)对衬底进行磷注入,并利用化学机械抛光(CMP)去除发射极以外表面的Poly-Si,形成发射极;
(6c)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积SiO2层,在950℃温度下退火120s;
(6d)在衬底表面利用化学汽相淀积(CVD)的方法,在600℃,淀积一SiO2层。
步骤7,NMOS器件外延材料制备。
(7a)光刻NMOS器件有源区,利用干法刻蚀工艺,在NMOS器件有源区刻蚀出深度为1.92μm的深槽;
(7b)利用化学汽相淀积(CVD)的方法,在750℃,在NMOS器件有源区选择性的生长厚度为200nm的P型Si缓冲层,掺杂浓度为5×1015cm-3;
(7c)利用化学汽相淀积(CVD)的方法,在750℃,在NMOS器件有源区选择性的生长厚度为1.5μm的P型SiGe渐变层,底部Ge组分是0%,顶部Ge组分是25%,掺杂浓度为5×1015cm-3;
(7d)利用化学汽相淀积(CVD)的方法,在750℃,在NMOS器件有源区选择性的生长厚度为200nm的P型SiGe层,Ge组分为25%,掺杂浓度为5×1016cm-3;
(7e)利用化学汽相淀积(CVD)的方法,在750℃,在NMOS器件有源区选择性的生长厚度为20nm的P型应变Si层,掺杂浓度为5×1016cm-3作为NMOS器件的沟道。
步骤8,PMOS器件有源区制备。
(8a)利用化学汽相淀积(CVD)的方法,在600℃,在衬底表面淀积一层SiO2;
(8b)光刻PMOS器件有源区,利用干法刻蚀工艺,在PMOS器件有源区刻蚀出深度为2.82μm的深槽;
(8c)利用化学汽相淀积(CVD)的方法,在600℃,在PMOS器件有源区选择性的生长一层厚度为2.8μm的N型弛豫Si层,掺杂浓度为5×1017cm-3;
(8d)利用化学汽相淀积(CVD)的方法,在600℃,在PMOS器件有源区选择性的生长一层厚度为15nm的N型应变SiGe层,Ge组分为15%,掺杂浓度为5×1017cm-3;
(8e)利用化学汽相淀积(CVD)的方法,在600℃,在PMOS器件有源区选择性的生长一层厚度5nm的本征弛豫Si帽层,形成PMOS器件有源区;
(8f)利用湿法腐蚀,刻蚀掉表面的层SiO2。
步骤9,MOS器件虚栅制备。
(9a)利用化学汽相淀积(CVD)的方法,在600℃,在衬底表面淀积厚度为3.5nm的SiO2层,作为NMOS器件和PMOS器件的栅介质层;
(9b)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积一层厚度为300nm的Poly-Si,刻蚀Poly-Si、SiO2层,形成NMOS器件虚栅和PMOS器件虚栅;
(9c)光刻NMOS器件有源区,对NMOS器件进行N型离子注入,形成掺杂浓度为1×1018cm-3的N型轻掺杂源漏结构(N-LDD);
(9d)光刻PMOS器件有源区,对PMOS器件进行P型离子注入,形成掺杂浓度为1×1018cm-3的P型轻掺杂源漏结构(P-LDD)。
步骤10,NMOS器件和PMOS器件源漏区制备。
(10a)利用化学汽相淀积(CVD)的方法,在600℃,在衬底表面上淀积一层厚度为5nm的SiO2;
(10b)利用干法刻蚀,刻蚀衬底表面上的SiO2,保留Ploy-Si侧壁部分,形成NMOS器件栅电极侧墙和PMOS器件栅电极侧墙;
(10c)光刻NMOS器件有源区,对NMOS器件进行N型离子注入,自对准生成杂质浓度为5×1019cm-3的NMOS器件源区和漏区;
(10d)光刻PMOS器件有源区,对PMOS器件进行P型离子注入,自对准生成杂质浓度为5×1019cm-3的PMOS器件源区和漏区。
步骤11,NMOS器件和PMOS器件栅制备。
(11a)利用化学汽相淀积(CVD)的方法,在600℃,在衬底表面淀积一层厚度为500nm的SiO2层;
(11b)利用化学机械抛光(CMP)方法平整表面,再用干法刻蚀工艺刻蚀表面SiO2至虚栅上表面,露出虚栅;
(11c)湿法刻蚀虚栅,在栅电极处形成一个凹槽;
(11d)利用化学汽相淀积(CVD)的方法,在600℃,在衬底表面淀积一层SiON,厚度为5nm;
(11e)利用物理气相沉积(PVD)的方法,淀积W-TiN复合栅;
(11f)利用化学机械抛光(CMP)方法去掉表面的金属,以W-TiN复合栅作为化学机械抛光(CMP)的终止层,从而形成NMOS器件栅极和PMOS器件栅极。
步骤12,构成BiCMOS集成电路。
(12a)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积SiO2层;
(12b)光刻引线窗口,在整个衬底上溅射一层金属,合金,自对准形成金属硅化物;
(12c)淀积金属,光刻引线,形成MOS器件漏极、源极和栅极金属引线以及双极晶体管发射极、基极、集电极金属引线,构成导电沟道为45nm的基于自对准工艺的应变BiCMOS集成器件及电路。
实施例2:制备导电沟道为30nm的基于自对准工艺的平面应变BiCMOS集成器件及电路,具体步骤如下:
步骤1,埋层制备。
(1a)选取掺杂浓度为1×1015cm-3的P型Si片,作为衬底;
(1b)在衬底表面热氧化一层厚度为400nm的SiO2层;
(1c)光刻埋层区域,对埋层区域进行N型杂质的注入,并在900℃,退火60min激活杂质,形成N型重掺杂埋层区域。
步骤2,深槽隔离制备。
(2a)去除表面多余的氧化层,外延生长一层厚度为1.8μm的N型外延Si层,作为集电区,该层掺杂浓度为5×1016cm-3;
(2b)利用化学汽相淀积(CVD)的方法,在700℃,在外延Si层表面淀积一层厚度为400nm的SiO2层;
(2c)光刻深槽隔离区域;
(2d)在深槽隔离区域干法刻蚀出深度为3.5μm的深槽;
(2e)利用化学汽相淀积(CVD)方法,在700℃,在衬底表面淀积SiO2,并将深槽内填满;
(2f)用化学机械抛光(CMP)方法,去除表面多余的氧化层,形成深槽隔离。
步骤3,集电极接触区制备。
(3a)利用化学汽相淀积(CVD)的方法,在700℃,在外延Si层表面淀积一层厚度为600nm的氧化层;
(3b)光刻集电极接触区窗口;
(3c)对衬底进行磷注入,使集电极接触区掺杂浓度为5×1019cm-3,形成集电极接触区域;
(3d)将衬底在1000℃温度下,退火60s,进行杂质激活。
步骤4,基区接触制备。
(4a)刻蚀掉衬底表面氧化层,利用化学汽相淀积(CVD)方法,在700℃,在衬底表面淀积一SiO2层,厚度为30nm;
(4b)利用化学汽相淀积(CVD)方法,在700℃,在衬底表面淀积一P型Poly-Si层,作为基区接触区,该层厚度为300nm,掺杂浓度为5×1020cm-3;
(4c)光刻Poly-Si,形成外基区,在700℃,在衬底表面淀积SiO2层,厚度为300nm,利用化学机械抛光(CMP)的方法,去除Poly-Si表面的SiO2;
(4d)利用化学汽相淀积(CVD)方法,在700℃,在衬底表面淀积一SiN层,厚度为80nm;
(4e)光刻发射区窗口,刻蚀掉发射区窗口内的SiN层和Poly-Si层;
(4f)利用化学汽相淀积(CVD)方法,在700℃,在衬底表面淀积一层SiN层,厚度为15nm。
步骤5,基区材料制备。
(5a)利用干法,刻蚀掉发射窗SiN,形成侧墙;
(5b)利用湿法刻蚀,对窗口内SiO2层进行过腐蚀,形成基区区域;
(5c)利用化学汽相淀积(CVD)方法,在700℃,在基区区域选择性生长SiGe基区,Ge组分为20%,掺杂浓度为1×1019cm-3,厚度为40nm。
步骤6,发射极制备。
(6a)利用化学汽相淀积(CVD)方法,在700℃,在衬底表面淀积Poly-Si,厚度为300nm;
(6b)对衬底进行磷注入,并利用化学机械抛光(CMP)去除发射极以外表面的Poly-Si,形成发射极;
(6c)利用化学汽相淀积(CVD)方法,在700℃,在衬底表面淀积SiO2层,在1000℃温度下退火60s;
(6d)在衬底表面利用化学汽相淀积(CVD)的方法,在700℃,淀积一SiO2层。
步骤7,NMOS器件外延材料制备。
(7a)光刻NMOS器件有源区,利用干法刻蚀工艺,在NMOS器件有源区刻蚀出深度为1.92μm的深槽;
(7b)利用化学汽相淀积(CVD)的方法,在700℃,在NMOS器件有源区选择性生长厚度为300nm的P型Si缓冲层,掺杂浓度为1×1016cm-3;
(7c)利用化学汽相淀积(CVD)的方法,在700℃,在NMOS器件有源区选择性生长厚度为1.8μm的P型SiGe渐变层,底部Ge组分是0%,顶部Ge组分是20%,掺杂浓度为1×1016cm-3;
(7d)利用化学汽相淀积(CVD)的方法,在700℃,在NMOS器件有源区选择性生长厚度为300nm的P型SiGe层,Ge组分为20%,掺杂浓度为1×1017cm-3;
(7e)利用化学汽相淀积(CVD)的方法,在700℃,在NMOS器件有源区选择性生长厚度为18nm的P型应变Si层,掺杂浓度为1×1017cm-3作为NMOS器件的沟道。
步骤8,PMOS器件有源区制备。
(8a)利用化学汽相淀积(CVD)的方法,在700℃,在衬底表面淀积一层SiO2;
(8b)光刻PMOS器件有源区,利用干法刻蚀工艺,在PMOS器件有源区刻蚀出深度为2.42μm的深槽;
(8c)利用化学汽相淀积(CVD)的方法,在700℃,在PMOS器件有源区选择性的生长一层厚度为2.4μm的N型弛豫Si层,掺杂浓度为1×1017cm-3;
(8d)利用化学汽相淀积(CVD)的方法,在700℃,在PMOS器件有源区选择性的生长一层厚度为14nm的N型应变SiGe层,Ge组分为20%,掺杂浓度为1×1017cm-3;
(8e)利用化学汽相淀积(CVD)的方法,在700℃,在PMOS器件有源区选择性的生长一层厚度4nm的本征弛豫Si帽层,形成PMOS器件有源区;
(8f)利用湿法腐蚀,刻蚀掉表面的层SiO2。
步骤9,MOS器件虚栅制备。
(9a)利用化学汽相淀积(CVD)的方法,在700℃,在衬底表面淀积厚度为4nm的SiO2层,作为NMOS器件和PMOS器件的栅介质层;
(9b)利用化学汽相淀积(CVD)方法,在700℃,在衬底表面淀积一层厚度为240nm的Poly-Si,刻蚀Poly-Si、SiO2层,形成NMOS器件虚栅和PMOS器件虚栅;
(9c)光刻NMOS器件有源区,对NMOS器件进行N型离子注入,形成掺杂浓度为3×1018cm-3的N型轻掺杂源漏结构(N-LDD);
(9d)光刻PMOS器件有源区,对PMOS器件进行P型离子注入,形成掺杂浓度为3×1018cm-3的P型轻掺杂源漏结构(P-LDD)。
步骤10,NMOS器件和PMOS器件源漏区制备。
(10a)利用化学汽相淀积(CVD)的方法,在700℃,在衬底表面上淀积一层厚度为3nm的SiO2;
(10b)利用干法刻蚀,刻蚀衬底表面上的SiO2,保留Ploy-Si侧壁部分,形成NMOS器件栅电极侧墙和PMOS器件栅电极侧墙;
(10c)光刻NMOS器件有源区,对NMOS器件进行N型离子注入,自对准生成杂质浓度为8×1019cm-3的NMOS器件源区和漏区;
(10d)光刻PMOS器件有源区,对PMOS器件进行P型离子注入,自对准生成杂质浓度为8×1019cm-3的PMOS器件源区和漏区。
步骤11,NMOS器件和PMOS器件栅制备。
(11a)利用化学汽相淀积(CVD)的方法,在700℃,在衬底表面淀积一层厚度为450nm的SiO2层;
(11b)利用化学机械抛光(CMP)方法平整表面,再用干法刻蚀工艺刻蚀表面SiO2至虚栅上表面,露出虚栅;
(11c)湿法刻蚀虚栅,在栅电极处形成一个凹槽;
(11d)利用化学汽相淀积(CVD)的方法,在700℃,在衬底表面淀积一层SiON,厚度为3nm;
(11e)利用物理气相沉积(PVD)的方法,淀积W-TiN复合栅;
(11f)利用化学机械抛光(CMP)方法去掉表面的金属,以W-TiN复合栅作为化学机械抛光(CMP)的终止层,从而形成NMOS器件栅极和PMOS器件栅极。
步骤12,构成BiCMOS集成电路。
(12a)利用化学汽相淀积(CVD)方法,在700℃,在衬底表面淀积SiO2层;
(12b)光刻引线窗口,在整个衬底上溅射一层金属,合金,自对准形成金属硅化物;
(12c)淀积金属,光刻引线,形成MOS器件漏极、源极和栅极金属引线以及双极晶体管发射极、基极、集电极金属引线,构成导电沟道为30nm的基于自对准工艺的应变BiCMOS集成器件及电路。
实施例3:制备导电沟道为22nm的基于自对准工艺的应变BiCMOS集成器件及电路,具体步骤如下:
步骤1,埋层制备。
(1a)选取掺杂浓度为5×1015cm-3的P型Si片,作为衬底;
(1b)在衬底表面热氧化一层厚度为500nm的SiO2层;
(1c)光刻埋层区域,对埋层区域进行N型杂质的注入,并在950℃,退火30min激活杂质,形成N型重掺杂埋层区域。
步骤2,深槽隔离制备。
(2a)去除表面多余的氧化层,外延生长一层厚度为2μm的N型外延Si层,作为集电区,该层掺杂浓度为1×1017cm-3;
(2b)利用化学汽相淀积(CVD)的方法,在800℃,在外延Si层表面淀积一层厚度为500nm的SiO2层;
(2c)光刻深槽隔离区域;
(2d)在深槽隔离区域干法刻蚀出深度为4μm的深槽;
(2e)利用化学汽相淀积(CVD)方法,在800℃,在衬底表面淀积SiO2,并将深槽内填满;
(2f)用化学机械抛光(CMP)方法,去除表面多余的氧化层,形成深槽隔离。
步骤3,集电极接触区制备。
(3a)利用化学汽相淀积(CVD)的方法,在800℃,在外延Si层表面淀积一层厚度为700nm的氧化层;
(3b)光刻集电极接触区窗口;
(3c)对衬底进行磷注入,使集电极接触区掺杂浓度为1×1020cm-3,形成集电极接触区域;
(3d)将衬底在1100℃温度下,退火15s,进行杂质激活。
步骤4,基区接触制备。
(4a)刻蚀掉衬底表面氧化层,利用化学汽相淀积(CVD)方法,在800℃,在衬底表面淀积一SiO2层,厚度为40nm;
(4b)利用化学汽相淀积(CVD)方法,在800℃,在衬底表面淀积一P型Poly-Si层,作为基区接触区,该层厚度为400nm,掺杂浓度为1×1021cm-3;
(4c)光刻Poly-Si,形成外基区,在800℃,在衬底表面淀积SiO2层,厚度为400nm,利用化学机械抛光(CMP)的方法,去除Poly-Si表面的SiO2;
(4d)利用化学汽相淀积(CVD)方法,在800℃,在衬底表面淀积一SiN层,厚度为100nm;
(4e)光刻发射区窗口,刻蚀掉发射区窗口内的SiN层和Poly-Si层;
(4f)利用化学汽相淀积(CVD)方法,在800℃,在衬底表面淀积一层SiN层,厚度为20nm。
步骤5,基区材料制备。
(5a)利用干法,刻蚀掉发射窗SiN,形成侧墙;
(5b)利用湿法刻蚀,对窗口内SiO2层进行过腐蚀,形成基区区域;
(5c)利用化学汽相淀积(CVD)方法,在750℃,在基区区域选择性生长SiGe基区,Ge组分为25%,掺杂浓度为5×1019cm-3,厚度为60nm。
步骤6,发射极制备。
(6a)利用化学汽相淀积(CVD)方法,在800℃,在衬底表面淀积Poly-Si,厚度为400nm;
(6b)对衬底进行磷注入,并利用化学机械抛光(CMP)去除发射极以外表面的Poly-Si,形成发射极;
(6c)利用化学汽相淀积(CVD)方法,在800℃,在衬底表面淀积SiO2层,在1100℃温度下退火15s;
(6d)在衬底表面利用化学汽相淀积(CVD)的方法,在800℃,淀积一SiO2层。
步骤7,NMOS器件外延材料制备。
(7a)光刻NMOS器件有源区,利用干法刻蚀工艺,在NMOS器件有源区刻蚀出深度为1.92μm的深槽;
(7b)利用化学汽相淀积(CVD)的方法,在750℃,在NMOS器件有源区选择性生长厚度为200nm的P型Si缓冲层,掺杂浓度为5×1015cm-3;
(7c)利用化学汽相淀积(CVD)的方法,在750℃,在NMOS器件有源区选择性生长厚度为1.5μm的P型SiGe渐变层,底部Ge组分是0%,顶部Ge组分是25%,掺杂浓度为5×1015cm-3;
(7d)利用化学汽相淀积(CVD)的方法,在750℃,在NMOS器件有源区选择性生长厚度为200nm的P型SiGe层,Ge组分为25%,掺杂浓度为5×1016cm-3;
(7e)利用化学汽相淀积(CVD)的方法,在750℃,在NMOS器件有源区选择性生长厚度为15nm的P型应变Si层,掺杂浓度为5×1016cm-3作为NMOS器件的沟道。
步骤8,PMOS器件有源区制备。
(8a)利用化学汽相淀积(CVD)的方法,在800℃,在衬底表面淀积一层SiO2;
(8b)光刻PMOS器件有源区,利用干法刻蚀工艺,在PMOS器件有源区刻蚀出深度为1.92μm的深槽;
(8c)利用化学汽相淀积(CVD)的方法,在750℃,在PMOS器件有源区选择性的生长一层厚度为1.9μm的N型弛豫Si层,掺杂浓度为5×1016cm-3;
(8d)利用化学汽相淀积(CVD)的方法,在750℃,在PMOS器件有源区选择性的生长一层厚度为12nm的N型应变SiGe层,Ge组分为25%,掺杂浓度为5×1016cm-3;
(8e)利用化学汽相淀积(CVD)的方法,在750℃,在PMOS器件有源区选择性的生长一层厚度3nm的本征弛豫Si帽层,形成PMOS器件有源区;
(8f)利用湿法腐蚀,刻蚀掉表面的层SiO2。
步骤9,MOS器件虚栅制备。
(9a)利用化学汽相淀积(CVD)的方法,在800℃,在衬底表面淀积厚度为3nm的SiO2层,作为NMOS器件和PMOS器件的栅介质层;
(9b)利用化学汽相淀积(CVD)方法,在800℃,在衬底表面淀积一层厚度为200nm的Poly-Si,刻蚀Poly-Si、SiO2层,形成NMOS器件虚栅和PMOS器件虚栅;
(9c)光刻NMOS器件有源区,对NMOS器件进行N型离子注入,形成掺杂浓度为5×1018cm-3的N型轻掺杂源漏结构(N-LDD);
(9d)光刻PMOS器件有源区,对PMOS器件进行P型离子注入,形成掺杂浓度为5×1018cm-3的P型轻掺杂源漏结构(P-LDD)。
步骤10,NMOS器件和PMOS器件源漏区制备。
(10a)利用化学汽相淀积(CVD)的方法,在800℃,在衬底表面上淀积一层厚度为3nm的SiO2;
(10b)利用干法刻蚀,刻蚀衬底表面上的SiO2,保留Ploy-Si侧壁部分,形成NMOS器件栅电极侧墙和PMOS器件栅电极侧墙;
(10c)光刻NMOS器件有源区,对NMOS器件进行N型离子注入,自对准生成杂质浓度为1×1020cm-3的NMOS器件源区和漏区;
(10d)光刻PMOS器件有源区,对PMOS器件进行P型离子注入,自对准生成杂质浓度为1×1020cm-3的PMOS器件源区和漏区。
步骤11,NMOS器件和PMOS器件栅制备。
(11a)利用化学汽相淀积(CVD)的方法,在800℃,在衬底表面淀积一层厚度为400nm的SiO2层;
(11b)利用化学机械抛光(CMP)方法平整表面,再用干法刻蚀工艺刻蚀表面SiO2至虚栅上表面,露出虚栅;
(11c)湿法刻蚀虚栅,在栅电极处形成一个凹槽;
(11d)利用化学汽相淀积(CVD)的方法,在800℃,在衬底表面淀积一层SiON,厚度为1.5nm;
(11e)利用物理气相沉积(PVD)的方法,淀积W-TiN复合栅;
(11f)利用化学机械抛光(CMP)方法去掉表面的金属,以W-TiN复合栅作为化学机械抛光(CMP)的终止层,从而形成NMOS器件栅极和PMOS器件栅极。
步骤12,构成BiCMOS集成电路。
(12a)利用化学汽相淀积(CVD)方法,在800℃,在衬底表面淀积SiO2层;
(12b)光刻引线窗口,在整个衬底上溅射一层金属,合金,自对准形成金属硅化物;
(12c)淀积金属,光刻引线,形成MOS器件漏极、源极和栅极金属引线以及双极晶体管发射极、基极、集电极金属引线,构成导电沟道为22nm的基于自对准工艺的应变BiCMOS集成器件及电路。
本发明实施例提供的基于自对准工艺的平面应变BiCMOS集成器件及电路制备方法具有如下优点:
1.本发明制备的基于自对准工艺的应变BiCMOS集成器件中,PMOS器件应用了空穴迁移率比体Si材料高的压应变SiGe材料作为导电沟道,有效地提升PMOS器件的电学性能;而NMOS器件应用了电子迁移率比体Si材料高的张应变Si材料作为导电沟道,有效地提升NMOS器件的电学性能,因此本发明制备的BiCMOS集成器件及其电路的电学性能较体Si材料制备的BiCMOS集成器件及电路性能优异;
2.本发明制备的基于自对准工艺的应变BiCMOS集成器件,采用选择性外延技术,分别在NMOS器件和PMOS器件有源区选择性生长张应变Si和压应变SiGe材料,使NMOS器件和PMOS器件频率性能和电流驱动能力等电学性能能够获得同时提升,从而BiCMOS集成器件与电路性能获得了增强;
3.本发明制备的基于自对准工艺的应变BiCMOS集成器件中,为了有效抑制短沟道效应,限制器件性能变差,在MOS器件结构中引入轻掺杂源漏(LDD)工艺,提高了器件性能;
4.本发明制备的基于自对准工艺的应变BiCMOS集成器件中,PMOS器件为量子阱器件,即应变SiGe层处于Si帽层和体Si层之间,与表面沟道器件相比,降低了沟道载流子输运过程中的界面散射,抑制了迁移率的降低;同时Si帽层与应变SiGe层之间的空穴势垒,抑制了热载流子向栅介质中注入,提高了BiCMOS集成器件和电路的可靠性;
5.本发明制备的基于自对准工艺的应变BiCMOS集成器件中,采用高介电常数的SiON代替传统的纯SiO2做栅介质,增强了器件的栅控能力,提高了器件的可靠性;
6.本发明制备的基于自对准工艺的应变BiCMOS集成器件中,采用了金属栅镶嵌工艺(damascene process)制备栅电极,该栅电极为金属W-TiN复合结构,由于下层的TiN与应变Si和应变SiGe材料功函数差较小,改善了器件的电学特性,上层的W则可以降低栅电极的电阻,实现了栅电极的优化;
7.本发明制备的基于自对准工艺的应变BiCMOS集成器件过程中,SiGe
HBT采用自对准工艺,有效地减小了寄生电阻与电容,提高了器件的电流与频率特性;
8.本发明制备的基于自对准工艺的应变BiCMOS集成器件,SiGe HBT的发射极和基极采用多晶,可以获得较薄的结深,减小器件的寄生参数,提高器件性能。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
Claims (4)
1.一种基于自对准工艺的应变BiCMOS集成器件的制备方法,其特征在于,包括如下步骤:
第一步、选取掺杂浓度为5×1014~5×1015cm-3的P型Si片作为衬底;
第二步、在衬底表面热氧化一厚度为300~500nm的SiO2层,光刻埋层区域,对埋层区域进行N型杂质的注入,并在800~950℃,退火30~90min激活杂质,形成N型重掺杂埋层区域;
第三步、去除表面多余的氧化层,在衬底上生长一层厚度为1.5~2μm的N型Si外延层,作为集电区,该N型Si外延层掺杂浓度为1×1016~1×1017cm-3;
第四步、利用化学汽相淀积(CVD)的方法,在600~800℃,在外延Si层表面淀积一层厚度为300~500nm的SiO2层,光刻深槽隔离,在深槽隔离区域干法刻蚀出深度为3~4μm的深槽,再利用化学汽相淀积(CVD)方法,600~800℃,在深槽内填充SiO2;最后,用化学机械抛光(CMP)方法,去除表面多余的氧化层,形成深槽隔离;
第五步、利用化学汽相淀积(CVD)的方法,在600~800℃,在外延Si层表面淀积一层厚度为500~700nm的SiO2层,光刻集电极接触区窗口,对衬底进行磷注入,使集电极接触区掺杂浓度为1×1019~1×1020cm-3,形成集电极接触区域,再将衬底在950~1100℃温度下,退火15~120s,进行杂质激活;
第六步、刻蚀掉衬底表面的氧化层,利用化学汽相淀积(CVD)方法,在600~800℃,在衬底表面淀积二层材料:第一层为SiO2层,厚度为20~40nm;第二层为P型Poly-Si层,厚度为200~400nm,掺杂浓度为1×1020~1×1021cm-3;
第七步、光刻Poly-Si,形成外基区,利用化学汽相淀积(CVD)方法,在600~800℃,在衬底表面淀积SiO2层,厚度为200~400nm,利用化学机械抛光(CMP)的方法去除Poly-Si表面的SiO2;
第八步、利用化学汽相淀积(CVD)方法,在600~800℃,淀积一SiN层,厚度为50~100nm,光刻发射区窗口,刻蚀掉发射区窗口内的SiN层和Poly-Si层;再利用化学汽相淀积(CVD)方法,在600~800℃,在衬底表面淀积一SiN层,厚度为10~20nm,干法刻蚀掉发射窗SiN,形成侧墙;
第九步、利用湿法刻蚀,对窗口内SiO2层进行过腐蚀,形成基区区域,利用化学汽相淀积(CVD)方法,在600~750℃,在基区区域选择性生长SiGe基区,Ge组分为15~25%,掺杂浓度为5×1018~5×1019cm-3,厚度为20~60nm;
第十步、利用化学汽相淀积(CVD)方法,在600~800℃,在衬底表面淀积Poly-Si,厚度为200~400nm,再对衬底进行磷注入,并利用化学机械抛光(CMP)去除发射极以外表面的Poly-Si,形成发射极;
第十一步、利用化学汽相淀积(CVD)方法,在600~800℃,在衬底表面淀积SiO2层,在950~1100℃温度下,退火15~120s,进行杂质激活;在衬底表面利用化学汽相淀积(CVD)的方法,在600~800℃,淀积一SiO2层;
第十二步、光刻NMOS器件有源区,利用干法刻蚀工艺,在NMOS器件有源区刻蚀出深度为1.92~2.82μm的深槽;然后在深槽中,利用化学汽相淀积(CVD)的方法,在600~750℃,连续生长四层材料:第一层是厚度为200~400nm的P型Si缓冲层,掺杂浓度为5×1015~5×1016cm-3;第二层是厚度为1.5~2μm的P型SiGe渐变层,底部Ge组分是0%,顶部Ge组分是15~25%,掺杂浓度为5×1015~5×1016cm-3;第三层是Ge组分为15~25%,厚度为200~400nm的P型SiGe层,掺杂浓度为5×1016~5×1017cm-3;第四层是厚度为15~20nm的P型应变Si层,掺杂浓度为5×1016~5×1017cm-3作为NMOS器件的沟道,形成NMOS器件有源区;
第十三步、利用化学汽相淀积(CVD)的方法,在600~800℃,在衬底表面淀积一层SiO2,光刻PMOS器件有源区,利用干法刻蚀工艺,在PMOS器件有源区刻蚀出深度为1.92~2.82μm的深槽;然后在深槽中利用化学汽相淀积(CVD)的方法,在600~750℃,选择性外延生长三层材料:第一层是厚度为1.9~2.8μm的N型弛豫Si层,掺杂浓度为5×1016~5×1017cm-3;第二层是厚度为12~15nm的N型应变SiGe层,掺杂浓度为5×1016~5×1017cm-3,Ge组分为15~25%;第三层是厚度为3~5nm的本征弛豫Si层,形成PMOS器件有源区,利用湿法腐蚀,刻蚀掉表面的层SiO2;
第十四步、利用化学汽相淀积(CVD)的方法,在600~800℃,在衬底表面淀积一层厚度为3~5nm的SiO2,作为NMOS器件和PMOS器件的栅介质层,然后再利用化学汽相淀积(CVD)方法,在600~800℃,在衬底表面淀积一层厚度为200~300nm的Poly-Si,刻蚀Poly-Si和SiO2层,形成NMOS器件和PMOS器件的虚栅;
第十五步、光刻NMOS器件有源区,对NMOS器件进行N型离子注入,形成掺杂浓度为1~5×1018cm-3的N型轻掺杂源漏结构(N-LDD);光刻PMOS器件有源区,对PMOS器件进行P型离子注入,形成掺杂浓度为1~5×1018cm-3的P型轻掺杂源漏结构(P-LDD);
第十六步、利用化学汽相淀积(CVD)的方法,在600~800℃,在衬底表面上淀积一层厚度为3~5nm的SiO2,利用干法刻蚀,刻蚀衬底表面上的SiO2,保留Ploy-Si侧壁部分,形成NMOS器件和PMOS器件栅电极侧墙;光刻NMOS器件有源区,对NMOS器件进行N型离子注入,自对准生成杂质浓度为5×1019~1×1020cm-3的NMOS器件源漏区;光刻PMOS器件有源区,对PMOS器件进行P型离子注入,自对准生成杂质浓度为5×1019~1×1020cm-3的PMOS器件源漏区;
第十七步、利用化学汽相淀积(CVD)的方法,在600~800℃,在衬底表面淀积一层厚度为400~500nm的SiO2层;利用化学机械抛光(CMP)方法平整表面,再用干法刻蚀工艺刻蚀表面SiO2至虚栅上表面,露出虚栅;湿法刻蚀虚栅,在栅电极处形成一个凹槽;利用化学汽相淀积(CVD)的方法,在600~800℃,在衬底表面淀积一层SiON,厚度为1.5~5nm;利用物理气相沉积(PVD)的方法,淀积W-TiN复合栅,利用化学机械抛光(CMP)方法去掉表面的金属,以W-TiN复合栅作为化学机械抛光(CMP)的终止层,从而形成NMOS器件和PMOS器件栅极;
第十八步、利用化学汽相淀积(CVD)方法,在600~800℃,在衬底表面淀积SiO2层,光刻引线窗口,在整个衬底上溅射一层金属合金,自对准形成金属硅化物,清洗表面多余的金属,淀积金属,光刻引线,形成MOS器件的漏极、源极和栅极以及双极器件的发射极、基极和集电极金属引线,构成导电沟道为22~45nm的基于自对准工艺的平面应变BiCMOS集成器件。
2.根据权利要求1所述的制备方法,其特征在于,该制备方法中应变BiCMOS集成器件制造过程中所涉及的最高温度根据第十步到第十八步中的化学汽相淀积(CVD)工艺温度决定,最高温度小于等于800℃。
3.根据权利要求1所述的制备方法,其中,基区厚度根据第九步SiGe的外延层厚度来决定,取20~60nm。
4.一种基于自对准工艺的应变BiCMOS集成电路的制备方法,其特征在于,包括如下步骤:
步骤1,埋层制备的实现方法为:
(1a)选取掺杂浓度为5×1014cm-3的P型Si片,作为衬底;
(1b)在衬底表面热氧化一层厚度为300nm的SiO2层;
(1c)光刻埋层区域,对埋层区域进行N型杂质的注入,并在800℃,退火90min激活杂质,形成N型重掺杂埋层区域;
步骤2,深槽隔离制备的实现方法为:
(2a)去除表面多余的氧化层,外延生长一层厚度为1.5μm的N型外延Si层,作为集电区,该N型外延Si层掺杂浓度为1×1016cm-3;
(2b)利用化学汽相淀积(CVD)的方法,在600℃,在外延Si层表面淀积一层厚度为300nm的SiO2层;
(2c)光刻深槽隔离区域;
(2d)在深槽隔离区域干法刻蚀出深度为3μm的深槽;
(2e)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积SiO2,并将深槽内填满;
(2f)用化学机械抛光(CMP)方法,去除表面多余的氧化层,形成深槽隔离;
步骤3,集电极接触区制备的实现方法为:
(3a)利用化学汽相淀积(CVD)的方法,在600℃,在外延Si层表面淀积一层厚度为500nm的氧化层;
(3b)光刻集电极接触区窗口;
(3c)对衬底进行磷注入,使集电极接触区掺杂浓度为1×1019cm-3,形成集电极接触区域;
(3d)将衬底在950℃温度下,退火120s,进行杂质激活;
步骤4,基区接触制备的实现方法为:
(4a)刻蚀掉衬底表面氧化层,利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积一SiO2层,厚度为20nm;
(4b)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积一P型Poly-Si层,作为基区接触区,该P型Poly-Si层厚度为200nm,掺杂浓度为1×1020cm-3;
(4c)光刻Poly-Si,形成外基区,在600℃,在衬底表面淀积SiO2层,厚度为200nm,利用化学机械抛光(CMP)的方法,去除Poly-Si表面的SiO2;
(4d)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积一SiN层,厚度为50nm;
(4e)光刻发射区窗口,刻蚀掉发射区窗口内的SiN层和Poly-Si层;
(4f)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积一层SiN层,厚度为10nm;
步骤5,基区材料制备的实现方法为:
(5a)利用干法,刻蚀掉发射窗SiN,形成侧墙;
(5b)利用湿法刻蚀,对窗口内SiO2层进行过腐蚀,形成基区区域;
(5c)利用化学汽相淀积(CVD)方法,在600℃,在基区区域选择性生长SiGe基区,Ge组分为15%,掺杂浓度为5×1018cm-3,厚度为20nm;
步骤6,发射极制备的实现方法为:
(6a)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积Poly-Si,厚度为200nm;
(6b)对衬底进行磷注入,并利用化学机械抛光(CMP)去除发射极以外表面的Poly-Si,形成发射极;
(6c)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积SiO2层,在950℃温度下退火120s;
(6d)在衬底表面利用化学汽相淀积(CVD)的方法,在600℃,淀积一SiO2层;
步骤7,NMOS器件外延材料制备的实现方法为:
(7a)光刻NMOS器件有源区,利用干法刻蚀工艺,在NMOS器件有源区刻蚀出深度为1.92μm的深槽;
(7b)利用化学汽相淀积(CVD)的方法,在750℃,在NMOS器件有源区选择性的生长厚度为200nm的P型Si缓冲层,掺杂浓度为5×1015cm-3;
(7c)利用化学汽相淀积(CVD)的方法,在750℃,在NMOS器件有源区选择性的生长厚度为1.5μm的P型SiGe渐变层,底部Ge组分是0,顶部Ge组分是25%,掺杂浓度为5×1015cm-3;
(7d)利用化学汽相淀积(CVD)的方法,在750℃,在NMOS器件有源区选择性的生长厚度为200nm的P型SiGe层,Ge组分为25%,掺杂浓度为5×1016cm-3;
(7e)利用化学汽相淀积(CVD)的方法,在750℃,在NMOS器件有源区选择性的生长厚度为20nm的P型应变Si层,掺杂浓度为5×1016cm-3作为NMOS器件的沟道;
步骤8,PMOS器件有源区制备的实现方法为:
(8a)利用化学汽相淀积(CVD)的方法,在600℃,在衬底表面淀积一层SiO2;
(8b)光刻PMOS器件有源区,利用干法刻蚀工艺,在PMOS器件有源区刻蚀出深度为2.82μm的深槽;
(8c)利用化学汽相淀积(CVD)的方法,在600℃,在PMOS器件有源区选择性的生长一层厚度为2.8μm的N型弛豫Si层,掺杂浓度为5×1017cm-3;
(8d)利用化学汽相淀积(CVD)的方法,在600℃,在PMOS器件有源区选择性的生长一层厚度为15nm的N型应变SiGe层,Ge组分为15%,掺杂浓度为5×1017cm-3;
(8e)利用化学汽相淀积(CVD)的方法,在600℃,在PMOS器件有源区选择性的生长一层厚度5nm的本征弛豫Si帽层,形成PMOS器件有源区;
(8f)利用湿法腐蚀,刻蚀掉表面的层SiO2;
步骤9,MOS器件虚栅制备的实现方法为:
(9a)利用化学汽相淀积(CVD)的方法,在600℃,在衬底表面淀积厚度为3.5nm的SiO2层,作为NMOS器件和PMOS器件的栅介质层;
(9b)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积一层厚度为300nm的Poly-Si,刻蚀Poly-Si、SiO2层,形成NMOS器件虚栅和PMOS器件虚栅;
(9c)光刻NMOS器件有源区,对NMOS器件进行N型离子注入,形成掺杂浓度为1×1018cm-3的N型轻掺杂源漏结构(N-LDD);
(9d)光刻PMOS器件有源区,对PMOS器件进行P型离子注入,形成掺杂浓度为1×1018cm-3的P型轻掺杂源漏结构(P-LDD);
步骤10,NMOS器件和PMOS器件源漏区制备的实现方法为:
(10a)利用化学汽相淀积(CVD)的方法,在600℃,在衬底表面上淀积一层厚度为5nm的SiO2;
(10b)利用干法刻蚀,刻蚀衬底表面上的SiO2,保留Ploy-Si侧壁部分,形成NMOS器件栅电极侧墙和PMOS器件栅电极侧墙;
(10c)光刻NMOS器件有源区,对NMOS器件进行N型离子注入,自对准生成杂质浓度为5×1019cm-3的NMOS器件源区和漏区;
(10d)光刻PMOS器件有源区,对PMOS器件进行P型离子注入,自对准生成杂质浓度为5×1019cm-3的PMOS器件源区和漏区;
步骤11,NMOS器件和PMOS器件栅制备的实现方法为:
(11a)利用化学汽相淀积(CVD)的方法,在600℃,在衬底表面淀积一层厚度为500nm的SiO2层;
(11b)利用化学机械抛光(CMP)方法平整表面,再用干法刻蚀工艺刻蚀表面SiO2至虚栅上表面,露出虚栅;
(11c)湿法刻蚀虚栅,在栅电极处形成一个凹槽;
(11d)利用化学汽相淀积(CVD)的方法,在600℃,在衬底表面淀积一层SiON,厚度为5nm;
(11e)利用物理气相沉积(PVD)的方法,淀积W-TiN复合栅;
(11f)利用化学机械抛光(CMP)方法去掉表面的金属,以W-TiN复合栅作为化学机械抛光(CMP)的终止层,从而形成NMOS器件栅极和PMOS器件栅极;
步骤12,构成BiCMOS集成电路的实现方法为:
(12a)利用化学汽相淀积(CVD)方法,在600℃,在衬底表面淀积SiO2层;
(12b)光刻引线窗口,在整个衬底上溅射一层金属合金,自对准形成金属硅化物;
(12c)淀积金属,光刻引线,形成PMOS器件漏极、源极和栅极金属引线以及双极晶体管发射极、基极、集电极金属引线,构成导电沟道为45nm的基于自对准工艺的应变BiCMOS集成器件及电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210244399.9A CN102738164B (zh) | 2012-07-16 | 2012-07-16 | 一种基于自对准工艺的平面应变BiCMOS集成器件及制备方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210244399.9A CN102738164B (zh) | 2012-07-16 | 2012-07-16 | 一种基于自对准工艺的平面应变BiCMOS集成器件及制备方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102738164A CN102738164A (zh) | 2012-10-17 |
CN102738164B true CN102738164B (zh) | 2015-09-30 |
Family
ID=46993361
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210244399.9A Expired - Fee Related CN102738164B (zh) | 2012-07-16 | 2012-07-16 | 一种基于自对准工艺的平面应变BiCMOS集成器件及制备方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102738164B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101266969A (zh) * | 2007-03-13 | 2008-09-17 | 台湾积体电路制造股份有限公司 | 双载子互补式金属氧化物半导体元件 |
CN101409292A (zh) * | 2008-11-28 | 2009-04-15 | 西安电子科技大学 | Soi三维cmos集成器件及其制作方法 |
CN102184898A (zh) * | 2011-04-22 | 2011-09-14 | 上海宏力半导体制造有限公司 | 半导体器件制作方法和SiGe HBT晶体管制作方法 |
-
2012
- 2012-07-16 CN CN201210244399.9A patent/CN102738164B/zh not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101266969A (zh) * | 2007-03-13 | 2008-09-17 | 台湾积体电路制造股份有限公司 | 双载子互补式金属氧化物半导体元件 |
CN101409292A (zh) * | 2008-11-28 | 2009-04-15 | 西安电子科技大学 | Soi三维cmos集成器件及其制作方法 |
CN102184898A (zh) * | 2011-04-22 | 2011-09-14 | 上海宏力半导体制造有限公司 | 半导体器件制作方法和SiGe HBT晶体管制作方法 |
Non-Patent Citations (1)
Title |
---|
应变BiCMOS器件及应力分布研究;李磊;《中国优秀硕士学位论文全文数据库 信息科技辑 》;20100115(第01期);正文第27页第1段,第36页第6段,第38页第1段至第49页第5段及附图4.4、5.3-5.7 * |
Also Published As
Publication number | Publication date |
---|---|
CN102738164A (zh) | 2012-10-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102790052B (zh) | 一种基于SiGe HBT的三应变BiCMOS集成器件及制备方法 | |
CN102800681B (zh) | 一种SOI SiGe BiCMOS集成器件及制备方法 | |
CN102738161B (zh) | 一种双多晶双应变混合晶面Si基BiCMOS集成器件及制备方法 | |
CN102723336B (zh) | 一种双多晶SOI应变SiGe回型沟道BiCMOS集成器件及制备方法 | |
CN102738164B (zh) | 一种基于自对准工艺的平面应变BiCMOS集成器件及制备方法 | |
CN102723340B (zh) | 一种SOI BJT双应变平面BiCMOS集成器件及制备方法 | |
CN102738152B (zh) | 一种双多晶的应变Si BiCMOS集成器件及制备方法 | |
CN102751292B (zh) | 一种基于三多晶SiGe HBT的混合晶面应变BiCMOS集成器件及制备方法 | |
CN102867824B (zh) | 一种三应变三多晶平面BiCMOS集成器件及制备方法 | |
CN102738156B (zh) | 一种SiGe基垂直沟道应变BiCMOS集成器件及制备方法 | |
CN102751293B (zh) | 一种SOI三应变平面BiCMOS集成器件及制备方法 | |
CN102916015B (zh) | 一种基于SOI SiGe HBT的应变Si BiCMOS集成器件及制备方法 | |
CN102820295B (zh) | 一种双应变平面BiCMOS集成器件及制备方法 | |
CN102738153B (zh) | 一种SiGe HBT双应变平面BiCMOS集成器件及制备方法 | |
CN102738149B (zh) | 一种基于平面应变SiGe HBT器件的BiCMOS集成器件及制备方法 | |
CN102751281B (zh) | 一种基于三多晶SiGe HBT的应变BiCMOS集成器件及制备方法 | |
CN102832217B (zh) | 一种基于自对准工艺的应变SiGe垂直沟道Si基BiCMOS集成器件及制备方法 | |
CN102751280B (zh) | 一种应变SiGe回型沟道BiCMOS集成器件及制备方法 | |
CN102800672B (zh) | 一种应变SiGe HBT垂直沟道BiCMOS集成器件及制备方法 | |
CN102723338B (zh) | 一种双多晶应变SiGe SOI BiCMOS集成器件的制备方法 | |
CN102738175B (zh) | 一种基于SOI衬底的BiCMOS集成器件及制备方法 | |
CN102738159B (zh) | 一种双多晶应变SiGe平面BiCMOS集成器件及制备方法 | |
CN102751282B (zh) | 一种基于晶面选择的应变BiCMOS集成器件及制备方法 | |
CN102820306B (zh) | 一种三多晶应变SiGe BiCMOS集成器件及制备方法 | |
CN102738163B (zh) | 一种双多晶SiGe HBT混合晶面BiCMOS集成器件及制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20150930 Termination date: 20200716 |
|
CF01 | Termination of patent right due to non-payment of annual fee |