CN102709332A - 基于石墨烯的二极管器件及其逻辑单元的结构 - Google Patents
基于石墨烯的二极管器件及其逻辑单元的结构 Download PDFInfo
- Publication number
- CN102709332A CN102709332A CN201210153652XA CN201210153652A CN102709332A CN 102709332 A CN102709332 A CN 102709332A CN 201210153652X A CN201210153652X A CN 201210153652XA CN 201210153652 A CN201210153652 A CN 201210153652A CN 102709332 A CN102709332 A CN 102709332A
- Authority
- CN
- China
- Prior art keywords
- width
- diode
- graphene
- nanostructure
- diode device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Thin Film Transistor (AREA)
- Carbon And Carbon Compounds (AREA)
Abstract
本发明提供了一种基于石墨烯的二极管器件及其逻辑单元的结构,属于纳米尺度器件的结构以及加工方法。本发明二极管结构为一宽度沿延展方向渐变的三角形单层石墨烯纳米结构,或宽度沿延展方向一宽一窄两个矩形相连的单层石墨烯纳米结构,对该单层石墨烯纳米结构进行n型或p型掺杂。本发明可根据所需要的器件的功能设计石墨烯图形以实现特定的能带结构。本发明进一步提供了二极管器件组成的基本的逻辑门进而可以形成整个逻辑电路。
Description
技术领域:
本发明属于纳米尺度器件的结构以及加工方法,具体是一种石墨烯结构和由此结构衍生的功能器件。
背景技术:
石墨烯,即单层石墨,是迄今为止最薄的二维电子气薄膜材料,它发现于2004年并于2010年获得诺贝尔物理学奖。石墨烯的电子迁移率极高,高达105cm2V-1s-1数量级,约为硅中电子迁移率的140倍。理论上,石墨烯中所有sp2杂化的碳原子均饱和成键,结构稳定,其所能承载的电流密度高、抗电击穿能力强;利用石墨烯制作场效应晶体管,可使沟道厚度降低至单原子尺度,其沟道长度也可以缩短至纳米尺寸,而且不存在类似于硅基器件中的短沟效应,故石墨烯在高速电子器件领域将具有巨大的应用潜力。
由于石墨烯的二维结构能够与传统的CMOS工艺兼容,它又拥有高迁移率等优良的电学性能,基于石墨烯的晶体管很快成为学术界和工业界所共同追求的目标。但由于石墨烯是零禁带半导体,即使在狄拉克点下其导电性仍然很好,使石墨烯逻辑器件的开关比很低,性能不好。近几年的研究发现石墨烯纳米带(nanoribbon)具有与大面积石墨烯所不同的电学性质,其中关键点的一点是,随着石墨烯纳米带宽度的减小其禁带宽度展宽了,开关比显著提高,这一点已经得到了理论(Son,Y.and M.L.Cohen,et al.(2006).″Energy Gaps in GrapheneNanoribbons.″Physical Review Letters 97(21):216803.)和实验(Li,X.L.and X.R.Wang,et al.(2008).″Chemically derived,ultrasmooth graphene nanoribbonsemiconductors″SCIENCE 319(5867):1229-1232;Han,M.Y.and B.et al.(2007).″Energy Band-Gap Engineering of Graphene Nanoribbons.″Physical ReviewLetters 98(20):206805)两方面的证实。但是目前对于石墨烯纳米带的应用都集中在传统MOS结构的器件。
发明内容:
本专利目的在于提出一种宽度改变的石墨烯纳米结构,用于二极管和逻辑门电路。
本发明提供一种二极管结构,如图3所示,为一宽度沿延展方向渐变的三角形单层石墨烯纳米结构,或宽度沿延展方向一宽一窄两个矩形相连的单层石墨烯纳米结构,将上述单层石墨烯纳米结构进行n型或p型掺杂。
参考图4,一宽一窄两个矩形相连的单层石墨烯纳米结构,宽矩形的长度L1在50nm到10μm之间,宽度W1为50nm到10μm,窄矩形的长度L2在50nm到1μm之间,宽度W2为(单碳环的宽度)到20nm。
宽度沿延展方向渐变的三角形单层石墨烯纳米结构,其尖角α的角度范围为0到60°,侧面的边L0的长度在1.4nm(十个碳环)和500nm之间。
本发明纳米结构可以平行衬底放置,也可以在有限支持下悬空,甚至与衬底垂直放置。
由于石墨烯的晶格长度在而石墨烯纳米结构在20nm以下均有显著的能带随宽度调制效应,因此在保持石墨烯完整的晶格结构的前提下仍可以认为此结构的石墨烯器件宽度连续变化,因此能带也连续变化。此结构的石墨烯边界可以为armchair型,zigzag型以及两者的混合型。
本发明利用上述结构设计并加工成所需要的二极管逻辑门如下:
利用结构构件还可以在一块完整的石墨烯上仅利用图形化方式制作出整个二极管逻辑门乃至整个逻辑电路。由于石墨烯纳米导电性随纳米结构的宽度改变,因此在同一块石墨烯上刻出与上述二极管结构相连的不同宽度的纳米带可以分别用作导线和电阻,与上面的结构构件形成的二极管结合便组成二极管逻辑门电路,将二极管逻辑门组合起来便可以组成整个逻辑电路。例如,对下面两个结构的石墨烯进行p型掺杂后,就分别为一个二极管或门电路和一个二极管与门电路。
参考图5,其尺寸要求为:W1在50nm到10μm之间,保证其金属性;W2在到20nm之间,保证其半导体性;L1为100nm到5μm,L2为50nm到1μm;W3,W4在100nm到10μm之间;L3为100nm到10μm,W5为100nm到10μm;W5为20nm到100nm,保证其电阻较大而又没有禁带展宽效应。
二极管与门的尺寸要求与二极管或门相同。
以二极管组成的逻辑与门和逻辑或门作为基础模块,可以仅通过在石墨烯上图形化的方式形成整个逻辑电路,实现逻辑运算的功能。
本发明将石墨烯纳米结构制作成一宽一窄两个矩形相互连接或者一端宽一端窄的三角形结构,纳米带较宽的一端禁带宽度为零类似金属,纳米带较窄的一端有一定禁带宽度类似半导体,完整的结构就是一个金属半导体接触。将金属性的石墨烯纳米带进行n型(p型)掺杂,由于两者的载流子浓度不同,载流子扩散会造成半导体性石墨烯纳米带的能带弯曲,此结构平衡的能带图1所示。当在这两者上加上偏压的时候,可以调节金属到二极管一侧的电子(空穴)势垒,进而调节电子(空穴)电流,从而实现了整流的功能,如图2所示。
发明优点:
本发明根据所需要的器件的功能设计石墨烯图形以实现特定的能带结构。本发明进一步提供了二极管器件组成的基本的逻辑门进而可以形成整个逻辑电路。本发明是一种纳米尺度器件,尺寸非常小,且结构简单,制作方便,由于此结构利用的是完整的一片石墨烯,缺陷少电学性能好,它可以成为未来碳基集成电路的基本构件。
附图说明
图1本发明二极管平衡能带示意图;
图2本发明二极管偏压能带示意图;
图3本发明单层石墨烯纳米结构示意图;
图4本发明单层石墨烯纳米结构尺寸示意图;
图5为本发明二极管逻辑或门示意图。
具体实施方式:
实施实例一:二极管逻辑或门
(1)制备单层石墨烯
制备单层石墨烯的方法包括:机械剥离(mechanical exfoliation),CVD生长再转移,在SiC上外延生长,将氧化石墨还原,用多层石墨减薄等。可以直接在衬底上制作石墨烯也可以在其他地方(溶液,金属表面等)合成石墨烯再转移到衬底上。衬底上的石墨烯可以为悬空态,也可以贴着衬底。衬底材料可以为硅,二氧化硅,石英,玻璃等刚性材料以及PMMA等柔性材料。
(2)对单层石墨烯进行图形化
对单层石墨烯图形化的方式包括:光刻,纳米压印,导电AFM图形化等。利用上述图形化手段将单层石墨烯加工为结构构件,本实施例用电子束曝光的方式使石墨烯图形化:将器件部分用PMMA保护起来,而将要刻蚀掉的部分曝光去胶后露出,然后用氧等离子体轰击,用反应离子刻蚀(ICP)刻蚀石墨烯,最终将石墨烯形成为如图5所示的形状,其关键尺寸为:输入的宽石墨烯纳米带宽度W1为1μm,长度L1为1μm,中间的窄石墨烯纳米带宽度W2为20nm,长度L2为1μm;W3的宽度为100nm,W4的宽度为1μm;L3为2μm,W5为3.5μm,W6为100nm。
(3)电极制备
用电子束曝光的方式定义金属电极,通过电子束蒸发金属和剥离的过程形成电极。两个输入的电极都淀积25nm厚的Au,使两个金属电极通过接触掺杂的方式将宽的金属性的石墨烯纳米带掺杂为P型。(关于金属电极对应的掺杂有文献报导Huard,B.and N.Stander,et al.(2008)."Evidence of the role of contacts on the observed electron-hole asymmetryin graphene."Physical Review B 78(12):121402)输出的电极和接地的电极也用同种方式同种金属制作。
(4)以金属电极作为电学引出即可以做二极管逻辑或门的电学测试。
Claims (7)
1.一种二极管结构,其特征在于,为一宽度沿延展方向渐变的三角形单层石墨烯纳米结构,或宽度沿延展方向一宽一窄两个矩形相连的单层石墨烯纳米结构,将上述单层石墨烯纳米结构进行n型或p型掺杂。
2.如权利要求1所述的二极管结构,其特征在于,三角形单层石墨烯纳米结构,其尖角的角度范围为0到60°,侧面的边的长度在1.4nm和500nm之间。
3.如权利要求1所述的二极管结构,其特征在于,宽度沿延展方向一宽一窄两个矩形相连的单层石墨烯纳米结构,宽矩形的长度在50nm到10μm之间,宽度为50nm到10μm,窄矩形的长度在50nm到1μm之间,宽度为到20nm。
4.如权利要求1所述的二极管结构,其特征在于,单层石墨烯纳米结构在衬底上放置,或在有限支持下悬空,或者与衬底垂直放置。
5.一种二极管逻辑门,其特征在于,若干个如权利要求1-4所述的任意一种二极管结构与作为导线和电阻的不同宽度的纳米带相连。
6.如权利要求5所述的二极管逻辑门,其特征在于,所述二极管结构间距在100nm到10μm之间。
7.如权利要求5所述的二极管逻辑门,其特征在于,所述作为导线的纳米带的宽度为100nm到10μm。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210153652.XA CN102709332B (zh) | 2012-05-17 | 2012-05-17 | 基于石墨烯的二极管器件及其逻辑单元的结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210153652.XA CN102709332B (zh) | 2012-05-17 | 2012-05-17 | 基于石墨烯的二极管器件及其逻辑单元的结构 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102709332A true CN102709332A (zh) | 2012-10-03 |
CN102709332B CN102709332B (zh) | 2016-04-06 |
Family
ID=46901979
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210153652.XA Expired - Fee Related CN102709332B (zh) | 2012-05-17 | 2012-05-17 | 基于石墨烯的二极管器件及其逻辑单元的结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102709332B (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103280398A (zh) * | 2013-05-30 | 2013-09-04 | 中国电子科技集团公司第十三研究所 | 一种制备横向石墨烯pn结的方法 |
CN104925798A (zh) * | 2015-06-29 | 2015-09-23 | 南昌大学 | 一种三角形石墨烯的制备方法 |
CN106549077A (zh) * | 2015-09-18 | 2017-03-29 | 中国科学院物理研究所 | 一种光电二极管装置以及一种产生整流效应的方法 |
CN110416289A (zh) * | 2018-04-26 | 2019-11-05 | 国家纳米科学中心 | 一种碳材料二极管及其制备方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2009129194A2 (en) * | 2008-04-14 | 2009-10-22 | Massachusetts Institute Of Technology | Large-area single- and few-layer graphene on arbitrary substrates |
CN101859858A (zh) * | 2010-05-07 | 2010-10-13 | 中国科学院苏州纳米技术与纳米仿生研究所 | 基于石墨烯的透明导电电极及其制法与应用 |
US20110186805A1 (en) * | 2010-02-02 | 2011-08-04 | Searete Llc | Doped graphene electronic materials |
CN102386296A (zh) * | 2010-09-02 | 2012-03-21 | 宋健民 | 石墨烯透明电极、石墨烯发光二极管及其制备方法 |
CN102412352A (zh) * | 2011-11-10 | 2012-04-11 | 杭州创元光电科技有限公司 | 用石墨烯制作的大功率led光源封装结构及其生产工艺 |
-
2012
- 2012-05-17 CN CN201210153652.XA patent/CN102709332B/zh not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2009129194A2 (en) * | 2008-04-14 | 2009-10-22 | Massachusetts Institute Of Technology | Large-area single- and few-layer graphene on arbitrary substrates |
US20110186805A1 (en) * | 2010-02-02 | 2011-08-04 | Searete Llc | Doped graphene electronic materials |
CN101859858A (zh) * | 2010-05-07 | 2010-10-13 | 中国科学院苏州纳米技术与纳米仿生研究所 | 基于石墨烯的透明导电电极及其制法与应用 |
CN102386296A (zh) * | 2010-09-02 | 2012-03-21 | 宋健民 | 石墨烯透明电极、石墨烯发光二极管及其制备方法 |
CN102412352A (zh) * | 2011-11-10 | 2012-04-11 | 杭州创元光电科技有限公司 | 用石墨烯制作的大功率led光源封装结构及其生产工艺 |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103280398A (zh) * | 2013-05-30 | 2013-09-04 | 中国电子科技集团公司第十三研究所 | 一种制备横向石墨烯pn结的方法 |
CN103280398B (zh) * | 2013-05-30 | 2016-02-03 | 中国电子科技集团公司第十三研究所 | 一种制备横向石墨烯pn结的方法 |
CN104925798A (zh) * | 2015-06-29 | 2015-09-23 | 南昌大学 | 一种三角形石墨烯的制备方法 |
CN104925798B (zh) * | 2015-06-29 | 2017-04-05 | 南昌大学 | 一种三角形石墨烯的制备方法 |
CN106549077A (zh) * | 2015-09-18 | 2017-03-29 | 中国科学院物理研究所 | 一种光电二极管装置以及一种产生整流效应的方法 |
CN110416289A (zh) * | 2018-04-26 | 2019-11-05 | 国家纳米科学中心 | 一种碳材料二极管及其制备方法 |
CN110416289B (zh) * | 2018-04-26 | 2023-04-07 | 国家纳米科学中心 | 一种碳材料二极管及其制备方法 |
Also Published As
Publication number | Publication date |
---|---|
CN102709332B (zh) | 2016-04-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Liu et al. | Review of gallium oxide based field-effect transistors and Schottky barrier diodes | |
Convertino et al. | III–V heterostructure tunnel field-effect transistor | |
Ford et al. | Ultrathin body InAs tunneling field-effect transistors on Si substrates | |
Wang et al. | Switching behavior of a heterostructure based on periodically doped graphene nanoribbon | |
Zhang et al. | ZnSe nanowire/Si p–n heterojunctions: device construction and optoelectronic applications | |
Tomioka et al. | Current increment of tunnel field-effect transistor using InGaAs nanowire/Si heterojunction by scaling of channel length | |
Wang et al. | Development of ultra-high density silicon nanowire arrays for electronics applications | |
US9786797B2 (en) | Graphene nanoribbon electronic device and method of manufacturing thereof | |
KR101541084B1 (ko) | Dna 코팅을 통한 그래핀 내 pn 접합 형성 방법 및 이에 의해 형성된 pn 접합 구조체 | |
Song et al. | The fabrication and characterization of 4H—SiC power UMOSFETs | |
CN102709332B (zh) | 基于石墨烯的二极管器件及其逻辑单元的结构 | |
Burke et al. | Minority carrier barrier heterojunctions for improved thermoelectric efficiency | |
Que et al. | Progress in piezo-phototronic effect modulated photovoltaics | |
US9048310B2 (en) | Graphene switching device having tunable barrier | |
US9269774B2 (en) | Electronic device | |
Li et al. | Design of vertical diamond Schottky barrier diode with a novel beveled junction termination extension | |
Zhao et al. | Influence of metal–graphene contact on the operation and scalability of graphene field-effect transistors | |
Pearton et al. | Exfoliated and bulk β-gallium oxide electronic and photonic devices | |
Jin et al. | Barrier height inhomogeneity in mixed-dimensional graphene/single CdSe nanobelt Schottky junctions | |
Memisevic et al. | Impact of source doping on the performance of vertical InAs/InGaAsSb/GaSb nanowire tunneling field-effect transistors | |
US9024367B2 (en) | Field-effect P-N junction | |
CN103022135B (zh) | 一种iii-v族半导体纳米线晶体管器件及其制作方法 | |
CN106783997B (zh) | 一种高迁移率晶体管及其制备方法 | |
Wang et al. | Tiny nano-scale junction built on B/N doped single carbon nanotube | |
CN109509808B (zh) | 一种SiC/Si异质结侧向型光敏IMPATT二极管及其制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20160406 Termination date: 20210517 |
|
CF01 | Termination of patent right due to non-payment of annual fee |