CN102608370A - 基于fpga的程控标准源的控制板及方法 - Google Patents
基于fpga的程控标准源的控制板及方法 Download PDFInfo
- Publication number
- CN102608370A CN102608370A CN2012101123940A CN201210112394A CN102608370A CN 102608370 A CN102608370 A CN 102608370A CN 2012101123940 A CN2012101123940 A CN 2012101123940A CN 201210112394 A CN201210112394 A CN 201210112394A CN 102608370 A CN102608370 A CN 102608370A
- Authority
- CN
- China
- Prior art keywords
- control panel
- data
- chip
- fpga
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Amplifiers (AREA)
Abstract
本发明公开了一种基于FPGA的程控标准源的控制板及方法,属于电力自动化技术领域。解决现有标准源的精度不高、计算速度较慢和实现比较复杂的问题。本发明由FPGA芯片与DAC芯片组合而成,还包括RS-232收发器驱动芯片和运算放大器等辅助外部器件。通过串口接收输出信号的幅值、频率、相位等参数,根据相应的参数快速计算实时产生所需的波形数据,本发明方法利用DDS技术分别生成谐波和基波,将谐波数据和基波数据叠加后得到标准源数据,将标准源数据送到DAC模块进行数模转换,生成所需的电压信号和电流信号。本发明的控制板具有集成高、功能完善、转换速度快、信号精度高等特点,其易于修改、升级,实现了低成本高性能。<u/>
Description
技术领域
本发明涉及一种基于高性能超大规模现场可编程逻辑门阵列(FPGA)的程控标准源的控制板及方法,属于电力自动化技术领域。
背景技术
在电力系统中,由于大型电力启停装置、整流设备、变频装置等非线性用电设备的存在,电网的非线性(谐波) 的波动性较大,造成电力系统电压、电流波形严重畸变,使电压、电流的不平衡度加大,电能质量下降。因此,在电力系统中,仪器仪表校准和电能质量指标测试都需要专门的信号源,其主要提供2~21次高精度工频谐波检测信号。
传统的利用电子线路产生的低频谐波检测信号只有频率在1 kHz以上所产生的信号才稳定性好,如果产生几赫到几十赫的低频信号,用模拟电路就不易实现。而目前市场上,标准源的控制板多以产生复杂信号为主,其精度和实时性都不符合电力系统应用的要求。
发明内容
本发明提供一种基于FPGA的程控标准源的控制板,解决现有标准源的精度不高、计算速度较慢和实现比较复杂的问题。
本发明所采用的技术方案是:一种基于高性能超大规模现场可编程逻辑门阵列(FPGA)的程控标准源的控制板,主要由FPGA芯片与DAC芯片组合而成,还包括RS-232收发器驱动芯片和运算放大器等辅助外部器件。
所述的程控标准源的控制板由RS-232收发器驱动芯片、FPGA芯片、DAC芯片和运算放大器构成。 RS-232收发器驱动芯片的 TTL电平发送数据、TTL电平接收数据,以及DAC芯片的控制信号、数据总线信号分别连接FPGA芯片的相应IO管脚,DAC芯片出的第一模拟电流输信号作为程控标准源的控制板输出的电流信号,DAC芯片输出的第二模拟电流信号连接运算放大器U4的反相输入段,运算放大器U4的输出端作为程控标准源的控制板输出的电压信号;
FPGA的程控标准源的控制板的控制方法如下:
DAC芯片把FPGA芯片送来的标准源数据进行数模转换,得到两路模拟电流信号,第一路模拟电流信号作为程控标准源的控制板输出的电流信号,第二模拟电流信号送至运算放大器反相输入端,运算放大器的输出端输出的电压信号作为程控标准源的控制板输出的电压信号;
RS-232收发器驱动芯片将外部传送过来的RS-232电平参数进行电平转换,输出TTL电平参数送给FPGA芯片;
运算放大器把DAC芯片传送到的第二模拟电流信号转换为模拟电压信号,运算放大器的输出作为程控标准源的控制板输出的电压信号。
所述的FPGA芯片运行包括以下步骤:
1)设置默认基波和谐波参数;
2)接收外部通过RS-232收发器驱动芯片传送过来的程控标准源信号频率和相位信息;
3)判断波形数据和初始相位是否要改变;
如果波形数据和初始相位都不需要改变,进入5)步,如果波形数据和初始相位任意一个需要改变,不需改变的进入5)步,需要改变的执行4)步;
4)计算基波和谐波数据和初始相位值是否要改变;
5)直接频率合成(DDS )技术利用基波频率控制字和基波相位控制字分别输出基波的频率和相位,生成基波数据;
DDS 技术利用谐波频率控制字和谐波相位控制字分别输出谐波的频率和相位,生成谐波数据;
每来一个时钟脉冲,相位寄存器以步长M递增,相位寄存器的输出与相位控制字相加,其结果作为波形查找表的地址;波形查找表的数据存放在ROM中,内部存有一个周期的波形信号的数字幅度信息,每个查找表的地址对应于正弦波中0°~360°范围内的一个相位点;查找表把输入的址信息映射成波形的数字幅度信号;
6)基波数据和谐波数据叠加后得到标准源数据;
7)通过逻辑控制信号,把标准源数据送至DAC芯片。
本发明接收外部控制参数,并产生相应的标准源电流和电压信号作为功率放大板的输入。该程控标准源的控制板的程序均使用Verilog HDL语言在FPGA中实现,可在线编程,易于实现和升级;FPGA平行处理速度极快,提高了计算速度;运用DDS技术在一定程度上提高了计算精度;本发明实现简单、成本较低、维护方便。
附图说明
图1基于FPGA的程控标准源的控制板示意图;
图2信号生成流程图。
具体实施方式
如图1所示,本实例是一种基于高性能超大规模现场可编程逻辑门阵列(FPGA)的程控标准源的控制板,主要由FPGA芯片XC3S50A与DAC芯片AD5547组合而成,还包括RS-232收发器驱动芯片MAX3223和运算放大器AD8512等辅助外部器件。
所述的程控标准源的控制板如图1所示,RS-232收发器驱动芯片MAX3223 TTL电平发送数据管脚17和TTL电平接收数据管脚16分别连接FPGA芯片XC3S50A的相应IO管脚;DAC芯片AD5547控制总线的写控制信号管脚18、寄存器控制信号管脚21、寄存器复位信号管脚23、芯片复位信号管脚22、高地址信号管脚19和低地址信号管脚20分别连接FPGA芯片XC3S50A的相应IO管脚,DAC芯片AD5547数据总线D[15:0]的管脚1、管脚2、管脚38、管脚37、管脚36、管脚35、管脚34、管脚33、管脚32、管脚31、管脚30、管脚28、管脚27、管脚26、管脚25和管脚24分别连接FPGA芯片XC3S50A的相应IO管脚,DAC芯片AD5547的第一模拟电流信号管脚8为程控标准源的控制板的电流信号直接输出,DAC芯片AD5547的第二模拟电流信号管脚12和第二信号地管脚11分别连接运算放大器AD8512的反相输入端管脚2和正向输入端管脚3,运算放大器AD8512输出端管脚1为程控标准源的控制板的电压信号输出。
如图2所示,所述的FPGA芯片U2主要程序包括一下步骤:
1)设置默认基波频率为50Hz和基波相位为0,2~21次谐波次数为0和2~21次谐波相位为0;
2)接收外部通过RS-232收发器驱动芯片传送过来的信号频率和相位等参数信息;
3)判断波形数据和初始相位是否要改变;
如果波形数据和初始相位都不需要改变,进入5)步,如果波形数据和初始相位任意一个需要改变,不需改变的进入5)步,需要改变的执行4)步;
4)计算基波和谐波数据和初始相位值是否要改变;
5)DDS 技术利用基波频率控制字和基波相位控制字分别输出基波的频率和相位,生成基波数据;
DDS 技术利用谐波频率控制字和谐波相位控制字分别输出谐波的频率和相位,生成谐波数据;
对每路信号每个周期取样36000点,可保证相位调节细度达0.01°(360°/36000 )。每来一个时钟脉冲,相位寄存器以步长0.01递增。相位寄存器的输出与相位控制字相加,其结果作为波形查找表的地址。波形查找表的数据存放在ROM中,内部存有一个周期的波形信号的数字幅度信息,每个查找表的地址对应于正弦波中0°~360°范围内的一个相位点。查找表把输入的址信息映射成波形的数字幅度信号;
6)基波数据和谐波信号数据叠加后得到标准源数据;
7)通过逻辑控制信号,把标准源数据送至DAC芯片U3。
如图1所示,所述的DAC芯片AD5547主要把FPGA芯片XC3S50A送来的标准源数据进行数模转换,其电流信号幅值采用16 bit二进制数据,信号失真度为0.002 %。得到两路模拟电流信号,第一路模拟电流信号作为程控标准源的控制板输出的电流信号,第二模拟电流信号送至运算放大器AD8512反相输入端,运算放大器的输出端输出的电压信号作为程控标准源的控制板输出的电压信号。
如图1所示,所述的RS-232收发器驱动芯片MAX3223主要将外部传送过来的RS-232电平参数进行电平转换,RS-232收发器驱动芯片MAX3223 TTL电平发送数据管脚17和TTL电平接收数据管脚16分别连接FPGA芯片XC3S50A的相应IO管脚。
如图1所示,所述的运算放大器AD8512主要把DAC芯片AD5547传送到的第二模拟电流信号转换为模拟电压信号,运算放大器的输出作为程控标准源的控制板输出的电压信号。
Claims (4)
1.一种基于FPGA的程控标准源的控制板,其特征在于:由RS-232收发器驱动芯片、FPGA芯片、DAC芯片和运算放大器构成;所述的DAC芯片把FPGA芯片送来的标准源数据进行数模转换,得到两路模拟电流信号,第一路模拟电流信号作为程控标准源的控制板输出的电流信号,第二模拟电流信号送至运算放大器反相输入端,运算放大器的输出端输出的电压信号作为程控标准源的控制板输出的电压信号;
所述的RS-232收发器驱动芯片将外部传送过来的RS-232电平参数进行电平转换,输出TTL电平参数送给FPGA芯片;
所述的运算放大器把DAC芯片传送到的第二模拟电流信号转换为模拟电压信号,运算放大器的输出作为程控标准源的控制板输出的电压信号。
2.一种如权利要求1所述的基于FPGA的程控标准源的控制板的控制方法,其特征在于:所述方法如下:
DAC芯片把FPGA芯片送来的标准源数据进行数模转换,得到两路模拟电流信号,第一路模拟电流信号作为程控标准源的控制板输出的电流信号,第二模拟电流信号送至运算放大器反相输入端,运算放大器的输出端输出的电压信号作为程控标准源的控制板输出的电压信号;
RS-232收发器驱动芯片将外部传送过来的RS-232电平参数进行电平转换,输出TTL电平参数送给FPGA芯片;
运算放大器把DAC芯片传送到的第二模拟电流信号转换为模拟电压信号,运算放大器的输出作为程控标准源的控制板输出的电压信号。
3. 根据权利要求2所述的基于FPGA的程控标准源的控制板的控制方法,其特征在于:所述的FPGA芯片运行包括以下步骤:
设置默认基波和谐波参数;
接收外部通过RS-232收发器驱动芯片传送过来的程控标准源信号频率和相位信息;
判断波形数据和初始相位是否要改变;
如果波形数据和初始相位都不需要改变,进入5)步,如果波形数据和初始相位任意一个需要改变,不需改变的进入5)步,需要改变的执行4)步;
计算基波和谐波数据和初始相位值是否要改变;
5)直接频率合成(DDS )技术利用基波频率控制字和基波相位控制字分别输出基波的频率和相位,生成基波数据;
DDS 技术利用谐波频率控制字和谐波相位控制字分别输出谐波的频率和相位,生成谐波数据;
每来一个时钟脉冲,相位寄存器以步长M递增,相位寄存器的输出与相位控制字相加,其结果作为波形查找表的地址;波形查找表的数据存放在ROM中,内部存有一个周期的波形信号的数字幅度信息,每个查找表的地址对应于正弦波中0°~360°范围内的一个相位点;查找表把输入的址信息映射成波形的数字幅度信号;
基波数据和谐波数据叠加后得到标准源数据;
通过逻辑控制信号,把标准源数据送至DAC芯片。
4..如权利要求2所述的基于FPGA的程控标准源的控制板的控制方法,其特征在于:所述的程控标准源的控制板的程序均使用Verilog HDL语言在FPGA中实现。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012101123940A CN102608370A (zh) | 2012-04-17 | 2012-04-17 | 基于fpga的程控标准源的控制板及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012101123940A CN102608370A (zh) | 2012-04-17 | 2012-04-17 | 基于fpga的程控标准源的控制板及方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102608370A true CN102608370A (zh) | 2012-07-25 |
Family
ID=46525904
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2012101123940A Pending CN102608370A (zh) | 2012-04-17 | 2012-04-17 | 基于fpga的程控标准源的控制板及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102608370A (zh) |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2258327Y (zh) * | 1996-06-28 | 1997-07-23 | 清华大学 | 高分辨率、低相噪宽带线性扫频信号源 |
CN1236110A (zh) * | 1998-05-14 | 1999-11-24 | 中国科学院电子学研究所 | 线性调频信号源 |
CN2618369Y (zh) * | 2002-12-30 | 2004-05-26 | 薛兰柱 | 直接数字频率合成脉冲信号发生器 |
CN1832350A (zh) * | 2006-04-14 | 2006-09-13 | 西安电子科技大学 | 多载频数字频率源 |
CN101149630A (zh) * | 2007-09-28 | 2008-03-26 | 电子科技大学 | Dds信号源幅频特性补偿方法及相应的dds信号源 |
CN201063116Y (zh) * | 2007-07-30 | 2008-05-21 | 河北师范大学 | 任意波形低频信号源 |
CN101662301A (zh) * | 2009-06-24 | 2010-03-03 | 北京理工大学 | 一种八通道dds信号源板 |
CN202041811U (zh) * | 2011-05-19 | 2011-11-16 | 邹清平 | 基于单片机控制的dds信号源 |
CN202182933U (zh) * | 2011-07-01 | 2012-04-04 | 黑龙江科技学院 | 基于直接数字式频率合成器dds的低频数控信号发生器 |
-
2012
- 2012-04-17 CN CN2012101123940A patent/CN102608370A/zh active Pending
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2258327Y (zh) * | 1996-06-28 | 1997-07-23 | 清华大学 | 高分辨率、低相噪宽带线性扫频信号源 |
CN1236110A (zh) * | 1998-05-14 | 1999-11-24 | 中国科学院电子学研究所 | 线性调频信号源 |
CN2618369Y (zh) * | 2002-12-30 | 2004-05-26 | 薛兰柱 | 直接数字频率合成脉冲信号发生器 |
CN1832350A (zh) * | 2006-04-14 | 2006-09-13 | 西安电子科技大学 | 多载频数字频率源 |
CN201063116Y (zh) * | 2007-07-30 | 2008-05-21 | 河北师范大学 | 任意波形低频信号源 |
CN101149630A (zh) * | 2007-09-28 | 2008-03-26 | 电子科技大学 | Dds信号源幅频特性补偿方法及相应的dds信号源 |
CN101662301A (zh) * | 2009-06-24 | 2010-03-03 | 北京理工大学 | 一种八通道dds信号源板 |
CN202041811U (zh) * | 2011-05-19 | 2011-11-16 | 邹清平 | 基于单片机控制的dds信号源 |
CN202182933U (zh) * | 2011-07-01 | 2012-04-04 | 黑龙江科技学院 | 基于直接数字式频率合成器dds的低频数控信号发生器 |
Non-Patent Citations (4)
Title |
---|
宋晓梅等: "基于FPGA的DDS激磁信号源的设计", 《西安工程大学学报》 * |
张凯琳等: "基于FPGA的DDS多路信号源设计", 《电测与仪表》 * |
沈辉: "基于FPGA和DDS的数控信号源的设计与实现", 《电子科技》 * |
邹彦等: "采用FPGA和DDS技术的可调多路信号源设计", 《声学技术》 * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104504975B (zh) | 基于现场可编程门阵列的便携式综合电子实验平台 | |
CN104198980A (zh) | 一种数字化电能表准确度评估系统 | |
CN103675552A (zh) | 机车信号设备抗干扰能力的测试系统及方法 | |
CN1831541A (zh) | 一种多路同步正弦信号发生器 | |
CN105302685A (zh) | 一种软硬件协同仿真测试方法和装置 | |
CN105182796A (zh) | 逆变器入网仿真测试系统 | |
CN106842103A (zh) | 一种三相电能表动态性能检定装置及系统 | |
CN103944537B (zh) | 变时钟dds任意波形信号源控制输出频率的方法及实现装置 | |
CN106443563A (zh) | 一种基于现场环境的数字化电能表综合检定分析装置 | |
CN104486000A (zh) | 受大气湍流影响的光脉冲信号模拟生成方法 | |
CN201540366U (zh) | 一种三相谐波标准校准检定装置 | |
CN103383443B (zh) | 智能电网用模块化三相仪表检定装置 | |
CN203117688U (zh) | 一种基于arm和dds技术的多功能信号发生器 | |
CN102608370A (zh) | 基于fpga的程控标准源的控制板及方法 | |
CN202903992U (zh) | 一种用于程控标准源的控制板 | |
CN103944538A (zh) | 一种任意波形发生装置 | |
CN206505295U (zh) | 一种四通道相参信号发生装置 | |
Kokovin et al. | Intelligent power electronic converter for wired and wireless distributed applications | |
CN213875999U (zh) | 一种数字直流电能表校表装置 | |
CN201255768Y (zh) | 一种三相谐波标准电能表 | |
CN103954924A (zh) | 频率波动时电测量仪表计量误差的测量装置与测量方法 | |
CN208443582U (zh) | 一种电子标定器 | |
CN106897114A (zh) | 一种基于fpga的实时仿真器的数模接口及其驱动方法 | |
CN203800905U (zh) | 一种任意波形发生装置 | |
CN203502449U (zh) | 一种波形合成装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20120725 |