CN102446071B - 取得一存储器状态资讯的接取方法、电子装置及程序产品 - Google Patents
取得一存储器状态资讯的接取方法、电子装置及程序产品 Download PDFInfo
- Publication number
- CN102446071B CN102446071B CN201010299957.2A CN201010299957A CN102446071B CN 102446071 B CN102446071 B CN 102446071B CN 201010299957 A CN201010299957 A CN 201010299957A CN 102446071 B CN102446071 B CN 102446071B
- Authority
- CN
- China
- Prior art keywords
- state information
- processing unit
- accesses
- storage arrangement
- page
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Debugging And Monitoring (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
本发明是有关于一种取得一存储器状态资讯的接取方法、电子装置及程序产品,当一个电子装置刚开机时,借由该处理单元设定该控制暂存器的对应位元,并提供一个适当的数据位址及一个读取控制命令,该控制单元可以由该备用区读取数据,并经由一个数据传输介面将所述数据传送至该处理单元,因此,该处理单元得以较快取得该存储器装置的状态资讯,以加快该电子装置完成开机的时间。
Description
技术领域
本发明涉及一种接取方法,以及具有该接取程序的程序产品及电子装置,特别是涉及一种适用于快速取得一个存储器装置的状态资讯的接取方法,以及一种具有快速取得一个存储器装置的状态资讯的接取程序的程序产品及电子装置。
背景技术
反及闸快闪存储器(NAND Flash)目前已广泛被采用为多数个可携式(Mobile)电子装置的储存媒体,NAND Flash在读取操作上大多是以一页(Page)为单位。
现今大部分的NAND Flash依据不同储存容量的大小,可以区分为大区块元件(Large block)或是小区块元件(Small block)等两种不同形式,一般而言,对于较大存储器空间的反及闸快闪存储器而言(如:存储器空间大小为512MB或1GB以上的记忆卡),都是采用大区块元件形式,而对于较小存储器空间的反及闸快闪存储器来说(如:存储器空间大小为16MB或32MB以下的记忆卡),都是采用小区块元件形式。
参阅图1,一个大区块元件中可以分为二储存区,一个用以储存使用者数据的数据区,以及一个用以储存磁区资讯(Sector information)的备用区,且备用区是接续于该数据区后。
此外,一个反及闸快闪存储器控制暂存器(NAND Flash ControlRegister,NDCR)用以设定读取该反及闸快闪存储器的一页数据的数量,如:对于大区块元件形式的反及闸快闪存储器,该反及闸快闪存储器控制暂存器中的页尺寸(Page Size)栏位就被设定为读取2048个位元组,同时,当该反及闸快闪存储器完成硬体初始化后,该反及闸快闪存储器控制暂存器的页尺寸栏位设定值都不会再改变,如此一来,将会造成读取备用区数据时,读取时间过久的问题。这种读取数据的方式是相当没有效率,也会导致对应的电子装置开机时间变长,因此有必要进行改良。
由此可见,上述现有的存储器状态资讯的接取方法在方法、产品结构及使用上,显然仍存在有不便与缺陷,而亟待加以进一步改进。为了解决上述存在的问题,相关厂商莫不费尽心思来谋求解决之道,但长久以来一直未见适用的设计被发展完成,而一般方法及产品又没有适切的方法及结构能够解决上述问题,此显然是相关业者急欲解决的问题。因此如何能创设一种新的取得一存储器状态资讯的接取方法、电子装置及程序产品,实属当前重要研发课题之一,亦成为当前业界极需改进的目标。
发明内容
本发明的目的在于,克服现有的存储器状态资讯的接取方法存在的缺陷,而提供一种新的取得一存储器状态资讯的接取方法,所要解决的技术问题是使其得以较快确认其存储器装置是否可以正常工作,进而达到加快该电子装置的开机时间的目的,非常适于实用。
本发明的另一目的在于,克服现有的存储器状态资讯的接取方法存在的缺陷,而提供一种新型的取得一存储器状态资讯的电子装置,所要解决的技术问题是使其处理器被组配以完成该快速取得一个存储器装置的状态资讯的接取方法,从而更加适于实用。
本发明的还一目的在于,克服现有的存储器状态资讯的接取方法存在的缺陷,而提供一种新的取得一存储器状态资讯的程序产品,所要解决的技术问题是使其可以完成该快速取得一个存储器装置的状态资讯的接取方法,从而更加适于实用。
本发明的目的及解决其技术问题是采用以下技术方案来实现的。依据本发明提出的一种取得一存储器状态资讯的接取方法,适用于以一个处理单元取得一个存储器装置的状态资讯,该存储器装置包括多个页,每一页包括一个第一区及在位址上接续在该第一区后的一个第二区,该第一区的大小为一个第一数目个位元组,该第二区储存该状态资讯,且该第二区的大小为一个第二数目个位元组,该接取方法包含以下步骤:
(A)组配该处理单元,以判断一个预设置情况是否成立,如果是,则跳到步骤(B);
(B)组配该处理单元,以设定一个控制暂存器所具有的至少一个大小栏位为指示一个第三数目;
(C)根据该控制暂存器送出包括一个起始位址的一个读取命令到该存储器装置,以从该存储器装置的所述页中的一页读取从该起始位址起算的该第三数目个位元组的数据;以及
(D)组配该处理单元,以设定该大小栏位为指示该第一数目;
其特征在于:在步骤(B)中,该第三数目小于该第一数目加该第二数目,且不小于该第二数目,且在步骤(C)中,该起始位址足以使该第三数目个位元组的数据涵盖该页中的该第二区的该第二数目个位元组的状态资讯。
本发明的目的及解决其技术问题还可采用以下技术措施进一步实现。
较佳地,依据本发明的一个较佳实施例,前述的取得一存储器状态资讯的接取方法,运用于一个电子装置,其中所述的预设置情况是指该电子装置正在开机中。
较佳地,依据本发明的一个较佳实施例,前述的取得一存储器状态资讯的接取方法,其中所述的该电子装置包括一个载体,其特征在于其中所述的接取方法还包含一个步骤(F):组配该处理单元,以将在步骤(C)中读取到的该页中的该第二区的该第二数目个位元组的状态资讯储存到该载体。
较佳地,依据本发明的一个较佳实施例,前述的取得一存储器状态资讯的接取方法,其中所述的起始位址等于该第一数目。
较佳地,依据本发明的一个较佳实施例,前述的取得一存储器状态资讯的接取方法,其还包含一个步骤(E):根据该控制暂存器送出一个读取命令到该存储器装置,以从该存储器装置的所述页中的一页读取从零起算的该第一数目加该第二数目个位元组的数据,在步骤(A)中,如果否,则跳到步骤(E)。
较佳地,依据本发明的一个较佳实施例,前述的取得一存储器状态资讯的接取方法,其在步骤(B)中,还包括组配该处理单元以设定该控制暂存器所具有的至少一个错误检查栏位为指示不做错误检查,在步骤(C)中,还包括该读取命令使该存储器装置不做错误检查,在步骤(D)中,还包括组配该处理单元以设定该错误检查栏位为指示做错误检查,在步骤(E)中,该读取命令使该存储器装置做错误检查。
较佳地,依据本发明的一个较佳实施例,前述的取得一存储器状态资讯的接取方法,其中所述的存储器装置是一个大区块元件形式的反及闸快闪存储器,其特征在于:该第一数目是2048,该第二数目是64,该第三数目是512。
本发明的目的及解决其技术问题还采用以下技术方案来实现。依据本发明提出的一种取得一存储器状态资讯的电子装置,其包含:一个控制暂存器及一个处理器,该处理器被组配以完成权利要求第1项至第7项中任一项所述的方法。
本发明的目的及解决其技术问题另外还采用以下技术方案来实现。依据本发明提出的一种取得一存储器状态资讯的程序产品,当一个电子装置的处理器载入该程序并执行后,完成权利要求第1项至第7项中任一项所述的方法。
本发明与现有技术相比具有明显的优点和有益效果。由以上可知,为达到上述目的,本发明提供了一种取得一个存储器状态资讯的接取方法,该存储器装置包括多个页,每一页包括一个第一区及在位址上接续在该第一区后的一个第二区,该第一区的大小为一个第一数目个位元组,该第二区储存该状态资讯,且该第二区的大小为一个第二数目个位元组,该接取方法包含以下步骤:
(A)判断一个预设置情况是否成立,如果是,则跳到步骤(B);
(B)设定一个控制暂存器所具有的至少一个大小栏位为指示一个第三数目;
(C)根据该控制暂存器送出包括一个起始位址的一个读取命令到该存储器装置,以从该存储器装置的所述页中的一页读取从该起始位址起算的该第三数目个位元组的数据;以及
(D)设定该大小栏位为指示该第一数目;
其特征在于:在步骤(B)中,该第三数目小于该第一数目加该第二数目,且不小于该第二数目,且在步骤(C)中,该起始位址足以使该第三数目个位元组的数据涵盖该页中的该第二区的该第二数目个位元组的状态资讯。
本发明的目的在于提供一种电子装置,其特征在于:包含一个控制暂存器及一个处理器,该处理器被组配以完成该快速取得一个存储器装置的状态资讯的接取方法。
本发明的目的在于提供一种程序产品,其特征在于:当一个电子装置的处理器载入该程序并执行后,可以完成该快速取得一个存储器装置的状态资讯的接取方法。
借由上述技术方案,本发明取得一存储器状态资讯的接取方法、电子装置及程序产品至少具有下列优点及有益效果:
当一个电子装置刚开机时,借由设定该控制暂存器的相关栏位,并提供一个适当的数据位址及一个读取控制命令,便可以由一个备用区开始读取状态资讯,因此,得以较快确认其存储器装置是否可以正常工作,进而达到加快该电子装置的开机时间的目的。
综上所述,本发明是有关于一种取得一存储器状态资讯的接取方法、电子装置及程序产品,当一个电子装置刚开机时,借由该处理单元设定该控制暂存器的对应位元,并提供一个适当的数据位址及一个读取控制命令,该控制单元可以由该备用区读取数据,并经由一个数据传输介面将所述数据传送至该处理单元,因此,该处理单元得以较快取得该存储器装置的状态资讯,以加快该电子装置完成开机的时间。本发明在技术上有显著的进步,并具有明显的积极效果,诚为一新颖、进步、实用的新设计。上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,而可依照说明书的内容予以实施,并且为了让本发明的上述和其他目的、特征和优点能够更明显易懂,以下特举较佳实施例,并配合附图,详细说明如下。
附图说明
图1是背景技术中,读取备用区数据的示意图;
图2是本发明的较佳实施例的方块图;
图3是在本发明的较佳实施例中,读取备用区数据的示意图;以及
图4是本发明的较佳实施例的流程图。
具体实施方式
为更进一步阐述本发明为达成预定发明目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本发明提出的取得一存储器状态资讯的接取方法、电子装置及程序产品其具体实施方式、方法、步骤、结构、特征及其功效,详细说明如后。
有关本发明的前述及其他技术内容、特点及功效,在以下配合参考图式的较佳实施例的详细说明中将可清楚的呈现。为了方便说明,在以下的实施例中,相同的元件以相同的编号表示。
下面结合附图及实施例对本发明进行详细说明:
参阅图2,本发明的一个较佳实施例适用于一个电子装置1及一个与该电子装置1电连接的存储器装置2,其包含:一个处理单元11、一个控制暂存器(NAND Control Register,NDCR)12、一个控制单元21,以及一个命令暂存器(NFC Register)22。较佳的,在本实施例中,该电子装置1是一个电脑,但是不以此为限,而该存储器装置2是一个大区块(Largeblock)元件型式的反及闸快闪存储器(NAND Flash),此处所谓大区块元件型式的反及闸快闪存储器,就是指由该反及闸快闪存储器读取数据时,每次读取的数据量皆为2048个位元组。
该处理单元11及该控制暂存器12设置于该电子装置1中,且该处理单元11电连接于该控制暂存器12以读写该控制暂存器12,而该控制单元21及该命令暂存器22设置于该存储器装置2中,该控制单元21电连接于该命令暂存器22以读写该命令暂存器22,该存储器装置2还包括一个反及闸快闪存储器型式的储存媒体23。
此外,在本实施例中,该控制暂存器12是一个32位元暂存器,而该命令暂存器22是由三个32位元暂存器所组成,用以储存该处理单元11所传送的控制命令及数据位址。
值得说明的是,该控制暂存器12中第24、25位元是页尺寸栏位,其用以设定该处理单元11读取该储存媒体23的数据时的单位数据量大小,在本实施例中,该单位数据量就是一页(Page),换句话说,该控制单元21每次读取该储存媒体23的数据时,就以一页为单位。所以,当该第24、25位元皆被设定为0时,代表一页数据量的大小为512个位元组,当该第24、25位元分别被设定为1、0时,代表一页数据量的大小为2048个位元组。
此外,该控制暂存器12中第30位元是错误检查(ECC)栏位,其用以设定开启或关闭错误检查功能,当第30位元被设定为1时,该处理单元11将会对欲读取的数据进行错误检查,而当第30位元被设定为0时,该处理单元11将不会对欲读取的数据进行错误检查。
该命令暂存器22接收该处理单元11所传送的控制命令及数据位址,而该控制单元21根据该数据位址及控制命令,将对应的数据传送至该处理单元11中。
该电子装置的快速启动方法是以一个驱动程序13实现,当该处理单元11载入并执行该驱动程序13后,可以完成该电子装置的快速启动方法,该驱动程序13具有以下功能:
一、经由该驱动程序13,该存储器装置2可以被驱动,使得该处理单元11可以经由一个数据传输介面(例如:直接存储器存取(DMA)介面),以与该控制单元21间完成数据传送;
二、经由该驱动程序13,该处理单元11可以取得该存储器装置2的容量大小资讯;
三、经由该驱动程序13,该处理单元11可以设定读取该存储器装置2的单位数据量为一页(Page),值得说明的是,每一页可以分为二储存区,一个是大小为2048个位元组的数据区,以及一个大小是64个位元组的备用区,数据区用以储存使用者数据,备用区则用以储存磁区资讯(Sectorinformation),且备用区是接续于该数据区后;以及
四、经由该驱动程序13,该处理单元11可以设定写入该存储器装置2的单位为一页。
当该电子装置1刚启动时,该驱动程序13会驱动该存储器装置2,并设定该处理单元11及该控制单元21间的数据传输介面,使得该处理单元11得以经由该控制单元21存取数据。然后,该处理单元11根据以下方式,经由该控制单元21获取该存储器装置2的磁区状态资讯:
首先,该处理单元11设定该控制暂存器12的第24、25个位元皆为0,以设定每次读取该存储器装置2中的数据单位大小为512个位元组,且同时设定该控制暂存器12的第30位元为0,使得该处理单元11不会执行错误检查功能。
然后,该处理单元11送出一个数值为2048的数据位址及一个读取控制命令至该组命令暂存器22中,因此,参阅图3,该控制单元21根据该读取控制命令及该数据位址(为2048),由位址2048处开始读取512个位元组的数据,并经由一个数据传输介面(例如:直接存储器存取协定),将所述数据传送至该处理单元11中。而该512个位元组中的前64个位元组就是该存储器装置2的磁区状态资讯。所以,该处理单元11得以在读取64个位元组的时间内就可以判读该存储器装置2的磁区状态资讯,进而有效加速判断该存储器装置2是否可以正常工作的时间,以有效缩短该电子装置1的开机时间。
补充说明的是,由于该控制暂存器12规格的限制,当该控制暂存器12的第24、25位元皆被设定为0时,需要读取512个位元组的数据,因此,虽然在前64个位元组就可以完成该磁区状态资讯的读取动作,但是该控制单元21仍然会将第65512个位元组传送至该处理单元11,但是这部份的数据实质上不具意义,因此,该处理单元11不一定需要储存。
最后,当第512个位元组被读取后,该处理单元11设定该控制暂存器12的第24、25位元分别为1、0,使得该处理单元11读取一页数据的大小被设定为2048个位元组,同时,该处理单元11设定第30位元为1,以启动错误检查功能,而该处理单缘再将所读取的数据传送至一个指定的载体中(例如:一个预设的缓冲区(Buffer)),以供使用。
参阅图4,本较佳实施例适用于以一个驱动程序实现,且当一个处理单元载入并执行该驱动程序后,得以完成本方法,其包含以下步骤:
步骤91是根据该驱动程序,组配该处理单元11以判断该处理单元11是否已设定一个数据位址,若是则跳至步骤94,若否,则执行步骤92;
步骤92是根据该驱动程序,组配该处理单元11以分别设定该控制暂存器12的页尺寸栏位(第24、25位元)、错误检查栏位(第30位元)皆为0;
步骤93是根据该驱动程序,组配该处理单元11以输出一个数值为2048的数据位址及一个读取控制命令,然后跳至步骤95;
步骤94是根据该驱动程序,组配该处理单元11以输出一个欲读取数据所对应的数据位址及一个读取控制命令,然后执行步骤95;
步骤95是根据该驱动程序,组配该处理单元11根据该控制暂存器12的第24、25位元,以及该读取控制命令及该数据位址,经由一个数据传输介面(例如:直接存储器存取(DMA))读取一页数据,然后执行步骤96,当该控制暂存器12的第24、25位元皆为0时,该页数据的大小为512个位元组,当该控制暂存器12的第24、25位元分别为1、0时,该页数据的大小为2048个位元组;
步骤96是根据该驱动程序,组配该处理单元11以设定该控制暂存器12的第24、25、30位元分别为1、0、1,然后执行步骤97;
步骤97是根据该驱动程序,组配该处理单元11将所读取的该页数据传送至一个指定的载体中(例如:一个预设置的缓冲区),以供使用。
根据本发明的说明,当该电子装置1刚开机时,借由该处理单元11设定该控制暂存器12的对应位元(第24、25、30位元),并提供一个适当的数据位址(数值为2048)及一个读取控制命令,该控制单元21可以由该备用区开始读取数据,并经由一个数据传输介面传送至该处理单元11,因此,该处理单元11得以较快确认该存储器装置2是否可以正常工作,进而达到加快该电子装置的开机时间的目的,所以综上所述,确实能达成本发明的目的。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制,虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明,任何熟悉本专业的技术人员,在不脱离本发明技术方案范围内,当可利用上述揭示的技术内容作出些许更动或修饰为等同变化的等效实施例,但凡是未脱离本发明技术方案内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本发明技术方案的范围内。
Claims (7)
1.一种取得一存储器状态资讯的接取方法,适用于以一个处理单元取得一个存储器装置的状态资讯,该存储器装置包括多个页,每一页包括一个第一区及在位址上接续在该第一区后的一个第二区,该第一区的大小为一个第一数目个位元组,该第二区储存该状态资讯,且该第二区的大小为一个第二数目个位元组,该接取方法包含以下步骤:
(A)组配该处理单元,以判断一个预设置情况是否成立,如果是,则跳到步骤(B);
(B)组配该处理单元,以设定一个控制暂存器所具有的至少一个大小栏位为指示一个第三数目;
(C)根据该控制暂存器送出包括一个起始位址的一个读取命令到该存储器装置,以从该存储器装置的所述页中的一页读取从该起始位址起算的该第三数目个位元组的数据;以及
(D)组配该处理单元,以设定该大小栏位为指示该第一数目;
其特征在于:在步骤(B)中,该第三数目小于该第一数目加该第二数目,且不小于该第二数目,且在步骤(C)中,该起始位址足以使该第三数目个位元组的数据涵盖该页中的该第二区的该第二数目个位元组的状态资讯。
2.如权利要求1所述的取得一存储器状态资讯的接取方法,运用于一个电子装置,其特征在于其中所述的预设置情况是指该电子装置正在开机中。
3.如权利要求2所述的取得一存储器状态资讯的接取方法,该电子装置包括一个载体,其特征在于其中所述的接取方法还包含一个步骤(F):组配该处理单元,以将在步骤(C)中读取到的该页中的该第二区的该第二数目个位元组的状态资讯储存到该载体。
4.如权利要求1所述的取得一存储器状态资讯的接取方法,其特征在于其中所述的起始位址等于该第一数目。
5.如权利要求1所述的取得一存储器状态资讯的接取方法,其特征在于其还包含一个步骤(E):根据该控制暂存器送出一个读取命令到该存储器装置,以从该存储器装置的所述页中的一页读取从零起算的该第一数目加该第二数目个位元组的数据,在步骤(A)中,如果否,则跳到步骤(E)。
6.如权利要求5所述的取得一存储器状态资讯的接取方法,其特征在于其在步骤(B)中,还包括组配该处理单元以设定该控制暂存器所具有的至少一个错误检查栏位为指示不做错误检查,在步骤(C)中,还包括该读取命令使该存储器装置不做错误检查,在步骤(D)中,还包括组配该处理单元以设定该错误检查栏位为指示做错误检查,在步骤(E)中,该读取命令使该存储器装置做错误检查。
7.如权利要求1所述的取得一存储器状态资讯的接取方法,其特征在于其中所述的存储器装置是一个大区块元件形式的反及闸快闪存储器,该第一数目是2048,该第二数目是64,该第三数目是512。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201010299957.2A CN102446071B (zh) | 2010-09-30 | 2010-09-30 | 取得一存储器状态资讯的接取方法、电子装置及程序产品 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201010299957.2A CN102446071B (zh) | 2010-09-30 | 2010-09-30 | 取得一存储器状态资讯的接取方法、电子装置及程序产品 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102446071A CN102446071A (zh) | 2012-05-09 |
CN102446071B true CN102446071B (zh) | 2014-10-08 |
Family
ID=46008602
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201010299957.2A Active CN102446071B (zh) | 2010-09-30 | 2010-09-30 | 取得一存储器状态资讯的接取方法、电子装置及程序产品 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102446071B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI688863B (zh) * | 2018-11-06 | 2020-03-21 | 慧榮科技股份有限公司 | 資料儲存裝置與資料處理方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1606092A (zh) * | 2004-11-11 | 2005-04-13 | 威盛电子股份有限公司 | 交叉配置记忆空间的方法 |
CN1720590A (zh) * | 2002-10-28 | 2006-01-11 | 桑迪士克股份有限公司 | 非易失性存储系统中的自动磨损平衡 |
CN1902599A (zh) * | 2003-12-30 | 2007-01-24 | 桑迪士克股份有限公司 | 具有大型擦除区块的非易失性存储器系统的管理 |
FR2901035A1 (fr) * | 2006-05-11 | 2007-11-16 | St Microelectronics Sa | Procede et dispositif de gestion d'une table de correspondance d'acces a une memoire |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20100057976A1 (en) * | 2008-08-26 | 2010-03-04 | Menahem Lasser | Multiple performance mode memory system |
-
2010
- 2010-09-30 CN CN201010299957.2A patent/CN102446071B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1720590A (zh) * | 2002-10-28 | 2006-01-11 | 桑迪士克股份有限公司 | 非易失性存储系统中的自动磨损平衡 |
CN1902599A (zh) * | 2003-12-30 | 2007-01-24 | 桑迪士克股份有限公司 | 具有大型擦除区块的非易失性存储器系统的管理 |
CN1606092A (zh) * | 2004-11-11 | 2005-04-13 | 威盛电子股份有限公司 | 交叉配置记忆空间的方法 |
FR2901035A1 (fr) * | 2006-05-11 | 2007-11-16 | St Microelectronics Sa | Procede et dispositif de gestion d'une table de correspondance d'acces a une memoire |
Also Published As
Publication number | Publication date |
---|---|
CN102446071A (zh) | 2012-05-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8898375B2 (en) | Memory controlling method, memory controller and memory storage apparatus | |
US9043536B2 (en) | Method of recording mapping information, and memory controller and memory storage apparatus using the same | |
KR101847315B1 (ko) | 비휘발성 메모리 디바이스의 휘발성 메모리 구조 및 관련 컨트롤러 | |
US8812784B2 (en) | Command executing method, memory controller and memory storage apparatus | |
JP5663720B2 (ja) | メモリ機器のための拡張利用範囲 | |
US8606988B2 (en) | Flash memory control circuit for interleavingly transmitting data into flash memories, flash memory storage system thereof, and data transfer method thereof | |
US9792072B2 (en) | Embedded multimedia card (eMMC), host controlling eMMC, and method operating eMMC system | |
CN106681654B (zh) | 映射表载入方法与存储器存储装置 | |
US8996788B2 (en) | Configurable flash interface | |
US7975096B2 (en) | Storage system having multiple non-volatile memories, and controller and access method thereof | |
JP2011513823A5 (zh) | ||
CN103559146B (zh) | 一种提高NAND flash控制器读写速度的方法 | |
US9552287B2 (en) | Data management method, memory controller and embedded memory storage apparatus using the same | |
CN103106155B (zh) | 存储器储存装置、存储器控制器与其数据传输方法 | |
CN105373338A (zh) | 一种flash的控制方法和控制器 | |
US9117504B2 (en) | Volume select for affecting a state of a non-selected memory volume | |
US9037781B2 (en) | Method for managing buffer memory, memory controllor, and memory storage device | |
CN106649137B (zh) | 一种Nand Flash坏块管理方法、装置及存储器 | |
CN115080471A (zh) | 基于FPGA的nand flash接口控制器及读写方法 | |
CN103544118A (zh) | 存储器储存装置、其存储器控制器与数据写入方法 | |
CN112230849A (zh) | 存储器控制方法、存储器存储装置及存储器控制器 | |
CN102446071B (zh) | 取得一存储器状态资讯的接取方法、电子装置及程序产品 | |
CN102117245B (zh) | 嵌入式设备及其系统可执行文件分割加载和启动方法 | |
US10782901B2 (en) | Method for performing initialization in a memory device, associated memory device and controller thereof, and associated electronic device | |
US9268554B2 (en) | Controlling method, memory controller, and data transmission system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C41 | Transfer of patent application or patent right or utility model | ||
TR01 | Transfer of patent right |
Effective date of registration: 20150917 Address after: Huangpu road Kunshan City Qiandeng Town Suzhou city Jiangsu province 215341 No. 497 building 4 Patentee after: HUANHONG ELECTRONIC (KUNSHAN) CO., LTD. Address before: China Taiwan Nantou County Taiping Caotun Town Road section of 351 lane number 141 Patentee before: Universal Global Scientific Industries Co., Ltd. Patentee before: Huanxu Electronics Co., Ltd. |