CN102404909A - 用于生成三种模式信号的装置和方法 - Google Patents
用于生成三种模式信号的装置和方法 Download PDFInfo
- Publication number
- CN102404909A CN102404909A CN2011100410214A CN201110041021A CN102404909A CN 102404909 A CN102404909 A CN 102404909A CN 2011100410214 A CN2011100410214 A CN 2011100410214A CN 201110041021 A CN201110041021 A CN 201110041021A CN 102404909 A CN102404909 A CN 102404909A
- Authority
- CN
- China
- Prior art keywords
- terminal
- kinds
- voltage
- resistor
- reference voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B45/00—Circuit arrangements for operating light-emitting diodes [LED]
- H05B45/30—Driver circuits
- H05B45/395—Linear regulators
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B45/00—Circuit arrangements for operating light-emitting diodes [LED]
- H05B45/60—Circuit arrangements for operating LEDs comprising organic material, e.g. for operating organic light-emitting diodes [OLED] or polymer light-emitting diodes [PLED]
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B20/00—Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
- Y02B20/30—Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]
Landscapes
- Amplifiers (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
Abstract
本发明公开了一种用于生成三种模式信号的装置和方法,该装置包括:电压设定块,包括接收驱动电压、开路和接地的三种输入信号的输入端子,并根据三种输入信号设定三种电压;以及输出块,包括两个输出端子和从电压设定块接收三种电压的第二节点B,并通过对输入电压和基准电压进行比较以输出三种组合的信号,从而仅由少量电阻器和放大器来生成三种模式信号,以与现有技术相比进一步减小芯片尺寸,并且不需要外部电源,以解决现有技术中噪声引起的问题。
Description
相关申请的参考
本申请根据35U.S.C.条款[120、119、119(e)]要求于2010年9月16日提交的名为“Device And Method For Generating Three Mode Signal”的第10-2010-0090996号韩国专利申请的权益,其全部内容结合于此作为参考。
技术领域
本发明涉及用于生成三种模式信号的装置和方法,更具体地,涉及在设定确定LED的亮度的电流模式中,使用单输入端子引脚而没有使用独立的外部电源即能够输出三种模式信号的用于生成三种模式信号的装置和方法。
背景技术
有机发光二极管(LED)已广泛用于诸如照明、背光单元(BLU)等各个领域。近来,有机发光二级管(LED)的市场已快速扩张,因此相关的技术已迅速发展。
近几十年来,已重点关注电子器件的微型化和光亮度。近来,已需要能够通过使用单个引脚来显示三个以上模式并同时改进芯片功能的功能。
同时,LED电流的设定和控制可由调光信号(ADIM)和电阻(RLED)参数来确定。为了改变电阻,电阻应由可变电阻器来独立控制并应通过更换电阻器来控制。根据该情况,难以在更换电阻器的同时改变电流。因此,为了通过使用单个引脚来表示三个以上输出,改变调光信号和设定电流的方案已被广泛使用。
由通过控制上述调光信号的三个以上输出所表示的现有技术,是增加有独立的数字块的单线控制方案、单线时钟计数方案、使用模拟输入的模拟调光方案等。
在这种情况中,当应用数字块时,可表示各种输出电平。然而,由于电平数量增加,所以存在电路复杂和芯片尺寸增加的问题。
此外,当应用模拟调光方案时,可设定各种输出,但输入的噪声被原样反映至输出。结果,由于单独需要高精度和抗噪声的外部电源,所以存在芯片尺寸增加和产品成本增加的问题。
图1示出了根据现有技术使用时钟设定LED电流的方法。
当输入至输入端子的时钟信号在时钟计数器中被计数并被传送至数模转换器时,可改变与数模转换器中的计数相对应的模拟转换调光电压的电平。通常在一个方向设定ADIM电压。例如,如果假设ADIM的分辨率为1/10且对于每一个时钟为10mA,则根据时钟数从10mA→(至)20mA→...→100mA连续增加,并在随后的时钟中重置为0mA并又根据时钟从10mA增加。
图2示出了通过现有技术的外部模拟调光方法来设定LED电流的方法。
由于根据ADIM电压的直接输入来改变LED电流,因此LED电流根据外部ADIM电压的波动在两个方向上增加或减少,并且由于通过模拟信号来控制直接电压,因此LED电流根据施加的电压改变而没有独立的附加电路。
然而,如上所述,这两种方法存在需要外部电源、使芯片尺寸变大、并对输入信号的噪声敏感等的问题。
发明内容
本发明的一个目的是提供用于通过使用单个引脚而没有使用独立的外部电源来生成三种模式信号的装置和方法。
详细地,本发明提供用于通过将驱动电压VDD以及接地(GND)和开路或浮置OPEN或FLOAT状态信号施加至输出端子来最终生成三种模式信号的装置和方法。
根据本发明示意性实施方式,提供了一种用于生成三种模式信号的装置,包括:电压设定块,包括接收驱动电压、开路和接地这三种输入信号的输入端子,并根据三种输入信号设定三种电压;以及输出块,包括两个输出端子和从电压设定块接收三种电压的第二节点B,并通过将输入电压和基准电压进行比较以输出三种组合信号。
该电压设定块可包括:第一电阻器R1,其一个端子连接至输入端子;第二电阻器R2,其一个端子施加有电源电压;第三电阻器R3,其一个端子接地;以及第一节点A,连接至第一电阻器的另一端子、第二电阻器的另一端子和第三电阻器的另一端子。
该电压设定块可包括:第一电阻器R1,其一个端子连接至输入端子;第一MOS晶体管M1,其栅极施加有第一MOS基准电压VM1,其漏极施加有电源电压Vs,并具有击穿电压Vth;第二电阻器R2,其一个端子连接至第一MOS晶体管的源极;第三晶体管R3,其一个端子接地;以及第一节点A,连接至第一电阻器的另一端子、第二电阻器的另一端子以及第三电阻器的另一端子。
该输出块可包括:第四电阻器R4,其一个端子连接至第二节点;第三节点C,连接至第四电阻器的另一端子;第五电阻器R5,其一个端子连接至第三节点C,另一端子接地;第一放大器Amp1,其非反相端子连接至第三节点,反相端子施加有第一基准电压Vr1,并且该第一放大器输出第一信号;以及第二放大器Amp2,其反相端子连接至第二节点,非反相端子施加有第二基准电压Vr2,并且该第二放大器输出第二信号。
施加至第一放大器的第一基准电压Vr1可等于施加至第二放大器的第二基准电压Vr2。在这种情况中,一个基准电压输入可分别连接至两个放大器。
用于生成三种模式信号的装置可进一步包括:作为将电压设定块连接至输出块的单元,第三放大器Amp3,其非反相端子施加有在电压设定块中设定的电压,反向端子连接至输出块的第二节点;以及第二MOS晶体管M2,其漏极施加有电源电压,栅极连接至第三放大器的输出端子,源极连接至第二节点。
根据本发明的另一示意性实施方式,提供了一种用于生成三种模式信号的装置,包括:第一电阻器R1,其一个端子连接至接收驱动电压VDD、开路OPEN和接地GND这三种输入信号的输入端子;第一MOS晶体管M1,其栅极施加有第一MOS基准电压VM1,其漏极施加有电源电压Vs,并具有击穿电压Vth;第二电阻器R2,其一个端子连接至第一MOS晶体管的源极;第三电阻器R3,其一个端子接地;第一节点A,连接至第一电阻器R1的另一端子、第二电阻器R2的另一端子和第三电阻器R3的另一端子;第三放大器,其非反相端子连接至第一节点A;第二节点B,连接至第三放大器Amp3的反相端子;第二MOS晶体管M2,其漏极连接至电源电压Vs,栅极连接至第三放大器Amp3的输出端子,源极连接至第二节点B;第四电阻器R4,其一个端子连接至第二节点B;第三节点C,连接至第四电阻器R4的另一端子;第五电阻器R5,其一个端子连接至第三节点C,另一端子接地;第一放大器Amp1,其非反相端子连接至第三节点C,反相端子施加有第一基准电压Vr1,并且该第一放大器输出第一信号;以及第二放大器Amp2,其非反相端子连接至第二节点B,反相端子施加有第二基准电压Vr2,并且该第二放大器输出第二信号。
当R4=R5且Vr1=Vr2时,用于生成三种模式信号的装置可被配置为满足条件VDD×R3/(R1+R3)>2Vr1。
当R4=R5且Vr1=Vr2时,用于生成三种模式信号的装置可被配置为满足条件Vr1<(VM1-Vth)×R3/(R2+R3)<2Vr1。
当R4=R5且Vr1=Vr2时,用于生成三种模式信号的装置可被配置为满足条件(VM1-Vth)×(R1//R3)/(R2+((R1//R3))<Vr1。
根据本发明另一示意性实施方式,提供了一种用于生成三种模式信号的方法,包括:接收驱动电压VDD、开路OPEN和接地GND这三种输入信号以设定三种电压;以及将三种电压分别与第一基准电压和第二基准电压进行比较,以分别在所设定电压高于第一基准电压和第二基准电压时输出H信号、在所设定电压低于第一基准电压和第二基准电压时输出L信号,从而生成三种模式信号HH、LH和LL。
根据本发明另一示意性实施方式,提供了一种用于生成三种模式信号的方法,包括:接收驱动电压VDD、开路OPEN和接地GND这三种输入信号以设定三种电压;以及将三种电压分布至两个节点,并将分布至每个节点的电压与基准电压进行比较,以分别在所分布电压高于基准电压时输出H信号、在所分布电压低于基准电压时输出L信号,从而生成三种模式信号HH、LH和LL。
附图说明
图1是示出使用数字块控制LED电流的方法的图;
图2是示出使用模拟调光方案控制LED电流的方法的图;
图3是示出根据本发明的示意性实施方式的结构的框图;
图4是示出根据本发明的另一示意性实施方式的结构的电路图;以及
图5和图6是示出根据本发明的实验性实施例的控制LED电流的情形的曲线图。
具体实施方式
本说明书和权利要求中使用的术语和词语不应被解释为限于特有含义或字典定义,而应基于发明人可适当地定义术语的概念以最适当地描述他或她知道的用于执行本发明的最佳方法的原则,被解释为与本发明技术范围相关的含义和概念。
下文中,将参照附图更详细地描述本发明的结构和效果。
图3是根据本发明示意性实施方式的用于生成三种模式信号的装置的结构的框图,并且示意性地示出用于生成三种模式信号的装置被配置为包括电压设定块100和输出块200的形状。
电压设定块100包括一个输入端子110,输出块200包括两个输出端子。
通过输入端子110,电压设定块100施加有诸如驱动电压VDD、接地GND和开路OPEN等的三种输入信号。
根据三种输入信号在电压设定块100中设定三种电压。
通常,当输入端子110开路(或浮置模式)时,没有定义预定偏置,使得相应模式的电压不能被确定地设定。
电压设定块100被配置为限定开路模式的偏置,从而除了驱动电压VDD和接地(GND 0)之外,即使在开路模式,也可确定地将电压设定至输入端子110,从而使用单个引脚可提供三种电压。
同时,输出块200根据在电压设定块100中设定的三种电压向两个输出端子输出HH、LH和LL信号,以在三种模式中控制LED电流。
图4是示出根据本发明的另一示意性实施方式的结构的电路图。
电压设定块100被配置为至少包括三个电阻器R,其中,第一电阻器R(R1)的一个端子连接至输入端子110,其另一端子连接至第一节点A,第二电阻器R2的一个端子连接至第一MOS晶体管(M1)的漏极,其另一端子连接至第一节点A,第三电阻器R3的一个端子接地,其另一端子连接至第一节点A。
在该结构中,第一MOS晶体管M1的源极施加有电源电压,其栅极施加有第一MOS基准电压Vr1。
同时,输出块200被配置为包括基准电压、比较器、电阻器。
比较器通常可由放大器Amp来实现,电阻器用于将电压设定块100中设定的电压分别分布至第二节点B和第三节点C。
详细地描述,第四电阻器R4的一个端子连接至第二节点B,其另一端子连接至第三节点C,第五电阻器R5的一个端子连接至第三节点C,其另一端子接地。
第一放大器Amp1和第二放大器Amp2的反相端子分别施加有第一基准电压Vr1和第二基准电压Vr2,其非反相端子分别连接至第二节点B和第三节点C,从而施加至每个节点的电压被施加至放大器Amp1和Amp2的非反相端子,并将所施加的电压与基准电压Vr1和Vr2进行比较,以输出H或L信号至输出端子。
在这种情况中,施加至第一放大器Amp1的第一基准电压Vr1可等于施加至第二放大器Amp2的第二基准电压Vr2。在这种情况中,单个基准电压Vr输入可施加至两个放大器Amp1和Amp2,从而简化电路。
同时,可设置第三放大器Amp3作为将电压设定块100连接至输出块200的单元,在第三放大器Amp3中,在电压设定块100中设定的电压(可选地,第一节点A的电压)施加至非反相端子,输出块200的第二节点B连接至反向端子。
在该结构中,可进一步设置第二MOS晶体管M2,其漏极施加有电源电压,栅极连接至第三放大器Amp3的输出端子,源极连接至第二节点B。
设置第三放大器Amp3和第二MOS晶体管M2,从而在第一节点A和第二节点B可更明确地设定三种分类的电压。
根据本发明另一示意性实施方式,用于生成三种模式信号的装置可被配置为包括第一电阻器R1,其一个端子连接至接收驱动电压VDD、开路OPEN和接地GND这三种输入信号的输入端子110;第一MOS晶体管M1,其栅极施加有第一MOS基准电压VM1,其漏极施加有电源电压Vs,并具有击穿电压Vth;第二电阻器R2,其一个端子连接至第一MOS晶体管的源极;第三电阻器R3,其一个端子接地;第一节点A,连接至第一电阻器R1、第二电阻器R2和第三电阻器R3的端子;第三放大器,其非反相端子连接至第一节点A;第二节点B,连接至第三放大器Amp3的反相端子;第二MOS晶体管M2,其漏极连接至电源电压Vs,栅极连接至第三放大器Amp3的输出端子,源极连接至第二节点B;第四电阻器R4,其一个端子连接至第二节点B;第三节点C,连接至第四电阻器R4的另一端子;第五电阻器R5,其一个端子连接至第三节点C,其另一端子接地;第一放大器Amp1,其非反相端子连接至第三节点C,反相端子施加有第一基准电压Vr1,并且该第一放大器输出第一信号;以及第二放大器Amp2,其非反相端子连接至第二节点B,反相端子施加有第二基准电压Vr2,并且该第二放大器输出第二信号。
下文中,将详细描述装置的工作原理和特性。
在本发明中,输入端子110施加有三种模式电压,诸如VDD、GND和OPEN,可根据三种电压生成三种组合信号HH、LH和LL至输出端子。
下文中,为便于说明,R4=R5且Vr1=Vr2作为预定条件。
首先,当VDD输入至输入端子110时,H信号输出至第一输出端子210(out1)和第二输出端子220(out2)。在这种情况中,由于Vc>Vr1且VB>2Vr1,确定R1∶R3的比以满足条件VDD×R3/(R1+R3)>2Vr1。
接下来,当输入端子110开路时,L信号输出至第一输出端子210,H信号输出至第二输出端子220。在这种情况中,由于VB>Vr1>Vc,确定VM1值和R2∶R3的比以满足条件Vr1<(VM1-Vth)×R3/(R2+R3)<2Vr1。
最后,当输入端子110为GND,即,接地状态时,L信号输出至第一输出端子210和第二输出端子220。在这种情况中,由于VB<Vr1,确定VM1和R值以满足条件(VM1-Vth)×(R1//R3)/(R2+(R1//R3))<Vr1。
下文中,将描述被构造为满足上述条件的装置的实施例。
(实验性实施例1)
R1=0.5,R2=1,R3=3,R4=1,R5=1
VM1=2.5,Vth=0.8,VDD≥3,Vr1=1
当输入电压为VDD时,VM1不起作用并且VA由VDD确定。因此,VA=VB=3×3/3.5=2.57,VC=VB/2=1.285,从而生成H、H的信号组合。
当输入电压为开路时,VA由连接至内部的R2∶R3确定。因此,VA=VB=(2.5-0.8)×3/4=1.275,VC=0.6375,从而生成L和H的信号组合。
当输入电压为接地时,VA=VB=(2.5-0.8)/3=0.566,从而生成L、L的信号组合。
在图5和图6中示出根据第一实验性实施例的输入(SEL)电压、第一输出信号OUT1、第二输出信号OUT2和LED电流(ILED)的控制情况。
如上所述,本发明通过仅使用少量电阻器和放大器来生成三种模式信号,以与现有技术相比进一步减小芯片的尺寸,且不需要外部电源,以解决现有技术中噪声引起的问题。
此外,本发明可根据输入至单个引脚的电压模式来实现三种输出信号,并独立连接其他端子,如有需要,可另外并联使用现有技术的单线或模拟调光用组件。
已结合目前被认为是实际的示意性实施方式的内容描述了本发明。虽然已描述了本发明的示意性实施方式,但本发明也可用在各种其他组合、更改和环境中。换句话说,本发明可在本说明书公开的本发明的构思范围内进行改变和更改,该范围等价于本公开、和/或本发明所属领域中的技术或知识的范围。提供上述示意性实施方式以解释执行本发明的最佳状态。因此,它们可使用诸如本发明的其他发明在本发明所属领域公知的其他状态中实现,并可以以本发明的用途和特定应用领域所需的各种形式更改。因此,应理解,本发明不限于所公开的实施方式。应理解,其他实施方式也包含在所附权利要求的精神和范围内。
Claims (12)
1.一种用于生成三种模式信号的装置,包括:
电压设定块,包括接收驱动电压、开路和接地这三种输入信号的输入端子,并根据所述三种输入信号设定三种电压;以及
输出块,包括两个输出端子和从所述电压设定块接收所述三种电压的第二节点B,并通过对输入电压和基准电压进行比较而输出三种组合信号。
2.根据权利要求1所述的用于生成三种模式信号的装置,其中,所述电压设定块包括:
第一电阻器R1,其一个端子连接至所述输入端子;
第二电阻器R2,其一个端子施加有电源电压;
第三电阻器R3,其一个端子接地;以及
第一节点A,连接至所述第一电阻器的另一端子、所述第二电阻器的另一端子和所述第三电阻器的另一端子。
3.根据权利要求1所述的用于生成三种模式信号的装置,其中,所述电压设定块包括:
第一电阻器R1,其一个端子连接至所述输入端子;
第一MOS晶体管M1,其栅极施加有第一MOS基准电压VM1,其漏极施加有电源电压Vs,并且具有击穿电压Vth;
第二电阻器R2,其一个端子连接至所述第一MOS晶体管的源极;
第三电阻器R3,其一个端子接地;以及
第一节点A,连接至所述第一电阻器的另一端子、所述第二电阻器的另一端子以及所述第三电阻器的另一端子。
4.根据权利要求1所述的用于生成三种模式信号的装置,其中,所述输出块包括:
第四电阻器R4,其一个端子连接至所述第二节点;
第三节点C,连接至所述第四电阻器的另一端子;
第五电阻器R5,其一个端子连接至所述第三节点,另一端子接地;
第一放大器Amp1,其非反相端子连接至所述第三节点,反相端子施加有第一基准电压Vr1,并且所述第一放大器输出第一信号;以及
第二放大器Amp2,其非反相端子连接至所述第二节点,反相端子施加有第二基准电压Vr2,并且所述第二放大器输出第二信号。
5.根据权利要求4所述的用于生成三种模式信号的装置,其中,施加至所述第一放大器的所述第一基准电压Vr1等于施加至所述第二放大器的所述第二基准电压Vr2。
6.根据权利要求1至5中任一项所述的用于生成三种模式信号的装置,还包括第三放大器Amp3,其非反相端子施加有在所述电压设定块中设定的电压,反向端子连接至所述输出块的所述第二节点;以及
第二MOS晶体管M2,其漏极施加有电源电压,栅极连接至所述第三放大器的输出端子,源极连接至所述第二节点。
7.一种用于生成三种模式信号的装置,包括:
第一电阻器R1,其一个端子连接至接收驱动电压VDD、开路OPEN和接地GND这三种输入信号的输入端子;
第一MOS晶体管M1,其栅极施加有第一MOS基准电压VM1,其漏极施加有电源电压Vs,并且具有击穿电压Vth;
第二电阻器R2,其一个端子连接至所述第一MOS晶体管的源极;
第三电阻器R3,其一个端子接地;
第一节点A,连接至所述第一电阻器R1的另一端子、所述第二电阻器R2的另一端子和所述第三电阻器R3的另一端子;
第三放大器Amp3,其非反相端子连接至所述第一节点;
第二节点B,连接至所述第三放大器Amp3的反相端子;
第二MOS晶体管M2,其漏极施加有电源电压Vs,栅极连接至所述第三放大器Amp3的输出端子,源极连接至所述第二节点;
第四电阻器R4,其一个端子连接至所述第二节点;
第三节点C,连接至所述第四电阻器R4的另一端子;
第五电阻器R5,其一个端子连接至所述第三节点,另一端子接地;
第一放大器Amp1,其非反相端子连接至所述第三节点,反相端子施加有第一基准电压Vr1,并且所述第一放大器输出第一信号;以及
第二放大器Amp2,其非反相端子连接至所述第二节点,反相端子施加有第二基准电压Vr2,并且所述第二放大器输出第二信号。
8.根据权利要求7所述的用于生成三种模式信号的装置,其中,当R4=R5且Vr1=Vr2时,其被配置为满足条件VDD×R3/(R1+R3)>2Vr1。
9.根据权利要求7所述的用于生成三种模式信号的装置,其中,当R4=R5且Vr1=Vr2时,其被配置为满足条件Vr1<(VM1-Vth)×R3/(R2+R3)<2Vr1。
10.根据权利要求7所述的用于生成三种模式信号的装置,其中,当R4=R5且Vr1=Vr2时,其被配置为满足条件(VM1-Vth)×(R1//R3)/(R2+(R1//R3))<Vr1。
11.一种用于生成三种模式信号的方法,包括:
接收驱动电压VDD、开路OPEN和接地GND这三种输入信号以设定三种电压;以及
将所述三种电压分别与第一基准电压和第二基准电压进行比较,以分别在所设定电压高于所述基准电压时输出H信号、在所设定电压低于所述基准电压时输出L信号,从而生成三种模式信号HH、LH和LL。
12.一种用于生成三种模式信号的方法,包括:
接收驱动电压VDD、开路OPEN和接地GND这三种输入信号以设定三种电压;以及
将所述三种电压分布至两个节点,并将分布至每个节点的电压与基准电压进行比较,以分别在所分布电压高于所述基准电压时输出H信号、在所分布电压低于所述基准电压时输出L信号,从而生成三种模式信号HH、LH和LL。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2010-0090996 | 2010-09-16 | ||
KR20100090996 | 2010-09-16 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102404909A true CN102404909A (zh) | 2012-04-04 |
CN102404909B CN102404909B (zh) | 2014-09-03 |
Family
ID=45817187
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110041021.4A Expired - Fee Related CN102404909B (zh) | 2010-09-16 | 2011-02-18 | 用于生成三种模式信号的装置和方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8476938B2 (zh) |
KR (1) | KR101353251B1 (zh) |
CN (1) | CN102404909B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106484017A (zh) * | 2015-08-24 | 2017-03-08 | 三美电机株式会社 | 稳压器用半导体集成电路 |
TWI672915B (zh) * | 2018-08-17 | 2019-09-21 | 瑞昱半導體股份有限公司 | 雙路徑類比前端電路與雙路徑訊號接收器 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101636070B1 (ko) | 2015-12-30 | 2016-07-14 | 주식회사 라파스 | 마이크로니들 제조장치 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6249158B1 (en) * | 1998-11-11 | 2001-06-19 | U.S. Philips Corporation | Circuit arrangement for generating an output signal |
US6259311B1 (en) * | 1998-12-23 | 2001-07-10 | Agere Systems Guardian Corp. | Method and apparatus for tuning filters |
US6429727B1 (en) * | 2000-10-03 | 2002-08-06 | Texas Instruments Incorporated | Low EMI shutdown circuit for modem applications |
US20060238465A1 (en) * | 2005-04-26 | 2006-10-26 | Sanyo Epson Imaging Devices Corporation | Led driving circuit, illuminating device, and electro-optical device |
US20100109741A1 (en) * | 2004-03-10 | 2010-05-06 | Power Integrations, Inc. | Method and apparatus for robust mode selection with low power consumption |
US7714812B2 (en) * | 2006-11-28 | 2010-05-11 | Hong Fu Jin Precision Industry (Shen Zhen) Co., Ltd. | Driving circuit for providing constant current |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6425005B1 (en) * | 1997-10-06 | 2002-07-23 | Mci Worldcom, Inc. | Method and apparatus for managing local resources at service nodes in an intelligent network |
JP4743938B2 (ja) * | 2000-06-12 | 2011-08-10 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置 |
JP3721069B2 (ja) * | 2000-11-08 | 2005-11-30 | 富士通株式会社 | 入出力インタフェース回路、入出力インタフェース、および入出力インタフェース回路を有する半導体装置 |
KR101529974B1 (ko) * | 2008-07-29 | 2015-06-18 | 삼성전자주식회사 | 스위칭 가변 저항부를 구비한 반도체 집적회로 |
-
2011
- 2011-02-15 US US13/027,689 patent/US8476938B2/en not_active Expired - Fee Related
- 2011-02-18 CN CN201110041021.4A patent/CN102404909B/zh not_active Expired - Fee Related
- 2011-05-24 KR KR1020110049127A patent/KR101353251B1/ko not_active IP Right Cessation
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6249158B1 (en) * | 1998-11-11 | 2001-06-19 | U.S. Philips Corporation | Circuit arrangement for generating an output signal |
US6259311B1 (en) * | 1998-12-23 | 2001-07-10 | Agere Systems Guardian Corp. | Method and apparatus for tuning filters |
US6429727B1 (en) * | 2000-10-03 | 2002-08-06 | Texas Instruments Incorporated | Low EMI shutdown circuit for modem applications |
US20100109741A1 (en) * | 2004-03-10 | 2010-05-06 | Power Integrations, Inc. | Method and apparatus for robust mode selection with low power consumption |
US20060238465A1 (en) * | 2005-04-26 | 2006-10-26 | Sanyo Epson Imaging Devices Corporation | Led driving circuit, illuminating device, and electro-optical device |
US7714812B2 (en) * | 2006-11-28 | 2010-05-11 | Hong Fu Jin Precision Industry (Shen Zhen) Co., Ltd. | Driving circuit for providing constant current |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106484017A (zh) * | 2015-08-24 | 2017-03-08 | 三美电机株式会社 | 稳压器用半导体集成电路 |
CN106484017B (zh) * | 2015-08-24 | 2020-12-22 | 三美电机株式会社 | 稳压器用半导体集成电路 |
TWI672915B (zh) * | 2018-08-17 | 2019-09-21 | 瑞昱半導體股份有限公司 | 雙路徑類比前端電路與雙路徑訊號接收器 |
US11128272B2 (en) | 2018-08-17 | 2021-09-21 | Realtek Semiconductor Corporation | Dual-path analog-front-end circuit and dual-path signal receiver |
Also Published As
Publication number | Publication date |
---|---|
KR101353251B1 (ko) | 2014-01-17 |
US20120068738A1 (en) | 2012-03-22 |
US8476938B2 (en) | 2013-07-02 |
CN102404909B (zh) | 2014-09-03 |
KR20120029315A (ko) | 2012-03-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8525437B2 (en) | Device for controlling current of LED | |
US9298200B2 (en) | Constant voltage circuit with drooping and foldback overcurrent protection | |
US7940036B2 (en) | Voltage comparison circuit, and semiconductor integrated circuit and electronic device having the same | |
CN102917194B (zh) | 电视机及其恒流控制装置 | |
EP2065781A2 (en) | Dynamic matching of current sources | |
JP2011172213A (ja) | カレントミラー回路ならびにそれを用いた発光素子の駆動回路および発振器、電流駆動回路およびそれを用いた発光装置 | |
CN102404909B (zh) | 用于生成三种模式信号的装置和方法 | |
US9232598B2 (en) | Operating circuit applied to backlight and associated method | |
CN105453435B (zh) | 一种集成电路芯片及其阻抗校准方法 | |
US8816668B2 (en) | Semiconductor circuit for outputting reference voltages | |
CN102791062B (zh) | 用于发光二极管(led)串的电流匹配的系统和方法 | |
CN105867498B (zh) | 电流输出电路和位置探测装置 | |
US9622303B1 (en) | Current mirror and constant-current LED driver system for constant-current LED driver IC device | |
CN116886050A (zh) | 一种基于忆阻器的负反馈调节集成运放电路 | |
CN101471655A (zh) | 电流型逻辑电路及其控制装置 | |
KR100845811B1 (ko) | 디지털/아날로그 변환회로 및 이를 이용한 온 다이터미네이션 조정 장치 | |
CN102545907B (zh) | 数模转换器 | |
US10470261B2 (en) | Method of generating stable direct current signal, silicon controlled switch dimming method and device | |
US20080238517A1 (en) | Oscillator Circuit and Semiconductor Device | |
US20190319455A1 (en) | Device and method for generating duty cycle | |
US8847441B2 (en) | Device and method for generating a current pulse | |
JP2012531162A (ja) | 標準光カプラのマルチビット使用 | |
CN204119616U (zh) | 发光元件驱动芯片 | |
CN105636307B (zh) | 调光装置保护机制的偏移电压消除电路结构 | |
CN112462839B (zh) | 分段参数设置电路及设置方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20140903 Termination date: 20160218 |