CN102324406A - 可降低外延时自掺杂的外延片衬底、外延片及半导体器件 - Google Patents
可降低外延时自掺杂的外延片衬底、外延片及半导体器件 Download PDFInfo
- Publication number
- CN102324406A CN102324406A CN201110295470A CN201110295470A CN102324406A CN 102324406 A CN102324406 A CN 102324406A CN 201110295470 A CN201110295470 A CN 201110295470A CN 201110295470 A CN201110295470 A CN 201110295470A CN 102324406 A CN102324406 A CN 102324406A
- Authority
- CN
- China
- Prior art keywords
- epitaxial wafer
- substrate
- autodoping
- delay
- wafer substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Crystals, And After-Treatments Of Crystals (AREA)
Abstract
本发明公开了一种可降低外延时自掺杂的外延片衬底,包括衬底本体,其特征在于,所述衬底本体背面具有二氧化硅层。使用本发明中的可降低外延时自掺杂的外延片衬底生产的外延层,其电阻率均匀性数值可以做到<1.5%。相比于未使用本发明的可降低外延时自掺杂的外延片衬底生产的外延层,可大幅提高外延层电阻均匀性。使用本发明中的可降低外延时自掺杂的外延片衬底,可降低后续生产成本,提高产品品质。
Description
技术领域
本发明涉及一种可降低外延时自掺杂的外延片衬底、外延片及半导体器件。
背景技术
对于半导体器件来说,需要外延层具有完美的晶体结构,而且对外延层的厚度、导电类型、电阻率及电阻均匀性等方面均有一定的要求。半导体的电阻率一般随着温度、掺杂浓度、磁场强度及光照强度等因素的变化而改变。
对于外延层与衬底的组合及产品规格是由后道产品应用所决定。电路与电子元件需要在外延片上制作完成,不同的应用如MOS型中PMOS、NMOS、CMOS和双极型中饱和型和非饱和型。随着集成电路设计朝向轻、薄、短、小及省电化的发展趋势,行动通讯、信息家电等产品无不力求节约能源消耗,对于外延产品要求也不断提高。解决外延片电阻率的变化分布问题,不仅可以满足外延片轻、薄、小、省电发展趋势,还可以提高外延片后道电子元件的使用率,有效降低客户端的产品成本。
衬底,也称为基板。目前大量使用的同质外延片中,衬底与外延层的主体构成的元素相同,均为硅。掺杂剂主要有n型元素及p型元素。n型元素包括砷AS、锑和磷(PH);p型元素主要是硼元素。
现有的外延片,衬底与外延层两者掺杂剂的种类和浓度不相同。如常用的一种外延片,其衬底为N型,即衬底中掺杂n型原子磷、砷或锑中的一种或几种;其外延层掺杂有p型原子硼。在外延片的生产过程中,存在着普遍的自掺杂现象。自掺杂是由于热蒸发或者化学反应的副产物对衬底的扩散,衬底中的硅及杂质进入气相,改变了气相中的掺杂成分和浓度,从而导致了外延层中的杂质实际分布偏离理想的情况。按产生的原因,自掺杂可分为气相自掺杂、固相外扩散及系统自掺杂。气相自掺杂的掺杂物主要来自晶圆的背面和边缘固相外扩散。固相外扩散的掺杂物主要来自衬底的扩散,掺杂物在衬底与外延层的接触面由衬底扩散至外延层。系统自掺杂的掺杂物来自气体晶片,石墨盘和反应炉腔体等外延片生产装置的内部。
由自掺杂的产生原因可看出,外延片生产过程中,尤其是气相外延的生产方法中,自掺杂现象难以避免。
如图1所示为一种外延片的示意图,由于自掺杂的影响,一般情况下,①处相对于外圈电阻率最高,②、③、④、⑤处次之,最边缘的⑥、⑦、⑧、⑨处阻值相对更低。有些情况下也会存在边缘处电阻率高于靠近圆心处电阻率的情况。衡量电阻均匀性的标准通过计算公式可算出,计算公式:电阻率均匀性=(MAX-MIN)*100%/(MAX+MIN),MAX为9个点中最大电阻率数值,MIN为9个点中最小电阻率数值。通过此计算公式计算得出的均匀性数值越小,则其均匀性越高,外延片质量越高。
目前,对于外延片的电阻率均匀性可以接受范围小于5%。而现有技术中的外延片,其电阻率均匀性最低也仅能达到2.5%,按照现有技术生产,电阻率均匀性数值难以再降低。
衬底中的杂质与外延层的杂质的互相扩散,降低了外延层的电阻均匀性。如何提供一种可降低外延层生产过程中的自扩散衬底,以改善外延层电阻率均匀性,一向是业内比较难以克服的问题。
发明内容
本发明的目的是为了克服现有技术中的不足,提供一种可降低外延时自掺杂的外延片衬底。
为实现以上目的,本发明通过以下技术方案实现:
可降低外延时自掺杂的外延片衬底,包括衬底本体,其特征在于,所述衬底本体背面具有二氧化硅层。
优选地是,所述的二氧化硅层厚度为3-7um。
优选地是,在衬底本体正面设置有单晶硅层。
优选地是,所述的单晶硅层为三氯硅烷与氢气在900℃~1050℃下反应,反应生成的单晶硅沉积在衬底本体正面形成。
优选地是,所述的三氯硅烷与氢气通入反应腔内,氢气的流速为120-170slm/s。
优选地是,所述的单晶硅层厚度为2-5μm。
优选地是,所述的衬底本体为N型。
优选地是,所述的N型衬底本体掺杂有砷、磷及锑中的至少一种元素。
优选地是,所述的衬底本体为P型。
优选地是,所述的P型衬底本体掺杂有硼。
本发明的第二个目的是提供一种外延层电阻均匀性高的外延片。
外延片,其特征在于,包括前述的可降低外延时自掺杂的外延片衬底。
本发明的第三个目的是提供一种半导体器件。
半导体器件,其特征在于,包括前述的外延片。
外延层电阻率均匀性是衡量一个外延生产企业实力的重要指标之一,是一种制程能力高低的衡量指标。电阻率均匀性优良会保证后面工艺外延片上的每一个器件电性符合要求。若外延片电阻率均匀性不良,在后续工艺过程中,会大大增加边缘器件报废率,增加工艺成本及降低集成电路产品品质。
本发明中,在衬底本体背面设置二氧化硅层、正面设置单晶硅层,可将衬底本体与外延层隔开,因此可防止衬底本体与外延层产生自掺杂现象。防止衬底本体中的掺杂剂进入外延层,可提高外延层的电阻率均匀性。
使用本发明中的可降低外延时自掺杂的外延片衬底生产的外延层,其电阻率均匀性可以做到<1.5%。相比于未使用本发明的可降低外延时自掺杂的外延片衬底生产的外延层,可大幅提高外延层电阻均匀性。使用本发明中的可降低外延时自掺杂的外延片衬底,可降低后续生产成本,提高产品品质。
附图说明
图1为一种外延片电阻率测试点示意图;
图2为本发明中的实施例1-4中的可降低外延时自掺杂的外延片衬底结构示意图。
图3为本发明中实施例5-8的外延片结构示意图。
图4为本发明的实施例9-12的可降低外延时自掺杂的外延片衬底结构示意图。
图5为本发明的实施例13-16的外延片结构示意图。
具体实施方式
下面结合实施例对本发明进行详细的描述:
实施例1-4
图2为实施例1-4中的可降低外延时自掺杂的外延片衬底结构示意图。如图2所示,可降低外延时自掺杂的外延片衬底,包括衬底本体1,在衬底本体1背面设置有二氧化硅层4。衬底本体1既可以是N型,即掺杂有砷、磷或锑元素;所述的衬底本体1还可以是P型,即掺杂有硼元素。
衬底本体背面的二氧化硅层可使用APCVD(常压化学汽相沉积)方法来完成衬底背封结构层二氧化硅。
化学反应方程式:SiH4+2O2→SiO2+2H2O
二氧化硅使用WJ机台,使用此机台在于采用低温工艺,反应器结构相对简单,沉积速率快。在半导体制程上,化学汽相反应的环境,基本上分为气体传输、热能传递及反应进行三方面,亦即反应气体被导入反应器中,由扩散方式经过边界层(boundary layer)到达衬底表面,而由衬底表面提供反应所需的能量,反应气体就在衬底表面产生化学变化,生成固体生成物,而沉积在衬底表面。
实施例1-4均为重掺砷衬底本体,实施例1-4中在衬底本体背面设置有3μm、4.6μm、5.5μm、6.8μm二氧化硅层。
实施例5-8
图3为实施例5-8中的外延片结构示意图。实施例5-8分别使用实施例1-4中的衬底。如图3所示,外延片,包括图2所示的衬底,在衬底本体1正面生长外延层3。所述衬底包括衬底本体1,在衬底本体1背面设置有一层二氧化硅薄膜4。外延层3设置在衬底本体1正面。
对比实施例1-4中,在重掺砷衬底本体背面未设置二氧化硅层,外延层直接在衬底本体正面生长。
实施例5-8与对比实施例1-4的外延层电阻均匀性对比数据如表1-4所示。每一组对比中,均选用同一批次生产的两片衬底本体,一片在背面设置二氧化硅层后再生长外延层;另一片直接在正面生长外延层。外延层生长工艺均相同。检测点为如图1所示的1-9个点。
表1:
表2:
表3:
表4:
点1 | 点2 | 点3 | 点4 | 点5 | 点6 | 点7 | 点8 | 点9 | AVE | UNI | |
实施例8 | 24.1366 | 24.1558 | 23.7458 | 24.0196 | 24.0623 | 23.459 | 23.698 | 23.698 | 23.587 | 23.840 | 1.463% |
对比实施例4 | 24.7104 | 23.8145 | 23.1207 | 23.5376 | 23.5253 | 22.015 | 22.95 | 22.56 | 22.648 | 23.209 | 5.769% |
表1-表4中,点1-点9列分别表示9个点处的电阻率,单位:欧姆·厘米。AVE列表示这九个点处的电阻率平均值。UNI列表示电阻均匀性,即按照电阻率均匀性公式:电阻率均匀性=(MAX-MIN)*100%/(MAX+MIN)计算的数值。
从表1-表4的数据可以看出,使用实施例1-4中的衬底,生长的外延层电阻均匀性更高。
实施例9-12
图4为实施例9-12中的可降低外延时自掺杂的外延片衬底结构示意图。如图4所示,可降低外延时自掺杂的外延片衬底,包括衬底本体1,在衬底本体1背面设置有一层二氧化硅薄膜4。衬底本体1正面具有单晶硅层2。单晶硅层2的厚度为2-5μm。其具体厚度可根据外延片的总体厚度、衬底本体的厚度确定。衬底厚度越高,则单晶硅层也越厚。后续生产中,在单晶硅层2表面生长外延层。
衬底本体1既可以是N型,即掺杂有砷、磷或锑元素;所述的衬底本体1还可以是P型,即掺杂有硼元素。
实施例9-12均为重掺砷衬底本体。实施例9-12中,分别在衬底正面设置有2μm、2.6μm、3.5μm、4.8μm;在衬底本体正面设置有3μm、4.6μm、5.5μm、6.8μm单晶硅层。
实施例13-16
图5为实施例13-16中的外延片结构示意图。如图5所示,实施例13-16分别使用实施例6-9所示的可降低外延时自掺杂的外延片衬底,在单晶硅层2表面形成外延层3。单晶硅层2设置于衬底本体1与外延层3之间。
对比实施例5-8中,在衬底本体背面未设置二氧化硅层、正面未设置单晶硅层;外延层设置在衬底本体正面。
实施例13-16的外延层与对比实施例5-8中的外延层电阻均匀性对比数据如表5-8所示。每一组对比中,均选用同一批次生产的两片衬底本体,一片在正面设置单晶硅层,同时在背面设置二氧化硅层后,再在单晶硅层表面生长外延层;另一片直接在正面生长外延层。外延层生长工艺均相同。检测点为如图1所示的1-9个点。
表5:
点1 | 点2 | 点3 | 点4 | 点5 | 点6 | 点7 | 点8 | 点9 | AVE | UNI | |
实施例13 | 24.4726 | 24.105 | 24.1276 | 24.1758 | 24.2808 | 24.106 | 24.156 | 24.159 | 24.145 | 24.192 | 0.757% |
对比实施例5 | 24.9485 | 24.6881 | 24.3615 | 24.6127 | 24.6026 | 22.365 | 23.156 | 23.15 | 22.956 | 23.871 | 5.460% |
表6:
点1 | 点2 | 点3 | 点4 | 点5 | 点6 | 点7 | 点8 | 点9 | AVE | UNI | |
实施例14 | 23.6841 | 24.0169 | 23.5122 | 23.6701 | 23.7698 | 23.562 | 23.547 | 23.645 | 23.542 | 23.661 | 1.062% |
对比实施例6 | 23.6703 | 23.7183 | 23.3481 | 23.8769 | 23.7711 | 23.351 | 22.645 | 22.566 | 21.645 | 23.177 | 4.903% |
表7:
点1 | 点2 | 点3 | 点4 | 点5 | 点6 | 点7 | 点8 | 点9 | AVE | UNI | |
实施例15 | 23.9592 | 23.947 | 23.4969 | 23.8295 | 24.0393 | 23.4489 | 23.45 | 23.6 | 23.65 | 23.713 | 1.243% |
对比实施例7 | 23.6648 | 23.5627 | 23.0847 | 23.7695 | 23.5468 | 21.15 | 21.65 | 21.45 | 21.025 | 22.545 | 6.127% |
表8:
表5-8中,点1-点9列分别表示9个点处的电阻率,单位:欧姆·厘米。AVE列表示这九个点处的电阻率平均值。U NI列表示电阻均匀性,即按照电阻率均匀性公式:电阻率均匀性=(MAX-MIN)*100%/(MAX+MIN)计算的数值。
从表5-表8的数据可以看出,使用实施例9-12中的衬底,生长的外延层电阻均匀性更高。
发明人通过实验发现,本发明通过设置二氧化硅层、单晶硅层及多晶硅层,可将衬底本体中的掺杂剂封闭在其内,可防止外延时挥发而产生自掺杂现象。无论是掺磷、锑,还是掺硼,本发明均可起到以上有益效果。无论是重掺衬底本体、轻掺衬底本体,均具有改善外延层电阻均匀性的效果,且可将电阻率均匀性数据降低至少一个百分点。
本发明中的实施例仅用于对本发明进行说明,并不构成对权利要求范围的限制,本领域内技术人员可以想到的其他实质上等同的替代,均在本发明保护范围内。
Claims (12)
1.可降低外延时自掺杂的外延片衬底,包括衬底本体,其特征在于,所述衬底本体背面具有二氧化硅层。
2.根据权利要求1所述的可降低外延时自掺杂的外延片衬底,其特征在于,所述的二氧化硅层厚度为3-7um。
3.根据权利要求1所述的可降低外延时自掺杂的外延片衬底,其特征在于,在衬底本体正面设置有单晶硅层。
4.根据权利要求3所述的可降低外延时自掺杂的外延片衬底,其特征在于,所述的单晶硅层为三氯硅烷与氢气在900℃~1050℃下反应,反应生成的单晶硅沉积在衬底本体正面形成。
5.根据权利要求4所述的可降低外延时自掺杂的外延片衬底,其特征在于,所述的三氯硅烷与氢气通入反应腔内,氢气的流速为120-170slm/s。
6.根据权利要求3所述的可降低外延时自掺杂的外延片衬底,其特征在于,所述的单晶硅层厚度为2-5μm。
7.根据权利要求1所述的可降低外延时自掺杂的外延片衬底的生产,其特征在于,所述的衬底本体为N型。
8.根据权利要求7所述的可降低外延时自掺杂的外延片衬底,其特征在于,所述的N型衬底本体掺杂有砷、磷及锑中的至少一种元素。
9.根据权利要求1所述的可降低外延时自掺杂的外延片衬底,其特征在于,所述的衬底本体为P型。
10.根据权利要求9所述的可降低外延时自掺杂的外延片衬底,其特征在于,所述的P型衬底本体掺杂有硼。
11.外延片,其特征在于,包括权利要求1至10任一权利要求所述的可降低外延时自掺杂的外延片衬底。
12.半导体器件,其特征在于,包括权利要求11所述的外延片。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110295470A CN102324406A (zh) | 2011-09-30 | 2011-09-30 | 可降低外延时自掺杂的外延片衬底、外延片及半导体器件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110295470A CN102324406A (zh) | 2011-09-30 | 2011-09-30 | 可降低外延时自掺杂的外延片衬底、外延片及半导体器件 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102324406A true CN102324406A (zh) | 2012-01-18 |
Family
ID=45452117
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110295470A Pending CN102324406A (zh) | 2011-09-30 | 2011-09-30 | 可降低外延时自掺杂的外延片衬底、外延片及半导体器件 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102324406A (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103633119A (zh) * | 2012-08-28 | 2014-03-12 | 上海晶盟硅材料有限公司 | 外延片、其生产方法及超结功率器件 |
CN104022054A (zh) * | 2014-06-09 | 2014-09-03 | 上海先进半导体制造股份有限公司 | 外延腔体温度监控方法 |
CN104810363A (zh) * | 2014-01-26 | 2015-07-29 | 北大方正集团有限公司 | 功率集成器件及其制作方法 |
CN107305839A (zh) * | 2016-04-18 | 2017-10-31 | 中芯国际集成电路制造(上海)有限公司 | 防止自掺杂效应的方法 |
CN109037030A (zh) * | 2018-07-04 | 2018-12-18 | 上海晶盟硅材料有限公司 | 改善背面硅单晶的外延片的制备方法、外延片和半导体器件 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101256958A (zh) * | 2008-04-08 | 2008-09-03 | 南京国盛电子有限公司 | 一种igbt硅外延片的制造方法 |
CN202332817U (zh) * | 2011-09-30 | 2012-07-11 | 上海晶盟硅材料有限公司 | 可降低外延时自掺杂的外延片衬底、外延片及半导体器件 |
-
2011
- 2011-09-30 CN CN201110295470A patent/CN102324406A/zh active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101256958A (zh) * | 2008-04-08 | 2008-09-03 | 南京国盛电子有限公司 | 一种igbt硅外延片的制造方法 |
CN202332817U (zh) * | 2011-09-30 | 2012-07-11 | 上海晶盟硅材料有限公司 | 可降低外延时自掺杂的外延片衬底、外延片及半导体器件 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103633119A (zh) * | 2012-08-28 | 2014-03-12 | 上海晶盟硅材料有限公司 | 外延片、其生产方法及超结功率器件 |
CN103633119B (zh) * | 2012-08-28 | 2017-05-24 | 上海晶盟硅材料有限公司 | 外延片、其生产方法及超结功率器件 |
CN104810363A (zh) * | 2014-01-26 | 2015-07-29 | 北大方正集团有限公司 | 功率集成器件及其制作方法 |
CN104022054A (zh) * | 2014-06-09 | 2014-09-03 | 上海先进半导体制造股份有限公司 | 外延腔体温度监控方法 |
CN107305839A (zh) * | 2016-04-18 | 2017-10-31 | 中芯国际集成电路制造(上海)有限公司 | 防止自掺杂效应的方法 |
CN109037030A (zh) * | 2018-07-04 | 2018-12-18 | 上海晶盟硅材料有限公司 | 改善背面硅单晶的外延片的制备方法、外延片和半导体器件 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11637014B2 (en) | Methods for selective deposition of doped semiconductor material | |
US11031242B2 (en) | Methods for depositing a boron doped silicon germanium film | |
US20210134959A1 (en) | Structures with doped semiconductor layers and methods and systems for forming same | |
CN101484986B (zh) | 化合物半导体外延基板 | |
US9793115B2 (en) | Structures and devices including germanium-tin films and methods of forming same | |
TWI692545B (zh) | 形成高p型摻雜鍺錫膜的方法以及包含該等膜的結構和裝置 | |
US20180323059A1 (en) | Methods for forming silicon-containing epitaxial layers and related semiconductor device structures | |
CN110164759B (zh) | 一种区域性分层沉积扩散工艺 | |
CN102324406A (zh) | 可降低外延时自掺杂的外延片衬底、外延片及半导体器件 | |
CN102197497A (zh) | 半导体组件制造方法、半导体组件及半导体组件制造设备 | |
CN202332817U (zh) | 可降低外延时自掺杂的外延片衬底、外延片及半导体器件 | |
JP2018107398A (ja) | p型SiCエピタキシャルウェハ及びその製造方法 | |
CN202282351U (zh) | 外延片用衬底、外延片及半导体器件 | |
CN102376752A (zh) | 外延片用衬底、外延片及半导体器件 | |
CN202332856U (zh) | 新型衬底、外延片及半导体器件 | |
CN102324435A (zh) | 衬底、外延片及半导体器件 | |
CN202076271U (zh) | 背封单晶硅外延层结构 | |
CN202332857U (zh) | 衬底、外延片及半导体器件 | |
CN102623470A (zh) | 制造半导体衬底的方法 | |
CN102420111B (zh) | 提高外延层电阻均匀性的方法、外延片及半导体器件 | |
JP2019114802A (ja) | 非晶質薄膜の形成方法 | |
CN102412124A (zh) | 新型衬底的生产方法、外延片及半导体器件 | |
CN102332465A (zh) | 新型衬底、外延片及半导体器件 | |
CN206412363U (zh) | 衬底及外延片 | |
CN105070647A (zh) | 外延片、外延片制备方法以及半导体器件 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20120118 |