CN102237090B - 一种多媒体系统级芯片及其多媒体处理方法和多媒体装置 - Google Patents

一种多媒体系统级芯片及其多媒体处理方法和多媒体装置 Download PDF

Info

Publication number
CN102237090B
CN102237090B CN2010101557777A CN201010155777A CN102237090B CN 102237090 B CN102237090 B CN 102237090B CN 2010101557777 A CN2010101557777 A CN 2010101557777A CN 201010155777 A CN201010155777 A CN 201010155777A CN 102237090 B CN102237090 B CN 102237090B
Authority
CN
China
Prior art keywords
decoding
encoding module
multimedia
center processor
media decoding
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2010101557777A
Other languages
English (en)
Other versions
CN102237090A (zh
Inventor
李小明
李军
徐骏宇
胡胜发
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangzhou Ankai Microelectronics Co.,Ltd.
Original Assignee
Anyka Guangzhou Microelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Anyka Guangzhou Microelectronics Technology Co Ltd filed Critical Anyka Guangzhou Microelectronics Technology Co Ltd
Priority to CN2010101557777A priority Critical patent/CN102237090B/zh
Publication of CN102237090A publication Critical patent/CN102237090A/zh
Application granted granted Critical
Publication of CN102237090B publication Critical patent/CN102237090B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)

Abstract

本发明适用于集成电路领域,提供了一种多媒体系统级芯片及其多媒体处理方法和多媒体装置,包括:中心处理器、相互连接且分别与中心处理器连接的共享内存及多媒体编解码模块;中心处理器用于将多媒体编解码模块所需的数据写入共享内存中,配置多媒体编解码模块的工作模式,以启动多媒体编解码模块;多媒体编解码模块用于在解码时计算IMDCT及在编码时计算MDCT,及将计算结果反馈到共享内存中,并在完成计算后发送一个中断信号给中心处理器;中心处理器还用于在收到中断信号后,读取共享内存中的计算结果,以进行后续解码或编码的相应操作。本发明的多媒体系统级芯片及其多媒体处理方法和多媒体装置,有效的降低了音频编码解码运算的功耗。

Description

一种多媒体系统级芯片及其多媒体处理方法和多媒体装置
技术领域
本发明属于集成电路领域,尤其涉及一种多媒体系统级芯片及多媒体处理方法和多媒体装置。
背景技术
现有技术中,普通的多媒体系统级芯片(SOC)如图1所示,多媒体系统级芯片101包括中心处理器102,多媒体系统级芯片101通过中心处理器102来完成对音频信号的编码解码,其中对音频信号编解码的核心是更正的数字余弦变换的运算,它消耗大约50%的运行时间。
编码使用的MDCT(离散余弦变换)定义如下:
Z k = Σ n = 0 N - 1 x n cos [ π ( 2 n + 1 + N / 2 ) ( 2 k + 1 ) 2 N ] , k=0,1,...,N/2-1
解码使用的IMDCT(离散余弦反变换)定义如下:
x n = 2 N Σ k = 0 N / 2 - 1 Z k cos [ π ( 2 n + 2 + N / 2 ) ( 2 k + 1 ) 2 N ] , n=0,1,...,N-1
其中,MDCT及IMDCT的计算可通过多种快速法来实现。
中心处理器102在一个中心处理周期可完成一个乘加运算、一个内存的读取、一个内存的写入或者其他一个简单操作,因此一个典型的信号处理周期的复合工作需要3~4个中心处理器周期才能完成。可见,现有的通过中心处理器102来完成对音频信号的编码解码,虽然在一定程度上节省了成本,但由于一个典型的信号处理周期的复合工作需要3~4个中心处理器周期才能完成,因此功耗比较大。
综上所述,普通的多媒体系统级芯片在音频编码解码运算中功耗比较大。
发明内容
本发明实施例的目的在于提供一种多媒体系统级芯片,旨在解决现有技术中普通的多媒体系统级芯片普通的多媒体系统级芯片在音频编码解码运算中功耗比较大的问题。
本发明实施例是这样实现的,一种多媒体系统级芯片,所述多媒体系统级芯片包括:
中心处理器、相互连接且分别与所述中心处理器连接的共享内存及多媒体编解码模块;
所述中心处理器用于将多媒体编解码模块所需的数据写入所述共享内存中,然后配置多媒体编解码模块的工作模式,以启动多媒体编解码模块;
所述多媒体编解码模块用于在解码时计算IMDCT及在编码时计算MDCT,及将计算结果反馈到共享内存中,并在完成计算后发送一个中断信号给中心处理器;
所述中心处理器还用于在收到所述中断信号后,读取共享内存中的计算结果,以进行后续解码或编码的相应操作。
本发明实施例还提供了一种多媒体装置,所述多媒体装置包括所述的多媒体系统级芯片。
本发明实施例还提供了一种采用所述的多媒体系统级芯片进行多媒体处理的方法,所述方法包括以下步骤:
中心处理器将多媒体编解码模块所需的数据写入所述共享内存中,并配置多媒体编解码模块的工作模式,启动多媒体编解码模块;
多媒体编解码模块在解码时计算IMDCT及在编码时计算MDCT,并将计算结果反馈到共享内存中,且在完成计算后发送一个中断信号给中心处理器;
中心处理器在收到所述中断信号后,读取共享内存中的计算结果,以进行后续解码或编码的相应操作。
本发明实施例与现有技术相比,有益效果在于:通过在多媒体系统级芯片中增加了共享内存,减少了对外部系统内存的访问次数,通过在多媒体系统级芯片中增加了多媒体编解码模块,缩短了中心处理器的编码解码时间,从而有效的降低了音频编码解码运算的功耗。
附图说明
图1是现有技术中的多媒体系统级芯片框图;
图2是本发明实施例提供的多媒体系统级芯片的模块框图;
图3是本发明实施例提供的采用所述的多媒体系统级芯片进行多媒体处理的方法的流程图;
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
本发明实施例中,通过在多媒体系统级芯片中增加了共享内存,减少了对外部系统内存的访问次数,通过在多媒体系统级芯片中增加了多媒体编解码模块,缩短了中心处理器的编码解码时间,从而有效的降低了音频编码解码运算的功耗。
请参阅图2,本发明实施例提供了一种多媒体系统级芯片,所述多媒体系统级芯片201包括:
中心处理器202、相互连接且分别与所述中心处理器202连接的共享内存203及多媒体编解码模块204;
所述中心处理器202用于将多媒体编解码模块204所需的数据写入所述共享内存203中,然后配置多媒体编解码模块204的工作模式,以启动多媒体编解码模块204;
所述多媒体编解码模块204用于在解码时计算IMDCT及在编码时计算MDCT,及将计算结果反馈到共享内存203中,并在完成计算后发送一个中断信号给中心处理器202;
所述中心处理器202还用于在收到所述中断信号后,读取共享内存203中的计算结果,以进行后续解码或编码的相应操作。
在本发明的实施例中,所述共享内存203和多媒体编解码模块204可以集成为一体。
在本发明的实施例中,所述中心处理器202与外部的系统内存205连接,所述系统内存205用于在解码时解析音频文件以得到音频文件的净荷数据、并处理得到多媒体编解码模块204所需的数据。
在本发明的实施例中,所述中心处理器102还用于在编码时将ADC接口采样的音频数据凑成的每帧音频数据进行处理,得到多媒体编解码模块204所需的数据。
在本发明的一个实施例中,所述多媒体编解码模块204具体可以为音频编解码模块。
在本发明的实施例中,所述多媒体具体可以为音频。
在本发明的实施例中,所述中心处理器202在启动多媒体编解码模块204之后、收到中断信号之前,可处于等待(IDLE)状态,不损失功耗。也可以在等待中执行其他相应的操作。
同时,在中心处理器202在执行解码或编码的其他操作时,可以关掉多媒体编解码模块204的时钟,也不损失功耗,也就是说多媒体编解码模块204在等待中心处理器202的下一个命令之前,时钟可处于关闭状态。
在本发明的实施例中,由于多媒体系统级芯片中增加了共享内存203,因而减少了对外部系统内存205的访问次数,降低了访问中的功耗。
由于增加了多媒体编解码模块204,因此缩短了中心处理器202的编码解码时间,降低了功耗。
本发明实施例还提供了一种多媒体装置,所述多媒体装置包括所述的多媒体系统级芯片。
请参阅图3,本发明是实施例提供的一种采用所述的多媒体系统级芯片降低音频处理功耗的方法,所述方法包括以下步骤:
S301:中心处理器将多媒体编解码模块所需的数据写入所述共享内存中,并配置多媒体编解码模块的工作模式,启动多媒体编解码模块;
S302:多媒体编解码模块在解码时计算IMDCT及在编码时计算MDCT,并将计算结果反馈到共享内存中,且在完成计算后发送一个中断信号给中心处理器;
S303:中心处理器在收到所述中断信号后,读取共享内存中的计算结果,以进行后续解码或编码的相应操作。
在本发明的实施例中,所述步骤S301之后,S303之前还包括以下步骤:
中心处理器处于等待状态。
以不损失功耗或等待中执行其他相应的操作。
在本发明的实施例中,所述步骤S303具体为:
中心处理器在收到所述中断信号后,则关闭多媒体编解码模块的时钟,读取共享内存中的计算结果,以进行后续解码或编码的相应操作。
所述步骤中心处理器在收到所述中断信号后,则关闭多媒体编解码模块的时钟,读取共享内存中的计算结果,以进行后续解码或编码的相应操作之后还包括以下步骤:
当需启动多媒体编解码模块时中心处理器再开启所述多媒体编解码模块的时钟。
本发明的多媒体系统级芯片及多媒体处理方法和多媒体装置,通过在多媒体系统级芯片中增加了共享内存,减少了对外部系统内存的访问次数,通过在多媒体系统级芯片中增加了多媒体编解码模块,缩短了中心处理器的编码解码时间,从而有效的降低了音频编码解码运算的功耗。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种多媒体系统级芯片,其特征在于,所述多媒体系统级芯片包括:
中心处理器、相互连接且分别与所述中心处理器连接的共享内存及多媒体编解码模块;
所述中心处理器用于将多媒体编解码模块所需的数据写入所述共享内存中,然后配置多媒体编解码模块的工作模式,以启动多媒体编解码模块;
所述多媒体编解码模块用于在解码时计算IMDCT及在编码时计算MDCT,及将计算结果反馈到共享内存中,并在完成计算后发送一个中断信号给中心处理器;
所述中心处理器还用于在收到所述中断信号后,读取共享内存中的计算结果,以进行后续解码或编码的相应操作。
2.如权利要求1所述的多媒体系统级芯片,其特征在于,所述中心处理器与外部的系统内存连接,所述系统内存用于在解码时解析音频文件以得到音频文件的净荷数据、并处理得到多媒体编解码模块所需的数据。
3.如权利要求1所述的多媒体系统级芯片,其特征在于,所述中心处理器还用于在编码时将ADC接口采样的音频数据凑成的每帧音频数据进行处理,得到多媒体编解码模块所需的数据。
4.如权利要求1至3中任一项所述的多媒体系统级芯片,其特征在于,所述中心处理器在启动多媒体编解码模块之后、收到所述中断信号之前,处于等待状态。
5.如权利要求1至3中任一项所述的多媒体系统级芯片,其特征在于,所述多媒体编解码模块在等待中心处理器的下一个命令之前,所述多媒体编解码模块的时钟处于关闭状态。
6.一种多媒体装置,其特征在于,所述多媒体装置包括权利要求1至3中任一项所述的多媒体系统级芯片。
7.一种采用权利要求1所述的多媒体系统级芯片进行多媒体处理的方法,其特征在于,所述方法包括以下步骤:
中心处理器将多媒体编解码模块所需的数据写入所述共享内存中,并配置多媒体编解码模块的工作模式,启动多媒体编解码模块;
多媒体编解码模块在解码时计算IMDCT及在编码时计算MDCT,并将计算结果反馈到共享内存中,且在完成计算后发送一个中断信号给中心处理器;
中心处理器在收到所述中断信号后,读取共享内存中的计算结果,以进行后续解码或编码的相应操作。
8.如权利要求7所述的进行多媒体处理的方法,其特征在于,所述中心处理器将多媒体编解码模块所需的数据写入所述共享内存中,并配置多媒体编解码模块的工作模式,启动多媒体编解码模块的步骤之后还包括以下步骤:
中心处理器处于等待状态。
9.如权利要求7所述的进行多媒体处理的方法,其特征在于,所述中心处理器在收到所述中断信号后,读取共享内存中的计算结果,以进行后续解码或编码的相应操作的步骤具体为:
中心处理器在收到所述中断信号后,则关闭多媒体编解码模块的时钟,读取共享内存中的计算结果,以进行后续解码或编码的相应操作。
10.如权利要求9所述的进行多媒体处理的方法,其特征在于,所述中心处理器在收到所述中断信号后,则关闭多媒体编解码模块的时钟,读取共享内存中的计算结果,以进行后续解码或编码的相应操作的步骤之后还包括以下步骤:
当需启动多媒体编解码模块时中心处理器再开启所述多媒体编解码模块的时钟。
CN2010101557777A 2010-04-20 2010-04-20 一种多媒体系统级芯片及其多媒体处理方法和多媒体装置 Active CN102237090B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2010101557777A CN102237090B (zh) 2010-04-20 2010-04-20 一种多媒体系统级芯片及其多媒体处理方法和多媒体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2010101557777A CN102237090B (zh) 2010-04-20 2010-04-20 一种多媒体系统级芯片及其多媒体处理方法和多媒体装置

Publications (2)

Publication Number Publication Date
CN102237090A CN102237090A (zh) 2011-11-09
CN102237090B true CN102237090B (zh) 2012-11-21

Family

ID=44887677

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010101557777A Active CN102237090B (zh) 2010-04-20 2010-04-20 一种多媒体系统级芯片及其多媒体处理方法和多媒体装置

Country Status (1)

Country Link
CN (1) CN102237090B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103280233A (zh) * 2013-05-17 2013-09-04 深圳市奋达科技股份有限公司 基于片上系统的音频处理系统
CN105302765A (zh) * 2014-07-22 2016-02-03 电信科学技术研究院 一种系统级芯片及其内存访问管理方法
CN114625681A (zh) * 2020-12-09 2022-06-14 Oppo广东移动通信有限公司 芯片间的通信方法、多媒体芯片和电子设备
CN113064751B (zh) * 2021-03-26 2023-04-25 山东英信计算机技术有限公司 一种基于纠删池的编解码方法、装置、设备及存储介质

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1697482A (zh) * 2005-06-01 2005-11-16 杭州晶图微芯技术有限公司 数字电视音视频解码系统芯片
CN101308658A (zh) * 2007-05-14 2008-11-19 深圳艾科创新微电子有限公司 一种基于片上系统的音频解码器及其解码方法
CN101383954A (zh) * 2007-09-06 2009-03-11 北京中电华大电子设计有限责任公司 一种支持多种音视频标准的媒体处理芯片的实现方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8032371B2 (en) * 2006-07-28 2011-10-04 Apple Inc. Determining scale factor values in encoding audio data with AAC
US20080288728A1 (en) * 2007-05-18 2008-11-20 Farooqui Aamir A multicore wireless and media signal processor (msp)

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1697482A (zh) * 2005-06-01 2005-11-16 杭州晶图微芯技术有限公司 数字电视音视频解码系统芯片
CN101308658A (zh) * 2007-05-14 2008-11-19 深圳艾科创新微电子有限公司 一种基于片上系统的音频解码器及其解码方法
CN101383954A (zh) * 2007-09-06 2009-03-11 北京中电华大电子设计有限责任公司 一种支持多种音视频标准的媒体处理芯片的实现方法

Also Published As

Publication number Publication date
CN102237090A (zh) 2011-11-09

Similar Documents

Publication Publication Date Title
CN109388595B (zh) 高带宽存储器系统以及逻辑管芯
CN101203826B (zh) 动态总线暂停
KR101168498B1 (ko) 전력 효율적인 일괄 프레임 오디오 디코딩 장치, 시스템 및 방법
CN102237090B (zh) 一种多媒体系统级芯片及其多媒体处理方法和多媒体装置
US9270801B2 (en) Low power audio trigger via intermittent sampling
CN205176826U (zh) 一种基于usb高速接口的音频采集装置
CN100464319C (zh) 实现处理器之间进行通讯的装置和方法
US20180373650A1 (en) State change in systems having devices coupled in a chained configuration
CN105208034A (zh) 一种spi总线与can总线协议转换电路及方法
ATE423340T1 (de) Redundantes automatisierungssystem umfassend ein master- und ein stand-by-automatisierungsgerät
CN114416610B (zh) Pwm信号生成方法、芯片和电子设备
CN101770420A (zh) Soc芯片调试结构及实现调试信息输出的方法
CN104850516A (zh) 一种ddr变频设计方法和装置
CN102279728B (zh) 数据存储设备及数据计算方法
CN102135946A (zh) 一种数据处理方法和装置
CN105608028A (zh) 基于emif接口和双口ram实现dsp与fpga高速通信方法
CN102662894B (zh) 总线从单元通用接口
CN105224486A (zh) 基于lbe总线的1553b总线协议模块
CN104156907A (zh) 一种基于fpga的红外预处理存储系统及存储方法
CN116110409B (zh) 一种ASIP架构的大容量并行Codec2声码器系统及编解码方法
CN202495036U (zh) 总线从单元通用接口
Guazzelli et al. A comparison of asynchronous QDI templates using static logic
CN201654776U (zh) Fpga高性能运算pci卡
US20140181563A1 (en) System and method for determination of latency tolerance
CN104183243A (zh) 音频编解码系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 3 / F, C1 area, innovation building, 182 science Avenue, Science City, Guangzhou, Guangdong 510663

Patentee after: Guangzhou Ankai Microelectronics Co.,Ltd.

Address before: 3 / F, C1 area, innovation building, 182 science Avenue, Science City, Guangzhou, Guangdong 510663

Patentee before: ANYKA (GUANGZHOU) MICROELECTRONICS TECHNOLOGY Co.,Ltd.

CP01 Change in the name or title of a patent holder
CP02 Change in the address of a patent holder

Address after: 510555 No. 107 Bowen Road, Huangpu District, Guangzhou, Guangdong

Patentee after: Guangzhou Ankai Microelectronics Co.,Ltd.

Address before: 3 / F, C1 area, innovation building, 182 science Avenue, Science City, Guangzhou, Guangdong 510663

Patentee before: Guangzhou Ankai Microelectronics Co.,Ltd.

CP02 Change in the address of a patent holder