CN102163412A - 显示装置、显示装置的驱动方法以及显示元件的驱动方法 - Google Patents

显示装置、显示装置的驱动方法以及显示元件的驱动方法 Download PDF

Info

Publication number
CN102163412A
CN102163412A CN2011100385250A CN201110038525A CN102163412A CN 102163412 A CN102163412 A CN 102163412A CN 2011100385250 A CN2011100385250 A CN 2011100385250A CN 201110038525 A CN201110038525 A CN 201110038525A CN 102163412 A CN102163412 A CN 102163412A
Authority
CN
China
Prior art keywords
driving transistors
gate electrode
vision signal
described driving
source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011100385250A
Other languages
English (en)
Other versions
CN102163412B (zh
Inventor
伴田智壮
丰村直史
杉本秀树
内野胜秀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Joled Inc
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN102163412A publication Critical patent/CN102163412A/zh
Application granted granted Critical
Publication of CN102163412B publication Critical patent/CN102163412B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2014Display of intermediate tones by modulation of the duration of a single pulse during which the logic level remains constant

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

一种显示装置、显示装置的驱动方法以及显示元件的驱动方法。该显示装置包括以二维矩阵形式排列的显示元件,显示元件的每一个包括驱动电路和发光部。驱动电路包括具有栅电极和源/漏区的驱动晶体管以及电容部,且电流经驱动晶体管的源/漏区流过发光部。该驱动方法包括执行第一写入处理、第二写入处理、然后将驱动晶体管的栅电极设为浮置态的步骤。与保持在用于保持驱动晶体管的栅电极相对于驱动晶体管的源区的电压的电容部中的电压的值对应的电流流过发光部,使得发光部发光。

Description

显示装置、显示装置的驱动方法以及显示元件的驱动方法
技术领域
本发明涉及一种显示装置、显示装置的驱动方法以及显示元件的驱动方法,具体涉及一种包括具有驱动电路和电流驱动型发光部的显示元件的显示装置、该显示装置的驱动方法以及具有驱动电路和电流驱动型发光部的显示元件的驱动方法。
背景技术
具有电流驱动型发光部的显示元件和包括这种显示元件的显示装置是众所周知的。例如,包括利用有机材料的电致发光性的有机电致发光发光部的显示元件作为能够在低电压直流驱动下具有高亮度发光的显示元件正引起广泛注意。
如在液晶显示装置中一样,在包括具有电流驱动型发光部的显示元件的显示装置中,简单矩阵系统和有源矩阵系统作为驱动系统是众所周知的。有源矩阵系统具有使结构复杂的缺点,但具有例如能够增加图像亮度的优点。除发光部外,由有源矩阵系统驱动的具有电流驱动型发光部的显示元件还包括用于驱动发光部的驱动电路。
在日本专利特开No.2007-310311(专利文献1)的图3B中公开了包括发光元件(发光部)3D、用于采样的晶体管(写入晶体管)3A、用于驱动的晶体管(驱动晶体管)3B以及存储电容器(电容部)3C的像素电路(显示元件)101,且在专利文献1的图3A中公开了包括该像素电路101的显示装置。该显示装置具有设置在由像素电路101组成的各行中的扫描线WSL以及设置在由像素电路101组成的各列中的信号线(数据线)DTL。从主扫描器(扫描电路)104向扫描线WSL提供控制信号(扫描信号)。从信号选择器(信号输出电路)103向信号线DTL提供视频信号和各种基准电压。
发明内容
在专利文献1中所示的现有显示装置中,显示元件的亮度控制(灰度(gradation,灰阶)控制)通过控制供给数据线的视频信号的值来执行。例如,当将灰度设置为0到255来执行控制时,或当将灰度级数设为256来执行8位控制时,需要将其值以28级变化的视频信号提供给数据线。因此,视频信号的级数限制了灰度级数。
因此期望提供一种能够以超过视频信号的级数的灰度级数来执行灰度控制的显示装置及其驱动方法,以及显示元件的驱动方法。
根据本发明的实施例,提供了一种显示装置的驱动方法,该显示装置包括在第一方向和第二方向上以二维矩阵形式布置的显示元件,各显示元件具有驱动电路和电流驱动型发光部,驱动电路至少包括具有栅电极和源/漏区的驱动晶体管以及电容部,且电流经由驱动晶体管的源/漏区流过发光部,该驱动方法包括下述步骤:在预定驱动电压被施加至驱动晶体管的一个源/漏区的状态下,执行将第一视频信号施加至驱动晶体管的栅电极的第一写入处理,接下来执行将第二视频信号施加至驱动晶体管的栅电极的第二写入处理,然后将驱动晶体管的栅电极设定为浮置态,由此与保持在电容部中的电压的值对应的电流经由驱动晶体管流过发光部(电容部用于保持驱动晶体管的栅电极相对于驱动晶体管的源区的电压),使得发光部发光,其中,在第一写入处理中,调整将第一视频信号施加至驱动晶体管的栅电极的时间的长度,由此基于第一视频信号的值、将第一视频信号施加至驱动晶体管的栅电极的时间的长度的值以及第二视频信号的值来控制发光部的发光亮度。
根据本发明的实施方式,提供了一种显示装置,其包括:信号输出电路、扫描电路以及电源部;以及在第一方向和第二方向上以二维矩阵形式布置的显示元件,各显示元件具有驱动电路和电流驱动型发光部;驱动电路至少包括具有栅电极和源/漏区的驱动晶体管以及电容部,且电流经由驱动晶体管的源/漏区流过发光部;其中,在基于电源部的操作将预定驱动电压施加至驱动晶体管的一个源/漏区的状态下,基于信号输出电路的操作通过将第一视频信号施加至驱动晶体管的栅电极来执行第一写入处理,接下来基于信号输出电路的操作通过将第二视频信号施加至驱动晶体管的栅电极来执行第二写入处理,然后基于扫描电路的操作将驱动晶体管的栅电极设定为浮置态,由此与保持在电容部中的电压的值对应的电流经由驱动晶体管流过发光部(电容部用于保持驱动晶体管的栅电极相对于驱动晶体管的源区的电压),使得发光部发光,并且,在第一写入处理中,调整将第一视频信号施加至驱动晶体管的栅电极的时间的长度,基于第一视频信号的值、将第一视频信号施加至驱动晶体管的栅电极的时间的长度的值以及第二视频信号的值来控制发光部的发光亮度。
根据本发明的实施方式,提供了一种显示元件的驱动方法,该显示元件具有驱动电路和电流驱动型发光部,驱动电路至少包括具有栅电极和源/漏区的驱动晶体管以及电容部,且电流经由驱动晶体管的源/漏区流过发光部,该驱动方法包括下述步骤:在将预定驱动电压施加至驱动晶体管的一个源/漏区的状态下,执行将第一视频信号施加至驱动晶体管的栅电极的第一写入处理,接下来执行将第二视频信号施加至驱动晶体管的栅电极的第二写入处理,然后将驱动晶体管的栅电极设定为浮置态,由此与保持在电容部中的电压的值对应的电流经由驱动晶体管流过发光部(电容部用于保持驱动晶体管的栅电极相对于驱动晶体管的源区的电压),使得发光部发光,其中,在第一写入处理中,调整将第一视频信号施加至驱动晶体管的栅电极的时间的长度,由此基于第一视频信号的值、将第一视频信号施加至驱动晶体管的栅电极的时间的长度的值以及第二视频信号的值来控制发光部的发光亮度。
根据本发明进一步的实施方式,提供了一种显示装置的驱动方法,该驱动方法包括下述步骤:执行将第一视频信号施加至驱动晶体管的栅电极的第一写入处理,接下来执行将第二视频信号施加至驱动晶体管的栅电极的第二写入处理,然后使电流经由驱动晶体管流过发光部,使得发光部发光;其中,控制第一视频信号的值、将第一视频信号施加至驱动晶体管的栅电极的时间的长度的值以及第二视频信号的值。
在根据本发明实施方式的显示装置的驱动方法或显示元件的驱动方法中,在第一写入处理中调整将第一视频信号施加至驱动晶体管的栅电极的时间的长度,由此基于第一视频信号的值、将第一视频信号施加至驱动晶体管的栅电极的时间的长度的值以及第二视频信号的值来控制发光部的发光亮度。即,不仅通过第二视频信号的值,而且还通过第一视频信号的值以及将第一视频信号施加至驱动晶体管的栅电极的时间的长度的值来控制亮度。从而能够以超过视频信号的级数(或更具体地,第二视频信号的级数)的灰度级数来执行灰度控制。另外,因为显示装置以级数超过第二视频信号的级数的灰度级数来执行灰度控制,所以根据本发明实施方式的显示装置可显示图像质量优良的图像。
附图说明
图1是根据第一实施方式的显示装置的概念图;
图2是包括驱动电路的显示元件的等效电路图;
图3是信号输出电路的一个通道的示意框图;
图4是显示装置的一部分的示意性的局部截面图;
图5是辅助说明在根据第一实施方式的显示装置的驱动方法中第(n,m)个显示元件的操作的时序示意图;
图6A至图6O是示意性地示出形成显示元件的驱动电路的每个晶体管的导通状态/非导通状态等的图;
图7是辅助说明当第一写入处理的时间的长度发生变化时操作的时序示意图;
图8是辅助说明当第一视频信号的值发生变化时操作的时序示意图;
图9是辅助说明当第一视频信号的值和第一视频信号施加至驱动晶体管的栅电极上的时间的长度值在图5所示的[时期-TP(2)7]内变化时第二节点的电势的变化的示意曲线图;
图10是辅助说明当执行第二写入处理时第二节点的电势的调整范围的示意曲线图;
图11是辅助说明电势校正值、第一视频信号的种类以及执行第一写入处理的时间的长度之间的关系的表;
图12是辅助说明存储装置中存储的数据的表;以及
图13是包括驱动电路的显示元件的等效电路图。
具体实施方式
下文中将基于实施方式参考附图来描述本发明。然而,本发明并不限于实施方式。实施方式中的各种数值和材料是示例。顺便提及,将按如下顺序进行说明:
1、对根据本发明的显示装置、显示装置的驱动方法以及显示元件的驱动方法、一般特征的描述
2、第一实施方式
[对根据本发明的显示装置、显示装置的驱动方法以及显示元件的驱动方法、一般特征的描述]
在根据本发明的实施方式的显示装置、显示装置的驱动方法以及显示元件的驱动方法中,第一视频信号和第二视频信号的值以至少两级来改变是可满足需要的。从执行数字控制的观点来看,期望上述值以由2的幂(例如2、4、8、16、32、……)来表示的级来改变。从产生第一视频信号和第二视频信号的电路的通用性的观点来看,期望第一视频信号和第二视频信号的值以相同数量的级来改变。然而,本发明并不限于此。
例如当执行8位灰度控制时,可以以超过8位的控制来执行内部处理。作为实例,可示出一种组成,其中,内部处理被设定为10位控制,3位被分配用于控制第一视频信号的值,4位被分配用于控制在第一写入处理中将第一视频信号施加于驱动晶体管的栅电极的时间的长度,3位被分配用于控制第二视频信号的值,第一视频信号的值、将第一视频信号施加于驱动晶体管的栅电极的时间的长度的值、第二视频信号的值的组合可从1024个组合中适当地选择,该组合适于0到255的灰度的显示。对于执行超过8位的灰度控制的情况也是如此。
在根据本发明的实施方式的显示装置的驱动方法或显示元件的驱动方法中,执行将第一视频信号施加于驱动晶体管的栅电极的第一写入处理,然后执行将第二视频信号施加于驱动晶体管的栅电极的第二写入处理。顺便提及,第二写入处理可以在第一写入处理结束后立即执行,或者第二写入处理可以在第一写入处理结束一段时间后执行。同样,在根据本发明的实施方式的显示装置中,第二写入处理可以在第一写入处理结束后立即执行,或者第二写入处理可以在第一写入处理结束一段时间后执行。
在根据本发明的实施方式的显示装置的驱动方法或显示元件的驱动方法中,形成电容部的一个电极和另一个电极分别与驱动晶体管的另一源/漏区和栅电极相连,且在第一写入处理中,当第一视频信号施加于驱动晶体管的栅电极时电流流过晶体管,驱动晶体管的另一源/漏区的电势基于第一视频信号的值和将第一视频信号施加于驱动晶体管的栅电极的时间的长度的值变化,由此调整了电容部保持的电压的值。也可以在根据本发明的实施方式的显示装置中采用类似的组成。
根据本发明的实施方式的显示装置或在根据本发明的实施方式的显示装置的驱动方法中使用的显示装置,显示装置包括上述优选组成,进一步包括多条沿第一方向延伸的扫描线和多条沿第二方向延伸的数据线,驱动电路进一步包括具有连接至扫描线的栅电极、连接至数据线的一个源/漏区以及连接至驱动晶体管的栅电极的另一源/漏区的写入晶体管。在根据本发明的实施方式的显示装置的驱动方法中,写入晶体管通过来自扫描线的扫描信号被设定为导通状态,第一视频信号从数据线施加至驱动晶体管的栅电极,接下来第二视频信号从数据线施加至驱动晶体管的栅电极,然后扫描信号结束,以将写入晶体管设定为非导通状态,由此,驱动晶体管的栅电极被设定为浮置态。另外,在根据本发明的实施方式的显示装置中,写入晶体管通过来自扫描线的扫描信号被设定为导通状态,第一视频信号从数据线施加至驱动晶体管的栅电极,接下来第二视频信号从数据线施加至驱动晶体管的栅电极,然后扫描信号结束,以将写入晶体管设定为非导通状态,由此,驱动晶体管的栅电极被设定为浮置态。
根据本发明的实施方式的显示装置或在根据本发明的实施方式的显示装置的驱动方法中使用的显示装置,显示装置包括上述各种优选组成,进一步包括多条沿第一方向延伸的电源线,并且驱动晶体管的一个源/漏区连接至电源线。在根据本发明的实施方式的显示装置的驱动方法中,显示装置包括上面说明的各种优选组成,驱动电压从电源线施加至驱动晶体管的一个源/漏区。类似地,在根据本发明的实施方式的显示装置中,显示装置包括上述优选组成,驱动电压从电源线施加至驱动晶体管的一个源/漏区。
在根据本发明的实施方式的显示装置的驱动方法中或在根据本发明的实施方式的显示元件的驱动方法中,显示装置或显示元件包括上述各种优选组成,在第一写入处理之前,初始化电压(初始化电压和基准电压的差超过驱动晶体管的阈值电压)被施加至驱动晶体管的一个源/漏区,并且基准电压被施加至驱动晶体管的栅电极,由此,驱动晶体管的栅电极的电势和驱动晶体管的另一个源/漏区的电势被初始化,接下来执行阈值电压消除处理,阈值电压消除处理在基准电压被施加至驱动晶体管的栅电极的状态下将驱动电压施加至驱动晶体管的一个源/漏区,由此,驱动晶体管的另一个源/漏区的电势更加接近通过从基准电压中减去驱动晶体管的阈值电压所获得的电势。类似地,在根据本发明的实施方式的包括上述各种优选组成的显示装置中,执行初始化和阈值电压消除处理。
在执行上述初始化和阈值电压消除处理的显示装置的驱动方法中,显示装置包括上述多条扫描线和多条数据线,当驱动电路包括上述写入晶体管时,通过来自扫描线的扫描信号将写入晶体管设置为导通状态,将第一视频信号、第二视频信号和基准电压从数据线施加至驱动晶体管的栅电极。当显示装置包括上述多条电源线,且驱动晶体管的一个源/漏区连接至电源线时,驱动电压和初始化电压从电源线施加至驱动晶体管的一个源/漏区。同样,在根据本发明的实施方式的显示装置的情况下,包括上述各种优选组成的显示装置执行初始化和阈值电压消除处理,第一视频信号、第二视频信号和基准电压从数据线施加至驱动晶体管的栅电极,驱动电压和初始化电压从电源线施加至驱动晶体管的一个源/漏区。
作为阈值电压消除处理的结果,当驱动晶体管的另一个源/漏区的电势达到通过从基准电压中减去驱动晶体管的阈值电压所获得的电势时,将驱动晶体管设定为非导通状态。另一方面,当驱动晶体管的另一个源/漏区的电势没有达到通过从基准电压中减去驱动晶体管的阈值电压所获得的电势时,不将驱动晶体管设定为非导通状态。作为阈值电压消除处理的结果,驱动晶体管并不必需被设定为非导通状态。
根据本发明的实施方式的显示装置或在根据本发明的实施方式的显示装置的驱动方法中使用的显示装置,包括上述各种优选组成的显示装置(在下文中,这些显示装置可被简单地总称为“根据本发明的实施方式的显示装置”)可具有用于所谓的单色显示的组成,或具有用于彩色显示的组成。例如,显示装置可具有一个像素由多个子像素构成的组成,具体地,一个像素由三个子像素(即,发红光子像素、发绿光子像素和发蓝光子像素)构成的彩色显示组成。进一步地,一个像素也可以由通过向三种子像素进一步加入一种子像素或者多种子像素而得到的一个组来构成(例如,通过加入用以提高亮度的发白光的子像素而得到的一个组、通过加入用以扩展色彩再现范围的发射补偿色的光的子像素而得到的一个组、通过加入用以扩展色彩再现范围的发射黄光的子像素而得到的一个组、或者通过加入用以扩展色彩再现范围的发黄光和青蓝光的子像素而得到的一个组)。
图像显示的一些分辨率,例如VGA(640,480)、S-VGA(800,600)、XGA(1024,768)、APRC(1152,900)、S-XGA(1280,1024)、U-XGA(1600,1200)、HD-TV(1920,1080)、Q-XGA(2048,1536)、(1920,1035)、(720,480)、(1280,960)等,可作为显示装置的像素的值的示例。然而,本发明不限于这些值。
在根据本发明的实施方式的构成显示装置的显示元件中或在根据本发明的实施方式的显示元件的驱动方法中使用的显示元件(在下文中,这些显示元件可被简单地总称为“根据本发明的实施方式的显示元件”),有机电致发光部、LED发光部、半导体激光器发光部等可作为电流驱动型发光部的示例。这些发光部可用已知的材料和已知的方法形成。从形成用于彩色显示的平板显示装置的观点看,发光部期望是其中的有机电致发光部。有机电致发光部可以是所谓的顶发光型,或者是底发光型。有机电致发光部可由阳极、空穴传输层、发光层、电子传输层、阴极等形成。
在显示装置中,扫描线、数据线、电源线等各种布线可具有已知的组成和已知的结构。另外,例如电源部、扫描电路、信号输出电路等各种电路可通过使用已知的电路元件等来形成。
构成驱动电路的晶体管例如包括n沟道型薄膜晶体管(TFT)。形成驱动电路的晶体管可为增强型或者耗尽型。可在n沟道型晶体管中形成LDD结构(轻掺杂漏结构)。一些情况下,可非对称地形成LDD结构。例如,由于在显示元件发光时高电流流过驱动晶体管,因此可以仅在源/漏区中的在发光时作为漏区的一个区中形成LDD结构。顺便提及,例如也可以使用p沟道型薄膜晶体管。
构成驱动电路的电容部可通过一个电极、另一个电极以及夹在电极之间的介电层来形成。在某平面上形成(例如形成在支持体上)驱动电路的上述晶体管和电容部。发光部例如被形成在构成驱动电路的晶体管和电容部之上,层间绝缘层夹在发光部和驱动电路之间。另外,驱动晶体管的另一个源/漏区例如经由接触孔连接至发光部的一端(为发光部设置的阳极等)。顺便提及,也可以在半导体基板等中形成晶体管。
稍后所述的支持体和基板的组成材料包括玻璃材料,例如高应力点玻璃、钠玻璃(Na2O·CaO·SiO2)、硼硅玻璃(Na2O·B2O3·SiO2)、镁橄榄石(2MgO·SiO2)、铅玻璃(Na2O·PbO·SiO2)等,以及具有挠性的聚合材料,例如以聚醚砜(PES)、聚酰亚胺、聚碳酸酯(PC)以及聚对苯二甲酸乙二醇酯(PET)为例的聚合材料。顺便提及,各种涂层可被应用至支持体和基板的表面。支持体和基板的组成材料可以相同或互相不同。当使用由具有挠性的聚合物材料形成的支持体和基板时,可形成具有挠性的显示装置。
在一个晶体管的源/漏这两个区中,术语“一个源/漏区”可被用以表示连接至电源侧的源/漏区的含义。另外,导通状态的晶体管意味着在源/漏区之间形成沟道的状态。电流是否从晶体管的一个源/漏区流向另一个源/漏区无关紧要。另一方面,非导通状态的晶体管意味着在源/漏区之间没有形成沟道的状态。另外,源/漏区不仅可以由例如含杂质的多晶硅、非晶硅等导电材料形成,还可以由金属、合金、导电粒子、这些材料的叠层或有机材料制成的层(导电聚合物)形成。
本说明书的各种等式中所示的条件,不仅在等式在数学上精确地成立时被满足,而且在等式实质上成立时也被满足。至于等式是否成立,容许在显示元件和显示装置的设计和制造中发生的各种变化。
在以下说明中使用的时序图中,示意性地示出表示各个期间的横坐标轴的长度(时间的长度),该长度并不表示各个期间的时间的长度比率。对于纵坐标轴也是如此。另外,还示意性地示出了时序图中的波形的形状。
[第一实施方式]
第一实施方式涉及根据本发明的显示装置、显示装置的驱动方法以及显示元件的驱动方法。
图1是根据第一实施方式的显示装置的概念图。图2是包括驱动电路11的显示元件10的等效电路图。如图1和图2所示,根据第一实施方式的显示装置包括信号输出电路102、扫描电路101、电源部100以及以二维矩阵形式排列的显示元件10,且每个显示元件10具有驱动电路11和电流驱动型发光部ELP。
整个N×M显示元件10以二维矩阵形式排列,在第一方向(图1中的X方向,下文中将该方向称为行方向)上具有N个显示元件10,且在第二方向(图1中的Y方向,下文中将该方向称为列方向)上具有M个显示元件10。显示元件10的行数是M,形成每行的显示元件10的数量是N。顺便提及,虽然图1示出3×3个显示元件10,但这仅是示例。
显示装置进一步包括沿第一方向延伸的与扫描电路101连接的多(M)条扫描线SCL,沿第二方向延伸的与信号输出电路102连接的多(N)条数据线DTL,沿第一方向延伸的与电源部100连接的多(M)条电源线PS1。第m行(其中m=1,2,……,M)中的显示元件10连接第m条扫描线SCLm和第m条电源线PS1m,并形成一个显示元件行。另外,第n列(其中n=1,2,……,N)中的显示元件10连接第n条数据线DTLn
如图2所示,驱动电路11至少包括具有栅电极和源/漏区的驱动晶体管TRD和电容部C1。电流经驱动晶体管TRD的源/漏区流过发光部ELP。正如稍后将参考图4详细说明的,显示元件10具有驱动电路11和连接至驱动电路11的发光部ELP层叠的结构。发光部ELP由有机电致发光部形成。
除了驱动晶体管TRD外,驱动电路11进一步包括写入晶体管TRW。驱动晶体管TRD和写入晶体管TRW由n沟道型TFT形成。顺便提及,例如写入晶体管TRW也可以由p沟道型TFT形成。驱动电路11可进一步包括其他晶体管,例如,如稍后描述的图13所示。
电容部C1用于保持驱动晶体管TRD的栅电极相对于驱动晶体管TRD的源区的电压(所谓的栅源间电压)。这种情况下的“源区”指的是当发光部ELP发光时作为“源区”的一侧的源/漏区。在显示元件10的发光状态中,驱动晶体管TRD的一个源/漏区(图2中连接至电源线PS1的一侧)作为漏区,驱动晶体管TRD的另一个源/漏区(连接至发光部ELP的一端(具体地,发光部ELP的阳极)的一侧)作为源区。构成电容部C1的一个电极和另一个电极分别连接至驱动晶体管TRD的另一个源/漏区和栅电极。
写入晶体管TRW具有连接至扫描线SCL的栅电极、连接至数据线DTL的一个源/漏区以及连接至驱动晶体管TRD的栅电极的另一个源/漏区。
驱动晶体管TRD的栅电极形成连接至写入晶体管TRW的另一个源/漏区和电容部C1的另一个电极的第一节点ND1。驱动晶体管TRD的另一个源/漏区形成连接至电容部C1的一个电极和发光部ELP的阳极的第二节点ND2
发光部ELP的另一端(具体地,阴极)连接至第二电源线PS2。如图1所示,第二电源线PS2被所有显示元件10共用。
稍后所述的预定电压VCat被从第二电源线PS2施加至发光部ELP的阴极。发光部ELP的电容由标号CEL表示。另外,发光部ELP发光所必需的阈值电压被表示为Vth-EL。也就是说,当等于或高于Vth-EL的电压施加至发光部ELP的阳极和阴极之间时,发光部ELP发光。
发光部ELP例如具有由阳极、空穴传输层、发光层、电子传输层、阴极等构成的已知组成或结构。电源部100和扫描电路101的组成或结构可以是已知的组成或结构。信号输出电路102的组成将在稍后描述。
在这种情况下,设定驱动晶体管TRD的电压,以使得驱动晶体管TRD在显示元件10的发光状态下工作在饱和区中,且驱动晶体管TRD被驱动以在显示元件10的发光状态下流过根据下述等式(1)的漏电流Ids。如上所述,在显示元件10的发光状态下,驱动晶体管TRD的一个源/漏区作为漏区,驱动晶体管TRD的另一个源/漏区作为源区。为方便说明,在以下描述中,驱动晶体管TRD的一个源/漏区可被简称为漏区,驱动晶体管TRD的另一个源/漏区可被简称为源区。
k≡(1/2)·(W/L)·COX
Ids=k·μ·(Vgs-Vth)2                ...(1)
其中μ是有效迁移率,L是沟道长度,W是沟道宽度,Vgs是栅电极相对于源区的电压,Vth是阈值电压,且COX是(栅绝缘层的相对介电常数)×(真空介电常数)/(栅绝缘层的厚度)。
当漏电流Ids流过发光部ELP时,显示元件10的发光部ELP发光。进一步地,根据漏电流Ids值的大小来控制显示元件10的发光部ELP中的发光状态(亮度)。
通过来自连接至写入晶体管TRW的栅电极的扫描线SCL的扫描信号(具体地,来自扫描电路101的扫描信号)来控制写入晶体管TRW的导通状态/非导通状态。
基于信号输出电路102的操作将各种信号和电压从数据线DTL施加至写入晶体管TRW的一个源/漏区。具体地,从信号输出电路102施加稍后所述的第一视频信号VSig1、第二视频信号VSig2以及预定基准电压VOfs。顺便提及,除了VSig1、VSig2以及VOfs外,可进一步施加其他电压。
如图1所示,信号输出电路102包括:用于产生第一视频信号VSig1和第二视频信号VSig2的视频信号产生部102A;用于产生基准电压VOfs的基准电压产生部102B;具有用于将视频信号产生部102A和基准电压产生部102B连接至数据线DTL的开关SW1和SW2的信号切换部102C;用于控制视频信号产生部102A和信号切换部102C的操作的选择器102D;用于产生各种脉冲的脉冲产生电路102E;以及存储稍后所述的图12中所示的数据的存储装置(存储器)102F。顺便提及,信号输出电路102的该组成是示例,且并不限于此示例。
显示装置以行为单位线顺次扫描。在每一个水平扫描周期内,图1所示的信号切换部102C中的开关SW1先被设置为导通状态(开关SW2处于非导通状态)。然后,开关SW1被设置为非导通状态,且开关SW2被设置为导通状态。接下来,开关SW1和SW2的非导通状态/导通状态适当地改变。在第一实施方式中,根据外部提供的例如被离散化为8位的输入信号的值(最大为255),通过选择第一视频信号VSig1和第二视频信号VSig2的值并且适当地控制改变开关SW1和SW2的定时来控制发光部ELP的发光亮度。
图3是信号输出电路102的一个通道的示意框图。例如,用作水平扫描周期的开始定时的基准的水平同步信号HSync和来自图中未示出的控制部的基准时钟CLK被提供给脉冲产生电路102E。基于水平同步信号HSync和基准时钟CLK,脉冲产生电路102E从水平同步信号HSync的开始定时产生具有不同的上升沿和下降沿的定时的各种脉冲。
基于外部输入的输入信号的值,选择器102D引用存储在存储装置102F中的数据。然后,基于被引用的数据,选择器102D顺序地将用于选择第一视频信号VSig1和第二视频信号VSig2的种类(值)的选择信号提供给视频信号产生部102A,并从脉冲产生电路102E产生的各个脉冲中适当地选择脉冲,然后将作为切换信号的脉冲提供给信号切换部102C。在一个水平扫描周期内,首先向数据线DTL施加基准电压VOfs,接下来基于切换信号施加第一视频信号VSig1,然后施加第二视频信号VSig2。顺便提及,在第一实施方式中,在向数据线施加第一视频信号VSig1完成之后和施加第二视频信号VSig2之前的时间间隔内,施加基准电压VOfs
图4是显示装置的一部分的示意性的局部截面图。构成驱动电路11的晶体管TRD和TRW以及电容部C1形成在支持体20上。发光部ELP例如形成在构成驱动电路11的晶体管TRD和TRW以及电容部C1之上,在发光部ELP和驱动电路11之间夹有层间绝缘层40。另外,驱动晶体管TRD的另一个源/漏区经由接触孔连接至为发光部ELP设置的阳极。顺便提及,在图4中仅示出了驱动晶体管TRD。另一晶体管从视图中隐藏。
更具体地,驱动晶体管TRD由栅电极31、栅绝缘层32、设置在半导体层33中的源/漏区35和35以及与半导体层33的源/漏区35和35之间的一部分对应的沟道形成区34构成。电容部C1由一个电极37、由栅绝缘层32的延伸部分形成的介电层以及另一电极36形成。栅电极31、栅绝缘层32的一部分以及构成电容部C1的另一电极36形成在支持体20上。驱动晶体管TRD的一个源/漏区35连接至配线38(对应于电源线PS1),驱动晶体管TRD的另一个源/漏区35连接至一个电极37。驱动晶体管TRD、电容部C1等由层间绝缘层40覆盖。由阳极51、空穴传输层、发光层、电子传输层以及阴极53构成的发光部ELP设置在层间绝缘层40上。顺便提及,在图中,空穴传输层、发光层以及电子传输层由一层52表示。第二层间绝缘层54设置在层间绝缘层40的一部分上,发光部ELP的一部分未设置在层间绝缘层40的该部分之上。透明基板21设置在第二层间绝缘层54和阴极53上。发光层产生的光通过基板21并向外传输。顺便提及,一个电极37和阳极51经由设置在层间绝缘层40中的接触孔相互连接。阴极53经由设置在第二层间绝缘层54和层间绝缘层40中的接触孔56和55连接设置在栅绝缘层32的延伸部分上的配线39(对应于第二电源线PS2)。
将说明制造图4所示的显示装置等的方法。首先,扫描线SCL等配线、构成电容部C1的电极、包括半导体层的晶体管、层间绝缘层、接触孔等通过已知的方法被适当地形成在支持体20上。接下来,通过已知的方法通过执行成膜和图案化来形成以矩阵形式排列的发光部ELP。然后,已经经过上述步骤的支持体20和基板21互相对向放置,密封周边,然后例如建立与外部电路的连接,由此得到了显示装置。
根据第一实施方式的显示装置是用于彩色显示的显示装置,其包括多个显示元件10(例如,N×M=1920×480)。每个显示元件10形成一个子像素,一个像素由多个子像素的组构成,且像素在行方向和列方向上以二维矩阵的形式排列。一个像素包括三种子像素,即,发射红光的发红光子像素、发射绿光的发绿光子像素、发射蓝光的发蓝光子像素,这些子像素排列在扫描线SCL的延伸方向上。
接下来将描述根据第一实施方式的显示装置的驱动方法和使用根据第一实施方式的显示装置的显示元件的驱动方法(在下文中,这些驱动方法将被简称为“根据第一实施方式的驱动方法”)。显示装置包括以二维矩阵形式排列的(N/3)×M个像素。假定显示的帧速率是FR(次/秒)。构成排列在第m行中的(N/3)个独立的像素(N个子像素)的显示元件10被同时驱动。换句话说,以N个显示元件10所属的行为单位来控制沿第一方向排列的N个显示元件10的发光/不发光的定时。当以行为单位基于线顺次扫描来扫描显示装置时,每行的扫描时间(或更具体地,一个水平扫描周期(所谓的1H))小于(1/FR)×(1/M)秒。
在下文中,将位于第m行第n列的显示元件10称为第(n,m)个显示元件10或第(n,m)个子像素。在完成对应于排列在第m行的显示元件10的水平扫描周期(在下文中,该水平扫描周期可被称为第m个水平扫描周期Hm)之前,执行各种处理(稍后所述的阈值电压消除处理、第一写入处理以及第二写入处理)。顺便提及,在第m个水平扫描周期Hm内执行第一写入处理和第二写入处理。
在以下描述中,如下设定电压或电势的值。然而,以下仅是为了说明而设定的值,电压或电势的值并不限于以下值。
VSig1:第一视频信号
…2到8伏
VSig2:第二视频信号
…2到8伏
VOfs:施加至驱动晶体管TRD的栅电极(第一节点ND1)的基准电压
…0伏
VCC-H:用于使电流流过发光部ELP的驱动电压
…20伏
VCC-L:用于初始化驱动晶体管TRD的另一个源/漏区(第二节点ND2)的电势的初始化电压
…-10伏
Vth:驱动晶体管TRD的阈值电压
…3伏
VCat:施加至发光部ELP的阴极的电压
…0伏
Vth-EL:发光部ELP的阈值电压
…4伏
在第一实施方式中,将在做如下假定的情况下进行描述,假定:第一视频信号VSig1和第二视频信号VSig2的值以P级进行变化(其中P是2以上的自然数)以及第一视频信号VSig1被施加至驱动晶体管TRD的栅电极的时间的长度的值以Q级进行变化(其中Q是3以上的自然数)。
当明确表示第一视频信号VSig1是第p级(其中p=1,2,……,P)的视频信号时,第一视频信号VSig1被表示为视频信号VSig1[p]。类似地,当明确表示第二视频信号VSig2是第p级的视频信号时,第二视频信号VSig2被表示为视频信号VSig2[p]。另外,假定:VSig1[1]和VSig2[1]是2伏且VSig1[P]和VSig2[P]是8伏,并且第一视频信号VSig1[p]和第二视频信号VSig2[p]的值根据“p”的值线性改变。
图5是辅助说明在根据第一实施方式的驱动方法中第(n,m)个显示元件10的操作的时序图。在图6A到6O中将示意性地示出在根据第一实施方式的驱动方法中构成驱动电路11的每个晶体管的导通状态/非导通状态等。
如图5所示,在每一个水平扫描周期内,顺次地将基准电压VOfs、第一视频信号VSig1以及第二视频信号VSig2从信号输出电路102施加至数据线DTLn。顺便提及,如上所述,在第一实施方式中,在第一视频信号VSig1和第二视频信号VSig2之间施加基准电压VOfs
具体地,与当前显示帧中的第m个水平扫描周期Hm相对应,数据线DTLn首先被施加基准电压VOfs,然后被施加对应于第(n,m)个子像素的第一视频信号VSig1(为了方便,该第一视频信号VSig1可被表示为VSig1_m,类似地表示其他第一视频信号),接下来被施加基准电压VOfs,然后被施加对应于第(n,m)个子像素的第二视频信号VSig2(为了方便,该第二视频信号VSig2可被表示为VSig2_m,类似地表示其他第二视频信号)。
在第一实施方式中,在每一个水平扫描周期的前半周期内,将基准电压VOfs以预定的固定时期(在下文中,可称之为基准电压期)施加给数据线DTLn,该固定时期在设计中确定。图5所示的[时期-TP(2)1]、[时期-TP(2)3]以及[时期-TP(2)5]的开始定时和结束定时被设定为与基准电压期的开始定时和结束定时一致。
在根据第一实施方式的显示装置中,在基于电源部100的操作将预定驱动电压VCC-H施加至驱动晶体管TRD的一个源/漏区的状态下,通过基于信号输出电路102的操作将第一视频信号VSig1施加至驱动晶体管TRD的栅电极来执行第一写入处理,接下来通过基于信号输出电路102的操作将第二视频信号VSig2施加至驱动晶体管TRD的栅电极来执行第二写入处理,然后基于扫描电路101的操作将驱动晶体管TRD的栅电极设定为浮置态。由此,与用于保持驱动晶体管TRD的栅电极相对于驱动晶体管TRD的源区的电压的电容部C1中保持的电压的值对应的电流经由驱动晶体管TRD流过发光部ELP,使得发光部ELP发光。调整在第一写入处理中将第一视频信号VSig1施加至驱动晶体管TRD的栅电极的时间的长度。基于第一视频信号VSig1的值、将第一视频信号VSig1施加至驱动晶体管TRD的栅电极的时间的长度的值以及第二视频信号VSig2的值来控制发光部的发光亮度。
在根据第一实施方式的驱动方法中,在图5所示的[时期-TP(2)7]中,在预定驱动电压VCC-H被施加至驱动晶体管TRD的一个源/漏区的状态下,执行将第一视频信号VSig1施加至驱动晶体管TRD的栅电极的第一写入处理,然后执行将第二视频信号VSig2施加至驱动晶体管TRD的栅电极的第二写入处理,然后将驱动晶体管TRD的栅电极设定为浮置态。由此,与用于保持驱动晶体管TRD的栅电极相对于驱动晶体管TRD的源区的电压的电容部C1中保持的电压的值对应的电流经由驱动晶体管TRD流过发光部ELP,使得发光部ELP发光。调整在第一写入处理中将第一视频信号VSig1施加至驱动晶体管TRD的栅电极的时间的长度。从而,可基于第一视频信号VSig1的值、将第一视频信号VSig1施加至驱动晶体管TRD的栅电极的时间的长度的值以及第二视频信号VSig2的值来控制发光部的发光亮度。
为了描述方便,将首先描述包括在第m个水平扫描周期Hm中的从[时期-TP(2)5]到[时期-TP(2)7]的操作以及[时期-TP(2)8]中的操作。随后描述图5所示的从[时期-TP(2)-1]到[时期-TP(2)8]的整个操作的细节。[时期-TP(2)5](见图5、图6H以及图6I)
如稍后将详细描述地,在此[时期-TP(2)5]中,将基准电压VOfs从信号输出电路102施加至数据线DTLn。基于电源部100的操作将驱动电压VCC-H从电源线PS1施加至驱动晶体管TRD的另一个源/漏区。作为下述阈值电压消除处理的结果,第二节点ND2的电势变为(VOfs-Vth)。第二节点ND2的电势仅依据驱动晶体管TRD的阈值电压Vth和基准电压VOfs来确定(图6I)。然后,在[时期-TP(2)5]的结束定时,基于扫描电路101的操作,来自扫描线SCL的扫描信号结束,写入晶体管TRW从导通状态变为非导通状态。
[时期-TP(2)6](见图5和图6J)
在该时期期间,维持写入晶体管TRW的非导通状态。基准电压期结束,将第一视频信号VSig1_m施加至数据线DTLn。假定在[时期-TP(2)5]中,驱动晶体管TRD达到非导通状态,第一节点ND1和第二节点ND2的电势不发生实质性地改变。
[时期-TP(2)7](见图5、图6K至图6M)
在该[时期-TP(2)7]内,在基于电源部100的操作将驱动电压VCC-H从电源线PS1施加至驱动晶体管TRD的一个源/漏区的状态下,基于扫描电路101的操作,通过来自扫描线SCL的扫描信号将写入晶体管TRW设定为导通状态。基于信号输出电路102的操作,执行将第一视频信号VSig1_m从数据线DTLn施加至驱动晶体管TRD的栅电极的第一写入处理,然后执行将第二视频信号VSig2_m从数据线DTLn施加至驱动晶体管TRD的栅电极的第二写入处理。
在[时期-TP(2)7]的开始定时,基于扫描电路101的操作,写入晶体管TRW从非导通状态变为导通状态。在[时期-TP(2)7]的早期部分,继续将第一视频信号VSig1_m施加至数据线DTLn。通过将第一视频信号VSig1_m从数据线DTLn施加至驱动晶体管TRD的栅电极来执行第一写入处理。由于驱动晶体管TRD的栅源间电压超过了阈值电压Vth,因此驱动晶体管TRD被设定为导通状态。
所以,在第一写入处理中,当第一视频信号VSig1_m被施加至驱动晶体管TRD的栅电极时,电流流过驱动晶体管TRD,且基于第一视频信号VSig1_m的值和将第一视频信号VSig1_m施加至驱动晶体管TRD的栅电极的时间的长度的值,驱动晶体管TRD的另一个源/漏区的电势发生改变(上升)(图6K)。将第二节点ND2处的电势的上升量(电势校正值)表示为ΔV1
以下将描述当第一写入处理的时间的长度发生改变时电势校正值ΔV1的改变和当第一视频信号VSig1_m的值发生改变时电势校正值ΔV1的改变。图7是辅助说明当第一写入处理的时间的长度“t1”发生变化时的操作的时序示意图;图8是辅助说明当第一视频信号VSig_1m的值发生变化时的操作的时序示意图。
如图7所示,当将第一视频信号VSig1_m施加至驱动晶体管TRD的栅电极的时期通过推迟[时期-TP(2)7]中的将第一视频信号VSig1_m施加至数据线DTLn的结束定时而被拉长时,电势校正值ΔV1增加。所以,电势校正值ΔV1的值可通过改变[时期-TP(2)7]中的将第一视频信号VSig1_m施加至数据线DTLn的结束定时来进行调整。
另外如图8所示,当[时期-TP(2)7]中的第一视频信号VSig1_m的值增加时,电势校正值ΔV1增加。所以,电势校正值ΔV1的值也可通过改变[时期-TP(2)7]中的第一视频信号VSig1_m的值来进行调整。
所以,当执行图5所示的第一写入处理的时间的长度“t1”的值增加时或当第一视频信号VSig1_m的值增加时,驱动晶体管TRD的另一个源/漏区的电势发生改变(上升)。在第一写入处理后,第二节点ND2的电势是(VOfs-Vth+ΔV1)。
然后,基于信号输出电路102的操作,结束将第一视频信号VSig1_m施加至数据线DTLn。具体地,基于信号输出电路102中的信号切换部102C的操作,基准电压VOfs取代第一视频信号VSig1_m而被施加至数据线DTLn
从而基准电压VOfs被施加至驱动晶体管TRD的栅电极。驱动晶体管TRD的栅源间电压变得比驱动晶体管TRD的阈值电压Vth低。因此驱动晶体管TRD被设定为非导通状态。第二节点ND2的电势保持之前的值(图6L)。
接下来,基于信号输出电路102的操作,将第二视频信号VSig2_m施加至数据线DTLn。顺便提及,在第一实施方式中,从施加第二视频信号VSig2_m的开始定时到[时期-TP(2)7]的结束定时的时间的长度“t2”被设定为在设计中确定的预定长度。
在将驱动电压VCC-H从电源线PS1施加至驱动晶体管TRD的一个源/漏区的状态下,通过将第二视频信号VSig2_m施加至驱动晶体管TRD的栅电极来执行第二写入处理,直到[时期-TP(2)7]的结束定时。如上述第一写入处理,电流流过驱动晶体管TRD,且驱动晶体管TRD的另一个源/漏区的电势改变(上升)(图6M)。这次将第二节点ND2处电势的上升量表示为ΔV2。作为第一写入处理和第二写入处理的结果,电压VSig2_m-(VOfs-Vth+ΔV1+ΔV2)被保持在电容部C1中。
[时期-TP(2)8](见图5、图6N和图6O)
在[时期-TP(2)7]的结束定时,来自扫描线SCL的扫描信号结束,写入晶体管TRW被设定为非导通状态。在该[时期-TP(2)8]中,驱动晶体管TRD的栅电极和数据线DTLn彼此未电连接,因此驱动晶体管TRD的栅电极被设定为浮置态。由于存在电容部C1,类似于所谓的自举电路的现象发生在驱动晶体管TRD的栅电极处,所以第一节点ND1的电势也上升(图6N)。然后,根据电容部C1中保持的电压的值,电流经由驱动晶体管TRD流过发光部ELP,使得发光部ELP发光(图6O)。
如上所述,作为写入处理的结果,显示元件10在电容部C1中保持电压VSig2_m-(VOfs-Vth+ΔV1+ΔV2)。该电压对应于驱动晶体管TRD的栅电极相对于驱动晶体管TRD的源区的电压Vgs。从而,以下等式(5)给出的漏电流Ids经由驱动晶体管TRD流过发光部ELP,使得发光部ELP发光。
Ids=k·μ·(VSig2_m-VOfs-ΔV1-ΔV2)2     ...(5)
从等式(5)清楚可见,漏电流Ids的值随第二视频信号VSig2_m的值增加而增加,随电势校正值ΔV1的值增加而减少。发光部ELP的发光亮度定性地与漏电流Ids的值成比例。另外,根据第二视频信号VSig2_m的值来确定ΔV2的值。从而,可基于第二视频信号VSig2_m的值和电势校正值ΔV1的值来实质性地控制发光部ELP的发光亮度。
通过改变[时期-TP(2)7]内第一视频信号VSig1_m被施加至数据线DTLn的结束定时或者改变第一视频信号VSig1_m的值来调整ΔV1的值,使得可以控制发光部ELP的发光亮度。
如上所述,也可不依赖于第二视频信号VSig2的值,通过改变ΔV1的值使得发光部ELP以不同灰度发光。当施加第二视频信号VSig2[1]乃至VSig2[P]的任一个时,可执行上述操作。因此,可对于数量超过第二视频信号VSig2的级数的大量灰度执行灰度控制。
将参考图9、图10、图11和图12更加详细地描述发光部ELP的灰度控制。
图9是辅助说明当第一视频信号VSig1的值和第一视频信号VSig1被施加至驱动晶体管的栅电极的时间的长度的值在图5所示的[时期-TP(2)7]内变化时第二节点ND2的电势的变化的示意曲线图。具体地,图9示意性地示出当施加第一视频信号VSig1[1]、VSig1[p-1]、VSig1[p]、VSig1[p+1]以及VSig1[P]时的状态。
当在[时期-TP(2)7]中将第一视频信号VSig1施加至驱动晶体管TRD的栅电极时,第一节点ND1的电压为VSig1,且是常数。另一方面,第二节点ND2的电势最初是(VOfs-Vth),在第一实施方式中是-3伏。
例如,在[时期-TP(2)7]中,当施加VSig1[P](8伏)作为第一视频信号VSig1时,在紧接着第一视频信号VSig1[P]的施加结束之后,驱动晶体管TRD的栅电极相对于驱动晶体管TRD的源区的电压Vgs的值是11伏。从而,在上述等式(1)中将Vgs的值设为11伏,可得到在紧接着第一视频信号VSig1[P]被施加至驱动晶体管TRD的栅电极之后流过驱动晶体管TRD的漏电流Ids的值。
因为上述漏电流Ids产生的电荷流入第二节点ND2,第二节点ND2的电势上升。另一方面,驱动晶体管TRD的栅电极相对于驱动晶体管TRD的源区的电压Vgs的值随着第二节点ND2电势的上升而减少。因此,当第一视频信号VSig1[P]被施加至驱动晶体管TRD的栅电极的时间被拉长时,流过驱动晶体管TRD的漏电流Ids的值减少,且第二节点ND2的电势更为缓慢地上升。如图9中所示,结果是当施加第一视频信号VSig1[P]时,第二节点ND2的电势以向上凸的曲线的形式改变。
当施加与VSig1[P]的值不同的第一视频信号VSig1时,第二节点ND2的电势基本上表现出与上述情况类似的行为。然而,当第一视频信号VSig1的值变得较小时,在紧接着第一视频信号VSig1的施加之后的驱动晶体管TRD的栅电极相对于驱动晶体管TRD的源区的电压Vgs的值降低,且第二节点ND2的电势更为缓慢地上升。结果是,施加VSig1[p+1]时第二节点ND2的电势的线位于施加VSig1[p]时第二节点ND2的电势的线之上,施加VSig1[p-1]时第二节点ND2的电势的线位于施加VSig1[p]时第二节点ND2的电势的线之下。在该情况中,假定将第一视频信号VSig1施加至驱动晶体管TRD的栅电极的时间的最大长度和最小长度的值是特定值“tB”和特定值“tW”,这些值在显示装置的设计中设定。
图10是辅助说明当执行第二写入处理时第二节点ND2的电势的调整范围的示意曲线图。在第一实施方式中,“tB”和“tW”之间的间隔被划分为(Q-1)段。尽管在第一实施方式中做相等的划分,但划分并非必须做相等的划分。例如,该间隔可被划分为使得满足在灰度控制中降低非线性的条件。
如图10中所示,将施加第一视频信号VSig1的时间的长度分为从T(1)到T(Q)的Q个值。顺便提及,T(1)=“tW”,且T(Q)=“tB”。当第一视频信号是VSig1[p]时的第二节点ND2的电势的线和施加第一视频信号VSig1[p]的时间的长度T(q)(其中q=1,2,……,Q)的交点被表示为D(p,q)。对应于D(p,q)的第二节点ND2的电势被表示为vD(p,q)。换句话说,D(p,q)=(T(q),vD(p,q))。
当使用ΔvD(p,q)=vD(p,q)-(VOfs-Vth)的表示时,对应于D(p,q)的电势校正值ΔV1是ΔvD(p,q)。从图10清楚可见,ΔvD(p,q)的最大值是对应于点D(1,1)到D(P,Q)中的D(P,Q)的ΔvD(P,Q),且ΔvD(p,q)的最小值是对应于D(1,1)的ΔvD(1,1)。对应于D(p,q)的ΔvD(p,q)根据p和q的组合改变。换句话说,可以通过适当地选择p和q的组合从ΔvD(1,1)到ΔvD(P,Q)的P×Q个值中选择电势校正值ΔV1。图11是辅助说明电势校正值ΔV1、第一视频信号VSig1的种类以及执行第一写入处理的时间的长度之间的关系的表。
顺便提及,在第一实施方式中,选择上述“tB”值使得第二视频信号VSig2的最小值(2伏)与vD(P,Q)之间的差超过驱动晶体管TRD的阈值电压Vth
当第一视频信号VSig1是VSig1[p],执行第一写入处理的时间的长度是T(q),第二视频信号VSig2是VSig2[p’](其中p’=1,2,……,P)时,在[时期-TP(2)8]中流动的漏电流将被表示为Ids(p,q,p’)。此处,由于电势校正值ΔV1等于ΔvD(p,q),Ids(p,q,p’)由下面的等式(5’)表示。
Ids(p,q,p’)=k·μ·(VSig2[p’]_m-VOfs-ΔvD(p,q)-ΔV2)2 ...(5’)
如从等式(5’)中清楚可见,当VSig2[p’]_m取最小值并且ΔvD(p,q)取最大值时,Ids(p,q,p’)变成最小值。当p’=1时,视频信号VSig2[p’]_m的值变为最小值,且当p=P和q=Q时,ΔvD(p,q)的值变为最大值。也即,Ids(P,Q,1)是最小值。另一方面,当第二视频信号VSig2[p’]_m是最大值并且ΔvD(p,q)是最小值时,Ids(p,q,p’)变为最大值。当p’=P时,视频信号VSig2[p’]_m的值变为最大值,且当p=1和q=1时,ΔvD(p,q)的值变为最小值。也即,Ids(1,1,P)是最大值。
Ids(p,q,p’)可假定为从Ids(1,1,1)到Ids(P,Q,P)的P×Q×P个值。如上所述,Ids(P,Q,1)的值是最小值,且Ids(1,1,P)的值是最大值。
图1和图3所示的存储装置102F存储基于上述漏电流Ids(p,q,p’)的值的亮度级系数数据。图12是辅助说明存储装置102F中存储的数据的表。
存储装置102F存储由亮度级系数w(1,1,1)到w(P,Q,P)组成的数据。
亮度级系数通过转换上述漏电流Ids(p,q,p’)的值得到,例如使得亮度级系数的最小值是0,亮度级系数的最大值是(2u-1)。也即,数值被转换以使得对应于最小电流值Ids(P,Q,1)的w(P,Q,1)是最小值0,对应于最大电流值Ids(1,1,P)的w(1,1,P)是最大值(2u-1)。具体地,基于等式w(p,q,p’)=(2u-1)×(Ids(p,q,p’)-Ids(P,Q,1))/(Ids(1,1,P)-Ids(P,Q,1))转换数值。顺便提及,尽管上面的数值“u”可根据显示装置的设计被适当地设定,但在以下描述中假定u=10。从而,0≤w(p,q,p’)≤1023。
当被离散为8位的输入信号输入至图3所示的选择器102D时,选择器102D引用存储装置102F中的数据以选择最接近或等于输入信号值的4倍的亮度级系数w(p,q,p’)。然后选择器102D将选择信号提供给视频信号产生部102A,使得顺次生成对应于系数w(p,q,p’)的第一视频信号VSig1[p]和第二视频信号VSig2[p’]。以类似的方式,选择器102D适当地选择脉冲产生电路102E生成的脉冲,使得在时间长度T(q)期间第一视频信号VSig1[p]被施加至栅电极。选择器102D将该脉冲作为切换信号施加至信号切换部102C。在此实例中,如下组成即可满足需求:其中,图3所示的脉冲产生电路102E从水平同步信号HSync的开始定时生成例如Q种具有不同下降沿定时的脉冲,且选择器102D根据输入信号的值适当地选择脉冲并将脉冲作为切换信号施加至信号切换部102C。
以上描述了灰度控制的细节。顺便提及,尽管上述描述假定图10中的长度T(1)到T(Q)均与第一视频信号VSig1的值无关,但长度T(1)到T(Q)并不限于此。可根据第一视频信号VSig1的值来改变将图10中“tW”和“tB”之间的间隔划分为(Q-1)段的条件。
接下来将参考图5和图6A到图6O说明根据第一实施方式的驱动方法中的第(n,m)个显示元件10的操作细节。
[时期-TP(2)-1](见图5和图6A)
此[时期-TP(2)-1]例如是执行在先前显示帧中的操作的时期,且在该时期期间,第(n,m)个显示元件10在完成各种先前处理后处于发光状态。也即,稍后所述的基于等式(5)的漏电流Ids’流过构成第(n,m)个子像素的显示元件10中的发光部ELP,且构成第(n,m)个子像素的显示元件10的亮度具有对应于漏电流Ids’的值。在这种情况下,写入晶体管TRW处于非导通状态,驱动晶体管TRD处于导通状态。直到排列在第(m+m’)行中的显示元件10的水平扫描周期将要开始之前,保持第(n,m)个显示元件10的发光状态。
如上所述,数据线DTLn被施加基准电压VOfs、第一视频信号VSig1以及第二视频信号VSig2,以对应于每一个水平扫描周期。然而,由于写入晶体管TRW处于非导通状态,即使当数据线DTLn的电势(电压)在[时期-TP(2)-1]中改变时,第一节点ND1和第二节点ND2的电势也不发生改变(实际中可发生由于寄生电容的电容耦合等原因而产生的电势改变,但通常是可忽略的)。对于稍后所述的[时期-TP(2)0]同样如此。
图5中示为[时期-TP(2)0]到[时期-TP(2)6]的时期是从完成各种先前处理后发光状态结束到执行下一写入处理的[时期-TP(2)7]即将开始前的定时的操作时期。在[时期-TP(2)0]到[时期-TP(2)7]中,第(n,m)个显示元件10原则上处于非导通状态。如图5所示,[时期-TP(2)5]、[时期-TP(2)6]和[时期-TP(2)7]被包括在第m个水平扫描周期Hm中。
将描述操作概要。在第一实施方式中,在[时期-TP(2)1]中,将初始化电压VCC-L和基准电压VOfs之间的差超过驱动晶体管TRD的阈值电压Vth的初始化电压VCC-L施加至驱动晶体管TRD的一个源/漏区,且将基准电压VOfs施加至驱动晶体管TRD的栅电极,由此,驱动晶体管TRD的栅电极电势和驱动晶体管TRD的另一个源/漏区的电势被初始化。
在[时期-TP(2)3]和[时期-TP(2)5]中,在将基准电压VOfs从数据线DTLn施加至驱动晶体管TRD的栅电极的状态下,将驱动电压VCC-H施加至驱动晶体管TRD的一个源/漏区,由此执行使得驱动晶体管TRD的另一个源/漏区的电势更加接近通过从基准电压VOfs中减去驱动晶体管TRD的阈值电压Vth所获得的电势的阈值电压消除处理。
在第一实施方式中,在描述中假定阈值电压消除处理在多个水平扫描周期中(或更具体地,在第(m-1)个水平扫描周期Hm-1和第m个水平扫描周期Hm中)执行。然而,阈值电压消除处理不限于此。尽管依赖于显示装置的规格,阈值电压消除处理可在一个水平扫描周期中执行。可替代地,阈值电压消除处理也可在三个或更多个水平扫描周期中执行。
在图5中,[时期-TP(2)1]与第(m-2)个水平扫描周期Hm-2中的基准电压期一致,[时期-TP(2)3]与第(m-1)个水平扫描周期Hm-1中的基准电压期一致,[时期-TP(2)5]与第m个水平扫描周期Hm中的基准电压期一致。
接下来将参考图5等描述在从[时期-TP(2)0]到[时期-TP(2)8]的每一个时期中的操作细节。
[时期-TP(2)0](见图5和图6B)
在这个[时期-TP(2)0]中,例如执行在先前显示帧和本显示帧中的操作。也即,这个[时期-TP(2)0]是从先前显示帧中的第(m+m’)个水平扫描周期Hm+m’的开始定时到本显示帧中的第(m-3)个水平扫描周期Hm-3的结束定时的时期。在[时期-TP(2)0]中,第(n,m)个显示元件10原则上处于非导通状态。在[时期-TP(2)0]的开始定时,从电源部100施加至电源线PS1m的电压从驱动电压VCC-H变为初始化电压VCC-L。结果,第二节点ND2的电势降至VCC-L,反向电压被施加至发光部ELP的阳极和阴极之间,且发光部ELP被设定为不发光状态中。另外,处于浮置态中的第一节点ND1(驱动晶体管TRD的栅电极)的电势降低,以跟随第二节点ND2的电势的下降。
[时期-TP(2)1](见图5和图6C)
然后,本显示帧中的第(m-2)个水平扫描周期Hm-2开始。在这个[时期-TP(2)1]中,将扫描线SCLm设为高电平,以将显示元件10的写入晶体管TRW设为导通状态。从信号输出电路102施加至数据线DTLn的电压是基准电压VOfs。结果,第一节点ND1的电势变为VOfs(0伏)。基于电源部100的操作,将初始化电压VCC-L从电源线PS1m施加至第二节点ND2。从而,第二节点ND2的电势被保持在VCC-L(-10伏)。
因为第一节点ND1和第二节点ND2之间的电势差是10伏,驱动晶体管TRD的阈值电压Vth是3伏,因此驱动晶体管TRD处于导通状态。顺便提及,第二节点ND2和发光部ELP的阴极之间的电势差是-10伏,该电势差未超过发光部ELP的阈值电压Vth-EL。由此,第一节点ND1的电势和第二节点ND2的电势被初始化。
[时期-TP(2)2](见图5和图6D)
在这个[时期-TP(2)2]中,将扫描线SCLm设为低电平。显示元件10的写入晶体管TRW被设定为非导通状态。第一节点ND1和第二节点ND2的电势基本上保持之前的状态。
[时期-TP(2)3](见图5、图6E和图6F)
在这个[时期-TP(2)3]中,执行第一阈值电压消除处理。将扫描线SCLm设为高电平,以将显示元件10的写入晶体管TRW设为导通状态。从信号输出电路102施加至数据线DTLn的电压是基准电压VOfs。第一节点ND1的电势是VOfs(0伏)。
接下来,从电源部100施加至电源线PS1m的电压从初始化电压VCC-L变为驱动电压VCC-H。结果,尽管第一节点ND1的电势未改变(保持VOfs=0伏),第二节点ND2的电势朝向通过从基准电压VOfs中减去驱动晶体管TRD的阈值电压Vth所获得的电势改变。也即,第二节点ND2的电势上升。
当这个[时期-TP(2)3]足够长时,驱动晶体管TRD的栅电极和驱动晶体管TRD的另一个源/漏区之间的电势差达到Vth,使得驱动晶体管TRD被设定为非导通状态。也即,第二节点ND2的电势趋向(VOfs-Vth),并最终变为(VOfs-Vth)。然而,图5所示的实例中的[时期-TP(2)3]的长度并不足以充分地改变第二节点ND2的电势。在[时期-TP(2)3]的结束定时,第二节点ND2的电势达到满足关系VCC-L<V1<(VOfs-Vth)的一个特定电势V1
[时期-TP(2)4](见图5和图6G)
在这个[时期-TP(2)4]中,将扫描线SCLm设为低电平,以将显示元件10的写入晶体管TRW设为非导通状态。结果,第一节点ND1被设定为浮置态。
因为将驱动电压VCC-H从电源部100施加至驱动晶体管TRD的一个源/漏区,第二节点ND2的电势从电势V1上升至一特定电势V2。同时,由于驱动晶体管TRD的栅电极处于浮置态,且存在电容部C1,所以在驱动晶体管TRD的栅电极处发生自举操作。从而,第一节点ND1的电势上升,以跟随第二节点ND2的电势变化。
作为下一步[时期-TP(2)5]中操作的先决条件,在[时期-TP(2)5]的开始定时,第二节点ND2的电势需要低于(VOfs-Vth)。在显示装置的设计中,[时期-TP(2)4]的长度被设定为满足条件V2<(VOfs-L-Vth)。
[时期-TP(2)5](见图5、图6H和图6I)
在这个[时期-TP(2)5]中,执行第二阈值电压消除处理。基于来自扫描线SCLm的扫描信号,显示元件10的写入晶体管TRW被设定为导通状态。从信号输出电路102施加至数据线DTLn的电压是基准电压VOfs。第一节点ND1的电势从通过自举操作提升的电势再次变为VOfs(0伏)。
假定在这种情况下电容部C1的值是值c1,且发光部ELP的电容CEL的值是值cEL。然后,假定驱动晶体管TRD的栅电极和另一个源/漏区之间的寄生电容的值是cgs。当第一节点ND1和第二节点ND2之间的电容值由标记cA表示时,cA=c1+cgs。当第二节点ND2和第二电源线PS2之间的电容值由标记cB表示时,cB=cEL。顺便提及,可将附加电容部连接至发光部ELP的两端,以与发光部ELP并联。在这种情况下,附加电容部的电容值被追加至cB
当第一节点ND1的电势改变时,第一节点ND1和第二节点ND2之间的电势差也改变。也即,根据第一节点ND1和第二节点ND2之间的电容值以及第二节点ND2和第二电源线PS2之间的电容值来分配基于第一节点ND1的电势变化量的电荷。然而,当与值cA(=c1+cgs)相比,值cB(=cEL)足够大时,第二节点ND2的电势变化小。发光部ELP的电容CEL的值cEL通常大于电容部C1的值c1和驱动晶体管TRD的寄生电容的值cgs。在以下描述中,将不考虑由第一节点ND1的电势的变化引起的第二节点ND2的电势的变化。顺便提及,在图5的驱动时序图中,未示出由第一节点ND1的电势的变化引起的第二节点ND2的电势的变化。
因为将驱动电压VCC-H从电源部100施加至驱动晶体管TRD的一个源/漏区,第二节点ND2的电势变为通过从基准电压VOfs中减去驱动晶体管TRD的阈值电压Vth所得到的电势。也即,第二节点ND2的电势从电势V2上升,且变为通过从基准电压VOfs中减去驱动晶体管TRD的阈值电压Vth所得的电势。然后,当驱动晶体管TRD的栅电极和驱动晶体管TRD的另一个源/漏区之间的电势差达到Vth时,驱动晶体管TRD被设定为非导通状态。在此状态下,第二节点ND2的电势实质上是(VOfs-Vth)。在这种情况下,当保证以下等式(2)成立时,或当选择和确定电势以满足等式(2)时,发光部ELP不发光。
(VOfs-Vth)<(Vth-EL+VCat)   ...(2)
在这个[时期-TP(2)5]中,第二节点ND2的电势最终变为(VOfs-Vth)。也即,第二节点ND2的电势仅根据驱动晶体管TRD的阈值电压Vth和基准电压VOfs来确定。第二节点ND2的电势不依赖于发光部ELP的阈值电压Vth-EL。在[时期-TP(2)5]的结束定时,基于来自扫描线SCLm的扫描信号,写入晶体管TRW从导通状态变为非导通状态。
[时期-TP(2)6](见图5和图6J)
在该时期期间保持写入晶体管TRW的非导通状态。基准电压期结束,将第一视频信号VSig1_m施加给数据线DTLn。假设在[时期-TP(2)5]中驱动晶体管TRD已达到非导通状态,第一节点ND1和第二节点ND2的电势未实质性地改变。顺便提及,当在[时期-TP(2)5]中执行的阈值电压消除处理中驱动晶体管TRD未达到非导通状态时,在[时期-TP(2)6]中发生自举操作,且第一节点ND1和第二节点ND2的电势有所上升。
[时期-TP(2)7](见图5和图6K至图6M)
在这个[时期-TP(2)7]中,执行上述第一写入处理和第二写入处理。如图5所示,在[时期-TP(2)7]中,显示元件10中的第二节点ND2的电势发生变化。该电势中的上升量(图5所示的ΔV1和ΔV2)如上所述,因此省略其描述。
Vg是驱动晶体管TRD的栅电极的电势(第一节点ND1),Vs是驱动晶体管TRD的另一个源/漏区的电势(第二节点ND2),当不考虑上述第二节点ND2的电势的上升时,Vg的值和Vs的值如下。第一节点ND1和第二节点ND2之间的电势差,也即驱动晶体管TRD的栅电极和驱动晶体管TRD的用作源区的另一个源/漏区之间的电势差Vgs可由下式(3)表示。
Vg=VSig2_m
Vs≈VOfs-Vth
Vgs≈VSig2_m-(VOfs-Vth)     ...(3)
也即,当不考虑上述第二节点ND2的电势的上升时,驱动晶体管TRD在写入处理中获得的电势差Vgs仅依赖于第二视频信号VSig2_m、驱动晶体管TRD的阈值电压Vth以及基准电压VOfs。电势差Vgs不依赖于发光部ELP的阈值电压Vth-EL
在上述驱动方法中,在将驱动电压VCC-H从电源部100施加至驱动晶体管TRD的一个源/漏区的状态下,将第一视频信号VSig1和第二视频信号VSig2施加至驱动晶体管TRD的栅电极。从而,如图5所示,第二节点ND2的电势在第一写入处理中上升ΔV1,在第二写入处理中上升ΔV2。在这种情况下,驱动晶体管TRD的栅电极和驱动晶体管TRD的用作源区的另一个源/漏区之间的电势差Vgs被从等式(3)修正为如以下等式(4)。
Vgs≈VSig_2m-(VOfs-Vth)-ΔV1-ΔV2      ...(4)
另外,执行第一写入处理的时间的长度“t1”和执行第二写入处理的时间的长度“t2”的上限被确定为使得驱动晶体管TRD的另一个源/漏区的电势(VOfs-Vth+ΔV1+ΔV2)满足以下等式(2’)。在[时期-TP(2)7]中,发光部ELP不发光。
(VOfs-Vth+ΔV1+ΔV2)<(Vth-EL+VCat)    ...(2’)
[时期-TP(2)8](见图5、图6N和图6O)
保持将驱动电压VCC-H从电源部100施加至驱动晶体管TRD的一个源/漏区的状态。在显示元件10中,作为写入处理的结果,电容部C1保持基于第二视频信号VSig2_m的电压、基准电压VOfs、阈值电压Vth、电势校正值ΔV1等。因为来自扫描线SCL的扫描信号已经结束,因此写入晶体管TRW处于非导通状态。从而驱动晶体管TRD的栅电极被设定为浮置态。由此,与作为写入处理的结果在电容部C1中保持的电压的值相对应的电流经由驱动晶体管TRD流过发光部ELP,使得发光部ELP发光。
将更为具体地描述显示元件10的操作。保持将驱动电压VCC-H从电源部100施加至驱动晶体管TRD的一个源/漏区的状态,且第一节点ND1与数据线DTLn未电连接。从而,作为上述结果,第二节点ND2的电势上升(图6N)。
在这种情况下,如上所述,因为驱动晶体管TRD的栅电极处于浮置态,且存在电容部C1,在驱动晶体管TRD的栅电极处发生类似所谓自举电路的现象,使得第一节点ND1的电势也上升。结果,驱动晶体管TRD的栅电极和驱动晶体管TRD的用作源区的另一个源/漏区之间的电势差Vgs保持等式(4)中的值。
另外,因为第二节点ND2的电势上升超过(Vth-EL+VCat),发光部ELP开始发光(见图6O)。这时,流过发光部ELP的电流是从驱动晶体管TRD的漏区流向源区的漏电流Ids,所以可由等式(1)表示。在这种情况下,根据等式(1)和等式(4),等式(1)可被修正为如以下等式(5)的情形。
Ids=k·μ·(VSig2_m-VOfs-ΔV1-ΔV2)2    ...(5)
因此,当基准电压VOfs被设定为0伏时,流过发光部ELP的漏电流Ids正比于通过从第二视频信号VSig2_m的值中减去电势校正值ΔV1和ΔV2的值所得的值的平方。换句话说,流过发光部ELP的漏电流Ids不依赖发光部ELP的阈值电压Vth-EL或驱动晶体管TRD的阈值电压Vth。也即,发光部ELP的发光量(亮度)不受发光部ELP的阈值电压Vth-EL或驱动晶体管TRD的阈值电压Vth影响。构成第(n,m)个子像素的显示元件10的亮度对应于漏电流Ids
保持发光部ELP的发光状态,直到第(m+m’-1)个水平扫描周期。第(m+m’-1)个水平扫描周期的结束定时对应于[时期-TP(2)-1]的结束定时。在这种情况下,“m’”满足关系1<m’<M,且是显示装置中的预定值。换句话说,在从[时期-TP(2)8]的开始定时到第(m+m’)个水平扫描周期Hm+m’即将开始之前的定时的时期内驱动发光部ELP,且该时期是发光期。
上面已经基于优选实施方式描述本发明。然而,本发明不限于此实施方式。实施方式所描述的显示装置的组成和结构、制造显示装置的方法的步骤以及显示装置和显示元件的驱动方法的步骤是示例,可进行适当地改变。
在实施方式中,在结束向数据线施加第一视频信号之后并且在开始施加第二视频信号之前的间隔期间向数据线施加基准电压。然而,本发明不限于此。例如,可以采用以下组成,其中,在经过基准电压期之后并且在开始施加第一视频信号之前的时间间隔内继续向数据线施加基准电压,且紧接着结束施加第一视频信号之后,施加第二视频信号。在此组成中,可通过改变施加第一视频信号的开始定时来调整执行第一写入处理的时间的长度。
在假定驱动晶体管TRD是n沟道型的情况下描述了实施方式。当驱动晶体管TRD是p沟道型晶体管时,互换构成发光部ELP的阳极和阴极的连接即可满足需求。顺便提及,在此组成中,漏电流Ids的流动方向改变。因此,适当地改变施加至电源线PS1的电压值等即可满足需求。
另外,构成显示元件10的驱动电路11可进一步包括其他晶体管。图13示出了包括连接至第一节点ND1的晶体管(第一晶体管TR1)、第二晶体管TR2以及第三晶体管TR3的组成。顺便提及,可为包括三个晶体管中的一个或两个晶体管的组成。
在第一晶体管TR1中,将基准电压VOfs施加至一个源/漏区,且另一个源/漏区连接至第一节点ND1。将来自第一晶体管控制电路103的控制信号经由第一晶体管控制线AZ1施加至第一晶体管TR1的栅电极,以控制第一晶体管TR1的导通状态/非导通状态。由此,可设定第一节点ND1的电势。
在第二晶体管TR2中,将初始化电压VCC-L施加至一个源/漏区,且另一个源/漏区连接至第二节点ND2。将来自第二晶体管控制电路104的控制信号经由第二晶体管控制线AZ2施加至第二晶体管TR2的栅电极,以控制第二晶体管TR2的导通状态/非导通状态。由此,可初始化第二节点ND2的电势。
第三晶体管TR3连接在驱动晶体管TRD的一个源/漏区和电源线PS1之间。将来自第三晶体管控制电路105的控制信号经由第三晶体管控制线CL施加至第三晶体管TR3的栅电极。
本申请包含涉及在2010年2月22日向日本专利局提交的日本优先权专利申请JP 2010-035915中公开的主题,其全部内容结合于此以供参考。
本领域技术人员应当理解,可根据设计需求和其他因素进行各种修改、组合、子组合和改变,它们均在所附的权利要求或等同物的范围内。

Claims (11)

1.一种显示装置的驱动方法,所述显示装置包括在第一方向和第二方向上以二维矩阵形式布置的显示元件,所述显示元件的每一个包括驱动电路和电流驱动型发光部,所述驱动电路至少包括具有栅电极和源/漏区的驱动晶体管以及电容部,且电流经由所述驱动晶体管的源/漏区流过所述发光部,所述驱动方法包括以下步骤:
在预定驱动电压被施加至所述驱动晶体管的一个源/漏区的状态下,执行将第一视频信号施加至所述驱动晶体管的栅电极的第一写入处理,接下来执行将第二视频信号施加至所述驱动晶体管的栅电极的第二写入处理,然后将所述驱动晶体管的栅电极设定为浮置态,由此与保持在用于保持所述驱动晶体管的栅电极相对于所述驱动晶体管的源区的电压的所述电容部中的电压的值对应的电流经由所述驱动晶体管流过所述发光部,使得所述发光部发光;
其中,在所述第一写入处理中,调整将所述第一视频信号施加至所述驱动晶体管的栅电极的时间的长度,由此基于所述第一视频信号的值、将所述第一视频信号施加至所述驱动晶体管的栅电极的时间的长度的值以及所述第二视频信号的值来控制所述发光部的发光亮度。
2.根据权利要求1所述的显示装置的驱动方法,
其中,构成所述电容部的一个电极和另一个电极分别连接至所述驱动晶体管的另一个源/漏区和栅电极,且
在所述第一写入处理中,当将所述第一视频信号施加至所述驱动晶体管的栅电极时,电流流过所述驱动晶体管,且基于所述第一视频信号的值和将所述第一视频信号施加至所述驱动晶体管的栅电极的时间的长度的值来改变所述驱动晶体管的另一个源/漏区的电势,由此调整保持在所述电容部中的电压的值。
3.根据权利要求1所述的显示装置的驱动方法,
其中,所述显示装置进一步包括沿所述第一方向延伸的多条扫描线和沿所述第二方向延伸的多条数据线,
所述驱动电路进一步包括具有连接至扫描线的栅电极、连接至数据线的一个源/漏区以及连接至所述驱动晶体管的栅电极的另一个源/漏区的写入晶体管,且
通过来自所述扫描线的扫描信号将所述写入晶体管设定为导通状态,将所述第一视频信号从所述数据线施加至所述驱动晶体管的栅电极,接下来将所述第二视频信号从所述数据线施加至所述驱动晶体管的栅电极,然后结束所述扫描信号以将所述写入晶体管设定为非导通状态,由此将所述驱动晶体管的栅电极设定为浮置态。
4.根据权利要求1所述的显示装置的驱动方法,
其中,所述显示装置进一步包括沿所述第一方向延伸的多条电源线,且
所述驱动晶体管的一个源/漏区连接至电源线,且将所述驱动电压从所述电源线施加至所述驱动晶体管的一个源/漏区。
5.根据权利要求1所述的显示装置的驱动方法,
其中,在所述第一写入处理之前,将使得初始化电压和基准电压之间的差超过所述驱动晶体管的阈值电压的所述初始化电压施加至所述驱动晶体管的一个源/漏区,且将所述基准电压施加至所述驱动晶体管的栅电极,由此初始化所述驱动晶体管的栅电极的电势和所述驱动晶体管的另一个源/漏区的电势,且
接下来,在将所述基准电压施加至所述驱动晶体管的栅电极的状态下,通过将所述驱动电压施加至所述驱动晶体管的一个源/漏区来执行使得所述驱动晶体管的另一个源/漏区的电势接近通过从所述基准电压中减去所述驱动晶体管的阈值电压而得到的电势的阈值电压消除处理。
6.根据权利要求5所述的显示装置的驱动方法,
其中,所述显示装置进一步包括沿所述第一方向延伸的多条电源线,且
所述驱动晶体管的一个源/漏区连接至电源线,且将所述驱动电压和所述初始化电压从所述电源线施加至所述驱动晶体管的一个源/漏区。
7.根据权利要求5所述的显示装置的驱动方法,
其中,所述显示装置进一步包括沿所述第一方向延伸的多条扫描线和沿所述第二方向延伸的多条数据线,
所述驱动电路进一步包括具有连接至扫描线的栅电极、连接至数据线的一个源/漏区以及连接至所述驱动晶体管的栅电极的另一个源/漏区的写入晶体管,且
通过来自所述扫描线的扫描信号将所述写入晶体管设定为导通状态,且将所述第一视频信号、所述第二视频信号以及所述基准电压从所述数据线施加至所述驱动晶体管的栅电极。
8.根据权利要求7所述的显示装置的驱动方法,
其中,所述显示装置进一步包括沿所述第一方向延伸的多条电源线,且
所述驱动晶体管的一个源/漏区连接至所述电源线,且将所述驱动电压和所述初始化电压从所述电源线施加至所述驱动晶体管的一个源/漏区。
9.一种显示装置,包括:
信号输出电路、扫描电路和供电部;以及
在第一方向和第二方向上以二维矩阵形式布置的显示元件,所述显示元件的每一个包括驱动电路和电流驱动型发光部,
所述驱动电路至少包括具有栅电极和源/漏区的驱动晶体管以及电容部,且电流经由所述驱动晶体管的源/漏区流过所述发光部,
其中,在基于所述供电部的操作将预定驱动电压施加至所述驱动晶体管的一个源/漏区的状态下,基于所述信号输出电路的操作通过将第一视频信号施加至所述驱动晶体管的栅电极来执行第一写入处理,接下来基于所述信号输出电路的操作通过将第二视频信号施加至所述驱动晶体管的栅电极来执行第二写入处理,然后基于所述扫描电路的操作将所述驱动晶体管的栅电极设定为浮置态,由此,与保持在用于保持所述驱动晶体管的栅电极相对于所述驱动晶体管的源区的电压的所述电容部中的电压的值对应的电流经由所述驱动晶体管流过所述发光部,使得所述发光部发光,且
在所述第一写入处理中,调整将所述第一视频信号施加至所述驱动晶体管的栅电极的时间的长度,基于所述第一视频信号的值、将所述第一视频信号施加至所述驱动晶体管的栅电极的时间的长度的值以及所述第二视频信号的值来控制所述发光部的发光亮度。
10.一种显示元件的驱动方法,所述显示元件包括驱动电路和电流驱动型发光部,所述驱动电路至少包括具有栅电极和源/漏区的驱动晶体管以及电容部,且电流经由所述驱动晶体管的源/漏区流过所述发光部,所述驱动方法包括以下步骤:
在预定驱动电压被施加至所述驱动晶体管的一个源/漏区的状态下,执行将第一视频信号施加至所述驱动晶体管的栅电极的第一写入处理,接下来执行将第二视频信号施加至所述驱动晶体管的栅电极的第二写入处理,然后将所述驱动晶体管的栅电极设定为浮置态,由此,与保持在用于保持所述驱动晶体管的栅电极相对于所述驱动晶体管的源区的电压的所述电容部中的电压的值对应的电流经由所述驱动晶体管流过所述发光部,使得所述发光部发光,
其中,在所述第一写入处理中,调整将所述第一视频信号施加至所述驱动晶体管的栅电极的时间的长度,由此基于所述第一视频信号的值、将所述第一视频信号施加至所述驱动晶体管的栅电极的时间的长度的值以及所述第二视频信号的值来控制所述发光部的发光亮度。
11.一种显示装置的驱动方法,所述驱动方法包括以下步骤:
执行将第一视频信号施加至驱动晶体管的栅电极的第一写入处理,接下来执行将第二视频信号施加至所述驱动晶体管的栅电极的第二写入处理,然后使电流经由所述驱动晶体管流过发光部,使得所述发光部发光,
其中,控制所述第一视频信号的值、将所述第一视频信号施加至所述驱动晶体管的栅电极的时间的长度的值以及所述第二视频信号的值。
CN201110038525.0A 2010-02-22 2011-02-14 显示装置、显示装置的驱动方法以及显示元件的驱动方法 Expired - Fee Related CN102163412B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010-035915 2010-02-22
JP2010035915A JP2011170244A (ja) 2010-02-22 2010-02-22 表示装置及び表示装置の駆動方法、並びに、表示素子の駆動方法

Publications (2)

Publication Number Publication Date
CN102163412A true CN102163412A (zh) 2011-08-24
CN102163412B CN102163412B (zh) 2014-12-10

Family

ID=44464612

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110038525.0A Expired - Fee Related CN102163412B (zh) 2010-02-22 2011-02-14 显示装置、显示装置的驱动方法以及显示元件的驱动方法

Country Status (5)

Country Link
US (1) US8094253B2 (zh)
JP (1) JP2011170244A (zh)
KR (1) KR101634823B1 (zh)
CN (1) CN102163412B (zh)
TW (1) TW201137829A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107195269A (zh) * 2017-05-26 2017-09-22 上海天马有机发光显示技术有限公司 一种显示面板、显示装置及显示面板的多路选通开关电路的驱动方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009063719A (ja) 2007-09-05 2009-03-26 Sony Corp 有機エレクトロルミネッセンス発光部の駆動方法
WO2015108529A1 (en) * 2014-01-17 2015-07-23 Empire Technology Development Llc Optical fibers without cladding

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1716367A (zh) * 2004-06-29 2006-01-04 三星Sdi株式会社 发光显示器及其驱动方法
JP2007310311A (ja) * 2006-05-22 2007-11-29 Sony Corp 表示装置及びその駆動方法
US20090001378A1 (en) * 2007-06-29 2009-01-01 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000047637A (ja) * 1998-07-28 2000-02-18 Idemitsu Kosan Co Ltd 有機エレクトロルミネッセンス素子の駆動方法および有機エレクトロルミネッセンス装置
KR100629571B1 (ko) * 2005-06-30 2006-09-27 엘지이노텍 주식회사 유기발광표시장치 및 그 구동방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1716367A (zh) * 2004-06-29 2006-01-04 三星Sdi株式会社 发光显示器及其驱动方法
US7408533B2 (en) * 2004-06-29 2008-08-05 Samsung Sdi Co., Ltd. Light emitting display and driving method thereof
JP2007310311A (ja) * 2006-05-22 2007-11-29 Sony Corp 表示装置及びその駆動方法
CN101577089A (zh) * 2006-05-22 2009-11-11 索尼株式会社 显示设备和驱动该显示设备的方法
US20090001378A1 (en) * 2007-06-29 2009-01-01 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107195269A (zh) * 2017-05-26 2017-09-22 上海天马有机发光显示技术有限公司 一种显示面板、显示装置及显示面板的多路选通开关电路的驱动方法
CN107195269B (zh) * 2017-05-26 2019-08-02 上海天马有机发光显示技术有限公司 一种显示面板、显示装置及显示面板的多路选通开关电路的驱动方法

Also Published As

Publication number Publication date
CN102163412B (zh) 2014-12-10
KR101634823B1 (ko) 2016-06-29
KR20110096480A (ko) 2011-08-30
JP2011170244A (ja) 2011-09-01
US8094253B2 (en) 2012-01-10
TW201137829A (en) 2011-11-01
US20110205252A1 (en) 2011-08-25

Similar Documents

Publication Publication Date Title
CN105895007B (zh) 能够补偿由驱动元件导致的亮度变化的有机发光显示器
CN102542970B (zh) 显示设备和显示设备驱动方法
CN104700773B (zh) 有机发光显示装置及其驱动方法
CN105144273B (zh) 图像信号处理电路、图像信号处理方法以及显示装置
CN1989539B (zh) 显示驱动装置、显示装置及其驱动控制方法
CN103050083B (zh) 有机发光显示设备
CN103123774B (zh) 有机发光二极管显示装置
CN109961741B (zh) 有机发光二极管显示设备
CN101515434B (zh) 有机发光二极管显示器
CN106205479B (zh) 有机发光显示器和驱动有机发光显示器的方法
KR102173218B1 (ko) 유기 발광 표시 장치
CN105489169B (zh) 有机发光显示装置及用于其的晶体管结构
KR20150073340A (ko) 유기 발광 표시 장치
CN103915061A (zh) 有机发光二极管显示装置及其驱动方法
CN103680382A (zh) 显示器驱动方法及其集成驱动设备
CN103093720A (zh) 有机发光二极管显示装置
KR20140080243A (ko) 유기 발광 디스플레이 장치의 구동 방법
KR102090610B1 (ko) 유기 발광 표시 장치 및 그의 구동 방법
CN101689348A (zh) 显示设备和用于驱动显示设备的方法
CN102543035A (zh) 显示装置以及显示装置驱动方法
KR102526484B1 (ko) 유기발광다이오드표시장치 및 이의 구동방법
KR20120075828A (ko) 유기발광다이오드 표시장치 및 그 구동방법
KR102526291B1 (ko) 유기발광 표시장치
KR20170074620A (ko) 유기 발광 표시 장치의 서브-화소 및 이를 포함하는 유기 발광 표시 장치
KR20140079685A (ko) 유기 발광 다이오드 표시장치 및 그 구동 방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: JANPAN ORGANIC RATE DISPLAY CO., LTD.

Free format text: FORMER OWNER: SONY CORP

Effective date: 20150715

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20150715

Address after: Tokyo, Japan

Patentee after: JOLED Inc.

Address before: Tokyo, Japan

Patentee before: Sony Corp.

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20141210

Termination date: 20220214