CN102118342B - 接收设备和方法、程序和接收系统 - Google Patents

接收设备和方法、程序和接收系统 Download PDF

Info

Publication number
CN102118342B
CN102118342B CN201010611767.XA CN201010611767A CN102118342B CN 102118342 B CN102118342 B CN 102118342B CN 201010611767 A CN201010611767 A CN 201010611767A CN 102118342 B CN102118342 B CN 102118342B
Authority
CN
China
Prior art keywords
grouping
sequence
packet sequence
data packets
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201010611767.XA
Other languages
English (en)
Other versions
CN102118342A (zh
Inventor
横川峰志
冈田谕志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN102118342A publication Critical patent/CN102118342A/zh
Application granted granted Critical
Publication of CN102118342B publication Critical patent/CN102118342B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/4302Content synchronisation processes, e.g. decoder synchronisation
    • H04N21/4305Synchronising client clock from received content stream, e.g. locking decoder clock with encoder clock, extraction of the PCR packets

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Circuits Of Receivers In General (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

本发明公开一种接收设备和方法、程序和接收系统。所述接收设备包括接收部分,所述接收装置被配置成接收通过调制由多个流所共有的分组构成的公共分组序列、和由所述多个流分别独有的多个分组构成的数据分组序列而获得的OFDM(正交频分多路复用)信号;缓冲器,所述缓冲器被配置成累积通过解调接收的OFDM信号而获得的公共分组序列和数据分组序列的分组;保持部分,所述保持部分被配置成保持当读出累积在缓冲器中的分组时,从公共分组序列和数据分组序列的特定分组获得的、用于校正公共分组序列和数据分组序列之间的失步的校正信息;和校正部分,所述校正部分被配置成根据保持在保持部分中的校正信息,校正发生分组失步的分组的失步。

Description

接收设备和方法、程序和接收系统
技术领域
本发明涉及接收设备和方法、程序和接收系统,尤其涉及能够重新建立同步的接收设备和方法、程序和接收系统。
背景技术
近年来,使用称为正交频分多路复用(OFDM)系统的调制系统作为发射数字信号的系统。在OFDM系统中,在传输频带中准备大量的正交子载波,数据被应用于每个子载波的振幅和相位,以用PSK(移相键控)或QAM(正交调幅)数字调制数据。
OFDM系统经常应用于很受多径干扰影响的地面数字广播。作为采用OFDM系统的地面数字广播的标准,可以采用诸如DVB-T(地面数字视频广播)和ISDB-T(地面综合业务数字广播)之类的标准。
顺便提及,ETSI(欧洲电信标准协会)正在建立作为下一代地面数字广播的标准的DVB(数字视频广播)-T.2(称为“Frame structurechannel coding and modulation for a second generation digitalterrestrial broadcasting system(VBG-T2)”,DVB Document A122,2008年6月)。
发明内容
DVB-T.2使用称为M-PLP(多PLP(物理层管道))的系统。在M-PLP系统中,利用由从多个传输流(下面称为TS)中提取的公共分组构成的称为公共PLP的分组序列,和由从中提取所述公共分组的TS构成的称为数据PLP的分组序列传送数据。换句话说,可认为公共PLP由为多个TS所共有的分组构成,而数据PLP由各个TS独有的分组构成。接收方根据公共PLP和数据PLP还原一个TS。
为了还原TS,接收方必须建立公共PLP和数据PLP之间的同步。不过,如果在建立公共PLP和数据PLP之间的同步,并且进入稳态之后,收到因接收信道环境等造成的错误信号,那么有时会失去公共PLP和数据PLP之间的同步。在这种情况下,要求快速重新建立公共PLP和数据PLP之间的同步。
从而,理想的是提供一种在失去诸如公共PLP和数据PLP之类的不同分组序列之间的同步之后,能够快速重新建立同步的接收设备和方法、程序和接收系统。
按照本发明的一个实施例,提供一种接收设备,包括:接收装置,用于接收通过调制由多个流所共有的分组构成的公共分组序列、和由所述多个流分别独有的多个分组构成的数据分组序列而获得的OFDM(正交频分多路复用)信号,缓冲器,用于累积通过解调接收的OFDM信号而获得的公共分组序列和数据分组序列的分组,保持装置,用于保持当读出累积在缓冲器中的分组时,从公共分组序列和数据分组序列的特定分组获得的、用于校正公共分组序列和数据分组序列之间的失步的校正信息,和校正装置,用于根据保持在保持装置中的校正信息,校正发生分组失步的分组的失步。
最好,校正信息包括当彼此同步的公共分组序列和数据分组序列的分组被写入缓冲器时的缓冲器的地址,和表示这些分组序列的分组的读出定时之间的差分的差分信息,在读出累积在缓冲器中的分组时,当从一个读取地址达到保持在保持装置中的一个地址开始过去差分信息的时间时,如果缓冲器的另一个读取地址与保持在保持装置中的另一个地址不相符,那么用保持在保持装置中的另一个地址替换缓冲器的另一个读取地址,以针对发生失步的分组校正缓冲器的读取地址。
公共分组序列和数据分组序列可以是分别按照DVB-T(地面数字视频广播).2的M-PLP(多PLP(物理层管道))方式,由多个流产生的公共PLP和数据PLP。
最好,包括在校正信息中的地址是当取决于TTO(输出时间)而彼此同步的公共PLP和数据PLP被写入缓冲器中时的地址,所述TTO被增加到每个特定的分组中,并指示该分组的读出定时,差分信息是增加到取决于TTO而彼此同步的公共PLP和数据PLP的特定分组中的TTO的差分值。
差分值可以是与TTO之间的差分对应的分组的数量。
此外,按照本发明的实施例,提供一种包括缓冲器的接收设备的接收方法,所述方法包括下述步骤:接收通过调制由多个流所共有的分组构成的公共分组序列、和由所述多个流分别独有的多个分组构成的数据分组序列而获得的OFDM信号,当读出通过解调接收的OFDM信号而获得、并累积在缓冲器中的公共分组序列和数据分组序列的分组时,控制从公共分组序列和数据分组序列的特定分组获得的、用于校正公共分组序列和数据分组序列之间的失步的校正信息的保持,和根据保持的校正信息,校正发生分组失步的分组的失步。
此外,按照本发明的实施例,提供一种由包括缓冲器的设备执行的程序,所述程序包括下述步骤:接收通过调制由多个流所共有的分组构成的公共分组序列、和由所述多个流分别独有的多个分组构成的数据分组序列而获得的OFDM信号,当读出通过解调接收的OFDM信号而获得、并累积在缓冲器中的公共分组序列和数据分组序列的分组时,控制从公共分组序列和数据分组序列的特定分组获得的、用于校正公共分组序列和数据分组序列之间的失步的校正信息的保持,和根据保持的校正信息,校正发生分组失步的分组的失步。
在所述接收设备、接收方法和程序中,通过调制由为多个流所共有的分组构成的公共分组序列,和由所述多个流分别独有的多个分组构成的数据分组序列,获得OFDM信号。随后,当读出通过解调接收的OFDM信号而获得、并累积在缓冲器中的公共分组序列和数据分组序列的分组时,保持从公共分组序列和数据分组序列的特定分组获得的、用于校正公共分组序列和数据分组序列之间的失步的校正信息。随后,根据保持的校正信息,校正发生分组失步的分组的失步。
按照本发明的另一个实施例,提供一种接收系统,包括获得装置,用于经传输线路获得通过调制由多个流所共有的分组构成的公共分组序列、和由所述多个流分别独有的多个分组构成的数据分组序列而得到的OFDM信号,和适合于对经传输线路获得的信号执行传输线路解码处理的传输线路解码处理部分,所述传输线路解码处理至少包括分组流的解码处理,传输线路解码处理部分包括:缓冲器,用于累积通过解调经传输线路获得的OFDM信号而获得的公共分组序列和数据分组序列的分组,保持装置,用于保持当读出累积在缓冲器中的分组时,从公共分组序列和数据分组序列的特定分组获得的、用于校正公共分组序列和数据分组序列之间的失步的校正信息,和校正装置,用于根据保持在保持装置中的校正信息,校正发生分组失步的分组的失步。
按照本发明的又一个实施例,提供一种接收系统,包括:传输线路解码处理部分,所述传输线路解码处理部分适合于对通过调制由多个流所共有的分组构成的公共分组序列和由所述多个流分别独有的多个分组构成的数据分组序列而获得、并经传输线路得到的OFDM信号执行传输线路解码处理,所述传输线路解码处理至少包括分组流的解码处理,和信息源解码处理部分,所述信息源解码处理部分适合于对执行了传输线路解码处理的信号执行信息源解码处理,所述信息源解码处理至少包括把压缩信息解压缩成原始信息的处理,所述传输线路解码处理部分包括:缓冲器,用于累积通过解调经传输线路得到的OFDM信号而获得的公共分组序列和数据分组序列的分组,保持装置,用于保持当读出累积在缓冲器中的分组时,从公共分组序列和数据分组序列的特定分组获得的、用于校正公共分组序列和数据分组序列之间的失步的校正信息,和校正装置,用于根据保持在保持装置中的校正信息,校正发生分组失步的分组的失步。
按照本发明的又一个实施例,提供一种接收系统,包括:传输线路解码处理部分,所述传输线路解码处理部分适合于对通过调制由多个流所共有的分组构成的公共分组序列、和由所述多个流分别独有的多个分组构成的数据分组序列而获得、并经传输线路得到的OFDM信号执行传输线路解码处理,所述传输线路解码处理至少包括分组流的解码处理,和输出部分,所述输出部分适合于根据对其执行了传输线路解码处理的信号,输出图像或声音,所述传输线路解码处理部分包括:缓冲器,用于累积通过解调经传输线路得到的OFDM信号而获得的公共分组序列和数据分组序列的分组,保持装置,用于保持当读出累积在缓冲器中的分组时,从公共分组序列和数据分组序列的特定分组获得的、用于校正公共分组序列和数据分组序列之间的失步的校正信息,和校正装置,用于根据保持在保持装置中的校正信息,校正发生分组失步的分组的失步。
按照本发明的再一个实施例,提供一种接收系统,包括:传输线路解码处理部分,所述传输线路解码处理部分适合于对通过调制由多个流所共有的分组构成的公共分组序列、和由所述多个流分别独有的多个分组构成的数据分组序列而获得、并经传输线路得到的OFDM信号执行传输线路解码处理,所述传输线路解码处理至少包括分组流的解码处理,和记录部分,所述记录部分适合于记录对其执行了传输线路解码处理的信号,所述传输线路解码处理部分包括:缓冲器,用于累积通过解调经传输线路得到的OFDM信号而获得的公共分组序列和数据分组序列的分组,保持装置,用于保持当读出累积在缓冲器中的分组时,从公共分组序列和数据分组序列的特定分组获得的、用于校正公共分组序列和数据分组序列之间的失步的校正信息,和校正装置,用于根据保持在保持装置中的校正信息,校正发生分组失步的分组的失步。
在接收系统中,当读出累积在缓冲器中的、由为通过调制OFDM信号而获得的多个流所共有的分组构成的公共分组序列,和由所述多个流分别独有的多个分组构成的数据分组序列的分组时,保持从公共分组序列和数据分组序列的特定分组获得的、用于校正公共分组序列和数据分组序列之间的失步的校正信息。随后,根据保持的校正信息,校正发生分组失步的分组的失步。
接收设备可以是独立设备,或者组成一个设备的内部部件。
可通过传送介质传送程序,或者以其中记录程序的记录介质的形式,提供所述程序。
总之,按照本发明,能够快速实现同步的重新建立。
结合附图,根据下面的说明和附加的权利要求,本发明的上述及其它目的、特征和优点将变得明显,附图中,相同的部件或元件用相同的附图标记表示。
附图说明
图1是表示当在DVB-T.2中使用M-PLP方法时,发射机和接收机的一般结构的方框图;
图2是表示应用本发明的接收设备的结构的方框图;
图3是表示图2中所示的输出I/F的结构的例子的方框图;
图4是图解说明在发射方的分组的结构的示意图;
图5是类似的视图,不过图解说明在发射方的公共PLP和数据PLP的结构;
图6是类似的视图,不过图解说明在发射方的空分组删除模式下的公共PLP和数据PLP的结构;
图7是类似的视图,不过图解说明在接收方的公共PLP和数据PLP的结构;
图8是图解说明在接收方的TS的重构方法的示意图;
图9是图解说明在接收方的TS的重构方法的细节的示意图;
图10A和10B是图解说明TS速率的计算方法的示意图;
图11是图解说明缓冲器的写入和读出定时的示意图;
图12是图解说明TTO信息的保持的示意图;
图13是图解说明利用TTO信息的地址校正的示意图;
图14是图解说明再同步处理的流程图;。
图15、16和17是表示应用本发明的不同接收系统的方框图;
图18是表示计算机的硬件结构的例子的方框图。
具体实施方式
下面参考附图,说明本发明的优选实施例。
一般结构的概述
图1表示当在DVB-T.2中使用M-PLP系统时,发射机(Tx)和接收机(Rx)的结构的概况。
参见图1,发射机方按照下述方式工作。具体地说,当以固定比特率输入多个TS,比如图1中的TS TS1-TSN时,从构成TS的分组中提取公共分组,以产生称为公共PLP的分组序列(图1中的TSPSC(CPLP))。此外,从中提取公共分组的TS称为数据PLP,比如分组序列TSPS1(PLP1)-TSPSN(PLPN)。
特别地,在发射机方,由N个TS产生N个数据PLP和一个公共PLP。从而,纠错中的编码率和诸如OFDM系统之类的调制系统可自适应地应用于每个PLP。要注意的是,当在本实施例的描述中单独使用术语PLP时,它既包括公共PLP,又包括数据PLP。此外,在使用术语公共PLP和数据PLP的情况下,它们包含构成公共PLP和数据PLP的各个分组的意味。
例如,就MPEG的TS(传输流)分组来说,多个数据PLP中的一些包括相同的信息,比如诸如SDT(服务描述表)或EIT(事件信息表)之类的控制信息等等。不过切掉这样的公共信息,并以公共PLP的形式传送这样的公共信息,可避免传输效率的下降。
另一方面,接收机方利用诸如OFDM系统之类的解调系统,解调接收的多个数据PLP(图1中的TSPS1(PLP1)-TSPSN(PLPN))和公共PLP(图1中的TSPSC(CPLP))。随后,接收机方只提取期望的PLP(图1中的TSPS2(PLP2)),并对该PLP进行纠错处理。这样,能够重构希望的TS。
例如,如果从图1中的数据PLP TSPS1(PLP1)-TSPSN(PLPN)中选择数据PLP TSPS2(PLP2),那么利用数据PLP TSPS2(PLP2)和公共PLP TSPSC(CPLP)重构TS TS2。于是,如果提取一个数据PLP和公共PLP,那么能够重构TS,从而,存在接收机的工作效率被提高的优点。
随后,由接收机方重构的TS被输出给下一级的解码器。例如,解码器应用MPEG解码,以解码包括在TS中的编码数据,并输出通过MPEG解码而获得的图像或声音的数据。
如上所述,如果在DVB-T.2中使用M-PLP系统,那么在发射机Tx一侧,由N个TS产生并传送N个数据PLP和一个公共PLP。在接收机Rx一侧,由期望的数据PLP和所述一个公共PLP重构或重新产生期望的TS。
接收设备的结构的例子
图2表示应用本发明的接收设备的结构。
要注意的是,在图2中,接收设备1对应于图1中所示的接收机Rx,发射设备2对应于图1中所示的发射机Tx。
图2的接收设备1接收从发射设备2传给它的数字广播信号。该信号是通过利用采用为目前正在制定的DVB-T.2中的下一代地面数字广播标准的M-PLP系统,对由TS产生的PLP应用诸如纠错和OFDM调制之类的处理而获得的OFDM信号。
具体地说,例如,广播站中的发射设备2通过传输线路,发射数字广播的OFDM信号。接收设备1接收从发射设备2传来的OFDM信号,执行包括解码处理和纠错处理的传输线路解码处理,并把通过传输线路解码处理而获得的解码数据输出给下一级。
参见图2,接收设备1包括天线11,获得部分12,传输线路解码处理部分13,解码器14和输出部分15。
天线11接收通过传输线路,从发射设备2传来的OFDM信号,并把接收的OFDM信号提供给获得部分12。
获得部分12例如由调谐器、机顶盒(STB)等构成,并进行频率转换,以把呈天线11接收的RF信号形式的OFDM信号转换成IF(中频)信号。获得部分12把IF信号提供给传输线路解码处理部分13。
传输线路解码处理部分13执行来自获得部分12的OFDM信号的诸如解调和纠错之类的必要处理,用通过上述处理获得的PLP重构TS,并把TS提供给解码器14。
传输线路解码处理部分13包括解调部件21,纠错部件22和输出接口(I/F)23。
解调部件21进行来自获得部分12的OFDM信号的解码处理,并把作为解调处理的解码信号而获得的期望的数据PLP和一个公共PLP输出给纠错部件22。
纠错部件22执行从解调部件21获得的解调信号的PLP的预定纠错处理,并把通过纠错处理获得的PLP输出给输出I/F 23。
这里要注意的是,发射设备2用MPEG(运动图像专家组)编码对作为广播节目的图像和声音的数据编码,并作为OFDM信号发射用由其中包括MPEG编码数据的TS分组构成的TS产生的PLP。
此外,作为对抗可能出现在传输线路上的错误的对策,发射设备2把PLP编码成诸如RS(Reed Solomon)码,或LDPC(低密度奇偶校验)码之类的代码。因此,纠错部件22执行对所述代码解码的处理,作为纠错编码处理。
输出I/F 23用从纠错部件22供给的PLP重构TS,并执行把重构的TS以预定的固定速率(下面称为TS速率)输出给外部的输出处理。注意输出I/F 23的结构的细节将在下面参考图3说明。
解码器14执行包括在从输出I/F 23供给的TS中的编码数据的MPEG解码,并把通过MPEG解码而获得的图像和声音的数据提供给输出部分15。
输出部分15例如由显示器和扬声器构成,根据从解码器14供给的图像和声音的数据,显示图像和输出声音。
按照如上所述的这种方式构成接收设备1。
输出I/F的结构的详细例子
图3表示图2中所示的输出I/F 23的结构的例子。
参见图3,输出I/F 23包括TTO同步检测部分30,缓冲器31,写入控制部分32,读出速率计算部分33,读出控制部分34,空分组产生部分35,选择器36,另一个选择器37,和PLP组合部分38。
从纠错部件22供给的PLP,即,一个公共PLP和多个数据PLP被提供给TTO同步检测部分30,缓冲器31,和读出速率计算部分33。
以TS分组为单位,把称为DNP(删除的空分组)和ISSY(输入流同步器)的信息(即,信令值)增加到公共PLP和数据PLP的每个中。
ISSY包括ISCR(输入流时间基准),BUFS(缓冲器大小),TTO(输出时间)之类的信息。ISCR是指示当传送每个TS分组时,在发射设备2一侧增加的时间戳的信息。BUFS是代表PLP的所需缓冲量的信息。如果参考该信息,那么接收设备1能够设立缓冲区。TTO是表示在从置于T2帧中的P1符号的头部输出TS分组之前的一段时间的信息,在所述TS帧中,进行关于TS分组的处理。
同时,DNP是当输出I/F23按下面说明的称为空分组删除模式的模式工作时增加的信息,连续的空分组和用连续空分组的数目构成的一字节的信号一起被传送。例如,在DNP=3的情况下,当在接收设备1中判定将相继出现三个空分组的时候,能够重构原始的分组序列。
TTO同步检测部分30从增加到由纠错部件22供给的PLP的TS分组中的TTO中,检测借助其使公共PLP和数据PLP相互同步的那些TTO。
作为利用TTO建立同步的一种方法,通过指定相互同步的T2帧的组合,执行利用TTO建立同步的方法。这是因为由于增加到TS分组中的TTO基本上只被置于T2帧的头部,因此如果T2帧相互同步,那么可认为增加到T2帧中的TS分组之中的TTO相互同步。
要注意的是所述指定方法是按照下述方式简要进行的。具体地说,T2帧具有称为P1的前同步码信号,该前同步码信号包括诸如OFDM信号的解调之类的处理所需的信息。除了前同步码信号P1之外,T2帧还包括称为P2的另一个前同步码信号,除了为T2帧的解调处理所必需的信息之外,前同步码信号P2还包括诸如P_I和Ijump之类的指定信息。
这里,信息P_I是代表每一个交织帧的T2帧的数目的信息,信息Ijump是代表在T2帧中,其中插入有关PLP的距离的信息。例如,TTO同步检测部分30利用上述指定信息和分配给PLP的T2帧的帧索引F_i(帧索引),指定同步的T2帧的组合。
TTO同步的检测结果被提供给写入控制部分32和读出控制部分34。关于TTO同步检测部分30获得的PLP的信息被提供给写入控制部分32。
在写入控制部分32的写入控制下,缓冲器31相继累积从纠错部件22供给的PLP。此外,在读出控制部分34的读出控制下,缓冲器31把累积在其中的PLP之中的公共PLP提供给选择器36,把数据PLP提供给选择器37。
写入控制部分32根据从TTO同步检测部分30供给的关于PLP的信息,对缓冲器31执行写入地址控制,以把PLP累积在缓冲器31中。
此外,写入控制部分32获得当根据从TTO同步检测部分30供给的TTO同步的检测结果,把包括在公共PLP和数据PLP之间相互同步的TTO的TS分组写入缓冲器31时的写入地址(下面称为TTO地址),和PLP的TTO的差分(difference)(下面称为差分H_TTOdiff),并把获得的地址和差分H_TTOdiff提供给读出控制部分34。在下面的说明中,TTO地址和差分H_TTOdiff被通称为TTO信息。TTO信息被用作当在读出累积在缓冲器31中的TS分组的时候,发生公共PLP和数据PLP之间的失步时,为校正这样的失步而需要的校正信息。
读出速率计算部分33根据从纠错部件22供给的PLP,计算作为每一个分组的时间段的分组速率Pts,和TS速率RTS,并把计算的分组速率Pts和TS速率RTS提供给读出控制部分34。由读出速率计算部分33执行的分组速率Pts和TS速率RTS的计算处理的细节将在后面参考图10说明。
读出控制部分34执行缓冲器31的地址控制,以致可按照从读出速率计算部分33供给的TS速率,输出用从缓冲器31读出的PLP重构的TS。
特别地,读出控制部分34按照从TTO同步检测部分30供给的TTO同步的检测结果,读出增加到构成彼此成同步状态的T2帧的TS分组中的TTO,并确定TTO之间的差分TTOdiff。由于该差分TTOdiff对应于公共PLP和数据PLP的PS分组的读出定时之间的偏移量,因此如果读出控制部分34响应该差分TTOdiff,偏移TS分组的读出定时,那么彼此同步的公共PLP和数据PLP的TS分组被读出,并被提供给PLP组合部分38。要注意的是,差分TTOdiff可由写入控制部分32在写入TS分组时确定,和提供给读出控制部分34。
此外在此时,由于有时向TS分组中增加DNP,因此读出控制部分34控制选择器36和37,以致可向PLP组合部分38供给数目与DNP的值对应的空分组。
在读出控制部分34的控制下,空分组产生部分35产生并把空分组提供给选择器36和37。
当失去公共PLP数据PLP之间的同步时,读出控制部分34执行重新建立PLP之间的同步的处理。为了完成重新同步处理,在读出控制部分34中设置TTO信息保持器51和地址校正器52。
TTO信息保持器51保持从写入控制部分32供给的TTO地址和差分H_TTOdiff,即,保持TTO信息。
地址校正器52根据保持在TTO信息保持器51中的TTO信息,校正就发生失步的TS分组而论的缓冲器31的读取地址。
这种情况下的校正方法如下所述。具体地说,当读出累积在缓冲器31中的TS分组时,确定当在一个读取地址达到一个TTO地址之后过去差分H_TTOdiff时,另一个读取地址是否与另一个TTO地址一致。当另一个读取地址和另一个TTO地址不一致时,地址校正器52判定发生了失步,并把另一个读取地址校正为另一个TTO地址。
后面参考图12和13,说明由读出控制部分34执行的TS分组的读出控制处理的细节。
响应来自读出控制部分34的选择信号,选择器36选择来自缓冲器31的公共PLP的TS分组和来自空分组产生部分35的空分组中的一个。这种情况下,如果DNP被增加到公共PLP的TS分组中,那么向PLP组合部分38供给与DNP的值对应的空分组。类似地,选择器37选择数据PLP的TS分组和空分组中的一个,并把选择的分组提供给PLP组合部分38。
从选择器36供给的公共PLP,和从选择器37供给的数据PLP彼此同步地被输入PLP组合部分38。PLP组合部分38组合PLP,从而重构TS,并按TS速率把该TS提供给解码器14。
按照如上所述的这种方式构成输出I/F 23。
发射设备的处理
下面参考图4-13,说明在接收设备1和发射设备2之间进行的发射处理和接收处理的细节。这里,首先参考图4-6说明由发射设备2执行的处理,随后参考图7-13说明由接收设备1执行的处理。
要注意的是,在下面给出的发射处理和接收处理的描述中,为了简化描述,假定四个TS TS1-TS4被输入发射设备2,由TS产生的PLP经历诸如纠错和OFDM调制之类的处理,随后被传送给接收设备1。
首先参见图4,每个TS TS1-TS4的五个矩形分别代表分组。在本实施例中,构成每个TS的分组被分成三种不同的分组,包括TS分组、空分组和公共分组。
TS分组包含提供各种服务(在图4中是服务1-4)的数据,比如MPEG编码数据。同时,空分组包含当发射方没有要传送的数据时,为了使从发射方输出的信息量保持固定而传送的调整用数据。例如,在MPEG中规定的空分组是把0x47,0x1F,0xFF和0x1F作为在其头部的4个字节,并且对于有效负载的比特都采用1的TS分组。
公共分组包含为多个TS所共用的数据。例如,就MPEG来说,诸如上面说明的SDT和EIT之类的控制信息对应于公共分组。
特别地,在图4的例子中,构成每个TS TS1-TS4的5个分组之中,从图中的左侧数起的第三个分组是公共分组。由于公共分组包含相同的信息,因此它们被提取为一个公共PLP,如图5中所示。
具体地说,如果图4的TS TS1-TS4包含一个公共分组,那么该公共分组被提取为公共PLP,如图5中所示,提取的公共分组被空分组替换。随后,从中提取公共分组的每个TS构成称为数据PLP的序列,即,序列数据PLP1-数据PLP4之一。
在发射设备2按照称为空分组删除模式的模式工作的情况下,以称为DNP的1字节的信号(信令)的形式传送空分组。
例如,就图5中图解说明的序列数据PLP1来说,图中从左侧数起的第二分组和第三分组是空分组,在其中连续出现两个空分组的情况下,这两个空分组被值为2的1字节信号替换,如图6中所示。换句话说,DNP的值对应于连续出现的空分组的数目。例如,在图5中所示的序列数据PLP3中,由于图5中从左侧数起的第三分组和第五分组都是单独的空分组,因此它们分别被值为1的1字节信号替换,如图6中所示。
如果每个空分组都被1字节的DNP替换,那么图5中图解说明的序列数据PLP1-数据PLP4和公共PLP变得具有如图6中所示的状态。从而,发射设备2产生序列数据PLP1-数据PLP4和公共PLP。
这样,发射设备2由四个TS产生四个数据PLP和一个公共PLP,并执行产生的信号的诸如纠错和OFDM调制之类的预定处理。随后,通过所述预定处理获得的OFDM信号通过预定传输线路被传给接收设备1。
接收设备的处理
下面参考图7-13,说明接收设备1的处理。
要注意的是假定接收设备1接收的OFDM信号已按照发射设备2的处理,经过关于图6的序列数据PLP1-数据PLP4和公共PLP的诸如纠错和OFDM调制之类的处理。
接收设备1接收通过预定传输线路,从发射设备2传来的OFDM信号,解调部件21执行OFDM信号的诸如OFDM调制之类的预定处理,以获得分别与图6中图解说明的序列数据PLP1-数据PLP4和公共PLP对应的图7中所示的序列数据PLP1-数据PLP4和公共PLP。随后,例如,如果用户操作选择了服务2,那么提取序列数据PLP1-数据PLP4中的序列数据PLP2。提取的序列数据PLP2和公共PLP经过诸如纠错部件22的纠错之类的预定处理,并被输入到输出I/F23。
具体地说,只有单独用图7中的粗框架环绕的序列数据PLP2和与序列数据PLP2对应的公共PLP才被输入到输出I/F 23。随后,输出I/F 23处理输入的序列数据PLP2和公共PLP,以致包括在序列数据PLP2中的空分组被包括在对应的公共PLP中的公共分组替换。从而,如图8中所示,重构与图4中图解说明的TS TS2类似的原始TSTS2。
图9图解说明输入到输出I/F 23的期望数据PLP,具体地说序列数据PLP2和公共PLP,和从输出I/F 23输出的TS的细节。
参见图9,输入到输出I/F 23的数据PLP和公共PLP具有DNP和如上所述以TS分组为单位加入其中的称为ISSY的信息(诸如ISCR、BUFS、TTO之类的信息)。
输出I/F 23利用从PLP获得的上面刚刚提及的这种信息,检测数据PLP和公共PLP中彼此同步的两个分组的组合,并调整数据PLP和公共PLP的定时,以使它们相互同步。
特别地,输出I/F 23中的读出速率计算部分33使用增加到数据PLP中的DNP,用数据PLP重构原始分组序列,并读取增加到TS分组中的ISCR。从而,读出速率计算部分33能够根据下面的表达式(1),确定输出TS的速率,即TS速率:
Figure BDA0000041296290000151
其中N_bits是每一个分组的比特数,例如,1504(比特/分组)被代入N_bits中。同时,T是基本时段(elementary period)的单位,例如,就8MHz频带来说,比如7/64μs之类的值被代入T中。
图10A和10B图解说明由读出速率计算部分33执行的TS速率的计算的例子。要注意的是在图10A和10B中,如图10B底部的箭头标记所示,时间从左向右推进。
如图10A中所示,TS分组和增加到各个TS分组中的DNP和ISCR作为数据PLP被输入读出速率计算部分33。就本例来说,增加到图10A中从右侧数起的第一个TS分组的DNP指示3,ISCR指示3000[T]。类似地,第二个TS分组的DNP指示0,ISCR指示1000[T],第三个TS分组的DNP指示2,ISCR指示500[T]。
如果提及的DNP被用于使空分组进入原始状态,那么图10A的数据PLP被转换成如图10B中所示的流。参见图10B,在图解说明的流中,图10B中用NP表示的三个空分组紧接于第一个TS分组之后放置,之后是第二个和第三个TS分组,再后面是两个空分组。
这里,如果分组速率(即,每个分组的时间段)用Pts表示,那么按照下面的表达式(2)确定分组速率Pts
Figure BDA0000041296290000161
因此,就本例来说,Pts=(ISCR_b-ISCR_a)/(N_packets+∑DNP)=(3000[T]-500[T])/5[packets]=500[T/packet]。
从而,如果TS速率用RTS表示,那么按照下述方式,根据上面给出的表达式(1)和上面说明的分组速率Pts,确定TS速率RTS
RTS=N_bits/Pts×T=1504[bits/packet]/500[T/packet]×7/64[us]=27.5[Mbps]
按照这种方式计算的分组速率Pts(=500[T/packet])和TS速率RTS(=27.5[Mbps])被提供给读出控制部分34。
现在参考图11,说明写入控制部分32和读出控制部分34相对于缓冲器31的操作的细节。
图11图解说明写入和读出缓冲器31的定时。
在图11的例子中,示意地图解说明把PLP相继累积在缓冲器31中的方式。在该示意图中,在图11的上部区域中图解说明了在图11中从上到下相继累积公共PLP的方式,而在图11的下部区域中图解说明了在图11中从下到上相继累积数据PLP的方式。
具体地说,在图11的例子中,在写入控制部分32的控制下,输入到输出I/F 23的公共PLP被相继保存在缓冲器31中,以致图11中图解说明的五个公共分组(TS分组)连同加入其中的ISSY和DNP一起被保存在图11中上部的预定区域中。至于加入公共分组中的ISSY和DNP,在图11中图解说明的例子中,TTO=92000[T]和DNP=1被放在第一个公共分组中,而BUFS和DNP=2被放入第二个公共分组中。此外,在第三到第五个公共分组中,DNP=3,0,1分别和ISCR放在一起。
同时,在写入控制部分32的控制下,输入的数据PLP被相继保存在缓冲器31中,以致图11中图解说明的5个TS分组连同加入其中的ISSY和DNP一起被保存在图11中下部的预定区域中。至于加入TS分组中的ISSY和DNP,TTO=90000[T]和DNP=0被放在第一个TS分组中,而BUFS和DNP=2被放入第二个TS分组中。同时,在第三到第五个TS分组中,DNP=1,0,1和ISCR放在一起。要注意的是,尽管在图11的例子中,未关于BUFS和ISCR说明任何特定值,不过实际上类似于TTO,向ISSY分配预定值。
公共PLP和数据PLP按照如上所述的方式被保存在缓冲器31中。随后,在读出控制部分34的控制下,读出保存在缓冲器31中的公共PLP和数据PLP。就图11的例子来说,通过利用TTO的值,在比P1符号的头部晚90000[T]之后读出位于数据PLP的头部的TS分组,在比P1符号的头部晚92000[T]之后,即,在读出位于数据PLP的头部的TS分组后过去2000[T]之后,读出位于公共PLP的头部的公共分组。
特别地,在读出控制部分34从缓冲器31读出公共PLP和数据PLP这两者时,它利用差分TTOdiff,调整公共PLP和数据PLP的输出定时。随后,如果读出控制部分34从读出的PLP中发现其读出定时彼此同步的公共PLP和数据PLP的组合,那么它用所述公共PLP的公共分组替换放置在数据PLP中的空分组,从而重构原始TS。
按照如上所述的方式执行使用指示分组的读出定时的TTO(TTOdiff)的同步(即,TTO同步),以重构TS。不过,如果由于接收信道环境等的原因而收到错误信号,那么失去公共PLP和数据PLP之类的同步,导致必须如上所述重新建立同步。从而,下面参考图12和13说明消除失步以重新建立同步的装置,具体地说,图3中所示的TTO信息保持器51和地址校正器52。
图12图解说明在写入TS分组时的TTO信息的保持。
具体地说,图12示意地图解说明相继把PLP累积在缓冲器31中的方式。在图12的例子中,公共PLP的TS分组...,TS38,TS39,TS40,TS41,TS42,...连同加入其中的ISSY和DNP被保存在如在图12的上部的区域所示的缓冲器31的预定区域中。类似地,数据PLP的TS分组...,TS38,TS39,TS40,TS41,TS42...被保存在如在图12的下部的区域所示的缓冲器31的另一个预定区域中。
此外,当存储TS分组时,上面说明的TTO地址和差分H_TTOdiff被保持在TTO信息保持器51中。
在图12的例子中,24000[ad]和10000[ad]被保持为TTO地址,24000[ad]是累积在缓冲器31中的公共PLP的TS分组之中,其中被加入TTO的TS分组TS40的写入地址,10000[ad]是数据PLP的TS分组之中,其中被加入TTO的TS分组TS40的写入地址。此外,作为加入PLP的TS分组中的TTO之间的差分,确定H_TTOdiff=93000[T]-91500[T]=1500[T]。
这里,可认为差分H_TTOdiff代表其中被加入TTO的公共PLP和数据PLP相互在时间上偏移的分组数。例如,在作为每一个分组的时间段的分组速率Pts为500[T/packet]的情况下,H_TTOdiff=1500[T]/500[T/packet]=3[packets]。换句话说,预定公共PLP的TS分组(24000[ad])比数据PLP的TS分组(10000[ad])晚3个分组被读出。
这样,作为TTO信息,H_TTOdiff=3[packets]连同公共PLP的TTO地址=24000[ad]和数据PLP的TTO地址=10000[ad]被保持在TTO信息保持器51中。
图13图解说明当读出TS分组时,利用TTO信息的地址校正。要注意的是在图13中,时间的方向是从左向右的方向。
参见图13,在开始累积在缓冲器31中的数据PLP的TS分组的读出之后,当读取地址达到10000[ad]时,即,当读取地址变成等于TS分组TS40的地址时,它变成与数据PLP的TTO地址=10000[ad]相符。在这种情况下,当读取地址从数据PLP的TTO地址=10000[ad]前进三个分组(H_TTOdiff=3[packets])时,其中保存公共PLP的TTO地址=24000[ad],即,公共PLP的TS分组TS40的读取地址将被读出。
不过,如果如图13中所示失去TTO同步,那么即使数据PLP的读取地址从TTO地址=10000[ad]前进3个分组,公共PLP的读取地址也不会变成等于TTO地址=24000[ad]。就图13的例子来说,公共PLP的TTO地址=24000[ad],即TS TS40的地址早于在91000[T]的预定地址被读出。
在这种情况下,地址校正器52校正地址,以致按照代替在读出数据PLP的TTO地址(10000[ad])之后,晚3个分组读出的公共PLP的TS TS41,读出公共PLP的TTO地址(24000[ad])的方式,即,按照进行反绕的方式强制读出TS TS40
从而,在读出数据TTO地址(10000[ad])之后,晚3个分组时再次读出公共TTO地址(24000[ad])。从而,在使地址偏移的情况下读出TS之后,能够重新建立TTO同步。
在当写入TS分组时,保持从增加到TS分组中的TTO获得的TTO信息,并且当读出TS分组时,失去TTO同步的情况下,保持的TTO信息被用于校正读取地址,从而重新建立同步。
特别地,尽管增加到TS分组中的TTO基本上只被放置在T2帧的头部,并且作为ISSY包括TTO的比率不高,不过当读取地址被校正,以重新建立同步时,如果使用TTO,那么即使读取地址前进较大的数量,或者读取地址延迟较大的数量,仅仅通过替换读取,就能够立即把读取地址校正为不处于失步状态的正确读取地址。结果,能够快速实现同步的重新建立。
重新同步处理
下面参考图14的流程图,说明由写入控制部分32和读出控制部分34执行的再同步处理。
要注意的是,在参考图14给出的说明中,尽管使用了术语“一个PLP”和“另一个PLP”,以及术语“一个TTO地址”和“另一个TTO地址”,不过这些术语的使用意味公共PLP和数据PLP中的不论哪个都可被单独应用为“一个PLP”和“另一个PLP”,PLP和TTO地址中的不论哪个都可被单独应用为“一个TTO地址”和“另一个TTO地址”。
具体地说,如果公共PLP是“一个PLP”,那么数据PLP是“另一个PLP”。这种情况下,“一个TTO地址”是作为所述一个PLP的公共PLP的TTO地址,“另一个TTO地址”是作为另一个PLP的数据PLP的TTO地址。另一方面,如果数据PLP是“一个PLP”,那么公共PLP是“另一个PLP”。这种情况下,“一个TTO地址”是作为所述一个PLP的数据PLP的TTO地址,“另一个TTO地址”是作为另一个PLP的公共PLP的TTO地址。
在缓冲器31中,累积在写入控制部分32的写入控制下从纠错部件22供给的PLP。在步骤S11,写入控制部分32获得当把TS分组写入缓冲器31中时,彼此TTO同步的公共PLP和数据PLP的组合的TTO地址和差分H_TTOdiff
在步骤S12,TTO信息保持器51保持由写入控制部分32获得的TTO地址和差分H_TTOdiff,即,TTO信息。
在步骤S13,地址校正器52判定一个PLP的读取地址是否达到保持在TTO信息保持器5中的一个TTO地址。
如果在步骤S13判定这两个地址彼此相符,从而一个PLP的读取地址达到一个TTO地址,那么在步骤S14,地址校正器52开始计数读出的分组的数目。
地址校正器52重复TS分组的读出,从而在步骤S14相继计数读出的分组的数目,直到读出的分组的数目达到保持在TTO信息保持器51中的差分H_TTOdiff,从而在步骤S15做出“是”判定为止。
随后,当读出的分组的数目与差分H_TTOdiff相符,从而在步骤S15做出“是”判定时,在步骤S16,地址校正器52相互比较另一个PLP的读取地址和保持在TTO信息保持器51中的另一个TTO地址,随后在步骤S17判定这两个地址是否彼此相符。
如果在步骤S17,判定另一个PLP的读取地址和另一个TTO地址彼此不相符,那么在步骤S18,地址校正器52用另一个TTO地址替换另一个PLP的读取地址,以校正读取地址。随后,在步骤S19,读出控制部分34按照被TTO地址替换的读取地址,读出累积在缓冲器31中的另一个PLP的TS分组。
另一方面,如果在步骤S17判定另一个PLP的读取地址和另一个TTO地址彼此相符,那么由于读出PLP的TTO的定时未被偏移,TTO同步被保持,因此处理跳过步骤S18,直接进入步骤S19。在这种情况下,在步骤S19,读出控制部分34按照未被TTO地址替换的读取地址,读出累积在缓冲器31中的另一个PLP的TS分组。
随后,在步骤S19,执行按照读出地址的TS分组的读出之后,如果数据的输入还未结束,从而在步骤S20的判定为“否”,那么处理返回步骤S11,重复上面说明的处理。
另一方面,如果在步骤S20判定对缓冲器31的数据输入已结束,那么结束图14的重新同步处理。
如上所述,在读出控制部分34中,TTO信息,即TTO地址和差分H_TTOdiff被TTO信息保持器51保持,如果从一个PLP的读取地址和TTO地址彼此相符开始经过差分H_TTOdiff之后,另一个PLP的读取地址和TTO地址彼此不相符,那么地址校正器52执行用TTO地址替换另一个PLP的读取地址的校正。从而,即使在公共PLP和数据PLP之间,TS分组的读取定时被偏移,也能够使它们的定时恢复正确的定时,从而快速地重新建立同步。
接收系统的结构的例子
现在,参考图15-17说明接收系统的结构。
图15表示应用本发明的接收系统的第一模式的结构的例子。
参见图15,接收系统包括获得部分201,传输线路解码处理部分202和信息源解码处理部分203。
获得部分201通过未示出的传输线路,比如地面数字广播、卫星广播、CATV(有线电视)网络、因特网或者其它某种网络,获得DVB-T2的M-PLP系统的OFDM信号。获得部分201把获得的OFDM信号提供给传输线路解码处理部分202。
如果OFDM信号是例如通过地波、卫星波、CATV网络等来自广播站的广播,那么类似于图2中所示的获得部分12,获得部分201由调谐器、STB等构成。另一方面,如果像IPTV(因特网协议电视)的情况中那样,OFDM信号是通过组播从WEB服务器传送的,那么获得部分201由诸如NIC(网络接口卡)之类的网络I/F构成。
例如,如果OFDM信号是通过地波、卫星波、CATV网络等来自广播站的广播,那么通过多个传输线路,从多个发射设备传送的多个OFDM信号被获得部分201接收。结果,以组合的单一OFDM信号的形式接收多于一个的OFDM信号。
传输线路解码处理部分202执行传输线路解码处理,传输线路解码处理至少包括从获得部分201通过传输线路获得的OFDM信号中解码PLP的处理。随后,传输线路解码处理部分202把通过传输线路解码处理获得的信号提供给信息源解码处理部分203。
具体地说,由于M-PLP系统的OFDM信号由多个数据PLP和一个公共PLP定义,所述多个数据PLP由当从每个TS中提取为所有多个TS所共有的分组时剩余的分组构成,所述公共PLP由共有的分组构成,因此传输线路解码处理部分202执行OFDM信号的解码PLP(分组序列)的处理,并输出所得到的信号。
此外,由获得部分201通过传输线路获得的OFDM信号处于受传输线路特性的影响而失真的状态,从而传输线路解码处理部分202执行这种OFDM信号的解码处理,例如包括传输线路估计,信道估计,相位估计等等。
此外,传输线路解码处理包括校正由传输线路等造成的误差的处理。例如,作为纠错编码,可采用LDPC码,Reed Solomon编码等等。
信息源解码处理部分203执行已对其执行传输线路解码处理的信号的信息源解码处理,所述信息源解码处理至少包括把压缩信息解压缩成原始信息的处理。
具体地说,获得部分201通过传输线路获得的OFDM信号有时处于应用压缩信息,以便减少作为信息的图像、声音等的数据量的压缩编码的状态。在这种情况下,信息源解码处理部分203执行已对其执行传输线路解码处理的信号的信息源解码处理,比如把压缩信息解压缩成原始信息的处理等等。
要注意的是,如果获得部分201通过传输线路获得的OFDM信号不呈压缩编码的形式,那么信息源解码处理部分203不执行把压缩信息解压缩成原始信息的处理。
这里,解压缩处理可以是例如MPEG解码。此外,除了解压缩处理之外,传输线路解码处理有时还包括解扰等等。
在按照如上所述这种方式构成的接收系统中,获得部分201通过传输线路,获得通过对例如图像和声音的数据应用诸如MPEG编码之类的压缩编码,此外应用纠错编码而得到的与M-PLP系统相应的OFDM信号。获得部分201把获得的OFDM信号提供给传输线路解码处理部分202。要注意的是在此时,以受传输线路特性的影响而失真的状态获得OFDM信号。
传输线路解码处理部分202执行与图2中所示的传输线路解码处理部分13的处理类似的处理,作为来自获得部分201的OFDM信号的传输线路解码处理。传输线路解码处理部分202把通过传输线路解码处理而获得的信号提供给信息源解码处理部分203。
信息源解码处理部分203执行和图2中所示的解码器14的处理类似的处理,作为来自传输线路解码处理部分202的信号的信息源解码处理。信息源解码处理部分203输出通过信息源解码处理而获得的图像或声音。
如上所述的图15的这种接收系统可适用于接收作为数字广播的电视广播的电视调谐器等。
要注意的是获得部分201、传输线路解码处理部分202和信息源解码处理部分203均可被配置成单独的独立设备或硬件设备,比如IC(集成电路),或者软件模块。
此外,可按照不同的方式构成获得部分201、传输线路解码处理部分202和信息源解码处理部分203。例如,一组获得部分201和传输线路解码处理部分202,一组传输线路解码处理部分202和信息源解码处理部分203,或者一组获得部分201,传输线路解码处理部分202和信息源解码处理部分203可被配置成单一的独立设备。
图16表示应用本发明的接收系统的第二模式的结构的例子。
图16中所示的接收系统包括和上面参考图15说明的接收系统共有的组件,这里省略公共组件的重复描述,以避免冗长。
参见图16,所示的接收系统与上面参考图15说明的接收系统的共同之处在于它包括获得部分201、传输线路解码处理部分202和信息源解码处理部分203,不过和图15的接收系统的不同之处在于它还包括输出部分211。
例如,输出部分211可以是显示图像的显示设备和/或输出声音的扬声器,并输出图像、声音等作为从信息源解码处理部分203输出的信号。换句话说,输出部分211显示图像和/或输出声音。
如上所述的图16的这种接收系统可适用于接收作为数字广播的电视广播的电视机,接收无线电广播的无线电接收机等等。
要注意的是,如果获得部分201获得的OFDM信号不是处于压缩编码状态,那么从传输线路解码处理部分202输出的信号被提供给输出部分211。
图17表示应用本发明的接收系统的第三模式的结构的例子。
图17中所示的接收系统包括和上面参考图15说明的接收系统共有的组件,这里省略公共组件的重复描述,以避免冗长。
参见图17,所示的接收系统类似于图15的接收系统,因为它包括获得部分201和传输线路解码处理部分202。
不过要注意的是,图17的接收系统和图15的接收系统的不同之处在于它不包括信息源解码处理部分203,而是包括记录部分221。
记录部分221把从传输线路解码处理部分202输出的信号,例如,MPEG的TS的TS分组记录在记录(存储)介质,比如光盘、硬盘(磁盘)或闪速存储器中。
具有如上所述结构的图17的接收系统可适用于记录电视广播等的记录器。
要注意的是图17的接收系统另外可包括信息源解码处理部分203,以致在信息源解码处理部分203施加信息源解码处理之后的信号,即,通过解码获得的图像或声音可被记录部分221记录。
适用本发明的计算机的说明
顺便提及,尽管上述一系列处理可用硬件执行,不过另一方面可用软件执行。当用软件执行所述一系列处理时,构成所述软件的程序被安装到计算机中。这种情况下,所述计算机包括结合在硬件中的专用计算机,通过安装各种程序,能够执行各种功能的通用个人计算机等等。
图18表示按照程序,执行上述一系列处理的计算机的硬件结构的例子。
参见图18,在所示的计算机中,中央处理器(CPU)401,只读存储器(ROM)402和随机存取存储器(RAM)403通过总线404相互连接。
此外,输入/输出接口405与总线404连接。输入部分406,输出部分407,存储部分408,通信部分409和驱动器410与输入/输出接口405连接。
输入部分406包括键盘、鼠标,麦克风等。输出部分407包括显示器,扬声器等。存储部分408包括硬盘,非易失性存储器等。通信部分409包括网络接口等。驱动器410驱动诸如磁盘、光盘、磁光盘或半导体存储器之类的可拆卸介质411。
在按照如上所述这种方式构成的计算机中,CPU 401通过输入/输出接口405和总线404,把保存在存储部分408中的程序装入RAM403中,并执行所述程序,以完成上述一系列处理。
由计算机执行,具体地说由CPU 401执行的程序可被记录在可拆卸介质411上,并以可拆卸介质411的形式,例如套装介质等的形式提供。此外,可通过诸如局域网、因特网或数字广播之类的有线或无线传输介质提供程序。
在计算机中,通过把可拆卸介质411装入驱动器410中,可通过输入/输出接口405把程序安装到存储部分408中。此外,程序可通过有线或无线传输介质被通信部分409接收,并被安装到存储部分408中。或者,程序可被预先安装在ROM 402或存储部分408中。
注意,在本说明书中,描述记录在记录介质之中或之上的程序的步骤可以(但不一定必须)按照所述顺序时序地处理,可包括并行地或者单独地,而不是按时序执行的处理。
此外,在本说明书中,术语“系统”用于表示由多个装置或设备构成的整个设备。
尽管利用具体术语说明了本发明的优选实施例,不过这样的说明只是用于举例说明,显然在不脱离下述权利要求的精神或范围的情况下,可做出各种改变和变化。
本申请包含与在2010年1月6日向日本专利局提交的日本优先权专利申请JP2010-000918中公开的主题相关的主题,该申请的整个内容在此引为参考。

Claims (9)

1.一种接收设备,包括:
接收装置,用于接收通过调制由多个流所共有的分组构成的公共分组序列、和由所述多个流分别独有的多个分组构成的数据分组序列而获得的正交频分多路复用OFDM信号;
缓冲器,用于累积通过解调接收的OFDM信号而获得的公共分组序列和数据分组序列的分组;
保持装置,用于保持当读出累积在缓冲器中的分组时,从公共分组序列和数据分组序列的特定分组获得的、用于校正公共分组序列和数据分组序列之间的失步的校正信息;和
校正装置,用于根据保持在保持装置中的校正信息,校正发生分组失步的分组的失步,
其中,校正信息包括当彼此同步的公共分组序列和数据分组序列的分组被写入所述缓冲器时、所述缓冲器的地址,和表示这些分组序列的分组的读出定时之间的差分的差分信息,并且
在读出累积在所述缓冲器中的分组时,当从公共分组序列或数据分组序列的累积分组的一个读取地址达到保持在所述保持装置中的公共分组序列或数据分组序列的分组的一个对应地址开始过去了差分信息的时间时,如果所述缓冲器的另一分组序列的累积分组的另一个读取地址与保持在所述保持装置中的所述另一个分组序列的分组的另一个对应地址不相符,那么用保持在所述保持装置中的所述另一个对应地址替换所述缓冲器的所述另一个读取地址,以针对发生失步的分组校正所述缓冲器的所述另一个读取地址。
2.按照权利要求1所述的接收设备,其中公共分组序列和数据分组序列分别是按照地面数字视频广播DVB-T.2的多物理层管道M-PLP方式,由多个流产生的公共物理层管道PLP和数据PLP。
3.按照权利要求2所述的接收设备,其中包括在校正信息中的地址是当取决于输出时间TTO而彼此同步的公共PLP和数据PLP被写入所述缓冲器中时的地址,所述TTO被增加到每个所述特定分组中并指示该分组的读出定时,和
差分信息是增加到取决于TTO而彼此同步的公共PLP和数据PLP的特定分组中的TTO的差分值。
4.按照权利要求3所述的接收设备,其中差分值是与TTO之间的差分对应的分组的数量。
5.一种包括缓冲器的接收设备的接收方法,所述方法包括下述步骤:
接收通过调制由多个流所共有的分组构成的公共分组序列、和由所述多个流分别独有的多个分组构成的数据分组序列而获得的OFDM信号;
当读出通过解调接收的OFDM信号而获得、并累积在缓冲器中的公共分组序列和数据分组序列的分组时,控制从公共分组序列和数据分组序列的特定分组获得的、用于校正公共分组序列和数据分组序列之间的失步的校正信息的保持;和
根据保持的校正信息,校正发生分组失步的分组的失步,
其中,校正信息包括当彼此同步的公共分组序列和数据分组序列的分组被写入所述缓冲器时、所述缓冲器的地址,和表示这些分组序列的分组的读出定时之间的差分的差分信息,并且
在读出累积在所述缓冲器中的分组时,当从公共分组序列或数据分组序列的累积分组的一个读取地址达到保持的公共分组序列或数据分组序列的分组的一个对应地址开始过去了差分信息的时间时,如果所述缓冲器的另一分组序列的累积分组的另一个读取地址与保持的所述另一个分组序列的分组的另一个对应地址不相符,那么用保持的所述另一个对应地址替换所述缓冲器的所述另一个读取地址,以针对发生失步的分组校正所述缓冲器的所述另一个读取地址。
6.一种接收系统,包括:
获得装置,用于经传输线路获得通过调制由多个流所共有的分组构成的公共分组序列、和由所述多个流分别独有的多个分组构成的数据分组序列而得到的OFDM信号;和
适合于对经传输线路获得的信号执行传输线路解码处理的传输线路解码处理部分,所述传输线路解码处理至少包括分组流的解码处理;
所述传输线路解码处理部分包括:
缓冲器,用于累积通过解调经传输线路获得的OFDM信号而获得的公共分组序列和数据分组序列的分组,
保持装置,用于保持当读出累积在缓冲器中的分组时,从公共分组序列和数据分组序列的特定分组获得的、用于校正公共分组序列和数据分组序列之间的失步的校正信息,和
校正装置,用于根据保持在保持装置中的校正信息,校正发生分组失步的分组的失步,
其中,校正信息包括当彼此同步的公共分组序列和数据分组序列的分组被写入所述缓冲器时、所述缓冲器的地址,和表示这些分组序列的分组的读出定时之间的差分的差分信息,并且
在读出累积在所述缓冲器中的分组时,当从公共分组序列或数据分组序列的累积分组的一个读取地址达到保持在所述保持装置中的公共分组序列或数据分组序列的分组的一个对应地址开始过去了差分信息的时间时,如果所述缓冲器的另一分组序列的累积分组的另一个读取地址与保持在所述保持装置中的所述另一个分组序列的分组的另一个对应地址不相符,那么用保持在所述保持装置中的所述另一个对应地址替换所述缓冲器的所述另一个读取地址,以针对发生失步的分组校正所述缓冲器的所述另一个读取地址。
7.一种接收系统,包括:
传输线路解码处理部分,所述传输线路解码处理部分适合于对通过调制由多个流所共有的分组构成的公共分组序列、和由所述多个流分别独有的多个分组构成的数据分组序列而获得、并经传输线路得到的OFDM信号执行传输线路解码处理,所述传输线路解码处理至少包括分组流的解码处理;和
信息源解码处理部分,所述信息源解码处理部分适合于对执行了传输线路解码处理的信号执行信息源解码处理,所述信息源解码处理至少包括把压缩信息解压缩成原始信息的处理;
所述传输线路解码处理部分包括:
缓冲器,用于累积通过解调经传输线路得到的OFDM信号而获得的公共分组序列和数据分组序列的分组,
保持装置,用于保持当读出累积在缓冲器中的分组时,从公共分组序列和数据分组序列的特定分组获得的、用于校正公共分组序列和数据分组序列之间的失步的校正信息,和
校正装置,用于根据保持在保持装置中的校正信息,校正发生分组失步的分组的失步,
其中,校正信息包括当彼此同步的公共分组序列和数据分组序列的分组被写入所述缓冲器时、所述缓冲器的地址,和表示这些分组序列的分组的读出定时之间的差分的差分信息,并且
在读出累积在所述缓冲器中的分组时,当从公共分组序列或数据分组序列的累积分组的一个读取地址达到保持在所述保持装置中的公共分组序列或数据分组序列的分组的一个对应地址开始过去了差分信息的时间时,如果所述缓冲器的另一分组序列的累积分组的另一个读取地址与保持在所述保持装置中的所述另一个分组序列的分组的另一个对应地址不相符,那么用保持在所述保持装置中的所述另一个对应地址替换所述缓冲器的所述另一个读取地址,以针对发生失步的分组校正所述缓冲器的所述另一个读取地址。
8.一种接收系统,包括:
传输线路解码处理部分,所述传输线路解码处理部分适合于对通过调制由多个流所共有的分组构成的公共分组序列、和由所述多个流分别独有的多个分组构成的数据分组序列而获得、并经传输线路得到的OFDM信号执行传输线路解码处理,所述传输线路解码处理至少包括分组流的解码处理;和
输出部分,所述输出部分适合于根据被执行了传输线路解码处理的信号输出图像或声音;
所述传输线路解码处理部分包括:
缓冲器,用于累积通过解调经传输线路得到的OFDM信号而获得的公共分组序列和数据分组序列的分组,
保持装置,用于保持当读出累积在缓冲器中的分组时,从公共分组序列和数据分组序列的特定分组获得的、用于校正公共分组序列和数据分组序列之间的失步的校正信息,和
校正装置,用于根据保持在保持装置中的校正信息,校正发生分组失步的分组的失步,
其中,校正信息包括当彼此同步的公共分组序列和数据分组序列的分组被写入所述缓冲器时、所述缓冲器的地址,和表示这些分组序列的分组的读出定时之间的差分的差分信息,并且
在读出累积在所述缓冲器中的分组时,当从公共分组序列或数据分组序列的累积分组的一个读取地址达到保持在所述保持装置中的公共分组序列或数据分组序列的分组的一个对应地址开始过去了差分信息的时间时,如果所述缓冲器的另一分组序列的累积分组的另一个读取地址与保持在所述保持装置中的所述另一个分组序列的分组的另一个对应地址不相符,那么用保持在所述保持装置中的所述另一个对应地址替换所述缓冲器的所述另一个读取地址,以针对发生失步的分组校正所述缓冲器的所述另一个读取地址。
9.一种接收系统,包括:
传输线路解码处理部分,所述传输线路解码处理部分适合于对通过调制由多个流所共有的分组构成的公共分组序列、和由所述多个流分别独有的多个分组构成的数据分组序列而获得、并经传输线路得到的OFDM信号执行传输线路解码处理,所述传输线路解码处理至少包括分组流的解码处理;和
记录部分,所述记录部分适合于记录被执行了传输线路解码处理的信号;
所述传输线路解码处理部分包括:
缓冲器,用于累积通过解调经传输线路得到的OFDM信号而获得的公共分组序列和数据分组序列的分组,
保持装置,用于保持当读出累积在缓冲器中的分组时,从公共分组序列和数据分组序列的特定分组获得的、用于校正公共分组序列和数据分组序列之间的失步的校正信息,和
校正装置,用于根据保持在保持装置中的校正信息,校正发生分组失步的分组的失步,
其中,校正信息包括当彼此同步的公共分组序列和数据分组序列的分组被写入所述缓冲器时、所述缓冲器的地址,和表示这些分组序列的分组的读出定时之间的差分的差分信息,并且
在读出累积在所述缓冲器中的分组时,当从公共分组序列或数据分组序列的累积分组的一个读取地址达到保持在所述保持装置中的公共分组序列或数据分组序列的分组的一个对应地址开始过去了差分信息的时间时,如果所述缓冲器的另一分组序列的累积分组的另一个读取地址与保持在所述保持装置中的所述另一个分组序列的分组的另一个对应地址不相符,那么用保持在所述保持装置中的所述另一个对应地址替换所述缓冲器的所述另一个读取地址,以针对发生失步的分组校正所述缓冲器的所述另一个读取地址。
CN201010611767.XA 2010-01-06 2010-12-29 接收设备和方法、程序和接收系统 Expired - Fee Related CN102118342B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010-000918 2010-01-06
JP2010000918A JP5476997B2 (ja) 2010-01-06 2010-01-06 受信装置及び方法、プログラム、並びに受信システム

Publications (2)

Publication Number Publication Date
CN102118342A CN102118342A (zh) 2011-07-06
CN102118342B true CN102118342B (zh) 2014-04-02

Family

ID=44115576

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201010611767.XA Expired - Fee Related CN102118342B (zh) 2010-01-06 2010-12-29 接收设备和方法、程序和接收系统

Country Status (6)

Country Link
US (1) US8929404B2 (zh)
EP (1) EP2346221B1 (zh)
JP (1) JP5476997B2 (zh)
CN (1) CN102118342B (zh)
ES (1) ES2521692T3 (zh)
TW (1) TWI469591B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012222604A (ja) * 2011-04-08 2012-11-12 Sony Corp データ読み出し装置、データ読み出し方法、並びにプログラム
JP6561991B2 (ja) * 2014-08-29 2019-08-21 ソニー株式会社 受信装置、及び、受信方法
EP3197174B1 (en) * 2014-08-29 2019-10-02 Sony Corporation Reception device and reception method
EP3197171B1 (en) * 2014-08-29 2021-09-29 Sony Group Corporation Reception device and reception method
CN106303580A (zh) * 2015-07-08 2017-01-04 中国科学院上海高等研究院 一种ts流传输方法及系统

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1723704A (zh) * 2003-03-19 2006-01-18 松下电器产业株式会社 数据处理装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3063824B2 (ja) * 1996-10-29 2000-07-12 日本電気株式会社 オーディオ・ビデオ同期再生装置
US7095708B1 (en) * 1999-06-23 2006-08-22 Cingular Wireless Ii, Llc Methods and apparatus for use in communicating voice and high speed data in a wireless communication system
JP5021114B2 (ja) * 2000-09-07 2012-09-05 ソニー株式会社 無線中継システム及び方法
JP2002330433A (ja) * 2001-04-27 2002-11-15 Matsushita Electric Ind Co Ltd 無線伝送システム
JP4207639B2 (ja) * 2003-04-11 2009-01-14 パナソニック株式会社 データ多重化方法、データ多重化装置、送信装置および受信装置
KR100937430B1 (ko) * 2008-01-25 2010-01-18 엘지전자 주식회사 신호 송수신 방법 및 신호 송수신 장치
JP5232544B2 (ja) 2008-06-20 2013-07-10 本田技研工業株式会社 アクセルペダル反力制御装置
TWI471016B (zh) * 2009-05-11 2015-01-21 Mstar Semiconductor Inc 重建數位視訊資料流的方法與裝置
JP5483081B2 (ja) * 2010-01-06 2014-05-07 ソニー株式会社 受信装置及び方法、プログラム、並びに受信システム

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1723704A (zh) * 2003-03-19 2006-01-18 松下电器产业株式会社 数据处理装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
未知.Frame structure channel coding and modulation for a second generation digital terrestrial television broadcasting system(DVB-T2).《DVB document A122》.2008, *

Also Published As

Publication number Publication date
CN102118342A (zh) 2011-07-06
TWI469591B (zh) 2015-01-11
TW201145920A (en) 2011-12-16
JP5476997B2 (ja) 2014-04-23
JP2011142420A (ja) 2011-07-21
EP2346221A2 (en) 2011-07-20
US8929404B2 (en) 2015-01-06
ES2521692T3 (es) 2014-11-13
EP2346221A3 (en) 2011-09-07
EP2346221B1 (en) 2014-10-08
US20110164628A1 (en) 2011-07-07

Similar Documents

Publication Publication Date Title
CN102118242B (zh) 接收设备和方法、程序和接收系统
CN102118341B (zh) 接收设备和方法、程序和接收系统
RU2461128C2 (ru) Приемное устройство и способ приема, программа и приемная система
JP7512344B2 (ja) 受信装置、及び、データ処理方法
CN102118342B (zh) 接收设备和方法、程序和接收系统
JP2023126763A (ja) 受信装置、送信装置、及び、データ処理方法
EP2696580B1 (en) Data retrieval device, data retrieval method, and program
US8223764B2 (en) Digital broadcasting system and data processing method thereof
CA2684401C (en) Digital broadcasting system and data processing method thereof

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20140402