CN102073612A - 将中央处理器插座转换成低速总线的架构 - Google Patents

将中央处理器插座转换成低速总线的架构 Download PDF

Info

Publication number
CN102073612A
CN102073612A CN2009102262281A CN200910226228A CN102073612A CN 102073612 A CN102073612 A CN 102073612A CN 2009102262281 A CN2009102262281 A CN 2009102262281A CN 200910226228 A CN200910226228 A CN 200910226228A CN 102073612 A CN102073612 A CN 102073612A
Authority
CN
China
Prior art keywords
central processing
processing unit
interface
voltage
electric pressure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2009102262281A
Other languages
English (en)
Inventor
吴富崇
蔡圣源
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inventec Corp
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to CN2009102262281A priority Critical patent/CN102073612A/zh
Publication of CN102073612A publication Critical patent/CN102073612A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Bus Control (AREA)

Abstract

本发明为一种将中央处理器插座转换成低速总线的架构,其设置于第二中央处理器插座中,其包含有:若干总线接口,用以插接低速总线接口;一转换信号集成电路,汇集第一中央处理器的信号,并将信号转换成若干总线接口的信号;若干个电压转换器,将一电源信号的电压转换成总线接口所需要的电压值;一可编程逻辑电路,连接一外部电压,用以提供若干组电压转换,以供该些电压转换器及该转换信号集成电路来使用。

Description

将中央处理器插座转换成低速总线的架构
技术领域
本发明有关一种将中央处理器插座转换成低速总线的架构,尤指一种将中央处理器插座转换成低速总线的架构,利用未使用到的第二中央处理器的连结器上,设置一低速总线的转接接口,并利用电压及信号转换器来提供低速总线应有的信号,提供伺服器主机板另一种不同架构的选择性。
背景技术
在电脑的应用上,为使电脑具备有较为强大的运算效能,会在主机板上置二个以上的中央处理器,通常应用于电脑伺服器的系统中,以提供电脑伺服器庞大的运算数据量,而多个中央处理器在电脑伺服器领域中成为常使用的电路架构。
英特尔(Intel)在2010年的Romley Platform中,将多个PCIe的接口内嵌到中央处理器(Sandy Bridge)上。在超微(AMD)的产品当中,也有HT(Hyper Transport)接口转PCIe的集成电路(IC)问世。就以中央处理器的设计趋势而言,将会包括更多周边功能,所以像是PCIe等的较为低速接口,也可能被加装在中央处理器(CPU)上;但中央处理器一旦功能随着新产品的研发而日渐强大,相对于中央处理器周边对应的集成电路(IC)不是被弱化取消,要不就是需要拥有更加强大的功能,其中一个是可以直接用中央处理器总线(QPI或HT)和中央处理器沟通,故未来势必有更多将中央处理器总线转成“较低速”总线(业界标准总线,如PCIe)的集成电路出现。目前一般伺服器的中央处理器市面上平均售价皆超过US$250以上,故常有顾客购买超过两个中央处理器以上的主机板,但却只买一个中央处理器,形成第二个中央处理器可利用的资源浪费,本发明正为解决这个问题,将第二个中央处理器设计成可使用低速总线的电路架构。
发明内容
本发明的目的在于,解决现有电脑伺服器领域中应用的多个中央处理器,由于总线与周边对应的集成电路不匹配,造成资源浪费的技术问题。
为达上述的目的,本发明为一种将中央处理器插座转换成低速总线的架构,其设置于第二中央处理器插座中,其包含有:
若干总线接口,用以插接低速总线接口;
一转换信号集成电路,汇集第一中央处理器的信号,并将信号转换成若干总线接口的信号;
若干个电压转换器,将一电源信号的电压转换成总线接口所需要的电压值;以及
一可编程逻辑电路,连接一外部电压,用以提供若干组电压转换,以供该些电压转换器及该转换信号集成电路来使用。
较佳者,该转换信号集成电路更接受至少一个以上的中央处理器电压供应模块来供应必要的电力。
较佳者,该若干总线接口指储存装置接口、网络卡接口或其他总线接口。
较佳者,该储存装置接口指PATA或SATA接口。
较佳者,该其他总线接口指PCI、PCIE或ISA接口。
较佳者,该若干个电压转换器,包括有第一电压转换器、第二电压转换器、第三电压转换器及第四电压转换器,而其第一电压转换器及第二电压转换器为将第三电压转换器及第四电压转换器的电压转换成驱动转换信号集成电路的电压值。
本发明的有益效果在于,提供一种将中央处理器插座转换成低速总线的架构,将中央处理器插座转换成低速总线的架构,利用未使用到的第二中央处理器的连结器上,设置一低速总线的转接接口,并利用电压及信号转换器来提供低速总线应有的信号,提供伺服器主机板另一种不同架构的选择性。
附图说明
图1为本发明将第二中央处理器转换成低速总线的架构图;
图2为图1的为详细的功能方块电路架构图。
附图标记说明:
11-第一中央处理器;12-北桥芯片;13-南桥芯片;14-只读存储器;15-第一网络卡接口;16-第一储存装置接口;17-第二中央处理器插座;171-转换信号集成电路;172-第一电压转换器;173-第二电压转换器;18-第二储存装置接口;19-第二网络卡接口;20-第一插槽接口;21-第二插槽接口;22-其它总线;23-第三电压转换器;24-第四电压转换器;25-第一中央处理器供电模块;26-第二中央处理器供电模块;27-第三中央处理器供电模块;28-可编程逻辑电路;29-外部电压。
具体实施方式
现配合下列的图式说明本发明的详细结构,及其连结关系。
请参阅图1所示,为本发明将第二中央处理器转换成低速总线的架构图,其中第一中央处理器11的一信号线连接有一北桥芯片(North Bridge,NB)12、一南桥芯片(South Bridge,SB)13及一只读存储器(ROM)14;且第一中央处理器11的另一信号线连接有一第一网络卡接口(Network Interface Card,NIC)15;且第一中央处理器11的再一信号线连接有一第一储存装置接口(Storage)16(例如:硬盘机、光盘机);且第一中央处理器11的再一信号线连接有其它总线22;该第一中央再经由一处理器总线与第二中央处理器插座17相连接,该第二中央处理器插座上若第二个处理器没被使用时,在第二中央处理器插座17上加装一个低成本的小型转换卡(Transformer),以连结第二个中央处理器的资源,且运用原本的中央处理器电压供应模块的VRM(Voltage Regular Module)与VRD(Voltage Regular Down),来做电力(Power)的调整(于下列图2做揭露),同时转换卡上的基础控制讯号也要做特别的处理,以形成一完整转换低速总线的架构,该低速汇流接口可为第二储存装置接口18、第二网络卡接口19、第一插槽接口20及第二插槽接口21。当然上述的接口仅为举例使用,于第二中央处理器17上使用较为低速的总线接口皆为本发明所保护的范围。
请参阅图2所示,为图1的为详细的功能方块电路架构图,其中将中央处理器插座转换成低速总线的架构,其设置于第二中央处理器插座17中,其包含有:若干总线接口,用以插接低速总线接口,该若干总线接口指第二储存装置接口18、第二网络卡接口19或其他总线接口(包括第一插槽接口20及第二插槽接口21),该第二储存装置接口18指PATA或SATA接口,可用以耦接硬盘机或是光盘机;该其他总线接口(包括第一插槽接口20及第二插槽接口21)指PCI、PCIE或ISA接口,可用以插置外接的接口卡;一转换信号集成电路171,汇集第一中央处理器11的信号,并将信号转换成若干总线接口的信号;若干个电压转换器,包括有第一电压转换器172、第二电压转换器173、第三电压转换器23及第四电压转换器24,而其第一电压转换器172及第二电压转换器173为将第三电压转换器173及第四电压转换器174的电压转换成3.3V,该3.3V恰为驱动该转换信号集成电路171的电压值,当然3.3V为常用的驱动电压,熟习本项技艺人仕,也可利用其它电压值来驱动该转换信号集成电路171。并将一电源信号的电压转换成总线接口所需要的电压值,该转换信号集成电路171更接受至少一个以上的中央处理器电压供应模块(包括有第一中央处理器供电模块25、第二中央处理器供电模块26、第三中央处理器供电模块27),即为图1所提出的VRM(Voltage Regular Module)与VRD(Voltage Regular Down)来供应必要的电力;一可编程逻辑电路28,连接一外部电压29,用以提供若干组电压转换,以供该些电压转换器(172、173、23、24)及该转换信号集成电路171来使用。
藉由上述图1、图2的揭露,即可了解本发明主要技术为将中央处理器插座转换成低速总线的架构,主要目的为将中央处理器插座转换成低速总线的架构,利用未使用到的第二中央处理器的连结器上,设置一低速总线的转接接口,并利用电压及信号转换器来提供低速总线应有的信号,提供伺服器主机板另一种不同架构的选择性,于伺服器产业领域中,具有极高的商业价值。
以上对本发明的描述是说明性的,而非限制性的,本专业技术人员理解,在权利要求限定的精神与范围之内可对其进行许多修改、变化或等效,但是它们都将落入本发明的保护范围内。

Claims (6)

1.一种将中央处理器插座转换成低速总线的架构,其设置于第二中央处理器插座中,其特征在于,包含有:
若干总线接口,用以插接低速总线接口;
一转换信号集成电路,汇集第一中央处理器的信号,并将信号转换成若干总线接口的信号;
若干个电压转换器,将一电源信号的电压转换成总线接口所需要的电压值;以及
一可编程逻辑电路,连接一外部电压,用以提供若干组电压转换,以供该些电压转换器及该转换信号集成电路来使用。
2.如权利要求1所述的将中央处理器插座转换成低速总线的架构,其特征在于,该转换信号集成电路更接受至少一个以上的中央处理器电压供应模块来供应必要的电力。
3.如权利要求1所述的将中央处理器插座转换成低速总线的架构,其特征在于,该若干总线接口指储存装置接口、网络卡接口或其他总线接口。
4.如权利要求3所述的将中央处理器插座转换成低速总线的架构,其特征在于,该储存装置接口指PATA或SATA接口。
5.如权利要求3所述的将中央处理器插座转换成低速总线的架构,其特征在于,该其他总线接口指PCI、PCIE或ISA接口。
6.如权利要求1所述的将中央处理器插座转换成低速总线的架构,其特征在于,该若干个电压转换器,包括有第一电压转换器、第二电压转换器、第三电压转换器及第四电压转换器,而其第一电压转换器及第二电压转换器为将第三电压转换器及第四电压转换器的电压转换成驱动转换信号集成电路的电压值。
CN2009102262281A 2009-11-20 2009-11-20 将中央处理器插座转换成低速总线的架构 Pending CN102073612A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2009102262281A CN102073612A (zh) 2009-11-20 2009-11-20 将中央处理器插座转换成低速总线的架构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2009102262281A CN102073612A (zh) 2009-11-20 2009-11-20 将中央处理器插座转换成低速总线的架构

Publications (1)

Publication Number Publication Date
CN102073612A true CN102073612A (zh) 2011-05-25

Family

ID=44032157

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2009102262281A Pending CN102073612A (zh) 2009-11-20 2009-11-20 将中央处理器插座转换成低速总线的架构

Country Status (1)

Country Link
CN (1) CN102073612A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106301568A (zh) * 2015-05-29 2017-01-04 龙芯中科技术有限公司 信号编码方法、装置、ht端口及处理器
WO2018006777A1 (zh) * 2016-07-08 2018-01-11 中兴通讯股份有限公司 一种通讯连接装置及方法、通讯单板
CN117520251A (zh) * 2024-01-05 2024-02-06 紫光恒越技术有限公司 一种双处理器架构的计算机主板和计算机设备

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106301568A (zh) * 2015-05-29 2017-01-04 龙芯中科技术有限公司 信号编码方法、装置、ht端口及处理器
CN106301568B (zh) * 2015-05-29 2019-04-16 龙芯中科技术有限公司 信号编码方法、装置、ht端口及处理器
WO2018006777A1 (zh) * 2016-07-08 2018-01-11 中兴通讯股份有限公司 一种通讯连接装置及方法、通讯单板
CN107590086A (zh) * 2016-07-08 2018-01-16 中兴通讯股份有限公司 一种通讯连接装置及方法、通讯单板
CN117520251A (zh) * 2024-01-05 2024-02-06 紫光恒越技术有限公司 一种双处理器架构的计算机主板和计算机设备

Similar Documents

Publication Publication Date Title
WO2021238268A1 (zh) 一种同一槽位兼容不同带宽的pcie设备、装置及方法
CN201374060Y (zh) 一种iic总线扩展系统结构
CN211427190U (zh) 一种基于飞腾处理器2000+的服务器电路和主板
CN110908475A (zh) 一种申威1621cpu无ich2套片服务器主板
CN107066746A (zh) 基于i2c接口通过cpld来实现pca9555功能的方法
CN103268302B (zh) 一种接口扩展电路、接口扩展连接方法和嵌入式系统
CN102073612A (zh) 将中央处理器插座转换成低速总线的架构
CN202383569U (zh) 一种具有多功能、可扩展的pcie接口装置的主板
US20060248256A1 (en) Motherboard Allowing Selection of Different Central Processing Units
CN101777033A (zh) 存储卡扩展装置
CN202838317U (zh) 总线装置及背板系统
CN205485799U (zh) 一种可复用sas、sata信号的硬盘背板
CN101551766A (zh) 显示bios检错码的装置与方法
CN116501678A (zh) 一种拓扑板卡和板载系统
CN101968723A (zh) 存储控制系统及存储控制方法
US20080115022A1 (en) System and related method for chip i/o test
CN102081455A (zh) 多计算机切换器及其转接器
CN213276462U (zh) 双路服务器主板及双路服务器
CN107423182A (zh) 一种模拟usb热拔插装置
CN101853231B (zh) 一种主板、计算机和存储设备
CN209132692U (zh) 基于申威421处理器和申威ich套片的安全主控板
CN102081587A (zh) 设置于中央处理器的总线转接卡的结构
CN104461974A (zh) 一种采用高速小型电脑系统传输接口的服务器系统
CN202083979U (zh) 可实现内部模块通用化的笔记本电脑
CN202275452U (zh) Usb客户评价器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20110525