CN101995895A - 一种基于psm调制模式的自适应电压调节器 - Google Patents
一种基于psm调制模式的自适应电压调节器 Download PDFInfo
- Publication number
- CN101995895A CN101995895A CN 201010283077 CN201010283077A CN101995895A CN 101995895 A CN101995895 A CN 101995895A CN 201010283077 CN201010283077 CN 201010283077 CN 201010283077 A CN201010283077 A CN 201010283077A CN 101995895 A CN101995895 A CN 101995895A
- Authority
- CN
- China
- Prior art keywords
- signal
- input
- trigger
- lag line
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Dc-Dc Converters (AREA)
Abstract
一种基于PSM调制模式的自适应电压调节器,属于电力电子技术领域,用于负载处理器(CPU或DSP)电源电压的自适应在线调节。该自适应电压调节器采用延迟线复制负载处理器的关键路径,采用负载处理器工作时钟的N分频信号作为延迟测试信号,用触发器检测延迟测试信号在延迟线中传输速度是否达到要求。当负载处理器在一定工作频率下,若工作电压VDD过高,延迟测试信号能够通过延迟线,则设法关断外部功率变换器的功率开关管以降低工作电压;当延迟测试信号不能通过延迟线,则设法采用恒定占空比的PSM调制信号导通外部功率变换器的功率开关管以提高工作电压,最终实现保证负载处理器在给定的工作时钟频率下工作电压最低,从而有效地降低负载处理器的功耗。
Description
技术领域
本发明属于电力电子技术领域,用于面向处理器(CPU或DSP)负载的具有数字控制功能的电源电压的自适应在线调节。
背景技术
近年来,集成电路在复杂程度、运行速度等方面都有了较大提升,使SoC(片上系统)的发展成为可能。一个SoC可以把一个电子系统的几乎全部功能模块集成在一个芯片里,减少了芯片的占用面积和电子系统的体积,推动了便携式电子设备的发展。
评价电子装置优劣的一个重要标准是其耗电量的大小,这对于使用电池工作的便携式电子设备来说尤为重要。但是仅仅增加电池的电量或提高功率变换的效率越来越不能满足芯片集成规模与速度日益提升的便携式设备对电能的需要。
很多复杂的电子部件,如中央处理器(CPU)和数字信号处理器(DSP),都能在不同的时钟频率下工作。高频工作的数字电路中,门电路的开关功耗是功耗的主要组成部分,开关功耗与工作频率成正比,与工作电压的平方成正比(P=fCV2)。对于给定的工作任务,CPU或DSP完成任务所需的时钟周期个数是确定的,只降低CPU或DSP的工作频率而不改变其工作电压,完成此任务消耗的总能量是不变的。而在工作频率固定时,适当降低CPU或DSP的电源电压,其消耗的能量将明显减小。根据不同的工艺偏差、温度和负载工作频率实时自适应地调节负载供电电压,使其能量消耗最小化,这种低功耗方法称为自适应电压调节(AVS,Adaptive Voltage Scaling)。
现有的自适应电压调节方法主要有以下几种。1)Mukti Barai等人利用ADC、DPID、DPWM构成控制环路做成自适应DC-DC变换器(见文献“Dual-Mode Multiple-Band Digital Controller for High-Frepuency DC-DC Converter”,Power Electronics,IEEE Transactions on Volume 24,Issue 3,March 2009 Page(s):752-766),但此法需要数字环路补偿(而数字环路补偿通常需要经过建模得到补偿参数,而建模所得的参数不可能非常精确,这样必然会导致补偿环路或多或少地产生振荡现象;并最终导致输出电压不稳定);2)Shidhartha Das等人根据电压调节过程中负载电路(CPU或DSP)的运行出错率来调节电压,同时用错误校正机制来纠正错误来实现自适应电压调节(见文献“RazorII:In Situ Error Detection and Correction for PVT and SER Tolerance”,Solid-State Circuits,IEEE Journal of Volume 44,Issue 1,Jan.2009Page(s):32-48),但此法实现复杂,且系统纠错耗费时间。3)Dae Woon Kang等人基于有限状态机设计了全数字的不需要PID(比例、积分和微分)补偿的自适应Buck功率变换器(见文献“A High-Efficiency Fully Digital Synchronous Buck Converter Power Delivery System Based on a Finite-State Machine”,Very Large Scale Integration(VLSI)Systems,IEEE Transactions on Volume 14,Issue 3,March 2006 Page(s):229-240),但其电路实现较本发明所述方法更为复杂。
PSM(Pulse Skip Modulation)是功率变换系统的一种新型调制模式,通过跳过一定的时钟周期调节输出电压,当输出电压高于设定值的时候,功率管控制信号跳过、不导通功率管;当输出电压低于设定值时,功率管控制信号有脉冲信号导通功率管。PSM控制器具有轻负载下效率高、鲁棒性强、响应速度快、抗干扰能力强、电磁兼容特性好等优点。
发明内容
本发明提供一种基于PSM调制模式的自适应电压调节器,该自适应电压调节器能够根据负载处理器当前工作时钟频率的不同自适应地调节负载处理器的工作电压,保证负载处理器在给定的工作时钟频率下工作电压最低,从而有效地降低负载处理器的功耗。同时,采用PSM调制模式的自适应电压调节器具有轻载下效率高、鲁棒性强、响应速度快、抗干扰能力强、电磁兼容特性好等优点。
本发明的基本思路是:对于处理器为代表的大规模数字电路,当其中的关键路径(负载处理器中最长的工作路径)延迟小于一个时钟周期时,可以正常工作。而关键路径延迟与其工作电压成反比,过低的工作电压将增大关键路径的延迟从而使处理器不能正常工作。采用延迟线复制负载处理器的关键路径,采用负载处理器工作时钟的N分频信号作为延迟测试信号,用触发器检测延迟测试信号在延迟线中传输速度是否达到要求。当负载处理器在一定工作频率下,若工作电压VDD过高,延迟测试信号能够通过延迟线,则设法关断外部功率变换器的功率开关管以降低工作电压;当延迟测试信号不能通过延迟线,则设法采用恒定占空比的PSM调制信号导通外部功率变换器的功率开关管以提高工作电压,最终实现保证负载处理器在给定的工作时钟频率下工作电压最低,从而有效地降低负载处理器的功耗。
本发明详细技术方案为:
一种基于PSM调制模式的自适应电压调节器,如图1所示,包括一个时钟信号产生器CLKG、一段延迟线、两个触发器D1和D2、一个振荡器OSC、一个与非门G1和一个缓冲器。外部时钟信号源为时钟信号产生器CLKG提供参考时钟信号CLK_REF;时钟信号产生器CLKG根据外部负载处理器请求的工作频率的控制信号CLKG_Ctrl产生三个时钟信号:负载处理器时钟信号CLK_CPU、延迟线复位信号RST和延迟测试信号TCLK;所述延迟线复位信号RST和延迟测试信号TCLK为负载处理器时钟信号CLK_CPU的N分频信号,N为大于等于2的整数,且延迟线复位信号RST上升沿比延迟测试信号TCLK的上升沿滞后一个负载处理器时钟信号CLK_CPU的时钟周期;其中,延迟线复位信号RST输入到延迟线复位端和触发器D2的边沿触发端;延迟测试信号TCLK输入到延迟线的延时测试端;负载处理器时钟信号CLK_CPU输入到负载处理器的时钟信号输入端。外部功率变换器的输出电压VDD同时为外部负载处理器和延迟线供电,延迟线的输出信号OY输入到触发器D2的数据输入端,触发器D2的同相输出信号Skip输入到触发器D1的数据输入端,振荡器OSC产生的时钟信号CLK_Power输入到触发器D1的边沿触发端和与非门G1的一个输入端,触发器D1的反相输出信号输入到与非门G1的另一个输入端,与非门G1的输出信号经缓冲器作用后用于控制外部功率变换器的主开关管的导通或截止。
上述方案中,所述延迟线长度超过外部负载处理器关键路径长度L,超过部分ΔL为长度裕度(ΔL为外部负载处理器关键路径长度L的5%~25%);所述缓冲器由数字逻辑单元电路实现,其作用是将与非门G1的输出信号变换成外部功率变换器中功率开关管的栅控信号:当外部功率变换器中功率开关管为PMOS管时,缓冲器输出信号与与非门G1的输出信号同相;当外部功率变换器中功率开关管为NMOS管时,缓冲器输出信号与与非门G1的输出信号反相。
本发明所述的基于PSM调制模式的自适应电压调节器,具有以下优点:
1、在轻负载时效率较采用PWM调制模式的自适应电压调节器高。
功率变换器处于轻负载或者待机状态时,由于负载上流过电流较小,功率开关管导通损耗可以忽略,开关损耗成为系统的主要功耗来源。轻载时,PSM调制模式通过跳过时钟周期,使功率管的开关次数减少,从而降低开关损耗,达到了提高功率变换效率的目的。
2、环路不需要补偿,电路结构简单,易于实现。
传统的自适应电压调节器采用PWM调制模式,需要经过复杂的环路建模确定补偿参数;使用PSM调制模式的最大的优点之一就是不需要环路补偿。同时,由图1可以看出,本发明提出的自适应电压调节器结构极其简单,电路实现方便。且可以全数字实现,易于小尺寸工艺集成。
图1所示的基于PSM调制模式的自适应电压调节器可以完全用数字设计中的标准单元实现,可以在更小工艺尺寸下集成,易于电路的移植和修改,顺应了集成电路发展的趋势。本发明特别适合于便携式产品的电源管理芯片。将CPU的时钟信号作为此电路的输入信号,自适应电压调节器自动将CPU电压调节到保证电路正常工作的最低值,能有效减低CPU的能量消耗。
附图说明
图1为本发明提供的基于PSM调制模式的自适应电压调节器电路结构示意图。
图2为本发明提供的基于PSM调制模式的自适应电压调节器正常工作的时序图。
图3为本发明提供的基于PSM调制模式的自适应电压调节器中延迟线的电路结构图。
具体实施方案
一种基于PSM调制模式的自适应电压调节器,如图1所示,包括一个时钟信号产生器CLKG、一段延迟线、两个触发器D1和D2、一个振荡器OSC、一个与非门G1和一个缓冲器。外部时钟信号源为时钟信号产生器CLKG提供参考时钟信号CLK_REF;时钟信号产生器CLKG根据外部负载处理器请求的工作频率的控制信号CLKG_Ctrl产生三个时钟信号:负载处理器时钟信号CLK_CPU、延迟线复位信号RST和延迟测试信号TCLK;所述延迟线复位信号RST和延迟测试信号TCLK为负载处理器时钟信号CLK_CPU的N分频信号,N为大于等于2的整数,且延迟线复位信号RST上升沿比延迟测试信号TCLK的上升沿滞后一个负载处理器时钟信号CLK_CPU的时钟周期;其中,延迟线复位信号RST输入到延迟线复位端和触发器D2的边沿触发端;延迟测试信号TCLK输入到延迟线的延时测试端;负载处理器时钟信号CLK_CPU输入到负载处理器的时钟信号输入端。外部功率变换器的输出电压VDD同时为外部负载处理器和延迟线供电,延迟线的输出信号OY输入到触发器D2的数据输入端,触发器D2的同相输出信号Skip输入到触发器D1的数据输入端,振荡器OSC产生的时钟信号CLK_Power输入到触发器D1的边沿触发端和与非门G1的一个输入端,触发器D1的反相输出信号输入到与非门G1的另一个输入端,与非门G1的输出信号经缓冲器作用后用于控制外部功率变换器的主开关管的导通或截止。
上述方案中,所述延迟线长度超过外部负载处理器关键路径长度L,超过部分ΔL为长度裕度(ΔL为外部负载处理器关键路径长度L的5%~25%);所述缓冲器由数字逻辑单元电路实现,其作用是将与非门G1的输出信号变换成外部功率变换器中功率开关管的栅控信号:当外部功率变换器中功率开关管为PMOS管时,缓冲器输出信号与与非门G1的输出信号同相;当外部功率变换器中功率开关管为NMOS管时,缓冲器输出信号与与非门G1的输出信号反相。
下面结合附图对本发明进行进一步说明。
本发明提供的基于PSM调制模式的自适应电压调节器,其外部负载处理器可以是CPU、DSP或其它数字处理部件,功率变换器可以是Boost、Buck或其它拓扑结构的功率变换器。以下以负载处理器为CPU、功率变换器为Buck拓扑结构的功率变换器为例对本发明工作过程加以说明。
Buck功率变换器的输出端VDD给CPU和延迟线同时供电;外部时钟信号源为时钟信号产生器CLKG提供参考时钟信号CLK_REF;时钟信号产生器CLKG根据外部负载处理器请求的工作频率的控制信号CLKG_Ctrl产生三个时钟信号:负载处理器时钟信号CLK_CPU、延迟线复位信号RST和延迟测试信号TCLK;所述延迟线复位信号RST和延迟测试信号TCLK为负载处理器时钟信号CLK_CPU的N分频信号,N为大于等于2的整数,且延迟线复位信号RST上升沿比延迟测试信号TCLK的上升沿滞后一个负载处理器时钟信号CLK_CPU的时钟周期。根据延迟测试信号TCLK在延迟线中的传输情况判断功率变换器的输出电压是否能使CPU的关键路径正常工作,并根据检测的结果调节功率变换器的输出电压,保证CPU在需要处理任务时能正常工作,同时通过降低其供电电压最大限度地降低负载CPU能量消耗。
设负载处理器时钟信号CLK_CPU频率为f,周期为TS=1/f,当VDD较高时,测试信号TCLK将在一个时钟周期TS内传输到触发器2的数据输入端,CPU可以正常工作;反之,当VDD较低时,测试信号TCLK在一个时钟周期TS内不能传输到触发器2的数据输入端,则CPU不能正常工作;当在一个时钟周期TS内TCLK刚好传输到触发器2的数据输入端时,CPU中的关键路径延迟为TS的L/(L+ΔL)倍,则此时CPU的供电电压VDD在保证留有一定裕度的前提下最低。
在自适应电压调节器控制下,Buck功率变换器为CPU负载提供电源,延迟测试信号TCLK是负载处理器时钟信号CLK_CPU的N分频时钟(每经过N个时钟周期TS进行一次延迟测试,以下叙述过程中设N=2);延迟线复位信号RST与延迟测试信号TCLK频率相同,但延迟线复位信号RST上升沿比延迟测试信号TCLK的上升沿滞后一个负载处理器时钟信号CLK_CPU的时钟周期。电压和频率调节完成后系统正常工作过程的具体时序如图2所示。
当VDD过低时(此时延迟线处于欠压状态),在一个时钟周期TS内,延迟测试信号TCLK的高电平不能传输到延迟线的输出端,此时延迟线输出信号OY为低电平。因为延迟线复位信号RST比延迟测试信号TCLK滞后一个时钟周期Ts,当RST上升沿出现时,触发器D2将延迟线输出信号OY锁存,触发器D2的输出信号Skip为低电平。当振荡器OSC输出时钟CLK_Power上升沿出现时,触发器D2输出的低电平存入触发器D1中,触发器D1的输出信号为高电平,即与非门G1的输入端a为高电平,与非门G1的输出是振荡器OSC输出信号取反后的信号。也就是说,当振荡器OSC的输出信号为高电平时,与非门G1输出为低电平;当振荡器OSC的输出信号为低电平时,与非门G1输出为高电平。设振荡器OSC产生的时钟信号是占空比为1-D的恒频时钟信号,则经与非门G1取反后,驱动功率开关管M的信号为占空比为D的恒频时钟信号,功率开关管M以D的恒定占空比导通,功率变换器的输出电压VDD开始上升。
当VDD过高时(此时延迟线处于过压状态),在一个时钟周期TS内,延迟测试信号TCLK的高电平能够传输到延迟线的输出端,此时延迟线输出信号OY为高电平。因为延迟线复位信号RST比延迟测试信号TCLK滞后一个时钟周期Ts,当RST上升沿出现时,触发器D2将延迟线输出信号OY锁存,触发器D2的输出信号Skip为高电平。当振荡器OSC输出时钟CLK_Power上升沿出现时,触发器D2输出的高电平存入触发器D1中,触发器D1的输出信号为低电平,即与非门G1的输入端a为低电平,与非门G1输出为高电平,功率开关管M关断,功率变换器的输出电压VDD开始下降。
上述的基于PSM调制模式的自适应电压调节器使得当CPU中关键路径延迟过大时,导通一个时钟周期从而提高VDD电压,减小关键路径延迟;当CPU中关键路径延迟过小时,跳过一个时钟周期从而使VDD电压降低,降低CPU的能量消耗。延迟线的长度定为L+ΔL,使得CPU关键路径的延迟自适应地调节到TS的L/(L+ΔL)倍,在保证延迟量留有一定裕度的情况下将VDD调节到最低,最大限度地降低负载CPU的能量消耗。假设功率变换器输出电压稳定后其输出电压纹波为ΔV,电压纹波ΔV的存在不会影响CPU的正常工作。负载CPU的临界延迟时间为TS的L/(L+ΔL)倍,典型值可取L/(L+ΔL)为80%,此时ΔL长度为L的25%(ΔL过小,受工艺偏差或输出电压的纹波的影响,功率变换器的输出电压可能不能保证负载正常工作;ΔL过大,会造成在给定的工作频率下,负载电压过高,不能最大限度地节省能量)。
图2是系统正常工作时的时序图,CLK_CPU、TCLK、RST是由CLKG产生的三个时钟信号。其中TCLK和RST是CLK_CPU的N分频(每经过N个时钟周期TS进行一次延迟测试),在图2中N=2。RST比TCLK滞后一个TS时钟周期。
延迟线由长度为L和ΔL的两部分构成,如图4所示,每部分都由带有一个反相输入端的或非门级联而成。长度为L的部分是CPU关键路径的复制,长度为ΔL的部分是延迟线长度的裕度。
若用VrN表示Buck功率变换器的输入电压,VDD表示输出电压,D表示功率管的开管(导通)占空比,L表示储能电感值,TP表示CLK_Power的时钟周期,DMAX表示功率变换器工作于DCM模式下可用的最大占空比。若进一步要求功率变换器工作在DCM模式,则有
得
自适应电压调节器的输入和输出电压在一个确定的范围内变化,要保证在整个输入和输出电压范围内变换器都工作在DCM模式,要求PSM调制信号的最大占空比为
其中表示外部功率变换器输出电压的最小值,表示外部功率变换器输入电压的最大值。当不跳过周期时,振荡器OSC的输出信号经与非门G1取反后才加到功率开关管M的栅极,所以要求振荡器OSC产生的时钟信号CLK_Power为最小占空比为1-DMAX的恒频恒占空比信号。
本发明提供的基于PSM调制模式的自适应电压调节器,可整个与外部负载处理器以及功率变换器集成同一个芯片中。该自适应电压调节器适用于各种开关电源拓扑,包括隔离式、非隔离式、Boost、Buck、Buck-Boost、Flyback、Forward、Cuk等电路。其中所述延迟线的基本延迟单元也可以由或非门构成,也可以由其它基本逻辑门构成,也可以由基本逻辑门和电容结合构成。
Claims (4)
1.一种基于PSM调制模式的自适应电压调节器,包括一个时钟信号产生器CLKG、一段延迟线、两个触发器D1和D2、一个振荡器OSC、一个与非门G1和一个缓冲器;
外部时钟信号源为时钟信号产生器CLKG提供参考时钟信号CLK_REF;时钟信号产生器CLKG根据外部负载处理器请求的工作频率的控制信号CLKG_Ctrl产生三个时钟信号:负载处理器时钟信号CLK_CPU、延迟线复位信号RST和延迟测试信号TCLK;所述延迟线复位信号RST和延迟测试信号TCLK为负载处理器时钟信号CLK_CPU的N分频信号,N为大于等于2的整数,且延迟线复位信号RST上升沿比延迟测试信号TCLK的上升沿滞后一个负载处理器时钟信号CLK_CPU的时钟周期;其中,延迟线复位信号RST输入到延迟线复位端和触发器D2的边沿触发端;延迟测试信号TCLK输入到延迟线的延时测试端;负载处理器时钟信号CLK_CPU输入到负载处理器的时钟信号输入端;
外部功率变换器的输出电压VDD同时为外部负载处理器和延迟线供电,延迟线的输出信号OY输入到触发器D2的数据输入端,触发器D2的同相输出信号Skip输入到触发器D1的数据输入端,振荡器OSC产生的时钟信号CLK_Power输入到触发器D1的边沿触发端和与非门G1的一个输入端,触发器D1的反相输出信号输入到与非门G1的另一个输入端,与非门G1的输出信号经缓冲器作用后用于控制外部功率变换器的主开关管的导通或截止;
所述延迟线长度超过外部负载处理器关键径长度L,超过部分ΔL为长度裕度;所述缓冲器由数字逻辑单元电路实现,其作用是将与非门G1的输出信号变换成外部功率变换器中功率开关管的栅控信号:当外部功率变换器中功率开关管为PMOS管时,缓冲器输出信号与与非门G1的输出信号同相;当外部功率变换器中功率开关管为NMOS管时,缓冲器输出信号与与非门G1的输出信号反相。
2.根据权利要求1所述的一种基于PSM调制模式的自适应电压调节器,其特征在于,所述延迟线的长度裕度ΔL为外部负载处理器关键路径长度L的5%~30%。
3.根据权利要求1或2所述的一种基于PSM调制模式的自适应电压调节器,其特征在于,所述延迟线由带一个反相输入端的或非门级联而成。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010102830776A CN101995895B (zh) | 2010-09-16 | 2010-09-16 | 一种基于psm调制模式的自适应电压调节器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010102830776A CN101995895B (zh) | 2010-09-16 | 2010-09-16 | 一种基于psm调制模式的自适应电压调节器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101995895A true CN101995895A (zh) | 2011-03-30 |
CN101995895B CN101995895B (zh) | 2012-06-13 |
Family
ID=43786153
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2010102830776A Expired - Fee Related CN101995895B (zh) | 2010-09-16 | 2010-09-16 | 一种基于psm调制模式的自适应电压调节器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101995895B (zh) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102655371A (zh) * | 2012-05-02 | 2012-09-05 | 常州大学 | 开关电源的双脉冲跨周期调制方法及其装置 |
CN104038063A (zh) * | 2014-06-27 | 2014-09-10 | 电子科技大学 | 具有负载最小能耗点追踪的自适应电压调节电路 |
CN104076855A (zh) * | 2014-06-27 | 2014-10-01 | 电子科技大学 | 一种基于psm调制模式的自适应电压调节器 |
CN104731095A (zh) * | 2015-01-29 | 2015-06-24 | 电子科技大学 | 应用于avs的关键路径拟合电路 |
CN104917523A (zh) * | 2014-03-12 | 2015-09-16 | 中国科学院微电子研究所 | 一种低功耗、高分辨率的全数字锁相环结构 |
CN105955380A (zh) * | 2016-06-17 | 2016-09-21 | 中国电子科技集团公司第十研究所 | 基于输出电压分段的psm模式自适应电压调节器 |
CN108429456A (zh) * | 2018-02-11 | 2018-08-21 | 西南电子技术研究所(中国电子科技集团公司第十研究所) | 低负载调整率psm功率变换控制器 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1852013A (zh) * | 2006-04-27 | 2006-10-25 | 电子科技大学 | 一种优化的脉冲跨周调制开关稳压电源控制器 |
WO2009020707A1 (en) * | 2007-08-07 | 2009-02-12 | Newport Media, Inc. | High efficiency dc-dc converter using pulse skipping modulation with programmable burst duration |
US20090115389A1 (en) * | 2005-05-31 | 2009-05-07 | Kwan-Jen Chu | Pulse width modulation regulator system with automatically switching pulse skipping mode |
US20090128113A1 (en) * | 2007-11-15 | 2009-05-21 | Samsung Electronics Co., Ltd. | Power converter having auto conversion function for pulse skip mode and control method |
CN101764515A (zh) * | 2009-11-09 | 2010-06-30 | 天津南大强芯半导体芯片设计有限公司 | 一种pwm与psm自动切换电路及其切换方法 |
-
2010
- 2010-09-16 CN CN2010102830776A patent/CN101995895B/zh not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090115389A1 (en) * | 2005-05-31 | 2009-05-07 | Kwan-Jen Chu | Pulse width modulation regulator system with automatically switching pulse skipping mode |
CN1852013A (zh) * | 2006-04-27 | 2006-10-25 | 电子科技大学 | 一种优化的脉冲跨周调制开关稳压电源控制器 |
WO2009020707A1 (en) * | 2007-08-07 | 2009-02-12 | Newport Media, Inc. | High efficiency dc-dc converter using pulse skipping modulation with programmable burst duration |
US20090128113A1 (en) * | 2007-11-15 | 2009-05-21 | Samsung Electronics Co., Ltd. | Power converter having auto conversion function for pulse skip mode and control method |
CN101764515A (zh) * | 2009-11-09 | 2010-06-30 | 天津南大强芯半导体芯片设计有限公司 | 一种pwm与psm自动切换电路及其切换方法 |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102655371A (zh) * | 2012-05-02 | 2012-09-05 | 常州大学 | 开关电源的双脉冲跨周期调制方法及其装置 |
CN104917523A (zh) * | 2014-03-12 | 2015-09-16 | 中国科学院微电子研究所 | 一种低功耗、高分辨率的全数字锁相环结构 |
CN104917523B (zh) * | 2014-03-12 | 2019-05-21 | 中国科学院微电子研究所 | 一种低功耗、高分辨率的全数字锁相环结构 |
CN104038063A (zh) * | 2014-06-27 | 2014-09-10 | 电子科技大学 | 具有负载最小能耗点追踪的自适应电压调节电路 |
CN104076855A (zh) * | 2014-06-27 | 2014-10-01 | 电子科技大学 | 一种基于psm调制模式的自适应电压调节器 |
CN104038063B (zh) * | 2014-06-27 | 2016-08-24 | 电子科技大学 | 具有负载最小能耗点追踪的自适应电压调节电路 |
CN104731095A (zh) * | 2015-01-29 | 2015-06-24 | 电子科技大学 | 应用于avs的关键路径拟合电路 |
CN104731095B (zh) * | 2015-01-29 | 2017-06-30 | 电子科技大学 | 应用于avs的关键路径拟合电路 |
CN105955380A (zh) * | 2016-06-17 | 2016-09-21 | 中国电子科技集团公司第十研究所 | 基于输出电压分段的psm模式自适应电压调节器 |
CN108429456A (zh) * | 2018-02-11 | 2018-08-21 | 西南电子技术研究所(中国电子科技集团公司第十研究所) | 低负载调整率psm功率变换控制器 |
CN108429456B (zh) * | 2018-02-11 | 2020-03-31 | 西南电子技术研究所(中国电子科技集团公司第十研究所) | 低负载调整率psm功率变换控制器 |
Also Published As
Publication number | Publication date |
---|---|
CN101995895B (zh) | 2012-06-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101995894B (zh) | 一种基于优化psm调制模式的自适应电压调节器 | |
CN101995895B (zh) | 一种基于psm调制模式的自适应电压调节器 | |
CN103576734B (zh) | 一种双环控制自适应电压调节方法及装置 | |
Tsai et al. | A Fast-Transient Quasi-V $^{\bf 2} $ Switching Buck Regulator Using AOT Control With a Load Current Correction (LCC) Technique | |
Pagano et al. | A 0.18-$\mu {\hbox {m}} $ monolithic li-ion battery charger for wireless devices based on partial current sensing and adaptive reference voltage | |
CN101540542B (zh) | 一种单电感开关直流电压变换器及四模式控制方法 | |
Mai et al. | A constant frequency output-ripple-voltage-based buck converter without using large ESR capacitor | |
Liu et al. | A current-mode DC–DC buck converter with efficiency-optimized frequency control and reconfigurable compensation | |
CN105071641A (zh) | 一种提高开关电源动态响应的控制方法 | |
CN102097934A (zh) | 迟滞模式降压型dc/dc开关变换器 | |
CN101167238A (zh) | 用于滞后调节器的自适应功率控制 | |
CN110323736A (zh) | 电源切换电路和电子设备 | |
CN103683933A (zh) | 非反向—升降压两用型直流转直流数字控制系统 | |
CN110729897B (zh) | 电力转换器的快速模式变换 | |
CN104156024A (zh) | 一种自适应电压调节器 | |
CN103066823A (zh) | 一种开关电源控制器和控制方法 | |
CN101615846B (zh) | 直流/直流转换装置与跳频控制模块及跳频控制方法 | |
Chen et al. | Automatic mode-selected energy harvesting interface with> 80% power efficiency over 200 nW to 10 mW | |
Liu et al. | A fast transient current-mode buck converter with linear regulation mode | |
CN105955380B (zh) | 基于输出电压分段的psm模式自适应电压调节器 | |
Huang et al. | A high-efficiency current-mode buck converter with a power-loss-aware switch-on-demand modulation technique for multifunction SoCs | |
CN104076855B (zh) | 一种基于psm调制模式的自适应电压调节器 | |
Shih et al. | A power cloud system (PCS) for high efficiency and enhanced transient response in SoC | |
Chen et al. | Integrated non-inverting buck-boost DC-DC converter with average-current-mode control | |
CN108696128B (zh) | 一种降压式变换电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20120613 Termination date: 20170916 |