CN101958338A - 相变随机存取存储器及制造方法、编程方法 - Google Patents
相变随机存取存储器及制造方法、编程方法 Download PDFInfo
- Publication number
- CN101958338A CN101958338A CN200910054979XA CN200910054979A CN101958338A CN 101958338 A CN101958338 A CN 101958338A CN 200910054979X A CN200910054979X A CN 200910054979XA CN 200910054979 A CN200910054979 A CN 200910054979A CN 101958338 A CN101958338 A CN 101958338A
- Authority
- CN
- China
- Prior art keywords
- phase
- random access
- access memory
- memory devices
- metal oxide
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Semiconductor Memories (AREA)
Abstract
一种相变随机存取存储器及制造方法、编程方法。所述相变随机存取存储器的制造方法包括:形成开关器件及连接所述开关器件的数据存储器,所述数据存储器包括下电极、下电极上的电阻层、电阻层上的上电极,形成所述电阻层的材料包括至少两种同一相变金属的氧化物,所述两种氧化物中的相变金属具有不同的价态。对所形成的相变随机存取存储器进行编程时,只需改变电阻层中一种相变金属氧化物就可实现复位或置位。
Description
技术领域
本发明涉及半导体制造领域,特别涉及相变随机存取存储器及制造方法、编程方法。
背景技术
对相变随机存取存储器(PRAM,Phase change RAM)而言,可以通过对其中记录有数据的电阻层进行加电来改变存储器的值。构成电阻层的相变材料会由于所施加电流的加热效果而进入结晶状态或非晶状态。当电阻层处于结晶状态时,PRAM的电阻较低,此时存储器赋值为“0”。当电阻层处于非晶状态时,PRAM的电阻较高,此时存储器赋值为“1”。因此,PRAM是利用电阻层处于结晶状态或非晶状态时的电阻差异来写入/读取数据的非易失性存储器。
现有技术的一种相变随机存取存储器,例如US7292469中公开的相变随机存取存储器,其结构参照图1所示,包括:半导体衬底100;用于定义有源区的隔离层102;位于半导体衬底100中有源区的源极108s、漏极108d;半导体衬底100上横跨源极108s、漏极108d的栅绝缘层104及其上的栅电极106;覆盖所述半导体衬底100的绝缘层112;绝缘层112中通过插塞108与源极108s相连的源极线110;位于绝缘层112上的数据存储器122,其通过绝缘层112中的插塞114与漏极108d相连,所述数据存储器122包括下电极116、下电极116上的电阻层118、电阻层118上的上电极120;覆盖所述数据存储器122的绝缘层124;位于绝缘层124上的位线128,其通过绝缘层124中的位线插塞126与数据存储器122相连。
现有技术的另一种相变随机存取存储器,例如US2008/0116438A1中公开的相变随机存取存储器,其结构参照图2所示,包括:衬底201;衬底201中的源极202、漏极203;衬底201上横跨源极202、漏极203的栅绝缘层204及其上的栅电极205;覆盖所述衬底201的绝缘层206;位于绝缘层206上的数据存储器,其通过绝缘层206中的插塞207与漏极203相连,所述数据存储器包括下电极21、下电极21上的固溶体(solid solution)层24、固溶体层24上的电阻层22、电阻层22上的上电极层23。
目前,相变随机存取存储器仍属于较为新兴的技术产品,针对其的研发工作正在不断完善中。
发明内容
本发明要解决的问题是使得相变随机存取存储器具有更优化的器件性能。
为此,本发明提供一种相变随机存取存储器,包括:开关器件及连接所述开关器件的数据存储器,所述数据存储器包括下电极、下电极上的电阻层、电阻层上的上电极,其中,所述电阻层包括至少两种同一相变金属的氧化物,所述两种氧化物中的相变金属具有不同的价态。
相应地,本发明还提供一种相变随机存取存储器的制造方法,包括:形成开关器件,以及形成连接所述开关器件的数据存储器,所述数据存储器包括下电极、下电极上的电阻层、电阻层上的上电极,其中,形成所述电阻层的材料包括至少两种同一相变金属的氧化物,所述两种氧化物中的相变金属具有不同的价态。
相应地,本发明还提供一种上述相变随机存取存储器的编程方法,包括:在正偏置环境下对所述相变随机存取存储器施加电流进行置位;以及在负偏置环境下对所述相变随机存取存储器施加电流进行复位。
与现有技术相比,上述相变随机存取存储器及制造方法、编程方法具有以下优点:通过上述相变随机存取存储器的制造方法获得的相变随机存取存储器,其形成电阻层的至少包括两种具有不同价态的同种相变金属的氧化物,分别具有较高的阻值与较低的阻值。在正偏置环境下,当对其施加电流时,其中具有较高阻值的一种价态的相变金属的氧化物会转变为具有较低阻值的另一种价态的同种相变金属的氧化物,从而实现置位。而当负偏置环境下,对其施加电流时,其中具有较低阻值的一种价态的相变金属的氧化物会转变
为具有较高阻值的另一种价态的同种相变金属的氧化物,从而实现复位。
附图说明
图1是现有技术的一种相变随机存取存储器的示意图;
图2现有技术的另一种相变随机存取存储器的示意图;
图3a至图3h是本发明相变随机存取存储器的各个实施例示意图;
图4是IIIB、IVB、VB、VIB元素的电负性表;
图5a是本发明相变随机存取存储器的制造方法的一种实施例流程图;
图5b至图5d是图5a中步骤s6中形成电阻层的各个实施例方法流程图;
图6是本发明相变随机存取存储器的制造方法的另一种实施例流程图;
图7a是对本发明相变随机存取存储器的一种实施例进行置位的实施例示意图;
图7b是对本发明相变随机存取存储器的一种实施例进行复位的实施例示意图。
具体实施方式
通过对现有相变随机存取存储器的分析发现,现有用作电阻层的材料大都为单一相变金属的氧化物或多种相变金属合金的氧化物,使得电阻层在某一编程状态(复位或置位)时的阻值是一个单一的固定值。当对具有该电阻层的相变随机存取存储器进行编程时,需要通过施加电压或电流的方式使得整个电阻层都发生阻值状态的改变。这样的话,相变随机存取存储器的编程速度就会受限于整个电阻层材料发生阻值状态改变的难易程度。而若通过增大所施加的电压或电流的大小,来加速阻值状态改变的速度,也会增加编程资源的消耗。
针对上述问题,本申请的发明人通过对相变金属的氧化物的研究发现,有些相变金属的氧化物中的相变金属可以具有不同的价态,且不同价态的同一相变金属的氧化物的阻值有高低之分。
基于此,本发明提供了应用上述特性的相变随机存取存储器、相变随机存取存储器的制造方法以及对上述相变随机存取存储器进行编程的方法。
根据本发明相变随机存取存储器的一种实施方式,其包括:
开关器件及连接所述开关器件的数据存储器,所述数据存储器包括下电极、下电极上的电阻层、电阻层上的上电极,其中,所述电阻层包括至少两种同一相变金属的氧化物,所述两种氧化物中的相变金属具有不同的价态。
上述实施方式中,电阻层由于采用了具有不同价态的同一相变金属的氧化物,其阻值的状态改变就可以通过改变其中某一相变金属氧化物中的相变金属的价态来实现。
以下通过一些相变随机存取存储器的具体实例对上述相变随机存取存储器的结构进行进一步说明。
参照图3a所示,本发明相变随机存取存储器的一个实施例包括:
半导体衬底9;半导体衬底9上的栅绝缘层3;栅绝缘层3上的栅电极4;半导体衬底9中、栅绝缘层3及栅电极4两侧的源极1和漏极2;覆盖半导体衬底9上的第一绝缘层10;第一绝缘层10中与漏极2相连的插塞5;第一绝缘层10上的数据存储器,其包括下电极6、下电极6上的电阻层、电阻层上的上电极8,所述下电极6与插塞5相连,所述电阻层包括低价态的相变金属氧化物层70及其上的高价态的相变金属氧化物层71;覆盖数据存储器的第二绝缘层11。
参照图3b所示,本发明相变随机存取存储器的另一个实施例包括:
半导体衬底9;半导体衬底9上的栅绝缘层3;栅绝缘层3上的栅电极4;半导体衬底9中、栅绝缘层3及栅电极4两侧的源极1和漏极2;覆盖半导体衬底9上的第一绝缘层10;第一绝缘层10中与漏极2相连的插塞5;第一绝缘层10上的数据存储器,其包括下电极6、下电极6上的电阻层、电阻层上的上电极8,所述下电极6与插塞5相连,所述电阻层包括低价态的相变金属氧化物层70,其与上电极8的接触面分布有高价态的相变金属氧化物纳米颗粒71;覆盖数据存储器的第二绝缘层11。
图3c所示为本发明相变随机存取存储器的又一个实施例,其与图3b所示相变随机存取存储器的区别在于:所述电阻层包括多层堆叠结构,所述堆叠结构包括低价态的相变金属氧化物层70及其表面的高价态的相变金属氧化物纳米颗粒71。
参照图3d所示,本发明相变随机存取存储器的又一个实施例包括:
半导体衬底9;半导体衬底9上的栅绝缘层3;栅绝缘层3上的栅电极4;半导体衬底9中、栅绝缘层3及栅电极4两侧的源极1和漏极2;覆盖半导体衬底9上的第一绝缘层10;第一绝缘层10中与漏极2相连的插塞5;第一绝缘层10上的数据存储器,其包括下电极6、下电极6上的电阻层、电阻层上的上电极8,所述下电极6与插塞5相连,所述电阻层包括高价态的相变金属氧化物层71,其与下电极6的接触面分布有低价态的相变金属氧化物纳米颗粒70;覆盖数据存储器的第二绝缘层11。
图3e所示为本发明相变随机存取存储器的又一个实施例,其与图3d所示相变随机存取存储器的区别在于:所述电阻层包括多层堆叠结构,所述堆叠结构包括低价态的相变金属氧化物颗粒70及其上的高价态的相变金属氧化物层71。
图3f所示为本发明相变随机存取存储器的又一个实施例,其与图3a所示相变随机存取存储器的区别在于:在下电极6、电阻层、上电极8两侧具有侧墙12。同理,图3g、图3h所示的本发明相变随机存取存储器的其他实施例,其分别与图3b、图3c所示相变随机存取存储器的区别在于:在下电极6、电阻层、上电极8两侧具有侧墙12。
同样地,本发明相变随机存取存储器的其他实施例的结构,还有电阻层结构与图3c、图3e对应,且具有侧墙。其具体结构可结合参考图3c、图3e、图3g、图3h,此处就不再详细说明了。
可选地,上述实施例中,所述低价态的相变金属氧化物为NbO2,所述高价态的相变金属氧化物为Nb2O5。
图3f、3g、3h所示的相变随机存取存储器中,所述侧墙12作为电绝缘层,其应具备化学/物理上的稳定性,不会与电阻层或上下电极发生反应。所述侧墙12的材料采用电负性(Electron negativity)数值小于所述相变金属的电负性数值的元素的氧化物。所述元素与所述相变金属的电负性的差值大于或等于0.1。所述具有较小电负性的元素,其较易被氧化,且能够被完全氧化(fully oxided),因而其氧化物较稳定。
当所述低价态的相变金属氧化物为NbO2,所述高价态的相变金属氧化物为Nb2O5时,通过查阅图4所示的各元素的电负性表可以发现,钇(Y)的电负性数值为1.11,铌(Nb)的电负性数值为1.23,相对于铌(Nb)的电负性差值为0.12。因此,钇的氧化物Y2O3可以作为形成侧墙12的材料。
所述下电极6和上电极8的材料也应具备化学/物理上的稳定性,不会与电阻层或侧墙发生反应。所述下电极6的材料采用电负性数值大于所述相变金属的电负性数值的金属的氧化物,或者所述下电极6和上电极8的材料均采用贵金属。电负性数值大于所述相变金属的电负性数值的金属或贵金属与所述相变金属的电负性的差值大于或等于0.1。
可选地,所述低价态的相变金属氧化物为NbO2,所述高价态的相变金属氧化物为Nb2O5时,所述贵金属可以为铂(Pt)或金(Au)。
根据本发明相变随机存取存储器的制造方法的一种实施方式,其包括:形成开关器件,以及形成连接所述开关器件的数据存储器,所述数据存储器包括下电极、下电极上的电阻层、电阻层上的上电极,其中,形成所述电阻层的材料包括至少两种同一相变金属的氧化物,所述两种氧化物中的相变金属具有不同的价态。
以下通过一些相变随机存取存储器制造方法的具体实例对上述相变随机存取存储器的制造过程进行进一步说明。
参照图5a所示,本发明相变随机存取存储器的制造方法的一种实施例包括:
执行步骤s1,在半导体衬底上形成栅绝缘层;执行步骤s2,在所述栅绝缘层上形成栅电极;执行步骤s3,在所述栅绝缘层及所述栅电极两侧的半导体衬底中形成源极和漏极;执行步骤s4,形成覆盖半导体衬底的第一绝缘层;执行步骤s5,在所述第一绝缘层中形成与漏极相连的插塞;执行步骤s6,在所述第一绝缘层上形成与所述插塞相连的数据存储器,其包括下电极、下电极上的电阻层、电阻层上的上电极,形成所述电阻层的材料包括至少两种同一相变金属的氧化物,所述两种氧化物中的相变金属具有不同的价态;执行步骤s7,形成覆盖所述数据存储器的第二绝缘层。
其中,步骤s6中形成电阻层可以采用以下三种方法中的任意一种实现。
参照图5b所示,形成电阻层的一个实例可以包括:
步骤s61,在下电极上形成低价态的相变金属氧化物层;
步骤s62,在低价态的相变金属氧化物层上形成高价态的相变金属氧化物层。
参照图5c所示,形成电阻层的另一个实例可以包括:
步骤s63,在下电极上形成低价态的相变金属氧化物层;
步骤s64,在低价态的相变金属氧化物层上形成高价态的相变金属氧化物纳米颗粒。
参照图5d所示,形成电阻层的又一个实例可以包括:
步骤s65,在下电极上形成低价态的相变金属氧化物纳米颗粒;
步骤s66,在低价态的相变金属氧化物纳米颗粒上形成高价态的相变金属氧化物层。
形成电阻层的其他实例还可包括例如,重复多次执行图5c所示步骤s63~s64,或重复多次执行图5d所示步骤s65~s66。
可选地,所述低价态的相变金属氧化物为NbO2,所述高价态的相变金属氧化物为Nb2O5。所述下电极和上电极的材料可以为Pt或Au。
以所述低价态的相变金属氧化物为NbO2,所述高价态的相变金属氧化物为Nb2O5为例,对应图5c所示的形成电阻层的方法,其过程可以包括:在下电极上先溅射形成NbO2层,接着在所形成的NbO2上溅射Nb2O5纳米颗粒(nano-particles),然后重复所述的形成NbO2层及Nb2O5纳米颗粒的步骤。重复的次数及每次所形成的NbO2层及Nb2O5纳米颗粒的厚度取决于最终所要求的电阻层的厚度。
以所述低价态的相变金属氧化物为NbO2,所述高价态的相变金属氧化物为Nb2O5为例,对应图5d所示的形成电阻层的方法,其过程可以包括:在下电极上先溅射NbO2纳米颗粒,接着在所形成的NbO2上溅射形成Nb2O5层,然后重复所述的形成NbO2纳米颗粒及Nb2O5层的步骤。重复的次数及每次所形成的NbO2纳米颗粒及Nb2O5层的厚度取决于最终所要求的电阻层的厚度。
参照图6所示,本发明相变随机存取存储器的制造方法的另一种实施例包括:
执行步骤s10,在半导体衬底上形成栅绝缘层;执行步骤s20,在所述栅绝缘层上形成栅电极;执行步骤s30,在所述栅绝缘层及所述栅电极两侧的半导体衬底中形成源极和漏极;执行步骤s40,形成覆盖半导体衬底的第一绝缘层;执行步骤s50,在所述第一绝缘层中形成与漏极相连的插塞;执行步骤s60,在所述第一绝缘层上形成与所述插塞相连的数据存储器,其包括下电极、下电极上的电阻层、电阻层上的上电极以及下电极、电阻层、上电极两侧的侧墙,形成所述电阻层的材料包括至少两种同一相变金属的氧化物,所述两种氧化物中的相变金属具有不同的价态;执行步骤s70,形成覆盖所述数据存储器的第二绝缘层。
其中,步骤s60中形成电阻层的方法可以对应参考图5b~5d所示流程图及相关说明,此处就不再重复说明了。
可选地,所述低价态的相变金属氧化物为NbO2,所述高价态的相变金属氧化物为Nb2O5。所述下电极和上电极的材料可以为Pt或Au。或者,所述下电极的材料为CoO,上电极的材料为Nb。所述侧墙的材料可以为Y2O3。
根据本发明对相变随机存取存储器进行编程的方法的一种实施方式,其包括:在负偏置环境下对所述相变随机存取存储器施加电流进行复位;以及在正偏置环境下对所述相变随机存取存储器施加电流进行置位。
所述偏置环境可以通过提供偏压的方式实现,例如提供双极偏压。
以下结合具体的相变随机存取存储器的实例对上述编程过程进行详细说明。
图7a为本发明对相变随机存取存储器的一种实施例进行置位示意图。参照图7a所示,所述相变随机存取存储器中的数据存储器中的上、下电极材料为Pt,电阻层包括低价态的相变金属氧化物NbO2,及其上的高价态的相变金属氧化物Nb2O5,侧墙的材料为Y2O3。
当对上述相变随机存取存储器进行置位时,在上、下电极间施加2.2V的脉冲偏压,形成正偏置环境。在所述正偏置环境下,对所述相变随机存取存储器施加250微安(μA)的电流来进行置位,进行置位的时间为50纳秒(ns)。继续参照图7a所示,上电极接正极(+),电子就会向高价态的相变金属氧化物Nb2O5移动。在所述正偏置环境下,所述高价态的相变金属氧化物Nb2O5会发生还原反应,其反应式为:
Nb2O5+2e →2NbO2+O2-。
经过上述还原反应,所述高价态的相变金属氧化物Nb2O5会变为低价态的相变金属氧化物NbO2,而低价态的相变金属氧化物NbO2具有较低的阻值。因而,通过在偏置环境下施加电流,整个电阻层都变为低价态的相变金属氧化物NbO2而具有低阻值,完成了从高阻值状态到低阻值状态的置位操作。
图7b为本发明对图7a所示相变随机存取存储器进行复位的示意图。
当对所述相变随机存取存储器进行复位时,在上、下电极间施加-1.4V的脉冲偏压,形成负偏置环境。在所述负偏置环境下,在氧离子氛围中,对所述相变随机存取存储器施加150微安(μA)的电流来进行复位,进行复位的时间为50纳秒(ns)。继续参照图7b所示,下电极接正极(+),电子就会从低价态的相变金属氧化物NbO2向下电极移动。在所述偏置环境下,所述低价态的相变金属氧化物NbO2会发生氧化反应,其反应式为:
2NbO2+O2-→Nb2O5+2e。
经过上述氧化反应,所述低价态的相变金属氧化物NbO2会变为高价态的相变金属氧化物Nb2O5,而高价态的相变金属氧化物Nb2O5具有较高的阻值。因而,通过在偏置环境下施加电流,整个电阻层都变为高价态的相变金属氧化物Nb2O5而具有高阻值,完成了从低阻值状态到高阻值状态的复位操作。
综上所述,通过上述相变随机存取存储器的制造方法获得的相变随机存取存储器,其形成电阻层的至少两种具有不同价态的同种相变金属的氧化物,分别具有较高的阻值与较低的阻值。在正偏置环境下,当对其施加电流时,其中具有较高阻值的一种价态的相变金属的氧化物会转变为具有较低阻值的另一种价态的同种相变金属的氧化物,从而实现置位。而当负偏置环境下,对其施加电流时,其中具有较低阻值的一种价态的相变金属的氧化物会转变为具有较高阻值的另一种价态的同种相变金属的氧化物,从而实现复位。
虽然本发明已以较佳实施例披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。
Claims (27)
1.一种相变随机存取存储器,包括开关器件及连接所述开关器件的数据存储器,所述数据存储器包括下电极、下电极上的电阻层、电阻层上的上电极,其特征在于,所述电阻层包括至少两种同一相变金属的氧化物,所述两种氧化物中的相变金属具有不同的价态。
2.如权利要求1所述的相变随机存取存储器,其特征在于,所述电阻层包括:低价态的相变金属氧化物层及其上的高价态的相变金属氧化物层。
3.如权利要求1所述的相变随机存取存储器,其特征在于,所述电阻层包括:低价态的相变金属氧化物层,其与上电极的接触面分布有高价态的相变金属氧化物纳米颗粒。
4.如权利要求1所述的相变随机存取存储器,其特征在于,所述电阻层包括:至少两层堆叠结构,所述堆叠结构包括低价态的相变金属氧化物层及其表面的高价态的相变金属氧化物纳米颗粒。
5.如权利要求1所述的相变随机存取存储器,其特征在于,所述电阻层包括:低价态的相变金属氧化物纳米颗粒,以及其上与上电极接触的高价态的相变金属氧化物层。
6.如权利要求1所述的相变随机存取存储器,其特征在于,所述电阻层包括:至少两层堆叠结构,所述堆叠结构包括低价态的相变金属氧化物颗粒及其上的高价态的相变金属氧化物层。
7.如权利要求2至6任一项所述的相变随机存取存储器,其特征在于,所述低价态的相变金属氧化物为NbO2,所述高价态的相变金属氧化物为Nb2O5。
8.如权利要求1所述的相变随机存取存储器,其特征在于,所述下电极、电阻层以及上电极两侧还具有侧墙。
9.如权利要求8所述的相变随机存取存储器,其特征在于,所述侧墙的材料采用电负性数值小于所述相变金属的电负性数值的元素的氧化物。
10.如权利要求9所述的相变随机存取存储器,其特征在于,所述元素与所述相变金属的电负性的差值大于或等于0.1。
11.如权利要求10所述的相变随机存取存储器,其特征在于,所述侧墙的材料为Y2O3。
12.如权利要求1所述的相变随机存取存储器,其特征在于,所述上电极和下电极的材料采用电负性数值大于所述相变金属的电负性数值的金属的氧化物,或者采用贵金属。
13.如权利要求12所述的相变随机存取存储器,其特征在于,电负性数值大于所述相变金属的电负性数值的金属,与所述相变金属的电负性的差值大于或等于0.1。
14.如权利要求13所述的相变随机存取存储器,其特征在于,所述贵金属为Pt或Au。
15.一种相变随机存取存储器的制造方法,包括:形成开关器件,以及形成连接所述开关器件的数据存储器,所述数据存储器包括下电极、下电极上的电阻层、电阻层上的上电极,其特征在于,形成所述电阻层的材料包括至少两种同一相变金属的氧化物,所述两种氧化物中的相变金属具有不同的价态。
16.如权利要求15所述的相变随机存取存储器的制造方法,其特征在于,形成所述电阻层包括:在下电极上形成低价态的相变金属氧化物层,以及,在低价态的相变金属氧化物层上形成高价态的相变金属氧化物层。
17.如权利要求15所述的相变随机存取存储器的制造方法,其特征在于,形成所述电阻层包括单次或重复多次执行下述步骤:在下电极上形成低价态的相变金属氧化物层,以及,在低价态的相变金属氧化物层上形成高价态的相变金属氧化物纳米颗粒。
18.如权利要求15所述的相变随机存取存储器的制造方法,其特征在于,形成所述电阻层包括单次或重复多次执行下述步骤:在下电极上形成低价态的相变金属氧化物纳米颗粒,以及,在低价态的相变金属氧化物纳米颗粒上形成高价态的相变金属氧化物层。
19.如权利要求16至18任一项所述的相变随机存取存储器的制造方法,其特征在于,所述低价态的相变金属氧化物为NbO2,所述高价态的相变金属氧化物为Nb2O5。
20.如权利要求15所述的相变随机存取存储器的制造方法,其特征在于,还包括:在所述下电极、电阻层以及上电极两侧形成侧墙。
21.如权利要求20所述的相变随机存取存储器的制造方法,其特征在于,所述侧墙的材料为Y2O3。
22.如权利要求15所述的相变随机存取存储器的制造方法,其特征在于,所述下电极和上电极的材料为Pt或Au。
23.一种如权利要求1至6、8至14任一项所述的相变随机存取存储器的编程方法,包括:在正偏置环境下对所述相变随机存取存储器施加电流进行置位;以及在负偏置环境下对所述相变随机存取存储器施加电流进行复位。
24.如权利要求23所述的相变随机存取存储器的编程方法,其中,所述正偏置环境包括:对所述相变随机存取存储器施加脉冲偏压2.2V。
25.如权利要求24所述的相变随机存取存储器的编程方法,其中,所述置位施加的电流为250μA。
26.如权利要求23所述的相变随机存取存储器的编程方法,其中,所述负偏置环境包括:对所述相变随机存取存储器施加脉冲偏压-1.4V。
27.如权利要求26所述的相变随机存取存储器的编程方法,其中,所述复位施加的电流为150μA。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200910054979XA CN101958338A (zh) | 2009-07-16 | 2009-07-16 | 相变随机存取存储器及制造方法、编程方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200910054979XA CN101958338A (zh) | 2009-07-16 | 2009-07-16 | 相变随机存取存储器及制造方法、编程方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101958338A true CN101958338A (zh) | 2011-01-26 |
Family
ID=43485576
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200910054979XA Pending CN101958338A (zh) | 2009-07-16 | 2009-07-16 | 相变随机存取存储器及制造方法、编程方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101958338A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104517858A (zh) * | 2013-09-27 | 2015-04-15 | 英特尔公司 | 混合相场效应晶体管 |
CN112840460A (zh) * | 2021-01-14 | 2021-05-25 | 长江先进存储产业创新中心有限责任公司 | 相变存储单元及其制造方法 |
-
2009
- 2009-07-16 CN CN200910054979XA patent/CN101958338A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104517858A (zh) * | 2013-09-27 | 2015-04-15 | 英特尔公司 | 混合相场效应晶体管 |
CN112840460A (zh) * | 2021-01-14 | 2021-05-25 | 长江先进存储产业创新中心有限责任公司 | 相变存储单元及其制造方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4981304B2 (ja) | 一つの抵抗体及び一つのダイオードを有する不揮発性メモリ素子及び不揮発性メモリ素子アレイ | |
CN101064359B (zh) | 包括可变电阻材料的非易失存储器件 | |
CN105118916B (zh) | 电阻式存储器架构和装置 | |
CN102157540B (zh) | 存储装置、存储卡和电子装置 | |
CN101192647B (zh) | 包括无定形合金金属氧化物层的非易失性存储装置 | |
US8426837B2 (en) | Resistive memory device and method of manufacturing the same | |
JP4698630B2 (ja) | 下部電極上に形成されたバッファ層を備える可変抵抗メモリ素子 | |
US8772750B2 (en) | Non-volatile memory elements and memory devices including the same | |
JP2005317976A (ja) | 段階的な抵抗値を有する多層構造を利用したメモリ素子 | |
US10153431B2 (en) | Resistive memory having confined filament formation | |
US9312479B2 (en) | Variable resistance memory device | |
JP2013046066A (ja) | 不揮発性メモリ要素及びこれを含むメモリ素子 | |
KR102464065B1 (ko) | 스위칭 소자, 이의 제조 방법, 스위칭 소자를 선택 소자로서 포함하는 저항 변화 메모리 장치 | |
CN103597597A (zh) | 可变电阻元件及其制造方法 | |
KR101977271B1 (ko) | 반도체 장치의 제조 방법 | |
CN101796640A (zh) | 非易失性存储元件、非易失性存储装置、以及其制造方法 | |
CN101958338A (zh) | 相变随机存取存储器及制造方法、编程方法 | |
CN101958335B (zh) | 相变随机存取存储器及制造方法、编程方法 | |
KR100647332B1 (ko) | 저항 변환 물질을 포함하는 rram | |
JP4655021B2 (ja) | 可変抵抗素子 | |
Hsieh et al. | Review of recently progress on neural electronics and memcomputing applications in intrinsic SiOx-based resistive switching memory | |
KR100785032B1 (ko) | 저항성 메모리 소자 및 그 제조방법 | |
Chang et al. | A synaptic device built in one diode–one resistor (1D–1R) architecture with intrinsic SiOx-based resistive switching memory | |
JP2014086692A (ja) | 不揮発性記憶素子及び不揮発性記憶素子の駆動方法 | |
CN116157003A (zh) | 电阻式随机存取存储元件、存储器件及其制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20110126 |