CN101901278A - 一种高速数据采集卡及数据采集方法 - Google Patents

一种高速数据采集卡及数据采集方法 Download PDF

Info

Publication number
CN101901278A
CN101901278A CN2009103118625A CN200910311862A CN101901278A CN 101901278 A CN101901278 A CN 101901278A CN 2009103118625 A CN2009103118625 A CN 2009103118625A CN 200910311862 A CN200910311862 A CN 200910311862A CN 101901278 A CN101901278 A CN 101901278A
Authority
CN
China
Prior art keywords
buffer
write
input
threshold value
cache blocks
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2009103118625A
Other languages
English (en)
Other versions
CN101901278B (zh
Inventor
胡炳樑
陈小来
王彩玲
刘学斌
汲玉卓
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
XiAn Institute of Optics and Precision Mechanics of CAS
Original Assignee
XiAn Institute of Optics and Precision Mechanics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by XiAn Institute of Optics and Precision Mechanics of CAS filed Critical XiAn Institute of Optics and Precision Mechanics of CAS
Priority to CN 200910311862 priority Critical patent/CN101901278B/zh
Publication of CN101901278A publication Critical patent/CN101901278A/zh
Application granted granted Critical
Publication of CN101901278B publication Critical patent/CN101901278B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Image Input (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Abstract

本发明涉及一种高速数据采集卡及数据采集方法,包括接口单元、缓存单元、数据发送单元和控制单元。本发明解决了现有图像采集系统及方法不能满足高分辨率图像数据的实时采集技术问题。本发明具有使用体积小,便于携带,简单方便、工作性能稳定、可靠等优点。

Description

一种高速数据采集卡及数据采集方法
技术领域
本发明涉及一种数据采集系统及方法。
背景技术
高分辨率成像技术的发展要求高效的图像采集及存储系统。随着高分辨率成像技术的发展,对高效可靠的图像采集及存储系统的需要更加迫切。目前,高分辨率成像仪的空间分辨率、时间分辨率都大大提高。普通图像采集及存储系统的吞吐量严重不足,不能满足高分辨率图像数据的实时采集和存储要求。若不能很好的解决该类数据传输及存储的问题,将严重阻碍高分辨率成像技术的发展。因此,设计一种高效的实时图像数据采集卡及数据采集方法,实现对高分辨率成像仪数据的高速采集,可以为高分辨率成像技术提供有利的技术支持。
发明内容
本发明目的是提供一种高速数据采集卡及数据采集方法,其解决了现有图像采集系统及方法不能满足高分辨率图像数据的实时采集技术问题。
本发明的技术解决方案:
一种高速数据采集卡,其特殊之处在于:
所述数据采集卡包括接口单元、缓存单元、数据发送单元和控制单元;
所述接口单元与成像仪相连接,可将LVDS信号转换为TTL电平信号;
所述缓存单元包括输入端缓存器、高速缓存模块、输出端缓存器;所述输入端缓存器的输入端与接口单元连接,其输出端与高速缓存模块连接;所述输出端缓存器的输入端与高速缓存模块连接;所述高速缓存模块分为多个缓存块;
所述数据发送单元包括PCI接口、PCI/PCI-E桥接器;所述输出端缓存器的输出端通过PCI接口与PCI/PCI-E桥接器连接;所述PCI/PCI-E桥接器用于实现PCI接口与PCI-E接口的转换;
所述控制单元用于实现采集卡数据缓存控制。
上述接口单元包括四路数据接口通道,所述数据采集卡还包括设置在接口单元和缓存单元间的数据整合单元,所述数据整合单元用于实现四路数据的拼接和打包。
上述PCI-E接口采用PCI-E×4接口形式。
上述输入端缓存器为高速同步先进先出缓存器,所述高速缓存模块为高速缓存SDRAM,所述输出端缓存器为高速同步先进先出缓存器。
一种基于上述高速数据采集卡的数据采集方法,其包括以下步骤:
步骤1]连接成像仪、采集卡和计算机;
步骤2]将高速缓存模块的存储空间分为n个缓存块,记为A0~A(n-1),且任意时刻指定的写缓存块和读缓存块地址不同;设定输入端缓存器的最大输入缓存阈值和最小输入缓存阈值,设定输出端缓存器的输出缓存阈值;将计算机内存分为m个缓存块,记为B0~B(m-1),且任意时刻指定的写缓存块和读缓存块地址不同;
步骤3]控制单元控制采集卡进行数据采集;
步骤4]关闭图像采集功能;
其中:
步骤3]中的控制单元采用如下步骤进行数据采集:
步骤310]控制单元判断输入端缓存器状态是否大于最大输入缓存阈值;
步骤311]
若输入端缓存器状态大于最大输入缓存阈值,则控制单元判断指定的写缓存块是否为可写;
若该写缓冲块可写,则将指定大小的数据从输入端缓存器写入该缓存块,然后返回步骤310];
若该写缓冲块不可写,则判断输出端缓存器状态是否大于输出缓存阈值;
若输出端缓存器状态小于输出缓存阈值,则控制单元判断指定的读缓存块是否为可读;
若该读缓冲块可读,则将指定大小的数据从该缓存块读入输出端缓存器,然后返回步骤310];
若该读缓冲块不可读,则返回步骤310];
若输出端缓存器状态大于输出缓存阈值,则返回步骤310];
若输入端缓存器状态小于最大输入缓存阈值,则判断输出端缓存器状态是否小于输出缓存阈值;
若输出端缓存器状态小于输出缓存阈值,则控制单元判断指定的读缓存块是否为可读;
若该读缓存块可读,则将指定大小的数据从该缓存块读入输出端缓存器,然后返回步骤310];
若该读缓存块不可读,则判断输入端缓存器状态是否大于最小输入缓存阈值;
若输入端缓存器状态大于最小输入缓存阈值,则控制单元判断指定的写缓存块是否为可写;
若该写缓冲块可写,则将指定大小的数据从输入端缓存器写入该缓存块,然后返回步骤310];
若该写缓冲块不可写,则返回步骤310];
若输入端缓存器状态小于最小输入缓存阈值,则返回步骤310];
若输出端缓存器状态大于输出缓存阈值,则判断输入端缓存器状态是否大于最小输入缓存阈值;
若输入端缓存器状态大于最小输入缓存阈值,则控制单元判断指定的写缓存块是否为可写;
若该写缓冲块可写,则将指定大小的数据从输入端缓存器写入该缓存块,然后返回步骤310];
若该写缓冲块不可写,则返回步骤310];
若输入端缓存器状态小于最小输入缓存阈值,则返回步骤310]。
上述指定大小的数据是指不大于一个缓存块空间大小的数据。
上述n值取16或32;所述m值取16或32。
上述n值取16或32;所述m值与n值相同。
本发明的技术效果:
1、本发明提供的高速数据采集卡和数据采集方法解决了目前针对高分辨率成像仪的海量数据输出无法实现实时采集的难题,其具有以下特点:图像分辨率高、采集速率高、实时性能好;并具有使用体积小,便于携带,简单方便、工作性能稳定、可靠等优点。该采集卡具有广泛的应用前景,还可以用在所有的高分辨率仪器中。例如:高分辨率成像光谱仪、立体测量相机、可见光近红外相机、短波红外相机、热红外成像仪等。
2、本发明方法保证了硬件数据的可靠性的同时,大大提高了采集卡的传输速率。
3、本发明缓存空间利用率高。本发明在输入端缓存器和输出端缓冲区读和写的过程只需保证不同时访问同一个缓存块,则读写存储空间的利用率为(n-1)/n。n的选择需要均衡存储空间的使用率、输入端缓存器FIFO、输出端缓存器FIFO选择及实时采集卡速率。
4、本发明为满足PCI-E×4的带宽需求,选择将两片高速缓存SDRAM合并为单路使用,图像数据的实时传输率不低于360Mbytes/s。
附图说明
图1是本发明高速数据采集卡的示意图;
图2是本发明高速数据采集卡的结构框图;
图3为本发明高速数据采集卡中缓存单元的结构框图;
图4为本发明高速缓存模块的读写缓存块空间分配原理图;图中的blk是block的缩写;
图5为本发明数据采集方法的逻辑示意图;图中F0表示输入端缓存器,F1表示输出端缓存器。
具体实施方式
本发明高速数据采集卡包括接口单元、缓存单元、数据发送单元和控制单元;接口单元与成像仪相连接,可将LVDS信号转换为TTL电平信号;缓存单元包括输入端缓存器、高速缓存模块、输出端缓存器;输入端缓存器的输入端与接口单元连接,其输出端与高速缓存模块连接;输出端缓存器的输入端与高速缓存模块连接;高速缓存模块分为多个缓存块;数据发送单元包括PCI接口、PCI/PCI-E桥接器;输出端缓存器的输出端通过PCI接口与PCI/PCI-E桥接器连接;PCI/PCI-E桥接器用于实现PCI接口与计算机的PCI-E接口的转换;控制单元用于实现采集卡数据缓存控制。计算机具有高带宽的内存,可实现数据的快速访问。计算机的磁盘阵列不仅可扩展硬盘空间,还大大提高了硬盘写入速率。
为了实现数据快速采集,接口单元具体可包括四路数据接口通道,高分辨率成像仪的数据由四路通道下发;数据采集卡相应还包括设置在接口单元和缓存单元间的数据整合单元,数据整合单元用于实现四路数据的拼接和打包,将接收的多路数据整合为一幅完整的图像。PCI-E接口相应采用PCI-E×4接口形式。本发明中,因图像数据的实时传输率不低于360Mbytes/s,为满足带宽需求,选择将两片高速缓存SDRAM合并为单路使用,为解决大容量数据的缓存,本发明通过SDRAM与FIFO的结合,将单口SDRAM改进为双口SDRAM。并且对SDRAM的读写过程进行优化。此方法保证了硬件数据可靠性的同时,大大提高了实时采集卡的传输速率。
控制单元、输入端缓存器、输出端缓存器由FPGA实现,输入端缓存器为高速同步先进先出缓存器(FIFO);为了避免计算机处理数据时因抖动而发生数据丢失,破坏采集卡的可靠性,在本发明中,高速缓存模块为两块高速缓存SDRAM,输出端缓存器为高速同步先进先出缓存器。
本发明高速数据采集卡所采用的数据采集方法,包括以下步骤:
步骤1]连接成像仪、采集卡和计算机;
步骤2]将高速缓存模块的存储空间分为n个缓存块,记为A0~A(n-1),且任意时刻指定的写缓存块和读缓存块地址不同;设定输入端缓存器的最大输入缓存阈值和最小输入缓存阈值,设定输出端缓存器的输出缓存阈值;将计算机内存分为m个缓存块,记为B0~B(m-1),且任意时刻指定的写缓存块和读缓存块地址不同;
步骤3]控制单元控制采集卡进行数据采集;处理单元控制计算机进行数据采集;
步骤4]关闭图像采集功能;
其中:
步骤3]中的控制单元采用如下步骤进行数据采集:
步骤310]控制单元判断输入端缓存器状态是否大于最大输入缓存阈值;
步骤311]
若输入端缓存器状态大于最大输入缓存阈值,则控制单元判断指定的写缓存块是否为可写;
若该写缓冲块可写,则将指定大小的数据从输入端缓存器写入该缓存块,然后返回步骤310];
若该写缓冲块不可写,则判断输出端缓存器状态是否大于输出缓存阈值;
若输出端缓存器状态小于输出缓存阈值,则控制单元判断指定的读缓存块是否为可读;
若该读缓冲块可读,则将指定大小的数据从该缓存块读入输出端缓存器,然后返回步骤310];
若该读缓冲块不可读,则返回步骤310];
若输出端缓存器状态大于输出缓存阈值,则返回步骤310];
若输入端缓存器状态小于最大输入缓存阈值,则判断输出端缓存器状态是否小于输出缓存阈值;
若输出端缓存器状态小于输出缓存阈值,则控制单元判断指定的读缓存块是否为可读;
若该读缓存块可读,则将指定大小的数据从该缓存块读入输出端缓存器,然后返回步骤310];
若该读缓存块不可读,则判断输入端缓存器状态是否大于最小输入缓存阈值;
若输入端缓存器状态大于最小输入缓存阈值,则控制单元判断指定的写缓存块是否为可写;
若该写缓冲块可写,则将指定大小的数据从输入端缓存器写入该缓存块,然后返回步骤310];
若该写缓冲块不可写,则返回步骤310];
若输入端缓存器状态小于最小输入缓存阈值,则返回步骤310];
若输出端缓存器状态大于输出缓存阈值,则判断输入端缓存器状态是否大于最小输入缓存阈值;
若输入端缓存器状态大于最小输入缓存阈值,则控制单元判断指定的写缓存块是否为可写;
若该写缓冲块可写,则将指定大小的数据从输入端缓存器写入该缓存块,然后返回步骤310];
若该写缓冲块不可写,则返回步骤310];
若输入端缓存器状态小于最小输入缓存阈值,则返回步骤310]。
以上步骤中指定大小的数据是指不大于一个缓存块空间大小的数据。
n值可取16或32;m值取16或32;m值与n值可相同也可不相同。
图1是本发明高速数据采集卡的示意图。计算机采用WINDOWS XP操作系统,控制数据采集卡和磁盘阵列,可实现对数据的采集与存储。来自成像仪的多路数据通过数据采集卡中的FPGA进行图像数据拼接,形成最终实时数据流,再通过PCI-E×4接口,以DMA方式流入计算机内存,又以DMA方式实时写入磁盘阵列,形成能被后期应用软件直接使用的、大小可超过2GB的NTFS文件。
图2为本发明高速数据采集卡的结构框图。数据采集卡直接插在计算机的PCI-E插槽上,成像仪与数据采集卡相连,将拍摄到的图像数据发送到采集卡。计算机通过设备驱动程序实现与数据采集卡的软件接口,控制采集并实时显示及实现其他功能。
图3为本发明数据采集方法中缓存单元的结构框图。高速缓存由FPGA内部的FIFO及外部的两块SDRAM构成。本发明中利用两片SDRAM扩展了带宽,使之与后续的PCI-E×4接口匹配。FIFO与SDRAM共同组成了双口高速缓存,大大提高了采集卡的实时性。
图4为高速缓存模块的读写缓存块空间分配原理图。将SDRAM存储空间分为n块,记为A0~A(n-1)。在读和写的过程只需保证不不同时访问一块存储空间,n的选择需要均衡存储空间的使用率、FIFO选择及实时采集卡速率,优选16和32。
图5为本发明数据采集方法的逻辑示意图。合理有效地全局控制可以优化SDRAM的计算机内存使用。在全局控制中数据使能优先级最高。

Claims (8)

1.一种高速数据采集卡,其特征在于:
所述数据采集卡包括接口单元、缓存单元、数据发送单元和控制单元;
所述接口单元与成像仪相连接,可将LVDS信号转换为TTL电平信号;
所述缓存单元包括输入端缓存器、高速缓存模块、输出端缓存器;所述输入端缓存器的输入端与接口单元连接,其输出端与高速缓存模块连接;所述输出端缓存器的输入端与高速缓存模块连接;所述高速缓存模块分为多个缓存块;
所述数据发送单元包括PCI接口、PCI/PCI-E桥接器;所述输出端缓存器的输出端通过PCI接口与PCI/PCI-E桥接器连接;所述PCI/PCI-E桥接器用于实现PCI接口与PCI-E接口的转换;
所述控制单元用于实现采集卡数据缓存控制。
2.根据权利要求1所述的高速数据采集卡,其特征在于:所述接口单元包括四路数据接口通道,所述数据采集卡还包括设置在接口单元和缓存单元间的数据整合单元,所述数据整合单元用于实现四路数据的拼接和打包。
3.根据权利要求2所述的高速数据采集卡,其特征在于:所述PCI-E接口采用PCI-E×4接口形式。
4.根据权利要求1或2或3所述的高速数据采集卡,其特征在于:所述输入端缓存器为高速同步先进先出缓存器,所述高速缓存模块为高速缓存SDRAM,所述输出端缓存器为高速同步先进先出缓存器。
5.一种基于权利要求1所述高速数据采集卡的数据采集方法,其特征在于:其包括以下步骤:
步骤1]连接成像仪、采集卡和计算机;
步骤2]将高速缓存模块的存储空间分为n个缓存块,记为A0~A(n-1),且任意时刻指定的写缓存块和读缓存块地址不同;设定输入端缓存器的最大输入缓存阈值和最小输入缓存阈值,设定输出端缓存器的输出缓存阈值;将计算机内存分为m个缓存块,记为B0~B(m-1),且任意时刻指定的写缓存块和读缓存块地址不同;
步骤3]控制单元控制采集卡进行数据采集;
步骤4]关闭图像采集功能;
其中:
步骤3]中的控制单元采用如下步骤进行数据采集:
步骤310]控制单元判断输入端缓存器状态是否大于最大输入缓存阈值;
步骤311]
若输入端缓存器状态大于最大输入缓存阈值,则控制单元判断指定的写缓存块是否为可写;
若该写缓冲块可写,则将指定大小的数据从输入端缓存器写入该缓存块,然后返回步骤310];
若该写缓冲块不可写,则判断输出端缓存器状态是否大于输出缓存阈值;
若输出端缓存器状态小于输出缓存阈值,则控制单元判断指定的读缓存块是否为可读;
若该读缓冲块可读,则将指定大小的数据从该缓存块读入输出端缓存器,然后返回步骤310];
若该读缓冲块不可读,则返回步骤310];
若输出端缓存器状态大于输出缓存阈值,则返回步骤310];
若输入端缓存器状态小于最大输入缓存阈值,则判断输出端缓存器状态是否小于输出缓存阈值;
若输出端缓存器状态小于输出缓存阈值,则控制单元判断指定的读缓存块是否为可读;
若该读缓存块可读,则将指定大小的数据从该缓存块读入输出端缓存器,然后返回步骤310];
若该读缓存块不可读,则判断输入端缓存器状态是否大于最小输入缓存阈值;
若输入端缓存器状态大于最小输入缓存阈值,则控制单元判断指定的写缓存块是否为可写;
若该写缓冲块可写,则将指定大小的数据从输入端缓存器写入该缓存块,然后返回步骤310];
若该写缓冲块不可写,则返回步骤310];
若输入端缓存器状态小于最小输入缓存阈值,则返回步骤310];
若输出端缓存器状态大于输出缓存阈值,则判断输入端缓存器状态是否大于最小输入缓存阈值;
若输入端缓存器状态大于最小输入缓存阈值,则控制单元判断指定的写缓存块是否为可写;
若该写缓冲块可写,则将指定大小的数据从输入端缓存器写入该缓存块,然后返回步骤310];
若该写缓冲块不可写,则返回步骤310];
若输入端缓存器状态小于最小输入缓存阈值,则返回步骤310]。
6.根据权利要求5所述的数据采集方法,其特征在于:所述指定大小的数据是指不大于一个缓存块空间大小的数据。
7.根据权利要求6所述的数据采集方法,其特征在于:所述n值取16或32;所述m值取16或32。
8.根据权利要求6所述的数据采集方法,其特征在于:所述n值取16或32;所述m值与n值相同。
CN 200910311862 2009-12-18 2009-12-18 一种高速数据采集卡及数据采集方法 Expired - Fee Related CN101901278B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 200910311862 CN101901278B (zh) 2009-12-18 2009-12-18 一种高速数据采集卡及数据采集方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 200910311862 CN101901278B (zh) 2009-12-18 2009-12-18 一种高速数据采集卡及数据采集方法

Publications (2)

Publication Number Publication Date
CN101901278A true CN101901278A (zh) 2010-12-01
CN101901278B CN101901278B (zh) 2012-12-19

Family

ID=43226812

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 200910311862 Expired - Fee Related CN101901278B (zh) 2009-12-18 2009-12-18 一种高速数据采集卡及数据采集方法

Country Status (1)

Country Link
CN (1) CN101901278B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102012948A (zh) * 2010-04-12 2011-04-13 中国科学院西安光学精密机械研究所 基于usb的数据实时采集和存储系统及方法
CN102117342A (zh) * 2011-01-21 2011-07-06 中国科学院上海技术物理研究所 基于PCI Express总线的多波段红外图像实时采集系统及方法
CN102339324A (zh) * 2011-09-15 2012-02-01 中国电力科学研究院 一种基于硬件实现的高速数据采集卡
CN102945291A (zh) * 2012-08-03 2013-02-27 南京理工大学 基于pci-e的高速图像采集存储卡
CN105744120A (zh) * 2016-02-01 2016-07-06 苏州傲科创信息技术有限公司 一种高速数据采集卡及数据采集方法
CN112506823A (zh) * 2020-12-11 2021-03-16 盛立金融软件开发(杭州)有限公司 一种fpga数据读写方法、装置、设备及可读存储介质

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100403985C (zh) * 2004-04-09 2008-07-23 清华大学 数字化近红外光漫射断层成像系统
CN101241028A (zh) * 2007-02-07 2008-08-13 南京理工大学 红外焦平面阵列成像演示系统

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102012948A (zh) * 2010-04-12 2011-04-13 中国科学院西安光学精密机械研究所 基于usb的数据实时采集和存储系统及方法
CN102012948B (zh) * 2010-04-12 2012-08-29 中国科学院西安光学精密机械研究所 基于usb的数据实时采集和存储系统及方法
CN102117342A (zh) * 2011-01-21 2011-07-06 中国科学院上海技术物理研究所 基于PCI Express总线的多波段红外图像实时采集系统及方法
CN102339324A (zh) * 2011-09-15 2012-02-01 中国电力科学研究院 一种基于硬件实现的高速数据采集卡
CN102945291A (zh) * 2012-08-03 2013-02-27 南京理工大学 基于pci-e的高速图像采集存储卡
CN105744120A (zh) * 2016-02-01 2016-07-06 苏州傲科创信息技术有限公司 一种高速数据采集卡及数据采集方法
CN112506823A (zh) * 2020-12-11 2021-03-16 盛立金融软件开发(杭州)有限公司 一种fpga数据读写方法、装置、设备及可读存储介质
CN112506823B (zh) * 2020-12-11 2023-09-29 盛立安元科技(杭州)股份有限公司 一种fpga数据读写方法、装置、设备及可读存储介质

Also Published As

Publication number Publication date
CN101901278B (zh) 2012-12-19

Similar Documents

Publication Publication Date Title
CN101901278B (zh) 一种高速数据采集卡及数据采集方法
CN101793557B (zh) 高分辨率成像仪数据实时采集系统及方法
CN101694609B (zh) 一种提高dsp外部存储器接口速度的高清图像实时采集系统和方法
CN109412914A (zh) 流数据与axi接口通信装置
CN102841871B (zh) 基于高速串行总线的DMA结构的pipeline读写方法
CN100361523C (zh) 一种数字相机实时采集系统
CN102841870B (zh) 基于高速串行总线的通用dma结构及预读方法
CN109857702B (zh) 一种基于机器人的激光雷达数据读写控制系统及芯片
CN102131053A (zh) 一种适用于高速成像系统的数据采集、编码和存储方法
CN102111600A (zh) 一种用于CameraLink相机的高速图像记录仪
CN103246754B (zh) 一种高速数字信号采集、存储系统
CN102520892A (zh) 多功能固态数据存储回放仪
CN102023947A (zh) Ieee1394总线与高速智能统一总线的直接接口方法
CN110941583A (zh) 一种基于fpga的usb3.0数据传输系统控制方法
US7409486B2 (en) Storage system, and storage control method
CN102012948B (zh) 基于usb的数据实时采集和存储系统及方法
CN202444561U (zh) 一种用于CameraLink相机的高速数字图像记录仪
CN101998135A (zh) 移动电视信号采集及播放系统、控制方法
CN114860158A (zh) 一种高速数据采集记录方法
CN215376139U (zh) 基于arm和fpga的高效数据采集系统
CN101436168B (zh) 基于usb的图像采集方法及其装置
CN112637602B (zh) 一种jpeg接口及数字图像处理系统
CN114302087A (zh) 一种mipi数据传输模式转换方法、装置及电子设备
CN209895383U (zh) 一种数字图像大数据的高速传输装置
CN112947156A (zh) 一种基于fpga的分布式数据传输系统及方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20121219

Termination date: 20151218

EXPY Termination of patent right or utility model