CN101874265A - 显示装置及其驱动电路和驱动方法 - Google Patents
显示装置及其驱动电路和驱动方法 Download PDFInfo
- Publication number
- CN101874265A CN101874265A CN200880118687A CN200880118687A CN101874265A CN 101874265 A CN101874265 A CN 101874265A CN 200880118687 A CN200880118687 A CN 200880118687A CN 200880118687 A CN200880118687 A CN 200880118687A CN 101874265 A CN101874265 A CN 101874265A
- Authority
- CN
- China
- Prior art keywords
- signal
- control signal
- pulse
- scan
- selection mode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0261—Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
- G09G2330/023—Power management, e.g. power saving using energy recovery or conservation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
在通过进行黑插入来将显示模拟地脉冲化的显示装置中,栅极驱动器基于栅极输出控制信号(GOE),将包含有用于对像素形成部写入像素数据的像素数据写入脉冲(Pw)和用于写入黑电压的黑电压施加脉冲(Pb)的扫描信号施加到各栅极总线。此处,在连续两个水平扫描期间中极性控制信号(REV)的极性相同时,栅极输出控制信号(GOE)维持在高电平。另外,在栅极输出控制信号(GOE)为高电平时,栅极驱动器抑制任意扫描信号产生黑电压施加脉冲(Pb)。
Description
技术领域
本发明涉及将显示模拟地脉冲化的显示装置及其驱动电路和驱动方法。
背景技术
在CRT(Cathode Ray Tube:阴极射线管)那样的脉冲型显示装置中,若关注各像素,则显示图像的点亮期间和不显示图像的熄灭期间交替地重复。例如在进行动态图像显示的情况下,也在进行一个画面量的图像改写时插入熄灭期间,因此在人的视觉上不产生运动物体的残影。因此,可以清楚地分辨背景和物体,可以没有不协调感地观察动态图像。
与之相对,在使用TFT(Thin Film Transistor:薄膜晶体管)的液晶显示装置那样的保持型显示装置中,各像素的亮度由各像素电容所保持的电压决定,像素电容的保持电压一旦被改写,就维持一帧期间。由此,在保持型显示装置中,作为像素数据而要在像素电容中保持的电压一旦进行了写入,就保持到下一次改写为止。其结果是,各帧的图像与其一帧前的图像在时间上十分接近。从而,在显示动态图像时,人的视觉上会产生运动物体的残影。例如图16所示的那样,表示运动物体的图像OI拖尾而产生残影AI(以下,将该残影称为“拖尾残影”)。
在有源矩阵型液晶显示装置等那样的保持型显示装置中,在显示动态图像时产生上述那样的拖尾残影。因此,主要进行动态图像显示的电视机等显示器一直以来一般采用脉冲型显示装置。然而,近年来,电视机等显示器强烈要求轻量化、薄型化,因而对于这样的显示器,迅速促进采用容易实现轻量化、薄型化的液晶显示装置那样的保持型显示装置。
在有源矩阵型液晶显示装置等保持型显示装置中,作为改善上述拖尾残影的方法,已知有通过在一帧期间中插入进行黑显示的期间(以下,称为“黑插入”)等将显示(模拟地)脉冲化的方法。另外,作为用于降低功耗的方法,已知有通过在像素电容充电前使源极总线间短路从而在源极总线间共用电荷(以下,称为“充电共用”)的方法(例如,日本国专利特开2007-102132号公报)。另外,在日本国专利特开2007-192867号公报中,揭示了对用于进行黑插入的结构应用充电共用结构的液晶显示装置的发明。
图17是对用于黑插入的结构应用充电共用结构的已有液晶显示装置的信号波形图。图17(A)至(E)分别示出了用于控制数据信号的极性的极性控制信号REV、用于控制源极总线间的短路的短路控制信号Csh、向第i列源极总线施加的数据信号S(i)、向第j行栅极总线施加的扫描信号G(j)、以及配置于j行i列的像素形成部的亮度的波形。在该液晶显示装置中,在短路控制信号Csh的逻辑电平成为高电平的期间中,相邻源极总线间短路。由此,在该期间中,如图17(C)所示的那样,数据信号S(i)的值、即第i列源极总线的电压成为相当于黑显示的电压(以下,简单地称为“黑电压”)。另外,若关注图17(D)所示的扫描信号G(j)的波形,在从时刻t1到时刻t2的期间中,产生了用于写入像素数据的脉冲(以下,称为“像素数据写入脉冲”)Pw。由此,在时刻t2,配置于j行i列的像素形成部的亮度成为对应于数据信号S(i)的值的亮度。然后,从时刻t2起经过了(2/3)帧期间后的时刻t3到时刻t4的期间中,产生了四次用于进行黑插入的脉冲(以下,称为“黑电压施加脉冲”)Pb。此处,在产生黑电压施加脉冲Pb的期间中,如图17(C)所示的那样,源极总线的电压成为黑电压。其结果是,每次产生黑电压施加脉冲Pb,配置于j行i列的像素形成部的亮度都如图17(E)所示的那样下降(接近黑电平)。由此,在各帧期间中插入进行黑显示的期间,改善液晶显示装置显示动态图像时的显示质量。
专利文献1:日本国专利特开2007-102132号公报
专利文献2:日本国专利特开2007-192867号公报
发明内容
然而,在上述那样的液晶显示装置中,有时在画面上会观察到如图18所示那样的横条纹(沿栅极总线的延伸方向产生的线)。对此,参照图19进行以下说明。历来,在为了降低功耗而采用充电共用方式的液晶显示装置中,采用以下结构:即,当施加到源极总线的数据信号的极性在连续两个水平扫描期间中(设为“先行水平扫描期间”及“后续水平扫描期间”)相同时,在后续水平扫描期间中使相邻源极总线间不短路。其理由在于,当数据信号的极性不发生变化时,不需要去除源极总线中积累的电荷,一旦采用(将源极总线的电压)设置成黑电压后再进行写入的结构,则功耗升高。然而,根据显示装置,有时会如图19(A)所示的那样,在帧期间切换定时(时刻ta)附近的连续两个水平扫描期间中,用于控制数据信号的极性的极性控制信号REV的极性相同。例如,在采用一行反转驱动的液晶显示装置中,一帧期间(也包含垂直消隐期间)中的水平扫描期间数为偶数的情况下,使先行帧期间(第n帧)的最后水平扫描期间和后续帧期间(第(n+1)帧)的最初水平扫描期间中极性控制信号REV的极性相同。在这样的显示装置中,在紧接着帧期间切换后的期间(例如从图19的时刻ta到时刻tb的期间)中,相邻源极总线间不短路。因而,在该期间中,如图19(D)所示的那样,源极总线的电压不会成为黑电压。然而,如图19(C)所示的那样,也有在该期间中产生黑电压施加脉冲Pb的扫描信号(此处,设向第v行栅极总线施加的扫描信号G(v)中产生第四个黑电压施加脉冲Pb)。由此,配置于v行i列的像素形成部的亮度如图19(E)所示的那样,在时刻ta以后,根据数据信号S(i)的值而上升。其结果是,仅配置于第v行的像素形成部未进行充分的黑显示,可在画面上(显示部)观察到如图18所示那样的横条纹。此外,上述扫描信号是基于显示控制电路生成的信号、即作为具有如图19(B)所示那样的波形的信号的栅极输出控制信号GOE等,由栅极驱动器生成。
因此,本发明的目的在于在通过进行黑插入来将显示模拟地脉冲化的显示装置中,防止画面上产生横条纹。
本发明的第一方面是有源矩阵型的液晶显示装置,该液晶显示装置的特征在于,
包括:多根数据信号线,上述多根数据信号线用于传输表示要显示的图像的多个数据信号;
多根扫描信号线,上述多根扫描信号线与上述多根数据信号线交叉;
多个像素形成部,上述多个像素形成部分别与上述多根数据信号线和上述多根扫描信号线的交叉点对应地配置成矩阵形状,分别在通过对应交叉点的扫描信号线被选择时,获取通过该对应交叉点的数据信号线的电压作为像素值;
数据信号线驱动电路,上述数据信号线驱动电路接收包含每个水平扫描期间中产生的脉冲的锁存信号和用于决定各数据信号的极性的极性控制信号,基于上述锁存信号的脉冲上升沿或下降沿时刻的上述极性控制信号的逻辑电平,将上述多个数据信号施加到上述多根数据信号线,使得各数据信号的极性在各帧期间内每隔预定的周期反转;
黑电压插入电路,上述黑电压插入电路设置于上述数据信号线驱动电路的内部或外部,基于上述锁存信号和上述极性控制信号,在上述多个数据信号的极性反转时,仅在预定的黑电压插入期间中,将上述多根数据信号线的电压设为相当于黑显示的电压;
扫描信号线驱动电路,上述扫描信号线驱动电路基于预定的输出控制信号,使各扫描信号线处于选择状态,上述预定的输出控制信号大致与上述锁存信号的脉冲上升沿及下降沿的定时同步,在第一逻辑电平和第二逻辑电平间变化;以及,
输出控制信号生成电路,上述输出控制信号生成电路用于生成上述输出控制信号,
各扫描信号线的选择状态包括;第一选择状态,上述第一选择状态是用于使各像素形成部获取与上述要显示的图像相对应的电压的选择状态;以及第二选择状态,上述第二选择状态是用于使各像素形成部获取相当于上述黑显示的电压的选择状态,
上述输出控制信号生成电路在包括先行水平扫描期间和后续水平扫描期间的连续任意两个水平扫描期间中,若上述先行水平扫描期间中的上述极性控制信号的逻辑电平和上述后续水平扫描期间中的上述极性控制信号的逻辑电平相同,则在上述后续水平扫描期间中将上述输出控制信号维持在第一逻辑电平,
上述扫描信号线驱动电路使各扫描信号线在各帧期间中至少有一次处于第一选择状态,且使各扫描信号线在各帧期间中多次处于第二选择状态,
若上述输出控制信号为第一逻辑电平,则使上述多根扫描信号线均不处于第二选择状态。
本发明的第二方面的特征在于,在本发明的第一方面中,
上述数据信号线驱动电路将上述多个数据信号施加到上述多根数据信号线,使得分别施加到彼此相邻的数据信号线的数据信号的极性互不相同,
上述黑电压插入电路通过使上述彼此相邻的数据信号线短路,将上述多根数据信号线的电压设为相当于黑显示的电压。
本发明的第三方面的特征在于,在本发明的第一方面中,
上述扫描信号线驱动电路接收包含有第一脉冲和第二脉冲的启始脉冲信号,上述第一脉冲具有相当于用于使各像素形成部获取与上述要显示的图像相对应的电压的期间的第一脉宽,上述第二脉冲具有相当于用于使各像素形成部获取相当于上述黑显示的电压的期间的第二脉宽,上述扫描信号线驱动电路基于上述启始脉冲信号的第二脉冲和上述输出控制信号,使各扫描信号线处于第二选择状态,
上述第二脉宽是至少相当于四个水平扫描期间的期间。
本发明的第四方面的特征在于,在本发明的第三方面中,
上述扫描信号线驱动电路还接收包含每个水平扫描期间中产生的脉冲的时钟信号,基于上述启始脉冲信号的第一脉冲和上述时钟信号的脉冲,使各扫描信号线处于第一选择状态。
本发明的第五方面是有源矩阵型显示装置的驱动电路,上述有源矩阵型显示装置包括:多根数据信号线,上述多根数据信号线用于传输表示要显示的图像的多个数据信号;多根扫描信号线,上述多根扫描信号线与上述多根数据信号线交叉;以及多个像素形成部,上述多个像素形成部分别与上述多根数据信号线和上述多根扫描信号线的交叉点对应地配置成矩阵形状,分别在通过对应交叉点的扫描信号线被选择时,获取通过该对应交叉点的数据信号线的电压作为像素值,其特征在于,包括:
数据信号线驱动电路,上述数据信号线驱动电路接收包含每个水平扫描期间中产生的脉冲的锁存信号和用于决定各数据信号的极性的极性控制信号,基于上述锁存信号的脉冲上升沿或下降沿时刻的上述极性控制信号的逻辑电平,将上述多个数据信号施加到上述多根数据信号线,使得各数据信号的极性在各帧期间内每隔预定的周期反转;
黑电压插入电路,上述黑电压插入电路设置于上述数据信号线驱动电路的内部或外部,基于上述锁存信号和上述极性控制信号,在上述多个数据信号的极性反转时,仅在预定的黑电压插入期间中,将所述多根数据信号线的电压设为相当于黑显示的电压;
扫描信号线驱动电路,上述扫描信号线驱动电路基于预定的输出控制信号,使各扫描信号线处于选择状态,上述预定的输出控制信号大致与上述锁存信号的脉冲上升沿及下降沿的定时同步,在第一逻辑电平和第二逻辑电平间变化;以及,
输出控制信号生成电路,上述输出控制信号生成电路用于生成上述输出控制信号,
各扫描信号线的选择状态包括:第一选择状态,上述第一选择状态是用于使各像素形成部获取与上述要显示的图像相对应的电压的选择状态;以及第二选择状态,上述第二选择状态是用于使各像素形成部获取相当于上述黑显示的电压的选择状态,
上述输出控制信号生成电路在包括先行水平扫描期间和后续水平扫描期间的连续任意两个水平扫描期间中,若上述先行水平扫描期间中的上述极性控制信号的逻辑电平和上述后续水平扫描期间中的上述极性控制信号的逻辑电平相同,则在上述后续水平扫描期间中将上述输出控制信号维持在第一逻辑电平,
上述扫描信号线驱动电路使各扫描信号线在各帧期间中至少有一次处于第一选择状态,且使各扫描信号线在各帧期间中多次处于第二选择状态,
若上述输出控制信号为第一逻辑电平,则使上述多根扫描信号线均不处于第二选择状态。
另外,对于在本发明的第五方面中通过参考实施方式及附图所掌握的变形例,认为是用于解决问题的方法。
本发明的第九方面是有源矩阵型显示装置的驱动方法,上述有源矩阵型显示装置包括:多根数据信号线,上述多根数据信号线用于传输表示要显示的图像的多个数据信号;多根扫描信号线,上述多根扫描信号线与上述多根数据信号线交叉;以及多个像素形成部,上述多个像素形成部分别与上述多根数据信号线和上述多根扫描信号线的交叉点对应地配置成矩阵形状,分别在通过对应交叉点的扫描信号线被选择时,获取通过该对应交叉点的数据信号线的电压作为像素值,其特征在于,包括:
数据信号线驱动步骤,上述数据信号线驱动步骤接收包含每个水平扫描期间中产生的脉冲的锁存信号和用于决定各数据信号的极性的极性控制信号,基于上述锁存信号的脉冲上升沿或下降沿时刻的上述极性控制信号的逻辑电平,将上述多个数据信号施加到上述多根数据信号线,使得各数据信号的极性在各帧期间内每隔预定的周期反转;
黑电压插入步骤,上述黑电压插入步骤基于上述锁存信号和上述极性控制信号,在上述多个数据信号的极性反转时,仅在预定的黑电压插入期间中,将所述多根数据信号线的电压设为相当于黑显示的电压;
扫描信号线驱动步骤,上述扫描信号线驱动步骤基于预定的输出控制信号,使各扫描信号线处于选择状态,上述预定的输出控制信号大致与上述锁存信号的脉冲上升沿及下降沿的定时同步,在第一逻辑电平和第二逻辑电平间变化;以及,
输出控制信号生成步骤,上述输出控制信号生成步骤用于生成上述输出控制信号,
各扫描信号线的选择状态包括:第一选择状态,上述第一选择状态是用于使各像素形成部获取与上述要显示的图像相对应的电压的选择状态;以及第二选择状态,上述第二选择状态是用于使各像素形成部获取相当于上述黑显示的电压的选择状态,
在上述输出控制信号生成步骤中,在包括先行水平扫描期间和后续水平扫描期间的连续任意两个水平扫描期间中,若上述先行水平扫描期间中的上述极性控制信号的逻辑电平和上述后续水平扫描期间中的上述极性控制信号的逻辑电平相同,则在上述后续水平扫描期间中将上述输出控制信号维持在第一逻辑电平,
上述扫描信号线驱动步骤中,
使各扫描信号线在各帧期间中至少有一次处于第一选择状态,且使各扫描信号线在各帧期间中多次处于第二选择状态,
若上述输出控制信号为第一逻辑电平,则使上述多根扫描信号线均不处于第二选择状态。
另外,对于在本发明的第九方面中通过参考实施方式及附图所掌握的变形例,认为是用于解决问题的方法。
根据本发明的第一方面,在各显示行中,进行用于显示原来图像的写入和用于黑插入的写入。提供给数据信号线的数据信号的极性由极性控制信号决定,在该数据信号的极性反转时,向数据信号线施加黑电压。另一方面,在数据信号的极性未反转时,即极性控制信号的逻辑电平连续两个水平扫描期间相同时,数据信号线的电压维持在黑电压以外的电压(用于显示原来图像的电压)。输出控制信号生成电路在极性控制信号的逻辑电平连续两个水平扫描期间相同时,将输出控制信号的逻辑电平维持在第一逻辑电平。另外,扫描信号线驱动电路在输出控制信号的逻辑电平为第一逻辑电平时,使任何扫描信号线均不处于用于黑插入的选择状态。因此,在极性控制信号的逻辑电平连续两个水平扫描期间相同时,任何扫描信号线均不处于用于黑插入的选择状态。由此,在例如帧期间切换时数据信号的极性连续两个水平扫描期间相同时,对于要进行用于黑插入的写入的像素形成部,不进行黑电压以外的电压的写入。由此,可以防止画面上产生横条纹,并且通过将显示模拟地脉冲化,能够改善动态图像的显示性能。
根据本发明的第二方面,在应用充电共用结构来进行黑插入的显示装置中,与本发明的第一方面相同,可以防止画面上产生横条纹,并且通过将显示模拟地脉冲化,能够改善动态图像的显示性能。
根据本发明的第三方面,相当于进行黑插入的期间的启始脉冲信号的第二脉宽,至少相当于四个水平扫描期间。因此,即使在例如帧期间切换时不进行用于黑插入的写入,在各像素形成部也至少进行三次用于黑插入的写入。由此,可以确保向各像素形成部进行充分的黑插入,并且可以防止画面上产生横条纹。
根据本发明的第四方面,能以任意的比例设定黑插入率,且与本发明的第三方面相同,可以确保向各像素形成部进行充分的黑插入,防止画面上产生横条纹。
附图说明
图1的A-M是用于说明本发明一个实施方式所涉及的液晶显示装置的作用的信号波形图。
图2是表示上述实施方式的液晶显示装置的结构及其显示部的等效电路的框图。
图3的A-D是上述实施方式的信号波形图。
图4是表示上述实施方式中的源极驱动器的结构的框图。
图5是表示上述实施方式中的短路控制信号生成部的结构的逻辑电路图。
图6的A-E是用于说明上述实施方式中的短路控制信号生成部的动作的信号波形图。
图7是表示上述实施方式中的源极输出部的结构的电路图。
图8是表示上述实施方式中的栅极输出控制信号波形调整电路的结构的逻辑电路图。
图9的A-F是用于说明上述实施方式中的栅极输出控制信号波形调整电路的动作的信号波形图。
图10是表示上述实施方式中的源极驱动器的结构的框图。
图11是表示上述实施方式中的栅极驱动器用IC芯片的结构的框图。
图12的A-H是用于说明上述实施方式中的来自栅极驱动器用IC芯片内的移位寄存器的输出信号的信号波形图。
图13是用于说明上述实施方式中的基于来自移位寄存器的第k级的输出信号而输出的扫描信号的图。
图14的A-G是用于说明上述实施方式的作用的信号波形图。
图15的A-E是用于说明上述实施方式的效果的信号波形图。
图16是用于说明已有例的动态图像显示问题的图。
图17的A-E是对用于黑插入的结构应用充电共用结构的已有液晶显示装置的信号波形图。
图18是用于说明已有例中的产生于显示部的横条纹的图。
图19的A-E是用于说明已有例中产生横条纹的信号波形图。
标号说明
10 TFT(开关元件)
37,51 D触发器电路
38,52 XOR电路
39,43,44,46 AND电路
40 移位寄存器
42,45,53 OR电路
47 栅极输出部
100 显示部
200 显示控制电路
300 源极驱动器(数据信号线驱动电路)
302 数据信号生成部
304 短路控制信号生成部
306 源极输出部
400 栅极驱动器(扫描信号线驱动电路)
411至41q 栅极驱动器用IC芯片
SLi 源极总线(数据信号线)(i=1至n)
GLj 栅极总线(扫描信号线)(j=1至m)
DA 数字图像信号
SSP 源极启始脉冲信号
SCK 源极时钟信号
GSP 栅极启始脉冲信号
GCK 栅极时钟信号
Csh 短路控制信号
GOE 栅极输出控制信号
GOEpre 调整前栅极输出控制信号
Qk 来自移位寄存器的输出信号(k=1至p)
S(i) 数据信号(i=1至n)
G(j) 扫描信号(j=1至m)
Pw 像素数据写入脉冲
Pb 黑电压施加脉冲
具体实施方式
下面,参照附图说明本发明的一个实施方式。
(1.整体结构及动作的概要)
图2是表示本实施方式所涉及的液晶显示装置的结构及其显示部的等效电路的框图。该液晶显示装置包括:源极驱动器300,上述源极驱动器300作为数据信号线驱动电路;栅极驱动器400,上述栅极驱动器400作为扫描信号线驱动电路;有源矩阵型的显示部100;显示控制电路200,上述显示控制电路200用于控制源极驱动器300及栅极驱动器400;以及栅极输出控制信号波形调整电路500,上述栅极输出控制信号波形调整电路500用于调整对栅极驱动器400的动作进行控制的栅极输出控制信号的波形。
上述液晶显示装置中的显示部100包括:多根(m根)作为扫描信号线的栅极总线GL1至GLm;与这些栅极总线GL1至GLm分别交叉的多根(n根)作为数据信号线的源极总线SL1至SLn;以及分别与这些栅极总线GL1至GLm和源极总线SL1至SLn的交叉点对应地设置的多个(m×n个)像素形成部。这些像素形成部配置成矩阵形状,构成像素阵列。各像素形成部包括:开关元件即TFT10,上述TFT10的栅极端子与通过对应交叉点的栅极总线GLj相连接,且源极端子与通过该交叉点的源极总线SLi相连接;与该TFT10的漏极端子相连接的像素电极;在上述多个像素形成部公共设置的相对电极即公共电极Ec;以及在上述多个像素形成部公共设置的像素电极和公共电极Ec之间夹着的液晶层。而且,像素电极和公共电极Ec所形成的液晶电容构成像素电容Cp。通常,为了使像素电容可靠地保持电压,与液晶电容并排地设置辅助电容,但由于辅助电容与本发明不直接相关,因此,省略其说明及图示。
对各像素形成部中的像素电极,利用后述那样动作的源极驱动器300及栅极驱动器400,提供与要显示的图像相对应的电位。另外,由预定的电源电路向公共电极Ec提供预定电位。由此,对液晶施加与像素电极和公共电极Ec之间的电位差对应的电压,通过施加该电压来控制液晶层的透光量,从而进行图像显示。其中,使用偏光板用于通过对液晶层施加电压来控制透光量,在本实施方式的液晶显示装置中,将偏光板配置成常黑的状态。
显示控制电路200从外部的信号源接收表示要显示的图像的数字视频信号Dv、与该数字视频信号Dv相对应的水平同步信号HSY及垂直同步信号VSY、用于控制显示动作的控制信号Dc,基于这些信号Dv、HSY、VSY、及Dc,生成并输出相当于上述数字视频信号Dv的数字图像信号DA、用于控制显示部100的图像显示定时的源极启始脉冲信号SSP、源极时钟信号SCK、锁存选通信号(锁存信号)LS、极性控制信号REV、栅极启始脉冲信号GSP、栅极时钟信号GCK、以及栅极输出控制信号GOEpre。此外,由于对该显示控制电路200输出的栅极输出控制信号GOEpre施加后述那样的波形调整,因此,以下也将该信号GOEpre称为“调整前栅极输出控制信号”。
将显示控制电路200生成的上述信号中的数字图像信号DA、源极启始脉冲信号SSP、源极时钟信号SCK、及锁存选通信号LS输入到源极驱动器300,将栅极启始脉冲信号GSP和栅极时钟信号GCK输入到栅极驱动器400,将极性控制信号REV输入到源极驱动器300和栅极输出控制信号波形调整电路500,将调整前栅极输出控制信号GOEpre输入到栅极输出控制信号波形调整电路500。
栅极输出控制信号波形调整电路500接收显示控制电路200输出的调整前栅极输出控制信号GOEpre,将对该信号GOEpre的波形实施了调整(变形)后的信号作为要提供给栅极驱动器400的栅极输出控制信号GOE输出。此外,在本实施方式中,利用该栅极输出控制信号波形调整电路500来实现输出控制信号生成电路。
源极驱动器300基于数字图像信号DA、源极启始脉冲信号SSP、源极时钟信号SCK、锁存选通信号LS、及极性控制信号REV,对每个水平扫描期间依次生成数据信号S(1)至S(n),作为相当于数字图像信号DA所表示图像的各行的像素值的模拟电压。然后,源极驱动器300将这些数据信号S(1)至S(n)分别施加到源极总线SL1至SLn。本实施方式中的源极驱动器300采用点反转驱动方式:即,施加到液晶层的电压的极性每隔一帧期间反转,并且在各帧内每隔一根栅极总线且每隔一根源极总线也反转,从而输出数据信号S(1)至S(n)的驱动方式。因而,源极驱动器300使施加到源极总线SL1至SLn的电压的极性每隔一根源极总线反转,并且使施加到各源极总线SLi的数据信号S(i)的电压极性每隔一个水平扫描期间反转(参照图3C)。
栅极驱动器400基于栅极启始脉冲信号GSP、栅极时钟信号GCK、栅极输出控制信号GOE,为了将各数据信号S(1)至S(n)写入各像素形成部的像素电容,在各帧期间(各垂直扫描期间)中,大致逐个水平扫描期间依次地选择栅极总线GL1至GLm,并且为了进行黑插入,仅在数据信号S(i)的极性反转时的预定期间中选择栅极总线GLj(j=1至m)。具体而言,如图3D所示的那样,在一帧期间(1V)中,对各扫描信号G(j)产生一个像素数据写入脉冲Pw和以一个水平扫描期间(1H)为间隔而连续出现的四个黑电压施加脉冲Pb。像素数据写入脉冲Pw和该像素数据写入脉冲Pw之后最开始出现的黑电压施加脉冲Pb之间为(2/3)帧期间。在本实施方式中,施加了产生像素数据写入脉冲Pw的扫描信号的栅极总线的状态相当于第一选择状态,施加了产生黑电压施加脉冲Pb的扫描信号的栅极总线的状态相当于第二选择状态。
此外,下文以帧期间的切换定时(从第n帧切换到第(n+1)帧的定时)附近的连续两个水平扫描期间中,上述极性控制信号REV的极性相同(例如,连续两个水平扫描期间为负极性)来进行说明。另外,以施加到第v行栅极总线GLv的扫描信号G(v)要产生第四个黑电压施加脉冲Pb的期间相当于紧接着帧期间的切换定时之后的期间来进行说明。
(2.源极驱动器的结构及动作)
图4是表示本实施方式中的源极驱动器300的结构的框图。该源极驱动器300包括数据信号生成部302、短路控制信号生成部304、及源极输出部306。数据信号生成部302基于源极启始脉冲信号SSP、源极时钟信号SCK、锁存选通信号LS、及极性控制信号REV,从数据图像信号DA生成分别与源极总线SL1至SLn相对应的模拟电压信号d(1)至d(n)。此外,由于该数据信号生成部302的结构与已有的源极驱动器相同,因此省略说明。
短路控制信号生成部304基于锁存选通信号LS和极性控制信号REV,生成用于控制是否使相邻源极总线间短路的短路控制信号Csh,并输出该信号。源极输出部306接收基于数字图像信号DA生成的模拟电压信号d(1)至d(n),对这些模拟电压信号d(1)至d(n)进行阻抗变换,从而生成要用源极总线SL1至SLn传输的数据信号S(1)至S(n),并输出这些信号。另外,在源极输出部306中,为了降低功耗,基于短路控制信号Csh进行充电共用。此外,在本实施方式中,利用短路控制信号生成部304和源极输出部306实现黑电压插入电路。以下,具体说明短路控制信号生成部304的结构和动作以及源极输出部306的结构和动作。
图5是表示短路控制信号生成部304的结构的逻辑电路图。另外,图6是用于说明短路控制信号生成部304的动作的信号波形图。该短路控制信号生成部304包括D触发器电路37、XOR电路38、以及AND电路39。对D触发器电路37的D输入端子输入如图6A所示波形的极性控制信号REV,对时钟输入端子输入如图6B所示波形的锁存选通信号LS。从D触发器电路37的Q输出端子输出表示在锁存选通信号LS的下降沿时刻的极性控制信号REV的逻辑值的信号。因此,从D触发器电路37的Q输出端子输出图6C所示波形的输出信号。XOR电路38输出表示极性控制信号REV和来自D触发器电路37的Q输出端子的输出信号的异或的信号。因而,XOR电路38输出如图6D所示波形的信号。AND电路39将表示来自XOR电路38的输出信号和锁存选通信号LS的逻辑积的信号作为短路控制信号Csh输出。因而,AND电路39输出如图6E所示波形的短路控制信号Csh。然后,将该短路控制信号Csh提供给图7所示的源极输出部306。
图7是表示源极输出部306的结构的电路图。该源极输出部306具有n个输出缓冲器31,作为用于对模拟电压信号d(1)至d(n)进行阻抗变换从而生成数据信号S(1)至S(n)的电压跟随器。各缓冲器31的输出端子上连接有作为开关元件的第一MOS晶体管SWa,来自各缓冲器31的数据信号S(i)通过第一MOS晶体管SWa从源极驱动器300的输出端子输出(i=1、2、……、n)。另外,源极驱动器300的相邻输出端子间通过作为开关元件的第二MOS晶体管SWb相连接(由此,相邻源极总线间通过第二MOS晶体管SWb相连接)。并且,对这些输出端子间的第二MOS晶体管SWb的栅极端子提供短路控制信号Csh,对与各缓冲器31的输出端子相连接的第一MOS晶体管SWa的栅极端子提供反相器33的输出信号即短路控制信号Csh的逻辑反转信号。
因而,当短路控制信号Csh为低电平时,第一MOS晶体管SWa导通(成为导通状态),第二MOS晶体管SWb截止(成为截止状态),所以来自各缓冲器31的数据信号通过第一MOS晶体管SWa从源极驱动器300输出。另一方面,在短路控制信号Csh为高电平时,第一MOS晶体管SWa截止(成为截止状态),第二MOS晶体管SWb导通(成为导通状态),因此,不输出来自各缓冲器31的数据信号(即,切断数据信号S(1)至S(n)施加到源极总线SL1至SLn),显示部100的相邻源极总线间通过第二MOS晶体管SWb而短路。
然而,在本实施方式中,从图6E可知,在紧接着帧期间切换定时后的期间(从时刻ta到时刻tb为止的期间)中,未产生短路控制信号Csh的脉冲。由此,若在帧期间切换时维持极性控制信号REV的极性,则短路控制信号Csh维持在低电平。因此,在紧接着帧期间切换定时后的期间中,相邻源极总线间不短路。
在本实施方式的源极驱动器300中,每隔一个水平扫描期间(1H)极性反转的模拟电压信号d(i)由数据信号生成部302生成(参照图3A),在各模拟电压信号d(i)的极性反转时仅预定期间(一个水平消隐期间左右的短期间)Tsh中为高电平的短路控制信号Csh由短路控制信号生成部304生成(以下,将短路控制信号Csh为高电平的期间Tsh称为“短路期间”)(参照图3B)。如上所述,在短路控制信号Csh为低电平时,将各模拟电压信号d(i)作为数据信号S(i)输出,在短路控制信号Csh为高电平时,相邻源极总线间短路。而且,在本实施方式中,由于采用点反转驱动,所以相邻源极总线的电压相互为反极性,并且其绝对值大致相等。因而,各数据信号S(i)的值即各源极总线SLi的电压在短路期间Tsh中,成为相当于黑显示的电压。此外,一直以来都提议将上述通过在数据信号的极性反转时使相邻源极总线间短路、从而使各源极总线的电压大致与黑电压相等的结构,作为降低功耗的方法,但并不限于图7所示的结构。此外,在本实施方式中,上述短路期间Tsh相当于黑电压插入期间。
(3.栅极输出控制信号波形调整电路的结构及动作)
图8是表示栅极输出控制信号波形调整电路500的结构的逻辑电路图。另外,图9是用于说明栅极输出控制信号波形调整电路500的动作的信号波形图。该栅极输出控制信号波形调整电路500包括D触发器电路51、XOR电路52、及OR电路53。对D触发器电路51的D输入端子输入如图9A所示波形的极性控制信号REV,对时钟输入端子输入如图9B所示波形的调整前栅极输出控制信号GOEpre。从D触发器电路51的Q输出端子输出表示在调整前栅极输出控制信号GOEpre的上升沿时刻的极性控制信号REV的逻辑值的信号。因此,从D触发器电路51的Q输出端子输出如图9C所示波形的信号。XOR电路52输出表示极性控制信号REV和来自D触发器电路51的Q输出端子的输出信号的异或的信号。因而,XOR电路52输出如图9D所示波形的信号。OR电路53将表示来自XOR电路52的输出信号的逻辑反转信号即如图9E所示波形的信号、和调整前栅极输出控制信号GOEpre的逻辑和的信号,作为栅极输出控制信号GOE输出。因而,OR电路53输出如图9F所示波形的栅极输出控制信号GOE。然后,将该栅极输出控制信号GOE提供给栅极驱动器400。
此处,从图9B及图9F可知,调整前栅极输出控制信号GOEpre每隔一个水平扫描期间仅在预定期间Tx中为低电平(第二逻辑电平),而(波形调整后的)栅极输出控制信号GOE在时刻ta到时刻tb为止的期间中维持在高电平(第一逻辑电平)。由此,若在帧期间切换时维持极性控制信号REV的极性,则提供给栅极驱动器400的栅极输出控制信号GOE维持在高电平。因此,在栅极驱动器400中,基于这样波形的栅极输出控制信号GOE,如下所述,生成各扫描信号的黑电压施加脉冲Pb。
(4.栅极驱动器的结构及动作)
图10是表示本实施方式中的栅极驱动器400的结构的框图。该栅极驱动器400具备多个(q个)作为包含移位寄存器的部分电路的栅极驱动器用IC(集成电路:Integrated Circuit)芯片411、412、……、41q。
各栅极驱动器用IC芯片如图11所示,包括:移位寄存器40;与该移位寄存器40的各级对应地设置的第一OR电路42;第一AND电路43;第二AND电路44;第二OR电路45;第三AND电路46;以及基于来自第三AND电路46的输出信号g1至gp输出扫描信号G1至Gp的栅极输出部47。移位寄存器40由从第0级到第(p+1)级为止的(p+2)级构成。此外,图11中用标号490所示的虚线内所包含的构成要素是与移位寄存器40的第1级对应地设置的构成要素。
各栅极驱动器用IC芯片接收栅极时钟信号GCK、栅极输出控制信号GOE、及基于栅极启始脉冲信号GSP的启始脉冲信号SPi。向移位寄存器40输入启始脉冲信号SPi和栅极时钟信号GCK。移位寄存器40基于这些信号SPi、GCK,依次将启始脉冲信号SPi中包含的脉冲从输入端传输到输出端。根据该脉冲的传输,生成来自移位寄存器40的输出信号Q0至Qp+1的脉冲。
本实施方式的栅极驱动器400如图10所示,通过将多个(q个)上述结构的栅极驱动器用IC芯片411至41q串联连接而实现。即,将栅极驱动器用IC芯片411至41q内的移位寄存器40形成为一个移位寄存器(以下,将通过这样的串联连接形成的移位寄存器称为“耦合移位寄存器”)而构成。其中,如图11所示的那样,各栅极驱动器用IC芯片内的移位寄存器的第(p-1)级的输出端子与下一个栅极驱动器用IC芯片内的移位寄存器的输入端(启始脉冲信号SPi的输入端子)相连接。因此,如图12所示的那样,来自(串联连接的栅极驱动器用IC芯片中的)第r个栅极驱动器用IC芯片内的移位寄存器的第p级的输出信号Qp、和来自第(r+1)个栅极驱动器用IC芯片内的移位寄存器的第0级的输出信号Q0波形相同,来自第r个栅极驱动器用IC芯片内的移位寄存器的第(p+1)级的输出信号Qp+1、和来自第(r+1)个栅极驱动器用IC芯片内的移位寄存器的第1级的输出信号Q1波形相同。
另外,对于各栅极驱动器用IC芯片的移位寄存器40输出的输出信号Q0和输出信号Qp+1,栅极输出部47不输出相应的扫描信号。此外,向最前端的栅极驱动器用IC芯片411内的移位寄存器的输入端输入来自显示控制电路200的栅极启始脉冲信号GSP,最末端的栅极驱动器用IC芯片41q内的移位寄存器的第(p-1)级的输出端子未与外部连接。
接着,说明栅极驱动器用IC芯片内的移位寄存器40和栅极输出部47之间的详细电路结构。此外,在下文中,将与移位寄存器40的各级对应地设置的构成要素称为“各级的…”(例如“各级的第一OR电路”)。各级的第一OR电路42输出表示来自移位寄存器40的前级的输出信号和来自移位寄存器40的后级的输出信号的逻辑和的信号。各级的第一AND电路43输出表示栅极输出控制信号GOE的逻辑反转信号和来自该级的第一OR电路42的输出信号的逻辑积的信号。各级的第二AND电路44输出表示栅极时钟信号GCK的逻辑反转信号和来自该级的第一OR电路42的输出信号的逻辑反转信号的逻辑积的信号。各级的第二OR电路45输出表示来自该级的第一AND电路43的输出信号和来自该级的第二AND电路44的输出信号的逻辑和的信号。各级的第三AND电路46输出表示来自该级的第二OR电路45的输出信号和来自移位寄存器40的该级的输出信号的逻辑积的信号。
如上所述地构成栅极驱动器400,从而从各栅极驱动器用IC芯片的栅极输出部47输出如下说明的扫描信号Gk(k=1至p)。此外,下式(1)所示的逻辑式表示扫描信号Gk的逻辑值。
Gk=((((Qk-1and Qk)or(Qk and Qk+1))and(not GOE))
or(((Qk-1and Qk)nor(Qk and Qk+1))and(not GCE)))
and Qk (1)
图13是用于说明基于来自各栅极驱动器用IC芯片内的移位寄存器40的第k级的输出信号Qk输出的扫描信号Gk的图。从上式(1)可知,扫描信号Gk的逻辑电平由扫描信号Gk的逻辑电平、来自移位寄存器40的第(k-1)级的输出信号Qk-1、来自第k级的输出信号Qk、来自第(k+1)级的输出信号Qk+1、栅极输出控制信号GOE、及栅极时钟信号GCK的逻辑电平决定。在图13中,示出了上述各信号Qk-1、Qk、Qk+1、GOE、及GCK的逻辑电平和扫描信号Gk的逻辑电平之间的对应关系。此外,在图13中,“0”表示逻辑电平为低电平,“1”表示逻辑电平为高电平。例如,图13中标号Z1所示的行示出了:若“输出信号Qk-1为低电平”且“输出信号Qk为低电平”且“输出信号Qk+1为高电平”且“栅极时钟信号GCK为高电平”且“栅极输出控制信号GOE为低电平”,则“扫描信号Gk成为低电平”。
利用图13,可以理解下文。在输出信号Qk为低电平时,扫描信号Gk不会是高电平。在“输出信号Qk-1为低电平”且“输出信号Qk为高电平”且“输出信号Qk+1为低电平”时,若栅极时钟信号GCK为低电平,则扫描信号Gk为高电平,若栅极时钟信号GCK为高电平,则扫描信号Gk为低电平(参照标号Z2表示的行)。在“输出信号Qk-1为低电平”且“输出信号Qk为高电平”且“输出信号Qk+1为高电平”时,若栅极输出控制信号GOE为低电平,则扫描信号Gk为高电平,若栅极输出控制信号GOE为高电平,则扫描信号Gk为低电平(参照标号Z3表示的行)。在“输出信号Qk-1为高电平”且“输出信号Qk为高电平”且“输出信号Qk+1为低电平”时,若栅极输出控制信号GOE为低电平,则扫描信号Gk为高电平,若栅极输出控制信号GOE为高电平,则扫描信号Gk为低电平(参照标号Z4表示的行)。在“输出信号Qk-1为高电平”且“输出信号Qk为高电平”且“输出信号Qk+1为高电平”时,若栅极输出控制信号GOE为低电平,则扫描信号Gk为高电平,若栅极输出控制信号GOE为高电平,则扫描信号Gk为低电平(参照标号Z5表示的行)。
此处,图13中用标号Z2表示的行示出了启始脉冲信号SPi的脉宽大致为相当于一个水平扫描期间(1H)的宽度时的各信号的逻辑值。另外,图13中用标号Z3、Z4、及Z5表示的行示出了在启始脉冲信号SPi的脉宽大致为相当于两个水平扫描期间(2H)以上的期间的宽度时的各信号的逻辑值。即,在进行(通常的)像素数据写入时,在输出信号Qk为高电平的期间中的栅极时钟信号GCK为低电平的期间中,扫描信号Gk为高电平。另外,在进行黑插入(施加黑电压)时,在输出信号Qk为高电平的期间中的栅极输出控制信号GOE为低电平的期间中,扫描信号Gk为高电平。
(5.作用及效果)
以下,对本实施方式的作用及效果进行说明。图1及图14是用于说明本实施方式的作用的信号波形图。图1A至M分别示出了栅极启始脉冲信号GSP、栅极时钟信号GCK、与扫描信号G(1)相对应的输出信号(来自栅极驱动器用IC芯片411的移位寄存器40的第1级的输出信号)Q1、与扫描信号G(v)相对应的输出信号Qw、极性控制信号REV、栅极输出控制信号GOE、扫描信号G(1)、扫描信号G(2)、扫描信号G(v)、扫描信号G(v+1)、锁存选通信号LS、短路控制信号Csh、及施加到第i列源极总线的数据信号S(i)的波形。另外,图14A至G中示出了从图1的时刻ts到时刻te为止的期间中的栅极时钟信号GCK、上述输出信号Q1、极性控制信号REV、栅极输出控制信号GOE、扫描信号G(1)、锁存选通信号LS、及短路控制信号Csh的详细波形。此外,此处,将在紧接着帧期间的切换定时后的期间(从时刻ta到时刻tb为止的期间)中施加到第v行栅极总线的扫描信号G(v)的第四个黑电压施加脉冲Pb,设为历来产生的黑电压施加脉冲。另外,设扫描信号G(v)是基于输出信号Qw生成的。
显示控制电路200如图1A所示的那样,生成仅在与像素数据写入脉冲PW相对应的期间Tspw及与四个黑电压施加脉冲Pb相对应的期间Tspbw中为高电平的信号,作为栅极启始脉冲信号GSP,并且如图1B所示的那样,生成仅在每个水平扫描期间(1H)的预定期间中为高电平的栅极时钟信号GCK。当这样的栅极启始脉冲信号GSP及栅极时钟信号GCK输入到图10及图11所示的栅极驱动器400时,输出图1C所示的信号,作为最前端的栅极驱动器用IC芯片411的移位寄存器40的第1级的输出信号Q1。该输出信号Q1在各帧期间中,包括与像素数据写入脉冲Pw相对应的一个脉冲Pqw和与四个黑电压施加脉冲Pb相对应的一个脉冲Pqbw。脉冲Pqw和脉冲Pqbw之间间隔大致(2/3)帧期间。这两个脉冲Pqw及Pqbw基于栅极时钟信号GCK的脉冲,在栅极驱动器400内的耦合移位寄存器中依次传输。与之相应的,从耦合移位寄存器的各级依次错开一个水平扫描期间(1H)地输出波形与图1C所示的波形相同的信号。由此,作为与扫描信号G(v)相对应的信号,输出如图1D所示波形的输出信号Qw。此外,在本实施方式中,上述期间Tspw相当于第一脉宽,上述期间Tspbw相当于第二脉宽。
此外,显示控制电路200生成用于控制栅极驱动器400的动作的栅极输出控制信号(调整前栅极输出控制信号)GOEpre。对于该调整前栅极输出控制信号GOEpre,如上述那样,在栅极输出控制信号波形调整电路500中基于图1E所示波形的极性控制信号REV实施波形调整。由此,将图1F所示波形的栅极输出控制信号GOE输入到栅极驱动器400。即,将在帧期间切换前后的期间(从时刻ta到时刻tb为止的期间)中维持高电平、在除此以外的期间中仅在每个水平扫描期间的预定期间成为低电平的栅极输出控制信号GOE输入到栅极驱动器400。
在图11所示结构的各栅极驱动器用IC芯片41r(r=1至q)中,基于来自移位寄存器40的(从第1级到第p级的)各级的输出信号Qk(k=1至p)、栅极时钟信号GCK、及栅极输出控制信号GOE,生成要向栅极总线施加的扫描信号G1至Gp。这些扫描信号G1至Gp如上所述,在用于进行(通常的)像素数据写入的期间、即在输出信号Qk中产生上述脉冲Pqw的期间中,在输出信号Qk为高电平的期间中的栅极时钟信号GCK为低电平的期间中,为高电平。另外,对于扫描信号G1至Gp如上所述,在用于进行黑插入(施加黑电压)的期间、即在输出信号Qk中产生上述脉冲Pqbw的期间中,在输出信号Qk为高电平的期间中的栅极输出控制信号GOE为低电平的期间中,为高电平。由此,从栅极驱动器400向栅极总线输出例如图1G至J所示波形的扫描信号G(1)、G(2)、G(v)、及G(v+1)。
此处,若关注紧接着帧期间切换后的期间(从时刻ta到时刻tb为止的期间),不产生一直以来生成的、扫描信号G(v)的第四个黑电压施加脉冲(参照图1I)。另外,在该期间中,也不产生扫描信号G(v+1)的第三个黑电压施加脉冲(参照图1J)、扫描信号G(v+2)(未图示)的第二个黑电压施加脉冲、以及扫描信号G(v+3)(未图示)的第一个黑电压施加脉冲。
另外,在源极驱动器300的短路控制信号生成部304中,基于图1E所示波形的极性控制信号REV和图1K所示波形的锁存选通信号LS,如上所述生成短路控制信号Csh。由此,短路控制信号Csh的波形成为如图1L所示的波形。然后,基于该短路控制信号Csh,使相邻源极总线间短路,因此施加到第i列源极总线SLi的数据信号S(i)的波形成为图1M所示的波形。从图1M可知,在紧接着帧切换之后的期间(从时刻ta到时刻tb为止的期间)中,不进行充电共用,不向各源极总线SL1至SLn施加黑电压。
然后,参照图15及图19说明本实施方式的效果。图15是本实施方式的信号波形图,图19是已有例的信号波形图。在已有例中,在紧接着帧期间切换后的期间(从时刻ta到时刻tb为止的期间)中,如图19B所示,栅极输出控制信号GOE为低电平。因此,在该期间中,如图19D所示的那样,尽管源极总线的电压未成为黑电压,如图19C所示的那样,产生扫描信号G(v)的黑电压施加脉冲Pb。由此,在要进行黑电压写入的像素形成部中,如图19E所示的那样亮度上升。
另一方面,根据本实施方式,在紧接着帧期间切换后的期间(从时刻ta到时刻tb为止的期间)中,如图15B所示的那样,栅极输出控制信号GOE维持在高电平。因此,在该期间中,如图15C所示的那样,不产生扫描信号G(v)的黑电压施加脉冲Pb。由此,在该期间中,在要进行黑电压写入的像素形成部中,不进行基于数据信号S(i)的写入。因而,如图15E所示的那样,在帧期间切换前后,配置于v行i列的像素形成部的亮度维持在接近黑电平的亮度。其结果是,可以防止在帧期间的切换定时附近的连续两个水平扫描期间中因极性控制信号REV的极性未发生变化而引起的画面上产生横条纹。
另外,在本实施方式中,如图1A所示的那样,在栅极启始脉冲信号GSP中包含具有与四个黑电压施加脉冲Pb相对应的脉宽Tspbw的脉冲。因此,即使历来在紧接着帧期间切换后的期间中产生的黑电压施加脉冲不再产生,各扫描信号也至少产生三个黑电压施加脉冲。由此,对各像素形成部的像素电容的黑电压写入,在各帧期间中至少进行三次。因而,向各像素形成部的像素电容的黑电压写入不会不充分。
(6.其它)
在上述实施方式中,对各栅极总线GLj每帧期间施加四个黑电压施加脉冲Pb,但一帧期间中黑电压施加脉冲Pb的个数并不限定于四个。若通过施加(Z-1)次黑电压能使显示充分地成为黑电平,则能将黑电压施加脉冲Pb的个数设定为任意的Z个。此外,一帧期间中黑电压施加脉冲Pb的个数能够通过改变栅极启始脉冲信号GSP的期间Tspbw(参照图1A)的设定来较容易地调整。
另外,在上述实施方式中,对各栅极总线GLj,在从施加了像素数据写入脉冲Pw起经过了(2/3)帧期间后的时刻施加黑电压施加脉冲Pb(参照图3D),对各帧期间,进行大致(1/3)帧期间左右的黑插入,但黑显示期间并不限定为(1/3)帧期间。此外,若延长黑显示期间,则脉冲化的效果增强,动态图像显示时的显示质量得到改善,但显示亮度降低。因此,在考虑脉冲化的效果和显示亮度的基础上来设定黑显示期间。
Claims (12)
1.一种显示装置,
是有源矩阵型的显示装置,其特征在于,包括:
多根数据信号线,该多根数据信号线用于传输表示要显示的图像的多个数据信号;
多根扫描信号线,该多根扫描信号线与所述多根数据信号线交叉;
多个像素形成部,该多个像素形成部分别与所述多根数据信号线和所述多根扫描信号线的交叉点对应地配置成矩阵形状,分别在通过对应交叉点的扫描信号线被选择时,获取通过该对应交叉点的数据信号线的电压作为像素值;
数据信号线驱动电路,该数据信号线驱动电路接收包含每个水平扫描期间中产生的脉冲的锁存信号和用于决定各数据信号的极性的极性控制信号,基于所述锁存信号的脉冲上升沿或下降沿时刻的所述极性控制信号的逻辑电平,将所述多个数据信号施加到所述多根数据信号线,使得各数据信号的极性在各帧期间内每隔预定的周期反转;
黑电压插入电路,该黑电压插入电路设置于所述数据信号线驱动电路的内部或外部,基于所述锁存信号和所述极性控制信号,在所述多个数据信号的极性反转时,仅在预定的黑电压插入期间中,将所述多根数据信号线的电压设为相当于黑显示的电压;
扫描信号线驱动电路,该扫描信号线驱动电路基于预定的输出控制信号,使各扫描信号线处于选择状态,所述预定的输出控制信号大致与所述锁存信号的脉冲上升沿及下降沿的定时同步,在第一逻辑电平和第二逻辑电平间变化;以及,
输出控制信号生成电路,该输出控制信号生成电路用于生成所述输出控制信号,
各扫描信号线的选择状态包括:第一选择状态,该第一选择状态是用于使各像素形成部获取与所述要显示的图像相对应的电压的选择状态;以及第二选择状态,该第二选择状态是用于使各像素形成部获取相当于所述黑显示的电压的选择状态,
所述输出控制信号生成电路在包括先行水平扫描期间和后续水平扫描期间的连续任意两个水平扫描期间中,若所述先行水平扫描期间中的所述极性控制信号的逻辑电平和所述后续水平扫描期间中的所述极性控制信号的逻辑电平相同,则在所述后续水平扫描期间中将所述输出控制信号维持在第一逻辑电平,
所述扫描信号线驱动电路,
使各扫描信号线在各帧期间中至少有一次处于第一选择状态,且使各扫描信号线在各帧期间中多次处于第二选择状态,
若所述输出控制信号为第一逻辑电平,则使所述多根扫描信号线均不处于第二选择状态。
2.如权利要求1所述的显示装置,其特征在于,
所述数据信号线驱动电路将所述多个数据信号施加到所述多根数据信号线,使得分别施加到彼此相邻的数据信号线的数据信号的极性互不相同,
所述黑电压插入电路通过使所述彼此相邻的数据信号线短路,将所述多根数据信号线的电压设为相当于黑显示的电压。
3.如权利要求1所述的显示装置,其特征在于,
所述扫描信号线驱动电路接收包含有第一脉冲和第二脉冲的启始脉冲信号,所述第一脉冲具有相当于用于使各像素形成部获取与所述要显示的图像相对应的电压的期间的第一脉宽,所述第二脉冲具有相当于用于使各像素形成部获取相当于所述黑显示的电压的期间的第二脉宽,所述扫描信号线驱动电路基于所述启始脉冲信号的第二脉冲和所述输出控制信号,使各扫描信号线处于第二选择状态,
所述第二脉宽是至少相当于四个水平扫描期间的期间。
4.如权利要求3所述的显示装置,其特征在于,
所述扫描信号线驱动电路还接收包含每个水平扫描期间中产生的脉冲的时钟信号,基于所述启始脉冲信号的第一脉冲和所述时钟信号的脉冲,使各扫描信号线处于第一选择状态。
5.一种驱动电路,
是有源矩阵型显示装置的驱动电路,所述有源矩阵型显示装置包括:多根数据信号线,该多根数据信号线用于传输表示要显示的图像的多个数据信号;多根扫描信号线,该多根扫描信号线与所述多根数据信号线交叉;以及多个像素形成部,该多个像素形成部分别与所述多根数据信号线和所述多根扫描信号线的交叉点对应地配置成矩阵形状,分别在通过对应交叉点的扫描信号线被选择时,获取通过该对应交叉点的数据信号线的电压作为像素值,其特征在于,包括:
数据信号线驱动电路,该数据信号线驱动电路接收包含每个水平扫描期间中产生的脉冲的锁存信号和用于决定各数据信号的极性的极性控制信号,基于所述锁存信号的脉冲上升沿或下降沿时刻的所述极性控制信号的逻辑电平,将所述多个数据信号施加到所述多根数据信号线,使得各数据信号的极性在各帧期间内每隔预定的周期反转;
黑电压插入电路,该黑电压插入电路设置于所述数据信号线驱动电路的内部或外部,基于所述锁存信号和所述极性控制信号,在所述多个数据信号的极性反转时,仅在预定的黑电压插入期间中,将所述多根数据信号线的电压设为相当于黑显示的电压;
扫描信号线驱动电路,该扫描信号线驱动电路基于预定的输出控制信号,使各扫描信号线处于选择状态,所述预定的输出控制信号大致与所述锁存信号的脉冲上升沿及下降沿的定时同步,在第一逻辑电平和第二逻辑电平间变化;以及,
输出控制信号生成电路,该输出控制信号生成电路用于生成所述输出控制信号,
各扫描信号线的选择状态包括:第一选择状态,该第一选择状态是用于使各像素形成部获取与所述要显示的图像相对应的电压的选择状态;以及第二选择状态,该第二选择状态是用于使各像素形成部获取相当于所述黑显示的电压的选择状态,
所述输出控制信号生成电路在包括先行水平扫描期间和后续水平扫描期间的连续任意两个水平扫描期间中,若所述先行水平扫描期间中的所述极性控制信号的逻辑电平和所述后续水平扫描期间中的所述极性控制信号的逻辑电平相同,则在所述后续水平扫描期间中将所述输出控制信号维持在第一逻辑电平,
所述扫描信号线驱动电路,
使各扫描信号线在各帧期间中至少有一次处于第一选择状态,且使各扫描信号线在各帧期间中多次处于第二选择状态,
若所述输出控制信号为第一逻辑电平,则使所述多根扫描信号线均不处于第二选择状态。
6.如权利要求5所述的驱动电路,其特征在于,
所述数据信号线驱动电路将所述多个数据信号施加到所述多根数据信号线,使得分别施加到彼此相邻的数据信号线的数据信号的极性互不相同,
所述黑电压插入电路通过使所述彼此相邻的数据信号线短路,将所述多根数据信号线的电压设为相当于黑显示的电压。
7.如权利要求5所述的驱动电路,其特征在于,
所述扫描信号线驱动电路接收包含有第一脉冲和第二脉冲的启始脉冲信号,所述第一脉冲具有相当于用于使各像素形成部获取与所述要显示的图像相对应的电压的期间的第一脉宽,所述第二脉冲具有相当于用于使各像素形成部获取相当于所述黑显示的电压的期间的第二脉宽,所述扫描信号线驱动电路基于所述启始脉冲信号的第二脉冲和所述输出控制信号,使各扫描信号线处于第二选择状态,
所述第二脉宽是至少相当于四个水平扫描期间的期间。
8.如权利要求7所述的驱动电路,其特征在于,
所述扫描信号线驱动电路还接收包含每个水平扫描期间中产生的脉冲的时钟信号,基于所述启始脉冲信号的第一脉冲和所述时钟信号的脉冲,使各扫描信号线处于第一选择状态。
9.一种驱动方法,
是有源矩阵型显示装置的驱动方法,所述有源矩阵型显示装置包括:多根数据信号线,该多根数据信号线用于传输表示要显示的图像的多个数据信号;多根扫描信号线,该多根扫描信号线与所述多根数据信号线交叉;以及多个像素形成部,该多个像素形成部分别与所述多根数据信号线和所述多根扫描信号线的交叉点对应地配置成矩阵形状,分别在通过对应交叉点的扫描信号线被选择时,获取通过该对应交叉点的数据信号线的电压作为像素值,其特征在于,包括:
数据信号线驱动步骤,该数据信号线驱动步骤接收包含每个水平扫描期间中产生的脉冲的锁存信号和用于决定各数据信号的极性的极性控制信号,基于所述锁存信号的脉冲上升沿或下降沿时刻的所述极性控制信号的逻辑电平,将所述多个数据信号施加到所述多根数据信号线,使得各数据信号的极性在各帧期间内每隔预定的周期反转;
黑电压插入步骤,该黑电压插入步骤基于所述锁存信号和所述极性控制信号,在所述多个数据信号的极性反转时,仅在预定的黑电压插入期间中,将所述多根数据信号线的电压设为相当于黑显示的电压;
扫描信号线驱动步骤,该扫描信号线驱动步骤基于预定的输出控制信号,使各扫描信号线处于选择状态,所述预定的输出控制信号大致与所述锁存信号的脉冲上升沿及下降沿的定时同步,在第一逻辑电平和第二逻辑电平间变化;以及,
输出控制信号生成步骤,该输出控制信号生成步骤用于生成所述输出控制信号,
各扫描信号线的选择状态包括:第一选择状态,该第一选择状态是用于使各像素形成部获取与所述要显示的图像相对应的电压的选择状态;以及第二选择状态,该第二选择状态是用于使各像素形成部获取相当于所述黑显示的电压的选择状态,
在所述输出控制信号生成步骤中,在包括先行水平扫描期间和后续水平扫描期间的连续任意两个水平扫描期间中,若所述先行水平扫描期间中的所述极性控制信号的逻辑电平和所述后续水平扫描期间中的所述极性控制信号的逻辑电平相同,则在所述后续水平扫描期间中将所述输出控制信号维持在第一逻辑电平,
所述扫描信号线驱动步骤中,
使各扫描信号线在各帧期间中至少有一次处于第一选择状态,且使各扫描信号线在各帧期间中多次处于第二选择状态,
若所述输出控制信号为第一逻辑电平,则使所述多根扫描信号线均不处于第二选择状态。
10.如权利要求9所述的驱动方法,其特征在于,
在所述数据信号线驱动步骤中,将所述多个数据信号施加到所述多根数据信号线,使得分别施加到彼此相邻的数据信号线的数据信号的极性互不相同,
在所述黑电压插入步骤中,通过使所述彼此相邻的数据信号线短路,将所述多根数据信号线的电压设为相当于黑显示的电压。
11.如权利要求9所述的驱动方法,其特征在于,
在所述扫描信号线驱动步骤中,接收包含有第一脉冲和第二脉冲的启始脉冲信号,所述第一脉冲具有相当于用于使各像素形成部获取与所述要显示的图像相对应的电压的期间的第一脉宽,所述第二脉冲具有相当于用于使各像素形成部获取相当于所述黑显示的电压的期间的第二脉宽,基于所述启始脉冲信号的第二脉冲和所述输出控制信号,使各扫描信号线处于第二选择状态,
所述第二脉宽是至少相当于四个水平扫描期间的期间。
12.如权利要求11所述的驱动方法,其特征在于,
在所述扫描信号线驱动步骤中,还接收包含每个水平扫描期间中产生的脉冲的时钟信号,基于所述启始脉冲信号的第一脉冲和所述时钟信号的脉冲,使各扫描信号线处于第一选择状态。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007331952 | 2007-12-25 | ||
JP2007-331952 | 2007-12-25 | ||
PCT/JP2008/066697 WO2009081634A1 (ja) | 2007-12-25 | 2008-09-17 | 表示装置ならびにその駆動回路および駆動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101874265A true CN101874265A (zh) | 2010-10-27 |
CN101874265B CN101874265B (zh) | 2012-06-27 |
Family
ID=40800950
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2008801186871A Expired - Fee Related CN101874265B (zh) | 2007-12-25 | 2008-09-17 | 显示装置及其驱动电路和驱动方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20100207919A1 (zh) |
CN (1) | CN101874265B (zh) |
WO (1) | WO2009081634A1 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104050943A (zh) * | 2014-06-10 | 2014-09-17 | 昆山龙腾光电有限公司 | 一种栅极驱动电路及使用其的显示装置 |
CN107481667A (zh) * | 2017-08-25 | 2017-12-15 | 上海天马有机发光显示技术有限公司 | 一种有机电致发光显示面板、其驱动方法及显示装置 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2013018637A1 (ja) * | 2011-08-02 | 2013-02-07 | シャープ株式会社 | 液晶表示装置 |
KR102649600B1 (ko) * | 2020-01-17 | 2024-03-22 | 삼성디스플레이 주식회사 | 클럭 생성기 및 이를 포함하는 표시 장치 |
KR20210132286A (ko) * | 2020-04-24 | 2021-11-04 | 삼성디스플레이 주식회사 | 전원 전압 생성부, 이를 포함하는 표시 장치 및 이의 구동 방법 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005148606A (ja) * | 2003-11-19 | 2005-06-09 | Hitachi Displays Ltd | 液晶表示装置の駆動方法 |
KR101142995B1 (ko) * | 2004-12-13 | 2012-05-08 | 삼성전자주식회사 | 표시 장치 및 그 구동 방법 |
CN101390151B (zh) * | 2006-02-28 | 2011-07-06 | 夏普株式会社 | 显示装置及其驱动方法 |
-
2008
- 2008-09-17 CN CN2008801186871A patent/CN101874265B/zh not_active Expired - Fee Related
- 2008-09-17 US US12/734,148 patent/US20100207919A1/en not_active Abandoned
- 2008-09-17 WO PCT/JP2008/066697 patent/WO2009081634A1/ja active Application Filing
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104050943A (zh) * | 2014-06-10 | 2014-09-17 | 昆山龙腾光电有限公司 | 一种栅极驱动电路及使用其的显示装置 |
CN104050943B (zh) * | 2014-06-10 | 2016-06-08 | 昆山龙腾光电有限公司 | 一种栅极驱动电路及使用其的显示装置 |
CN107481667A (zh) * | 2017-08-25 | 2017-12-15 | 上海天马有机发光显示技术有限公司 | 一种有机电致发光显示面板、其驱动方法及显示装置 |
CN107481667B (zh) * | 2017-08-25 | 2019-11-05 | 上海天马有机发光显示技术有限公司 | 一种有机电致发光显示面板、其驱动方法及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN101874265B (zh) | 2012-06-27 |
WO2009081634A1 (ja) | 2009-07-02 |
US20100207919A1 (en) | 2010-08-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101233556B (zh) | 显示装置及其驱动电路与驱动方法 | |
CN101390151B (zh) | 显示装置及其驱动方法 | |
CN101884062B (zh) | 显示装置及显示装置的驱动方法 | |
JP3901048B2 (ja) | アクティブマトリクス型液晶表示装置 | |
CN101877212B (zh) | 液晶显示装置及其驱动方法 | |
CN102831867B (zh) | 栅极驱动单元电路及其栅极驱动电路和一种显示器 | |
CN102160108B (zh) | 液晶显示装置、液晶显示装置的驱动方法和电视接收机 | |
CN104810001B (zh) | 一种液晶显示面板的驱动电路及驱动方法 | |
CN104464667B (zh) | Goa型显示面板及其驱动电路结构和驱动方法 | |
CN102592552B (zh) | 液晶显示装置的驱动装置及其驱动方法 | |
CN105632441A (zh) | 栅极驱动电路 | |
CN104115216A (zh) | 驱动装置和显示装置 | |
CN103293729A (zh) | 液晶显示装置、驱动液晶显示装置的方法以及电子设备 | |
CN101248481A (zh) | 显示装置、显示方法、显示监视器和电视接收机 | |
KR20120050114A (ko) | 액정 표시 장ㅊ치 및 그 구동 방법 | |
CN101266769B (zh) | 时序控制器、液晶显示装置及液晶显示装置的驱动方法 | |
CN105390086A (zh) | 栅极驱动电路和使用栅极驱动电路的显示器 | |
CN102473390A (zh) | 显示装置和显示装置的驱动方法 | |
CN1877686B (zh) | 灰度显示基准电压发生电路及液晶驱动装置 | |
CN105118470A (zh) | 一种栅极驱动电路及栅极驱动方法、阵列基板和显示面板 | |
CN103403786A (zh) | 驱动装置、驱动方法以及显示装置 | |
CN101517628A (zh) | 显示装置以及该显示装置的驱动电路和驱动方法 | |
CN101874265B (zh) | 显示装置及其驱动电路和驱动方法 | |
CN103208265A (zh) | 液晶显示器件极性反转驱动方法、装置及液晶显示器件 | |
CN109196576A (zh) | 视频信号线驱动电路及具备其的显示装置、以及视频信号线的驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20120627 Termination date: 20150917 |
|
EXPY | Termination of patent right or utility model |