CN101738561B - 防漏电检测控制电路 - Google Patents

防漏电检测控制电路 Download PDF

Info

Publication number
CN101738561B
CN101738561B CN2008101702415A CN200810170241A CN101738561B CN 101738561 B CN101738561 B CN 101738561B CN 2008101702415 A CN2008101702415 A CN 2008101702415A CN 200810170241 A CN200810170241 A CN 200810170241A CN 101738561 B CN101738561 B CN 101738561B
Authority
CN
China
Prior art keywords
signal
control circuit
detection control
output
logical
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2008101702415A
Other languages
English (en)
Other versions
CN101738561A (zh
Inventor
吴佳轩
林春安
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Holtek Semiconductor Inc
Original Assignee
Holtek Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Holtek Semiconductor Inc filed Critical Holtek Semiconductor Inc
Priority to CN2008101702415A priority Critical patent/CN101738561B/zh
Publication of CN101738561A publication Critical patent/CN101738561A/zh
Application granted granted Critical
Publication of CN101738561B publication Critical patent/CN101738561B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Semiconductor Integrated Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

本发明公开了一种防漏电检测控制电路,其包括:一缓存单元,其具有一频率信号输入端,以接收一频率信号;一重置信号输入端,以接收一重置信号;一信号产生端,以产生一逻辑信号;以及一逻辑栅,其与该缓存单元耦接,其具有一第一信号输入端,以接收该逻辑信号;一第二信号输入端,以接收一控制信号;及一信号输出端,其根据该逻辑信号及该控制信号输出一输出信号;其中,该控制信号控制该逻辑栅,使该输出信号为一固定状态,以检测一集成电路中因工艺瑕疵所产生的漏电现象。

Description

防漏电检测控制电路
技术领域
本发明是有关于一种防漏电检测控制电路,尤指一种可检测一集成电路中因工艺瑕疵所产生的漏电现象者。
背景技术
数字电路均是一些缓存器(例如,latch(闩锁器),DFF(D型正反器)等)及复合逻辑的组合,由于工艺或其它的瑕疵会造成电路上的某个节点产生漏电,在正常的运作情形下,由于显现的电流不明显所以并不影响其应用,但电路进入待命模式后,漏电的影响会使得其需使用能源储存装置而缩短使用寿命,更困难的是产生此类瑕疵是随机散布在电路中,当电路进入待命状态时,所有缓存器及复合逻辑的状态是随电路中所有缓存器内存值来决定的,如果缓存器有20个,那组合就会有2048种情形,且每种组合都要进入待命模式才能被检测出发生点,更何况依目前集成电路的复杂度,其缓存器数量绝对远大于20个,故依此状况要检测出是集成电路所造成的瑕疵点,在待命下是否耗电,将是个艰巨且不符合其经济效益的工程。
因此,如何研发出一种防漏电检测控制电路,其可可检测一集成电路中因工艺瑕疵所产生的漏电现象,将是本发明所欲积极探讨的处。
发明内容
本发明提出一种防漏电检测控制电路,其主要目的为检测一集成电路中因工艺瑕疵所产生的漏电现象。
本发明的为一种防漏电检测控制电路,其包括:一缓存单元,其具有一频率信号输入端,以接收一频率信号;一重置信号输入端,以接收一重置信号;一信号产生端,以产生一逻辑信号;以及一逻辑栅,其与该缓存单元耦接,其具有一第一信号输入端,以接收该逻辑信号;一第二信号输入端,以接收一控制信号;及一信号输出端,其根据该逻辑信号及该控制信号输出一输出信号;其中,该控制信号控制该逻辑栅,使该输出信号为一固定状态,以检测一集成电路中因工艺瑕疵所产生的漏电现象。
藉此解决集成电路在待命时,缓存器所造成的天文数字组合,而仅形成几种固定的组合,杜绝集成电路在待命时所造成的漏电,且能有效的检测出有瑕疵的集成电路。
附图说明
图1为本发明的防漏电检测控制电路较佳具体实施例;
图2为本发明的防漏电检测控制电路另一较佳具体实施例;
图3为本发明的防漏电检测控制电路另一较佳具体实施例。
其中附图标记为:
1防漏电检测控制电路
2缓存单元
3逻辑栅
CK频率信号输入端
CLK频率信号
D数据信号输入端
D1数据信号
QB反向信号产生端
QB1反向逻辑信号
RB重置信号输入端
RESIB重置信号
Q信号产生端
Q1逻辑信号
I1第一信号输入端
I2第二信号输入端
CON控制信号
OUT信号输出端
OUT1输出信号
QB2反向信号产生端
QB3反向逻辑信号
HALTB待命信号
D0数据信号
GQ0输出信号
GQ1输出信号
Q-00终端输出
Q-01终端输出
Q-02终端输出
Q-03终端输出
具体实施方式
图1为本发明的防漏电检测控制电路较佳具体实施例,请参考图1,本发明的用于防漏电检测控制电路1,包含有:一缓存单元2,其具有一频率信号输入端CK,以接收一频率信号CLK,其中该缓存单元2为一闩锁器、一D型正反器或一T型正反器,而本较佳具体实施例是以D型正反器做为说明,其中该D型正反器包含一数据信号输入端D,以接收一数据信号D1且该D型正反器包含一反向信号产生端QB,以产生一反向逻辑信号QB1;一重置信号输入端RB,以接收一重置信号RESIB;一信号产生端Q,以产生一逻辑信号Q1;以及一逻辑栅3,其与该缓存单元2耦接,其具有一第一信号输入端I1,以接收该逻辑信号Q1;一第二信号输入端I2,以接收一控制信号CON,其中该控制信号CON为一待命信号或一测试信号;及一信号输出端OUT,其根据该逻辑信号Q1及该控制信号CON输出一输出信号OUT1;其中,该控制信号CON控制该逻辑栅3,使该输出信号OUT1为一固定状态(例如,状态0或状态1),以检测一集成电路中因工艺瑕疵所产生的漏电现象。
图2为本发明的防漏电检测控制电路另一较佳具体实施例,请参考图2,其说明利用两组防漏电检测控制电路结合所形成的情形,而本较佳具体实施例是以T型正反器做为说明,该T型正反器包含一反向信号产生端QB2,以产生一反向逻辑信号QB3。故依上述的具体实施例的说明,熟知此领域的技术人员应可轻易了解只要将集成电路中的所有缓存器(例如闩锁器,D型正反器,T型正反器等),都使用本发明的防漏电检测控制电路,当集成电路进入待命模式时,由于所有的缓存器内容都会被锁成一固定的值,如此后续的复合逻辑的时态也将会固定成一种组合,如此因工艺瑕疵所发生的漏电现象,在此种组合也会被检测出,而若发生在不同的缓存器状态组合,由于缓存器的输出被待命信号所锁住,因此也不会造成漏电问题。至于工艺瑕疵如发生在缓存器本身的话,由于缓存器本身是可控制的,所以只要使每个缓存器维持0,测一次待命电流,使之维持在1,再测一次待命电流,则就很容易检测出瑕疵。图1及图2的控制信号CON除了是以待命信号来控制,有时也必需以测试信号来控制,因有些情况下并不是所有的缓存器或计数器是受待命信号控制的(例如输入/输出接口,实时频率计数器等),所以在待命状态下,这类的缓存器仍然会形成出无数组合,但由于依照同样情形下,在适当的测试模式下,配合待命模式,也会将电路组合锁住到固定组合,而由测试制具上检知其是否有漏电问题。
图3为本发明的防漏电检测控制电路另一较佳具体实施例,请参考图3,其说明利用两组防漏电检测控制电路结合应用于更为实际电路上的逻辑输出情形,在本较佳具体实施中当待命信号HALTB=1时,数据信号D0及D1所产生的组合方式如下表所列:
数据信号D0,D1 输出信号GQ0,GQ1 终端输出Q_00,Q_01,Q_10,Q_11
00 00 1,0,0,0
01 01 0,1,0,0
10 10 0,0,1,0
11 11 0,0,0,0
当待命信号HALTB=0(待命模式发生)时,数据信号D0及D1所产生的组合方式如下表所列:
数据信号D0,D1 输出信号GQ0,GQ1 终端输出Q_00,Q_01,Q_10,Q_11
00 00 1,0,0,0
01 00 1,0,0,0
10 00 1,0,0,0
11 00 1,0,0,0
因此由上述可知就算是在待命模式下发出漏电的状况,在终端输出仍不会对集成电路造成耗电,所以能将一个天文数量的组合缩小至一个可测的范围,如此便可在成本的许可下,检测出集成电路的漏电不良品。
由以上所述可以清楚地明了,本发明提供的防漏电检测控制电路可解决集成电路在待命时,缓存器所造成的天文数字组合,缩小范围至几种固定的组合,杜绝集成电路在待命时所造成的漏电,且能有效的检测出有瑕疵的集成电路。
虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。

Claims (6)

1.一种防漏电检测控制电路,其特征在于,包含有:
一缓存单元,其具有
一频率信号输入端,以接收一频率信号;
一重置信号输入端,以接收一重置信号;
一信号产生端,以产生一逻辑信号;以及
一逻辑栅,其与该缓存单元耦接,其具有
一第一信号输入端,以接收该逻辑信号;
一第二信号输入端,以接收一控制信号;及
一信号输出端,其根据该逻辑信号及该控制信号输出一输出信号;
其中,该控制信号控制该逻辑栅,使该输出信号为一固定状态,以检测一集成电路中因工艺瑕疵所产生的漏电现象。
2.如权利要求1所述的防漏电检测控制电路,其特征在于,该缓存单元为一锁存器、一D型触发器或一T型触发器。
3.如权利要求2所述的防漏电检测控制电路,其特征在于,该D型触发器包含一数据信号输入端,以接收一数据信号。
4.如权利要求2所述的防漏电检测控制电路,其特征在于,该D型触发器包含一反向信号产生端,以产生一反向逻辑信号。
5.如权利要求1所述的防漏电检测控制电路,其特征在于,该控制信号为一待命信号或一测试信号。
6.如权利要求2所述的防漏电检测控制电路,其特征在于,该T型触发器包含一反向信号产生端,以产生一反向逻辑信号。
CN2008101702415A 2008-10-14 2008-10-14 防漏电检测控制电路 Active CN101738561B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2008101702415A CN101738561B (zh) 2008-10-14 2008-10-14 防漏电检测控制电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2008101702415A CN101738561B (zh) 2008-10-14 2008-10-14 防漏电检测控制电路

Publications (2)

Publication Number Publication Date
CN101738561A CN101738561A (zh) 2010-06-16
CN101738561B true CN101738561B (zh) 2011-10-05

Family

ID=42462291

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008101702415A Active CN101738561B (zh) 2008-10-14 2008-10-14 防漏电检测控制电路

Country Status (1)

Country Link
CN (1) CN101738561B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1045864A (zh) * 1989-03-21 1990-10-03 机械电子工业部上海电器科学研究所 漏电保护器现场校验器
CN1576868A (zh) * 2003-07-08 2005-02-09 松下电器产业株式会社 半导体集成电路及其静电耐压测试方法与装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1045864A (zh) * 1989-03-21 1990-10-03 机械电子工业部上海电器科学研究所 漏电保护器现场校验器
CN1576868A (zh) * 2003-07-08 2005-02-09 松下电器产业株式会社 半导体集成电路及其静电耐压测试方法与装置

Also Published As

Publication number Publication date
CN101738561A (zh) 2010-06-16

Similar Documents

Publication Publication Date Title
US7948263B2 (en) Power gating circuit and integrated circuit including same
US9419614B2 (en) Low-power open-circuit detection system
US7421364B2 (en) Integrated circuit device having a test circuit to measure AC characteristics of internal memory macro
JP5058503B2 (ja) スキャンテスト用回路を備える電子回路、集積回路及び該集積回路に用いられる消費電力低減方法
US8963574B2 (en) Circuit and method for detecting a fault attack
US20140164860A1 (en) On-chip controller and a system-on-chip
TWI642275B (zh) 正反器電路和掃描鏈
US9979381B1 (en) Semi-data gated flop with low clock power/low internal power with minimal area overhead
CN104236594B (zh) 一种安全触边状态检测电路
CN103178820B (zh) 上电复位电路
CN101738561B (zh) 防漏电检测控制电路
TWI425228B (zh) 具有電源閘邏輯之低功率位準敏感掃描設計閂鎖之方法及系統
US9654068B2 (en) Quaternary/ternary modulation selecting circuit and associated method
CN103208980A (zh) 一种窗口电压比较装置
CN101825939B (zh) 一种数字系统及其上电复位电路
CN101566645B (zh) 一种用于电源电压脉冲干扰的检测电路
US7944285B1 (en) Method and apparatus to detect manufacturing faults in power switches
Ye et al. An anti-Trojans design approach based on activation probability analysis
US20120039425A1 (en) Zero-crossing gain control system and associated methods
KR100895138B1 (ko) 지연 회로
Lin et al. Power aware embedded test
EP2711930B1 (en) Low swing dynamic circuit
US7800392B2 (en) Detection control circuit for anti-leakage
CN108074607B (zh) 用于存储器的电源控制电路及方法
JP2004198302A (ja) 断線検知回路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant