CN101645251A - 液晶显示器的源极驱动器及驱动方法 - Google Patents
液晶显示器的源极驱动器及驱动方法 Download PDFInfo
- Publication number
- CN101645251A CN101645251A CN200910163554A CN200910163554A CN101645251A CN 101645251 A CN101645251 A CN 101645251A CN 200910163554 A CN200910163554 A CN 200910163554A CN 200910163554 A CN200910163554 A CN 200910163554A CN 101645251 A CN101645251 A CN 101645251A
- Authority
- CN
- China
- Prior art keywords
- voltage
- level
- input
- input voltage
- error amplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/16—Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
- H04N5/18—Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit
- H04N5/185—Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit for the black level
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明有关一种源极驱动器,其具有多个通道,且各个通道包含有一数字模拟转换器、一箝位电路、以及一微调电路。数字模拟转换器根据N位信号的(N-1)个最高位从多个伽玛电压中选择出一第一参考电压及一第二参考电压。箝位电路接收上述参考电压,并在这两个参考电压之间箝夹出一输出电压。微调电路根据N位信号的最低位调整箝夹的输出电压至一目标电平。本发明还揭示一种液晶显示器的源极驱动方法。
Description
本发明专利申请是申请人于2007年6月14日提交的、申请号为200710111997.8的、发明名称为“液晶显示器的源极驱动器及驱动方法”的发明专利申请的分案申请。
技术领域
本发明有关一种液晶显示器,且特别是有关一种低电力应用的源极驱动器及驱动方法。
背景技术
液晶显示器(LCD)具有许多优于其他类型显示器的优点,并已广泛地被应用于电视、移动电话、摄录影机、个人电脑等方面中。
液晶显示器的影像数据是由一或多个源极驱动器来提供。图1绘示一种用于液晶显示器中的传统源极驱动器100。源极驱动器100包含有多个通道(图1中仅绘示一个通道),且每个通道具有一数字模拟转换器102及一输出缓冲器104。数字模拟转换器102根据N位信号的所有位(例如六位信号的位B0,B1,B2,B3,B4,B5)从一组伽玛电压(V0~V63)中选择出一个伽玛电压。输出缓冲器104从数字模拟转换器102接收此被选择出的伽玛信号,并将其输出至液晶显示器面板106。
为了减少电力的消耗,输出缓冲器104需要使用频繁的控制或是复杂的AB类(class AB)放大器,但这可能会使电路的设计变得复杂或是占用较大的芯片面积。因此,需要提供一种低电力的源极驱动器或驱动方法,其仅需要简单的电路设计及较少的控制。
图2为图1源极驱动器100中使用的传统输出缓冲器200。输出缓冲器200具有PMOS晶体管202、NMOS晶体管204、第一误差放大器212、以及第二误差放大器214。PMOS晶体管202及NMOS晶体管204是电性串联于高电压(VDDA)及低电压(VSSA)之间。PMOS晶体管202的栅极是电性连接于第一误差放大器212的输出端,而NMOS晶体管204的栅极则电性连接于第二误差放大器214的输出端。一输入电压(Vin)(即数字模拟转换器102所选择出的伽玛电压),被输入于误差放大器212及214的反向输出端。此两误差放大器212及214的非反向输出端是相互电性连接,并耦合于PMOS晶体管202及NMOS晶体管204之间的连接点(即PMOS晶体管202及NMOS晶体管204的漏极),以提供一输出电压(Vout)至液晶显示器面板222。
与常用的AB类放大器相较,输出缓冲器200借助此种配置可占用较小的芯片面积。然而,上述的误差放大器却有可能会产生约为30mV的偏移电压,或是需要使用复杂的电路设计来补偿此偏移电压。
发明内容
本发明的一目的是提供一种液晶显示器的源极驱动器,具有设计简单且低电力消耗的电路。
本发明另一目的是提供一种液晶显示器的源极驱动方法,需要较少的控制步骤并可快速地使输出电压达到目标电平。
本发明的又一目的是提供一种液晶显示器的源极驱动器,可降低电路设计的复杂度,并减少其所占用的芯片面积。
本发明的再一目的是提供一种液晶显示器的源极驱动方法,可快速地使输出电压达到目标电平并减少其电力消耗。
根据本发明一方面提供一种源极驱动器,其具有多个通道,且各个通道包含有一数字模拟转换器、一箝位电路、以及一微调电路。数字模拟转换器根据N位信号的(N-1)个最高位从多个伽玛电压中选择出一第一参考电压及一第二参考电压。箝位电路接收上述参考电压,并在这两个参考电压之间箝夹出一输出电压。微调电路根据N位信号的最低位调整箝夹的输出电压至一目标电平。
根据本发明另一方面提供一种液晶显示器的源极驱动方法,包括以下步骤:先根据N位信号的(N-1)个最高位从多个伽玛电压中选择出一第一参考电压及一第二参考电压。接着,在这两个参考电压之间箝夹出一输出电压。根据N位信号的最低位调整箝夹的输出电压至一目标电平。
根据本发明又一方面提供一种源极驱动器,其具有多个通道,且各个通道包含有一数字模拟转换器以及一输出缓冲器。数字模拟转换器是根据N位信号的所有位从多个伽玛电压中选择出一输入电压。输出缓冲器包含有一PMOS晶体管及一NMOS晶体管、一第一误差放大器、一第二误差放大器、一第一偏移电压产生电路及一第二偏移电压产生电路、以及一微调电路。PMOS晶体管及NMOS晶体管是电性串联于一高电压以及一低电压之间。
第一误差放大器具有:一反相输入端,其用以接收该输入电压;一非反向输入端,其电性连接于该PMOS晶体管及该NMOS晶体管的连接点以输出一输出电压;以及一输出端,其电性连接于该PMOS晶体管的栅极。第二误差放大器具有:一反向输入端用以接收该输入电压,一非反向输入端电性连接于该连接点,以及一输出端电性连接于该NMOS晶体管的栅极。
第一偏移电压产生电路及第二偏移电压产生电路,分别电性连接于第一误差放大器及第二误差放大器的输出端。此两偏移电压产生电路是用以将输出电压拉高或降低至输入电压的电平及输入电压加上或减少一偏移电压的电平之间。微调电路电性连接于误差放大器的非反向输入端,用以调整输出电压至输入电压的电平。
根据本发明的再一方面提供一种液晶显示器的源极驱动方法,包括以下步骤:先根据N位信号的所有位从多个伽玛电压中选择出一输入电压。当输入电压是高于一高电压的一半时,拉高一输出电压至输入电压的电平及输入电压加上偏移电压的电平之间。当输入电压是低于此高电压的一半时,降低输出电压至输入电压的电平及输入电压减去偏移电压的电平之间。调整被拉过的输出电压至输入电压的电平。
附图说明
为让本发明的上述和其他目的、特征、优点能更明显易懂,下面将结合附图对本发明的较佳实施例进行详细说明,其中:
图1绘示一种用于液晶显示器中的传统源极驱动器;
图2为图1源极驱动器中使用的传统输出缓冲器;
图3为本发明一实施例的液晶显示器的源极驱动器的方块图;
图4是图3的源极驱动器的驱动方法的流程图;
图5A是根据本发明的一实施例绘示图3中的数字模拟转换器;
图5B是根据本发明的一实施例绘示图3中的箝位电路及微调电路;
图6是根据本发明另一实施例绘示一种源极驱动器的输出缓冲器;
图7绘示图6的输出缓冲器的输出缓冲方法的流程图;
图8是根据本发明一实施例绘示图6的输出缓冲器的电路图;
图9A是绘示输出电压在输入电压(Vin)高于高电压的一半(VDDA/2)时其电平被拉高的示意图;以及
图9B是绘示输出电压在输入电压(Vin)低于高电压的一半(VDDA/2)时其电平被降低的示意图。
具体实施方式
图3为本发明一实施例的液晶显示器的源极驱动器300的方块图。源极驱动器300具有多个通道(图3中仅以一个通道作代表),且各个通道包含有数字模拟转换器302、箝位电路304、以及微调电路306。数字模拟转换器302根据6位信号的5个最高位(B1,B2,B3,B4,B5)而从多个伽玛电压(V0~V63)中选择出第一参考电压(E-)及第二参考电压(E+)。箝位电路304接收上述参考电压(E+,E-),并在这两个参考电压(E+,E-)之间箝夹出一输出电压(Vout)。微调电路306根据6位信号的最低位(B0)而将箝夹的输出电压(Vout)调整至一目标电平,例如第一参考电压(E-)或第二参考电压(E+)的电平,以供输出至液晶显示器面板308。
图4是图3的源极驱动器300的驱动方法的流程图。首先,根据N位信号的(N-1)个最高位(例如B1,B2,B3,B4,B5)从多个伽玛电压(V0~V63)中选择出第一参考电压(E-)及第二参考电压(E+)(步骤402)。接着,在这两个参考电压(E+,E-)之间箝夹出一输出电压(Vout)(步骤404)。然后,根据N位信号的最低位(例如B0)调整箝夹的输出电压(Vout)至一目标电平,例如第一参考电压(E-)或第二参考电压(E+)的电平(步骤406)。
图5A是根据本发明的一实施例绘示图3中的数字模拟转换器302。举例来说,数字模拟转换器302中包含有五个阶段的多路复用器502、512、522、532及542。各阶段是分别对应于上述5个最高位(B1,B2,B3,B4,B5)其中之一,并根据其所对应的最高位而将前个阶段所提供的伽玛电压选择出一半的伽玛电压。举例来说,第一阶段的多路复用器502根据最高位B5而从64个伽玛电压(V0~V63)中选择出32个伽玛电压(W0~W31),第二阶段的多路复用器512根据最高位B4而从32个伽玛电压(W0~W31)中选择出16个伽玛电压(Y0~Y15),第三阶段的多路复用器522根据最高位B3而从16个伽玛电压(Y0~Y15)中选择出8个伽玛电压(Z0~Z7),第四阶段的多路复用器532根据最高位B2而从8个伽玛电压(Z0~Z7)中选择出4个伽玛电压(X0~X3),第五阶段的多路复用器542根据最高位B1而从4个伽玛电压(V0~V63)中选择出第一参考电压(E-)及第二参考电压(E+)。
图5B是根据本发明的一实施例绘示图3中的箝位电路304以及微调电路306。先假设第一参考电压(E-)是低于第二参考电压(E+)。箝位电路304包含有PMOS晶体管514及NMOS晶体管524。PMOS晶体管514及NMOS晶体管524是电性串联于高电压(VDDA)及低电压(VSSA)之间,且其间的连接点(即PMOS晶体管514及NMOS晶体管524的漏极)会提供输出电压(Vout)。
借助此种配置,当输出电压(Vout)低于第一参考电压(E-)时,PMOS晶体管514可将输出电压(Vout)拉高至第一参考电压(E-)的电平;当输出电压(Vout)高于第二参考电压(E+)时,NMOS晶体管524可将输出电压(Vout)降低至第二参考电压(E+)的电平。再者,当输出电压(Vout)介于第一参考电压(E-)及第二参考电压(E+)之间时,PMOS晶体管514及NMOS晶体管524可为关闭的以避免静态电流(quiescentcurrent)。
微调电路306包含两个偏压电路(Bias A,Bias B)电性串联于高电压(VDDA)以及低电压(VSSA)之间,且两偏压电路(Bias A,Bias B)的连接点是耦接于输出电压(Vout)。这两个偏压电路(Bias A,Bias B)可根据6位信号的最低位(B0)而将输出电压(Vout)降低或拉高至第一参考电压(E-)或第二参考电压(E+)的电平。
举例来说,当最低位(B0)为0时,偏压电路(Bias A)会被导通而偏压电路(BiasB)则被关闭,如此来将输出电压(Vout)拉高至第二参考电压(E+)的电平;当最低位(B0)为1时,偏压电路(Bias A)会被关闭而偏压电路(Bias B)则被导通,如此来将输出电压(Vout)降低至第一参考电压(E-)的电平。
图6是根据本发明另一实施例绘示一种输出缓冲器,可提供用于源极驱动器中。输出缓冲器600包含有PMOS晶体管602及NMOS晶体管604、第一误差放大器612、第二误差放大器614、第一偏移电压产生电路622及第二偏移电压产生电路624以及微调电路636。
PMOS晶体管602及NMOS晶体管604是电性串联于高电压(VDDA)以及低电压(VSSA)之间。第一误差放大器612的反相输入端(-)用以接收一输入电压(Vin)(即数字模拟转换器102所选择出的伽玛电压)。第一误差放大器612的非反向输入端(+)电性连接于PMOS晶体管602及NMOS晶体管604的连接点,用以输出一输出电压(Vout)。第一误差放大器612的输出端电性连接于PMOS晶体管602的栅极。第二误差放大器614的反相输入端(-)用以接收输入电压(Vin)(即数字模拟转换器102所选择出的伽玛电压)。第二误差放大器614的非反向输入端(+)电性连接于两晶体管602及604的连接点。第二误差放大器614的输出端电性连接于NMOS晶体管604的栅极。
第一偏移电压产生电路622电性连接于第一误差放大器612的输出端,而第二偏移电压产生电路624电性连接于第二误差放大器614的输出端。此两偏移电压产生电路622及624是用以将输出电压(Vout)拉高或降低至输入电压(Vin)的电平及输入电压加上或减少一偏移电压(Vin±Voffset)的电平之间。微调电路636电性连接于误差放大器612及614的非反向输入端(+),用以将输出电压(Vout)调整至输入电压(Vin)的电平。
图7是图6的输出缓冲器600的输出缓冲方法的流程图。首先,接收一输入电压(Vin),即数字模拟转换器102所选择出的伽玛电压(步骤702)。当输入电压(Vin)是高于一高电压的一半(VDDA/2)时,将输出电压(Vout)拉高至输入电压(Vin)的电平及输入电压加上偏移电压(Vin+Voffset)的电平之间(步骤704);当输入电压(Vin)是低于此高电压的一半(VDDA/2)时,将输出电压(Vout)降低至输入电压(Vin)的电平及输入电压减去偏移电压(Vin-Voffset)的电平之间(步骤706)。然后,调整被拉过的输出电压(Vout)至输入电压(Vin)的电平(步骤708)。
再者,在图6中,第一偏移电压产生电路622、第二偏移电压产生电路624及微调电路636是根据一控制信号(HLV)而切换其开关,且此控制信号(HLV)可指示输入信号(Vin)的电平,即指示此输入信号(Vin)是否高于或低于上述高电压的一半(VDDA/2)。
图8根据本发明一实施例绘示图6的输出缓冲器的电路图。图9A是绘示输出电压(Vout)在输入电压(Vin)高于高电压的一半(VDDA/2)时其电平被拉高的示意图,图9B是绘示输出电压(Vout)在输入电压(Vin)低于高电压的一半(VDDA/2)时其电平被降低的示意图。
如图8及图9A所示,当输入电压(Vin)高于高电压的一半(VDDA/2)时,第一误差放大器612、第二误差放大器614及第一偏移电压产生电路622会被导通,且第二偏移电压产生电路624会被关闭,借以将输出电压(Vout)拉高至输入电压(Vin)的电平及输入电压加上偏移电压(Vin+Voffset)的电平之间,如此来补偿传统输出缓冲器104会产生的偏移电压。
如图8及图9B所示,当输入电压(Vin)低于高电压的一半(VDDA/2)时,第一误差放大器612、第二误差放大器614及第二偏移电压产生电路624会被导通,且第一偏移电压产生电路622会被关闭,借以将输出电压(Vout)降低至输入电压(Vin)的电平及输入电压减去该偏移电压(Vin-Voffset)的电平之间,如此来补偿传统输出缓冲器104会产生的偏移电压。也就是说,第一偏移电压产生电路622及第二偏移电压产生电路624仅其中一者会被导通以如此来补偿传统输出缓冲器104会产生的偏移电压,而另一者则会被关闭。
由于只需使用少量的晶体管即可达成此处所使用的第一偏移电压产生电路622、第二偏移电压产生电路624及微调电路636,因此此输出缓冲器600相较于以往常用的AB类放大器不但占用较小的芯片面积,且不需要复杂的电路设计。
虽然本发明已以一较佳实施例揭示如上,然而其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作各种等同的更动与润饰,因此本发明的保护范围当视后附的本申请权利要求范围所界定的为准。
Claims (7)
1.一种液晶显示器的源极驱动器,其特征在于该源极驱动器具有多个通道,且各个通道包含:
一数字模拟转换器,根据一N位信号的所有位从多个伽玛电压中选择出一输入电压;以及
一输出缓冲器,包含:
一PMOS晶体管及一NMOS晶体管,它们电性串联于一高电压以及一低电压之间;
一第一误差放大器,其具有:一反相输入端,其用以接收该输入电压;一非反向输入端,其电性连接于该PMOS晶体管及该NMOS晶体管的连接点以输出一输出电压;以及一输出端,其电性连接于该PMOS晶体管的栅极;
一第二误差放大器,其具有:一反向输入端,其用以接收该输入电压;一非反向输入端,其电性连接于该连接点;以及一输出端,其电性连接于该NMOS晶体管的栅极;
一第一偏移电压产生电路及一第二偏移电压产生电路,它们分别电性连接于该第一误差放大器及该第二误差放大器的这些输出端,其中这些偏移电压产生电路是用以将该输出电压拉高或降低至该输入电压的电平及该输入电压加上或减少一偏移电压的电平之间;以及
一微调电路,电性连接于这些误差放大器的这些非反向输入端,用以调整该输出电压至该输入电压的电平。
2.根据权利要求1所述的液晶显示器的源极驱动器,其特征在于当该输入电压是高于该高电压的一半时,该第一误差放大器、该第二误差放大器及该第一偏移电压产生电路为导通的,且该第二偏移电压产生电路为关闭的,借以拉高该输出电压至该输入电压的电平及该输入电压加上该偏移电压的电平之间;以及
当该输入电压是低于该高电压的一半时,该第一误差放大器、该第二误差放大器及该第二偏移电压产生电路为导通的,且该第一偏移电压产生电路为关闭的,借以降低该输出电压至该输入电压的电平及该输入电压减去该偏移电压的电平之间。
3.根据权利要求1所述的液晶显示器的源极驱动器,其特征在于该第一偏移电压产生电路及该第二偏移电压产生电路两个其中之一为导通的,而另一个为关闭的。
4.根据权利要求1所述的液晶显示器的源极驱动器,其特征在于该第一偏移电压产生电路、该第二偏移电压产生电路及该微调电路的开关是根据一控制信号而切换,且该控制信号是指示该输入信号的电平。
5.一种液晶显示器的源极驱动方法,包含以下步骤:
根据一N位信号的所有位从多个伽玛电压中选择出一输入电压;
当该输入电压是高于一高电压的一半时,拉高一输出电压至该输入电压的电平及该输入电压加上一偏移电压的电平之间;
当该输入电压是低于该高电压的一半时,降低该输出电压至该输入电压的电平及该输入电压减去该偏移电压的电平之间;以及
调整该被拉过的输出电压至该输入电压的电平。
6.根据权利要求5所述的液晶显示器的源极驱动方法,其特征在于是在一对误差放大器的反向输入端接收该输入电压,且在该对误差放大器的非反向输入端提供该输出电压。
7.根据权利要求5所述的液晶显示器的源极驱动方法,其特征在于该偏移电压是产生于该对误差放大器的输出端。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/428,196 | 2006-06-30 | ||
US11/428,196 US7327297B2 (en) | 2006-06-30 | 2006-06-30 | Source driver of liquid crystal display and the driving method |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2007101119978A Division CN100547645C (zh) | 2006-06-30 | 2007-06-14 | 液晶显示器的源极驱动器及驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101645251A true CN101645251A (zh) | 2010-02-10 |
CN101645251B CN101645251B (zh) | 2011-05-25 |
Family
ID=38876020
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2007101119978A Expired - Fee Related CN100547645C (zh) | 2006-06-30 | 2007-06-14 | 液晶显示器的源极驱动器及驱动方法 |
CN2009101635542A Expired - Fee Related CN101645251B (zh) | 2006-06-30 | 2007-06-14 | 液晶显示器的源极驱动器及驱动方法 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2007101119978A Expired - Fee Related CN100547645C (zh) | 2006-06-30 | 2007-06-14 | 液晶显示器的源极驱动器及驱动方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7327297B2 (zh) |
CN (2) | CN100547645C (zh) |
TW (1) | TWI342546B (zh) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009237200A (ja) * | 2008-03-27 | 2009-10-15 | Hitachi Displays Ltd | 画像表示装置 |
TW201040908A (en) * | 2009-05-07 | 2010-11-16 | Sitronix Technology Corp | Source driver system having an integrated data bus for displays |
TW201044347A (en) * | 2009-06-08 | 2010-12-16 | Sitronix Technology Corp | Integrated and simplified source driver system for displays |
CN101944315B (zh) * | 2009-07-09 | 2014-04-02 | 奇景光电股份有限公司 | 源极驱动器以及应用该源极驱动器的显示器 |
US8593389B2 (en) | 2009-09-23 | 2013-11-26 | Novatek Microelectronics Corp. | Gamma-voltage generator |
TWI417857B (zh) * | 2009-09-23 | 2013-12-01 | Novatek Microelectronics Corp | 液晶顯示器的驅動電路 |
US8476971B2 (en) * | 2010-05-14 | 2013-07-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Buffer operational amplifier with self-offset compensator and embedded segmented DAC for improved linearity LCD driver |
TWI474307B (zh) * | 2012-07-02 | 2015-02-21 | Himax Tech Ltd | 伽瑪電壓產生裝置 |
CN103151010B (zh) * | 2013-02-27 | 2014-12-10 | 京东方科技集团股份有限公司 | 一种移位寄存器和显示装置 |
CN105630055A (zh) * | 2015-12-30 | 2016-06-01 | 深圳市华星光电技术有限公司 | 模拟缓冲放大器、用于输入电压分组的控制装置及方法 |
US10504426B2 (en) | 2016-09-22 | 2019-12-10 | Apple Inc. | System and method for external pixel compensation |
US10706800B1 (en) * | 2019-07-02 | 2020-07-07 | A.U. Vista, Inc. | Bendable flexible active matrix display panel |
CN116580678B (zh) * | 2023-07-10 | 2023-10-03 | 禹创半导体(深圳)有限公司 | Lcd面板中的显示驱动集成电路以及lcd面板 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7098886B2 (en) * | 2001-06-04 | 2006-08-29 | Samsung Electronics Co., Ltd. | Flat panel display |
JP2003018429A (ja) * | 2001-07-02 | 2003-01-17 | Matsushita Electric Ind Co Ltd | ペデスタルレベル制御回路、およびペデスタルレベル制御方法 |
KR100864917B1 (ko) * | 2001-11-03 | 2008-10-22 | 엘지디스플레이 주식회사 | 액정표시장치의 데이터 구동 장치 및 방법 |
CN1306467C (zh) * | 2003-02-27 | 2007-03-21 | 奇景光电股份有限公司 | 使用于液晶显示面板的数据驱动器 |
US6965265B2 (en) * | 2004-03-31 | 2005-11-15 | Himax Technologies, Inc. | Driving apparatus in a liquid crystal display |
GB0420051D0 (en) * | 2004-09-10 | 2004-10-13 | Koninkl Philips Electronics Nv | Apparatus for driving matrix-type LCD panels and a liquid crystal display based thereon |
KR100743498B1 (ko) * | 2005-08-18 | 2007-07-30 | 삼성전자주식회사 | 표시 장치의 전류 구동 데이터 드라이버 및 이를 가지는표시 장치 |
-
2006
- 2006-06-30 US US11/428,196 patent/US7327297B2/en not_active Expired - Fee Related
-
2007
- 2007-05-17 TW TW096117662A patent/TWI342546B/zh not_active IP Right Cessation
- 2007-06-14 CN CNB2007101119978A patent/CN100547645C/zh not_active Expired - Fee Related
- 2007-06-14 CN CN2009101635542A patent/CN101645251B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN100547645C (zh) | 2009-10-07 |
US20080001800A1 (en) | 2008-01-03 |
US7327297B2 (en) | 2008-02-05 |
TWI342546B (en) | 2011-05-21 |
CN101645251B (zh) | 2011-05-25 |
TW200802294A (en) | 2008-01-01 |
CN101097701A (zh) | 2008-01-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101645251B (zh) | 液晶显示器的源极驱动器及驱动方法 | |
US7208983B2 (en) | Image-sensor signal processing circuit | |
CN101178883B (zh) | 数据驱动器及显示装置 | |
US7656329B2 (en) | Time-interleaved analog-to-digital conversion apparatus | |
US9280927B2 (en) | Display device, imaging device and gray level voltage generation circuit | |
US20140062986A1 (en) | Driving circuit chip and driving method for display | |
CN108427083A (zh) | 磁传感器电路 | |
US10186219B2 (en) | Digital-to-analog converter | |
TWI543524B (zh) | 伽瑪運算放大器電路、源極驅動器與消除電壓偏移之方法 | |
GB2375904A (en) | Analog-to-digital converter with gamma correction function | |
US6924696B2 (en) | Method and apparatus for common-mode level shifting | |
US6621439B1 (en) | Method for implementing a segmented current-mode digital/analog converter with matched segment time constants | |
US7474082B2 (en) | Voltage converting apparatus with auto-adjusting boost multiple | |
CN101288231B (zh) | 具有多重栅极器件的信号转换器 | |
US20040239545A1 (en) | AFE device with adjustable bandwidth filtering functions | |
CN101527549A (zh) | 具电压内插功能的放大器电路 | |
US6999016B2 (en) | D/A converter and semiconductor device | |
CN106157906A (zh) | 源极驱动器及其运作方法 | |
US20090206930A1 (en) | Amplifier circuit with voltage interpolation function | |
TW201032580A (en) | Gamma voltage generating apparatus and gamma voltage generator | |
CN110022110B (zh) | 音圈马达阻尼控制电路 | |
CN209767490U (zh) | 单元选择多路复用器 | |
CN114400980A (zh) | 一种基于波形预失真的闭环反馈放大电路及其工作方法 | |
CN112687236A (zh) | 一种用于伽玛校正的斜率可编程dac电路及其实现方法 | |
CN109672443A (zh) | 数模转换器以及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20110525 Termination date: 20190614 |
|
CF01 | Termination of patent right due to non-payment of annual fee |