CN101621371A - 一种时钟设计方法及时钟装置 - Google Patents

一种时钟设计方法及时钟装置 Download PDF

Info

Publication number
CN101621371A
CN101621371A CN200810116159A CN200810116159A CN101621371A CN 101621371 A CN101621371 A CN 101621371A CN 200810116159 A CN200810116159 A CN 200810116159A CN 200810116159 A CN200810116159 A CN 200810116159A CN 101621371 A CN101621371 A CN 101621371A
Authority
CN
China
Prior art keywords
clock
integrated circuit
phase
circuit board
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200810116159A
Other languages
English (en)
Other versions
CN101621371B (zh
Inventor
何宇东
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Datang Mobile Communications Equipment Co Ltd
Original Assignee
Datang Mobile Communications Equipment Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Datang Mobile Communications Equipment Co Ltd filed Critical Datang Mobile Communications Equipment Co Ltd
Priority to CN200810116159.4A priority Critical patent/CN101621371B/zh
Publication of CN101621371A publication Critical patent/CN101621371A/zh
Application granted granted Critical
Publication of CN101621371B publication Critical patent/CN101621371B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明公开了一种时钟设计方法,包括以下步骤:一路或多路时钟源信号输入到两块时钟锁相板卡;每块所述时钟锁相板卡输出一路主备用信号连接到一块时钟驱动板卡,每块所述时钟锁相板卡为每块所述时钟驱动板卡提供一路时钟信号,两块所述时钟锁相板卡之间相互提供时钟信号,且两块所述时钟锁相板卡之间通过双机互控线相连;每块所述时钟驱动板卡给需要时钟的设备分配时钟信号。本发明还公开了一种时钟装置和一种时钟系统的控制方法。本发明提出的技术方案,可以为通信设备提供可靠的时钟信号。本发明提出的时钟设计方法结构清晰,实现容易,相对于已有的技术方案,本发明的技术方案提供的时钟信号更稳定。

Description

一种时钟设计方法及时钟装置
技术领域
本发明涉及数字通信技术领域,具体而言本发明涉及通信设备中的时钟同步技术。
背景技术
数字通信是用数字信号作为载体来传输消息,或用数字信号对载波进行数字调制后再传输的通信方式。数字通信可传输电报、数字数据等数字信号,也可传输经过数字化处理的语声和图像等模拟信号。数据通信可分为同步通信和异步通信两大类,其中同步通信要求接收端时钟频率和发送端时钟频率一致,发送端发送连续的比特流。同步通信传送时,数据传输的效率高,通常用在高速传输数据的系统中。异步通信时不要求接收端时钟和发送端时钟同步。发送端发送完一个字节后,可经过任意长的时间间隔再发送下一个字节。异步通信的通信开销较大,接收端可使用廉价的、具有一般精度的时钟来进行数据通信。异步通信方式实现比较容易,适用于低速通信。
因此,在目前的通信系统中,同步是通信网内各种设备之间相互通信的基础,如果没有良好的同步,数字信息在传递过程中就不可避免地会出现误码、滑码等现象,从而造成通信质量的下降。根据业务的不同,它的影响程度也不同。例如,对于语音通话来说会听到咔嗒声;传真业务会造成信息不全;数据业务丢包率会增高;图像传送会出现模糊不清等现象。因此为了确保业务质量,时钟同步系统在通信网中是必不可少的。可靠的时钟设备是通信设备的业务保证,所以必须为通信设备提供稳定可靠的时钟。
时钟的好坏直接影响到数字通信网能否正常工作,因此时钟源的稳定可靠至关重要。传统的提供时钟的方案是通过一个高稳定度的参考时钟源进行时钟分发,通过时钟锁相板卡为需要时钟的设备提供时钟信号。如图1所示,为现有技术的一种提供时钟方案的示意图。其中,时钟源信号提供给时钟锁相板卡,时钟锁相板卡输出时钟信号11进入到时钟驱动板卡,时钟驱动板卡利用信号11驱动成多路时钟信号12输出,提供给需要时钟的设备。
传统的提供时钟的另一种方案是时钟装置能提供两个时钟源,通过简单的主备切换,即在主用时钟源出现故障后,切换到备用的时钟板卡。如图2所示,为现有技术的一种提供时钟方案。其中,时钟源信号提供给时钟锁相板卡,时钟锁相板卡输出时钟信号21进入到时钟驱动板卡,时钟驱动板卡利用信号21驱动成多路时钟信号22输出,提供给需要时钟的设备。当主用时钟源出现故障,通过双机互控线切换到备用的时钟板卡。
通过分析,上述现有的技术方案主要存在如下缺陷:
上述方案一中,如果时钟锁相板卡出现故障,需要时钟的设备将面临没有时钟的危险。另外,如果时钟驱动板卡出现故障,也会使得需要时钟的设备将面临没有时钟的危险。上述方案二中,当时钟锁相板卡出现故障,双机互控切换机制只负责板卡之间的切换,即使切换成功,时钟信号也容易出现时钟相位瞬变,会影响需要时钟的设备的正常工作。同样,如果时钟驱动板卡出现故障,也会使得需要时钟的设备将面临没有时钟的危险。
发明内容
本发明要解决的问题是提出一种时钟设计方法及时钟装置,以克服上述现有技术中的一个或多个缺点。本发明提出的技术方案,可以为通信设备提供稳定可靠的时钟信号。
为了达到上述目的,本发明的实施例公开了一种时钟设计方法,包括以下步骤:
一路或多路时钟源信号输入到两块时钟锁相板卡;
每块所述时钟锁相板卡输出一路主备用信号连接到一块时钟驱动板卡,每块所述时钟锁相板卡为每块所述时钟驱动板卡提供一路时钟信号,两块所述时钟锁相板卡之间相互提供时钟信号,且两块所述时钟锁相板卡之间通过双机互控线相连;
每块所述时钟驱动板卡给需要时钟的设备分配时钟信号。
根据本发明的实施例,每块所述时钟锁相板卡为每块所述时钟驱动板卡提供一路时钟信号包括:所述时钟锁相板卡根据参考时钟优先级配置表,选择优先级最高的输入时钟信号提供给相连的所述时钟锁相板卡和所述时钟驱动板卡。
根据本发明的实施例,两块所述时钟锁相板卡之间通过双机互控线相连包括:使用逻辑电路设计实现时钟板卡双机切换。
根据本发明的实施例,每块所述时钟驱动板卡给需要时钟的设备分配时钟信号包括:所述时钟驱动板卡根据输入的所述主备用信号,从所述时钟锁相板卡提供的两路时钟信号中选出一路信号,并利用该信号驱动成多路时钟信号输出给需要时钟的设备。
根据本发明的实施例,所述需要时钟的设备从时钟驱动板卡提供的多路信号中选出一路作为工作时钟。
本发明还提出一种时钟设计方法,包括以下步骤:
一路或多路时钟源信号输入到n块时钟锁相板卡,所述n至少为二;
每块所述时钟锁相板卡输出一组主备用信号连接到一块时钟驱动板卡,每块所述时钟锁相板卡为每块所述时钟驱动板卡提供一路时钟信号,每块所述时钟锁相板卡之间相互提供时钟信号,且每块所述时钟锁相板卡之间通过多机互控线相连;
每块所述时钟驱动板卡给需要时钟的设备分配时钟信号。
本发明还提出一种时钟装置,包括两块时钟锁相板卡、两块时钟驱动板卡和时钟检测模块,
所述时钟锁相板卡,用于接收一路或多路时钟源信号,并输出一路主备用信号和两路时钟信号,两块所述时钟锁相板卡之间相互提供时钟信号,两块所述时钟锁相板卡之间通过双机互控线相连;
所述时钟驱动板卡,用于连接一路主备用信号和连接两路时钟信号,每块所述时钟驱动板卡给需要时钟的设备分配时钟信号;
所述时钟检测模块,用于选择所述时钟驱动板卡输出的多路时钟信号,从中选出一路提供给需要时钟的设备模块。
根据本发明的实施例,两块所述时钟锁相板卡之间通过双机互控线相连包括:使用逻辑电路设计实现时钟板卡双机切换。
根据本发明的实施例,所述时钟驱动板卡包括选择模块和时钟驱动模块,
所述选择模块,用于根据所述时钟锁相板卡输入的主备用信号,从所述时钟锁相板卡提供的所述时钟信号中选出一路信号输送给所述时钟驱动模块;
所述时钟驱动模块,利用输入的时钟信号,将该信号驱动成多路时钟信号输出。
根据本发明的实施例,所述时钟驱动板卡给所述需要时钟的设备分配至少两路时钟信号,所述需要时钟的设备包括时钟检测模块:
所述时钟检测模块,根据输入的所述至少两路时钟信号,从中选择出一路作为所述需要时钟的设备的工作时钟。
根据本发明的实施例,所述时钟检测模块,对输入的所述至少两路时钟信号进行检测,如果发现一路时钟源有故障,则切换到另外一路。
本发明还提出一种时钟系统的控制方法,包括以下步骤:
主用时钟锁相板卡对输入的时钟源信号进行锁相,输出所述主用时钟锁相板卡的时钟信号,同时将所述主用时钟锁相板卡的时钟的参考源送给备用时钟锁相板卡,所述主用时钟锁相板卡检测自身的时钟与运行情况,通过双机互控线通知所述备用时钟锁相板卡;
所述备用时钟锁相板卡对主用时钟锁相板卡送来的时钟进行锁相,输出所述备用时钟锁相板卡的时钟信号,同时检测自身的时钟与运行情况,通过双机互控线通知所述主用时钟锁相板卡;
每块所述时钟锁相板卡输出一路主备用信号连接到一块时钟驱动板卡,每块所述时钟锁相板卡为每块所述时钟驱动板卡提供一路时钟信号。
根据本发明的实施例,当所述备用时钟锁相板卡发现所述主用时钟锁相板卡出现故障,则通过双机互控线,将所述备用时钟锁相板卡升为主用板卡,将原来的所述主用时钟锁相板卡降为备用板卡,其中时钟的参考源不变。
根据本发明的实施例,两块所述时钟锁相板卡通过主备用信号选择来自两块所述时钟驱动板卡的时钟信号,把选定的时钟进行驱动输出。
根据本发明的实施例,需要时钟的设备接收两块时钟驱动板卡输入的时钟信号,其中,所述输入的时钟信号来自同一个时钟的参考源,所述需要时钟的设备对所述输入的时钟信号进行检测,选择一路时钟信号作为工作时钟,当正在使用的时钟信号发生故障,则切换到另一路时钟信号。
本发明提出的技术方案,可以为通信设备提供可靠的时钟信号。本发明提出的技术方案,可以广泛应用于数字通信领域需要时钟的各种设备。本发明提出的技术方案具有以下一个或多个优点:
1、本发明提出的时钟设计方法结构清晰,实现容易,只需要对现有的时钟装置进行适当改造即可实现。
2、本发明的技术方案提供的时钟信号相对于现有的时钟信号更稳定。
3、本发明提出的技术方案具备时钟冗余设计,在有节点出现时钟故障时,也不会对系统时钟造成影响,极大提高了时钟的可靠性。
4、利用本发明提出的技术方案,使用时钟的设备在时钟切换的时候也不会出现时钟抖动的现象。
附图说明
图1为现有技术的一种提供时钟方案的示意图;
图2为现有技术的另一种提供时钟方案的示意图;
图3为本发明的时钟设计方法的示意图;
图4为本发明的实现时钟板卡双机切换的双机控制模块的控制信号示意图;
图5为本发明的时钟驱动板的示意图;
图6为本发明的需要时钟的设备的示意图;
图7为本发明的时钟装置的示意图;
图8为本发明的时钟系统控制流程图。
具体实施方式
下面结合附图和实施例,对本发明的具体实施方式作进一步详细描述:
本发明提出了一种时钟设计方法,本方法包括以下步骤:
一路或多路时钟源信号输入到两块时钟锁相板卡;
每块所述时钟锁相板卡输出一路主备用信号连接到一块时钟驱动板卡,每块所述时钟锁相板卡为每块所述时钟驱动板卡提供一路时钟信号,两块所述时钟锁相板卡之间相互提供时钟信号,且两块所述时钟锁相板卡之间通过双机互控线相连;
每块所述时钟驱动板卡给需要时钟的设备分配时钟信号。
作为本发明的实施例,如图3所示,为本发明的时钟设计方法的示意图。多路时钟源信号输入到每一块时钟锁相板卡中。为了更好地阐述本发明的主旨,在本实施例中引入参考时钟选择表、时钟优先级配置表对本发明进行说明。在本实施例中,时钟锁相板卡通过读取参考时钟选择表以选择时钟的参考源。
在本实施例中,优选地,参考时钟选择表中最多有7路可用的参考时钟。其中,5路由外部直接输入到本时钟锁相板卡。另外2路由相邻的时钟锁相板卡输入,如图3中的线路35所示。5路由外部直接输入到本时钟锁相板卡的参考时钟的优先级由上层软件下发给时钟锁相板卡的参考时钟优先级配置表获得,2路由相邻的时钟锁相板卡输入的参考时钟优先级由双机通信数据包中相邻时钟锁相板卡输入的2路参考时钟优先级信息字决定。
时钟锁相板卡软件根据参考时钟选择表中各参考时钟优先级顺序和时钟在当前时刻是否可用,选择合适的时钟的参考源。
本发明提出的时钟设计方法也包括以时钟锁相板卡的内部时钟作为时钟的参考源的情况。作为本发明的另一个实施例,时钟的参考源选择时钟锁相板卡的内部时钟作为参考源。例如,可以使用时钟锁相板卡的内部时钟作为时钟的参考源,这种情况下时钟锁相板卡将不需要外部参考时钟输入,时钟的参考源为时钟锁相板卡的本振时钟或本振的记忆时钟。如图3所示,该时钟通过线路35输入到相邻的时钟锁相板卡,此时相邻的时钟锁相板卡应该跟踪该参考时钟,并对该时钟信号锁定后输出提供给时钟驱动板卡。通常,也将内部时钟安排在参考时钟选择表中,将其优先级排在外部输入的参考时钟之后。
时钟锁相板卡确定时钟的参考源后,即选定时钟源信号后,时钟锁相板卡为时钟驱动板卡提供时钟信号31,该时钟信号为时钟锁相板对输入时钟源锁定后的时钟信号。同时时钟锁相板卡为时钟驱动板卡提供主备用信号34。
如图3中的线路33所示,为两块时钟锁相板卡之间通过双机互控线相连,以实现时钟板卡双机切换。作为本发明的实施例,时钟板卡双机切换是通过逻辑电路设计实现。由于使用的是逻辑电路设计,当两块时钟锁相板卡之间切换时,切换时间很短,对需要时钟的设备影响非常小。
如图4所示,为本实施例中采用的实现时钟板卡双机切换的双机控制模块的控制信号示意图。图4中的控制信号说明如下:
ACT_T:本板卡向另外一块板卡发送的本板主备用信息,如果本板为主用,是低电平,如果本板为备用,是高电平。
ACT_R:本板卡接收另外一块板卡的主备用信息,如果另外一块板卡为主用,是低电平,如果另外一块板卡为备用,是高电平。
HRST_T:本板卡发送到另外一块板卡的复位信号,如果复位另外一块板卡,电平是一个低电平脉冲,另外一块板卡被复位,复位后板卡变成备用。
HRST_R:本板卡接收另外一块板卡的复位信号,如果电平是一个低电平脉冲,本板卡被复位,复位后板卡变成备用。
LINK:两块板卡之间有通信接口,该信号是对连接状态的指示;低电平表示通信正常,高电平表示通信不正常。
ACT:经过上述5路信号线的逻辑综合判断,逻辑电路可以有多种实现方法,该信号是每块板卡自己使用,如果是低电平表示本板主用,如果是高电平表示本板备用。
ACT_T与ACT_R信号是互斥关系,不能同时为高电平或低电平;HRST_T与HRST_R信号不能同时为低电平。
如图5所示,为本发明的时钟驱动板的示意图。作为本发明的实施例,时钟驱动板根据主备用信号,从两块时钟锁相板卡中选择出一路时钟,然后驱动成多路,输出多路时钟信号供需要时钟的设备使用。主备用信号为图3中线路34所示。在图3中,两路主备用信号34为互斥的关系,即如果时钟锁相板卡A输出的主备用信号34为高电平,让时钟驱动板卡A选择的时钟信号来自于时钟锁相板卡A,则时钟锁相板卡B输出的主备用信号34为低电平,让时钟驱动板卡B选择的时钟信号同样来自于时钟锁相板卡A。这样,就能保证各块时钟驱动板卡的参考时钟来自同一个时钟源。
如图6所示,为本发明的需要时钟的设备的示意图。作为本发明的实施例,需要时钟的设备从时钟驱动板卡提供的两路信号中选出一路作为工作时钟,将工作时钟提供给需要时钟的模块。作为本发明的实施例,提供时钟信号给需要时钟的设备的多块时钟驱动板卡的参考时钟将来自于同一个时钟源。该时钟源可以为外部输入的参考时钟,也可以是某块时钟锁相板卡的本振时钟或本振的记忆时钟。
作为上述发明的实施例,图3中只示意出两块时钟锁相板卡、两块时钟驱动板卡,显然,本发明也包括两块以上的时钟锁相板卡、两块以上的时钟驱动板卡的情况。
本发明还提出了一种时钟设计方法,包括以下步骤:
一路或多路时钟源信号输入到n块时钟锁相板卡,所述n至少为二;
每块所述时钟锁相板卡输出一组主备用信号连接到一块时钟驱动板卡,每块所述时钟锁相板卡为每块所述时钟驱动板卡提供一路时钟信号,每块所述时钟锁相板卡之间相互提供时钟信号,且每块所述时钟锁相板卡之间通过多机互控线相连;
每块所述时钟驱动板卡给需要时钟的设备分配时钟信号。
作为本发明的实施例,时钟系统可以具有两块或两块以上的时钟锁相板卡、两块或两块以上的时钟驱动板卡。显然,具有三块时钟锁相板卡、三块时钟驱动板卡的时钟系统为需要时钟的设备提供更为可靠的时钟源信号,在此条件下,时钟锁相板卡之间两两通过多机互控线相连,三块时钟锁相板卡之间的协调可以通过上层的软件配置或通过之间的双机互控线通信协调实现。同理,对于具有来自三块时钟锁相板卡的时钟信号输入的时钟驱动板卡,可以通过一组主备用信号进行选择,以实现进入时钟驱动板卡最后给需要时钟的设备分配的时钟信号来自同一个时钟源。同理,如果需要具有更多时钟锁相板卡、时钟驱动板卡的时钟系统,也可以根据本发明的主旨得到。
如图7所示,为本发明提出的时钟装置的示意图。
该时钟装置,包括两块时钟锁相板卡、两块时钟驱动板卡以及时钟检测模块。时钟锁相板卡可以接收一路或多路时钟源输入信号,通过选择其中一路作为时钟的参考源为时钟驱动板卡提供时钟信号和主备用信号。另外,每块时钟锁相板卡的内部也具有时钟自身的本振时钟或本振的记忆时钟。如图7所示,两块时钟锁相板卡之间能相互提供时钟信号,并且两块时钟锁相板卡之间通过连接能实现时钟板卡双机切换。
作为本发明的实施例,时钟锁相板卡1和时钟锁相板卡2可以具有多个外部输入的参考时钟以及自己的时钟,时钟装置通过例如配置优先级的方式,选出其中一路作为最终的时钟参考源。由于时钟锁相板卡1和时钟锁相板卡2之间互送时钟信号,使得两块时钟锁相板卡输出的时钟信号来自于同一个时钟参考源。
作为本发明的实施例,每块时钟锁相板卡给一块时钟驱动板卡提供一路时钟信号和一路主备用信号。时钟驱动板卡包括选择模块和时钟驱动模块。选择模块用于根据时钟锁相板卡输入的主备用信号,从两块时钟锁相板卡提供的时钟信号中选出一路信号输送给驱动模块。驱动模块,利用输入的时钟信号,将该信号驱动成多路时钟信号输出。在图7中,两路主备用信号为互斥的关系,即如果时钟锁相板卡1输出的主备用信号1为高电平,让时钟驱动板卡1选择的时钟信号来自于时钟锁相板卡1,则时钟锁相板卡2输出的主备用信号为低电平,让时钟驱动板卡2选择的时钟信号同样来自于时钟锁相板卡1。这样,就能保证两块时钟驱动板卡的参考时钟来自同一个时钟源。
如图7所示,来自时钟驱动板卡的多个时钟信号,进入时钟检测模块,时钟检测模块根据输入的所述至少两路时钟信号,从中选择出一路作为需要时钟的设备的工作时钟。时钟检测模块对时钟信号不断进行检测,如果发现一路时钟源有故障,则切换到另外一路,保证总会给设备提供一路有效的时钟信号。
如图8所示,为本发明的时钟系统控制流程图。
步骤S101:主用时钟锁相板卡对时钟源信号锁相,输出时钟信号。主用时钟锁相板卡对输入的时钟源信号进行锁相,输出主用时钟锁相板卡的时钟信号,同时将主用时钟锁相板卡的时钟的参考源送给备用时钟锁相板卡,主用时钟锁相板卡检测自身的时钟与运行情况,并通过双机互控线通知备用时钟锁相板卡。
步骤S102:备用时钟锁相板卡对主用时钟锁相板卡送来的时钟进行锁相,输出时钟信号。备用时钟锁相板卡对主用时钟锁相板卡送来的时钟进行锁相,输出备用时钟锁相板卡的时钟信号,同时检测自身的时钟与运行情况,通过双机互控线通知主用时钟锁相板卡。
当备用时钟锁相板卡发现主用时钟锁相板卡出现故障,则通过双机互控线,将备用时钟锁相板卡升为主用板卡,将原来的主用时钟锁相板卡降为备用板卡,其中时钟的参考源不变。
同时,每块时钟锁相板卡输出一路主备用信号,每路主备用信号各连接一块时钟锁相板卡,每块时钟锁相板卡为每块时钟驱动板卡提供一路时钟信号。
步骤S103:为时钟驱动板卡提供时钟。两块时钟锁相板卡通过主备用信号选择来自两块时钟驱动板卡的时钟信号,把选定的时钟进行驱动输出。
步骤S104:给需要时钟的设备提供时钟。需要时钟的设备接收两块时钟驱动板卡输入的时钟信号,其中,输入的时钟信号来自同一个时钟的参考源,需要时钟的设备对所述输入的时钟信号进行检测,选择一路时钟信号作为工作时钟,当正在使用的时钟信号发生故障,则切换到另一路时钟信号。
本发明提出的技术方案,可以为通信设备提供可靠的时钟信号。本发明提出的时钟设计方法结构清晰,实现容易,相对于已有的技术方案,本发明的技术方案提供的时钟信号更稳定。另外,本发明提出的技术方案具备时钟冗余设计,在有节点出现时钟故障时,也不会对系统时钟造成影响,极大提高了时钟的可靠性。本发明提出的技术方案,可以广泛应用于数字通信领域需要时钟的各种设备。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (15)

1、一种时钟设计方法,其特征在于,包括以下步骤:
一路或多路时钟源信号输入到两块时钟锁相板卡;
每块所述时钟锁相板卡输出一路主备用信号连接到一块时钟驱动板卡,每块所述时钟锁相板卡为每块所述时钟驱动板卡提供一路时钟信号,两块所述时钟锁相板卡之间相互提供时钟信号,且两块所述时钟锁相板卡之间通过双机互控线相连;
每块所述时钟驱动板卡给需要时钟的设备分配时钟信号。
2、如权利要求1所述的时钟设计方法,其特征在于,每块所述时钟锁相板卡为每块所述时钟驱动板卡提供一路时钟信号包括:所述时钟锁相板卡根据参考时钟优先级配置表,选择优先级最高的输入时钟信号提供给相连的所述时钟锁相板卡和所述时钟驱动板卡。
3、如权利要求1所述的时钟设计方法,其特征在于,两块所述时钟锁相板卡之间通过双机互控线相连包括:使用逻辑电路设计实现时钟板卡双机切换。
4、如权利要求1所述的时钟设计方法,其特征在于,每块所述时钟驱动板卡给需要时钟的设备分配时钟信号包括:所述时钟驱动板卡根据输入的所述主备用信号,从所述时钟锁相板卡提供的两路时钟信号中选出一路信号,并利用该信号驱动成多路时钟信号输出给需要时钟的设备。
5、如权利要求4所述的时钟设计方法,其特征在于,所述需要时钟的设备从时钟驱动板卡提供的多路信号中选出一路作为工作时钟。
6、一种时钟设计方法,其特征在于,包括以下步骤:
一路或多路时钟源信号输入到n块时钟锁相板卡,所述n至少为二;
每块所述时钟锁相板卡输出一组主备用信号连接到一块时钟驱动板卡,每块所述时钟锁相板卡为每块所述时钟驱动板卡提供一路时钟信号,每块所述时钟锁相板卡之间相互提供时钟信号,且每块所述时钟锁相板卡之间通过多机互控线相连;
每块所述时钟驱动板卡给需要时钟的设备分配时钟信号。
7、一种时钟装置,其特征在于,包括两块时钟锁相板卡、两块时钟驱动板卡和时钟检测模块,
所述时钟锁相板卡,用于接收一路或多路时钟源信号,并输出一路主备用信号和两路时钟信号,两块所述时钟锁相板卡之间相互提供时钟信号,两块所述时钟锁相板卡之间通过双机互控线相连;
所述时钟驱动板卡,用于连接一路主备用信号和连接两路时钟信号,每块所述时钟驱动板卡给需要时钟的设备分配时钟信号;
所述时钟检测模块,用于选择所述时钟驱动板卡输出的多路时钟信号,从中选出一路提供给需要时钟的设备模块。
8、如权利要求7所述的时钟装置,其特征在于,两块所述时钟锁相板卡之间通过双机互控线相连包括:使用逻辑电路设计实现时钟板卡双机切换。
9、如权利要求7所述的时钟装置,其特征在于,所述时钟驱动板卡包括选择模块和时钟驱动模块,
所述选择模块,用于根据所述时钟锁相板卡输入的主备用信号,从所述时钟锁相板卡提供的所述时钟信号中选出一路信号输送给所述时钟驱动模块;
所述时钟驱动模块,利用输入的时钟信号,将该信号驱动成多路时钟信号输出。
10、如权利要求7所述的时钟装置,其特征在于,所述时钟驱动板卡给所述需要时钟的设备分配至少两路时钟信号,所述需要时钟的设备包括时钟检测模块:
所述时钟检测模块,根据输入的所述至少两路时钟信号,从中选择出一路作为所述需要时钟的设备的工作时钟。
11、如权利要求7所述的时钟装置,其特征在于,所述时钟检测模块,对输入的所述至少两路时钟信号进行检测,如果发现一路时钟源有故障,则切换到另外一路。
12、一种时钟系统的控制方法,其特征在于,包括以下步骤:
主用时钟锁相板卡对输入的时钟源信号进行锁相,输出所述主用时钟锁相板卡的时钟信号,同时将所述主用时钟锁相板卡的时钟的参考源送给备用时钟锁相板卡,所述主用时钟锁相板卡检测自身的时钟与运行情况,通过双机互控线通知所述备用时钟锁相板卡;
所述备用时钟锁相板卡对主用时钟锁相板卡送来的时钟进行锁相,输出所述备用时钟锁相板卡的时钟信号,同时检测自身的时钟与运行情况,通过双机互控线通知所述主用时钟锁相板卡;
每块所述时钟锁相板卡输出一路主备用信号连接到一块时钟驱动板卡,每块所述时钟锁相板卡为每块所述时钟驱动板卡提供一路时钟信号。
13、如权利要求12所述的时钟系统的控制方法,其特征在于,当所述备用时钟锁相板卡发现所述主用时钟锁相板卡出现故障,则通过双机互控线,将所述备用时钟锁相板卡升为主用板卡,将原来的所述主用时钟锁相板卡降为备用板卡,其中时钟的参考源不变。
14、如权利要求13所述的时钟系统的控制方法,其特征在于,两块所述时钟锁相板卡通过主备用信号选择来自两块所述时钟驱动板卡的时钟信号,把选定的时钟进行驱动输出。
15、如权利要求14所述的时钟系统的控制方法,其特征在于,需要时钟的设备接收两块时钟驱动板卡输入的时钟信号,其中,所述输入的时钟信号来自同一个时钟的参考源,所述需要时钟的设备对所述输入的时钟信号进行检测,选择一路时钟信号作为工作时钟,当正在使用的时钟信号发生故障,则切换到另一路时钟信号。
CN200810116159.4A 2008-07-04 2008-07-04 一种时钟设计方法及时钟装置 Active CN101621371B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN200810116159.4A CN101621371B (zh) 2008-07-04 2008-07-04 一种时钟设计方法及时钟装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN200810116159.4A CN101621371B (zh) 2008-07-04 2008-07-04 一种时钟设计方法及时钟装置

Publications (2)

Publication Number Publication Date
CN101621371A true CN101621371A (zh) 2010-01-06
CN101621371B CN101621371B (zh) 2015-03-04

Family

ID=41514439

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200810116159.4A Active CN101621371B (zh) 2008-07-04 2008-07-04 一种时钟设计方法及时钟装置

Country Status (1)

Country Link
CN (1) CN101621371B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101895425A (zh) * 2010-07-13 2010-11-24 中兴通讯股份有限公司 一种主备无缝切换装置和方法
CN102769522A (zh) * 2012-08-07 2012-11-07 北京东土科技股份有限公司 一种框式设备主备倒换方法及系统
CN106776244A (zh) * 2017-03-10 2017-05-31 郑州云海信息技术有限公司 一种服务器时钟故障自动检测修复系统及方法
CN107577565A (zh) * 2017-10-23 2018-01-12 郑州云海信息技术有限公司 一种服务器时钟热添加和热移除的方法
CN107783864A (zh) * 2017-10-20 2018-03-09 郑州云海信息技术有限公司 一种服务器时钟冗余装置及切换方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6204732B1 (en) * 1999-02-09 2001-03-20 Eci Telecom Ltd Apparatus for clock signal distribution, with transparent switching capability between two clock distribution units
CN100338967C (zh) * 2005-05-19 2007-09-19 北京北方烽火科技有限公司 一种在wcdma系统基站内实现时钟冗余备份的方法和装置
CN100571114C (zh) * 2005-08-26 2009-12-16 上海贝尔阿尔卡特股份有限公司 一种同步时钟供给装置及实现方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101895425A (zh) * 2010-07-13 2010-11-24 中兴通讯股份有限公司 一种主备无缝切换装置和方法
CN101895425B (zh) * 2010-07-13 2014-03-12 中兴通讯股份有限公司 一种主备无缝切换装置和方法
CN102769522A (zh) * 2012-08-07 2012-11-07 北京东土科技股份有限公司 一种框式设备主备倒换方法及系统
CN106776244A (zh) * 2017-03-10 2017-05-31 郑州云海信息技术有限公司 一种服务器时钟故障自动检测修复系统及方法
CN107783864A (zh) * 2017-10-20 2018-03-09 郑州云海信息技术有限公司 一种服务器时钟冗余装置及切换方法
CN107577565A (zh) * 2017-10-23 2018-01-12 郑州云海信息技术有限公司 一种服务器时钟热添加和热移除的方法

Also Published As

Publication number Publication date
CN101621371B (zh) 2015-03-04

Similar Documents

Publication Publication Date Title
US5577075A (en) Distributed clocking system
US3519750A (en) Synchronous digital multiplex communication system including switchover
US4554673A (en) Sequential data transmission system with resynchronization
CN100571114C (zh) 一种同步时钟供给装置及实现方法
CN101621371B (zh) 一种时钟设计方法及时钟装置
EP0533167A2 (en) Optical communication system having transmission line switching system
CN101547053A (zh) 时钟切换方法与时钟产生装置
CN101621372B (zh) 一种传送网络异步背板主备倒换的方法及装置
JPS61111037A (ja) 回線切替方式
CN102006158A (zh) 时钟传输方法、同步方法及系统、发送及接收装置
CN103297216A (zh) 一种设备实现同步的方法和装置
US20040109476A1 (en) Clock extracting fabric in a communication device
CN101621346A (zh) 一种具有自适应反馈的源同步接收装置及源同步方法
US7221687B2 (en) Reference timing architecture
JP2611805B2 (ja) 伝送路切替方式
CN101296063A (zh) 主备倒换装置及方法、单板
JP3070546B2 (ja) 警報転送回路
CN1172450C (zh) 网络设备中提供时钟的方法及其装置
KR910005490B1 (ko) 동기식 전송시스템의 수신카운터 위상동기회로
KR100208227B1 (ko) 프로세서와 디바이스간의 타임 슬롯 스위치
JPH10322379A (ja) クロックパス切替方法
JPH0410263B2 (zh)
KR200205011Y1 (ko) 에스에스엠 비트 지원회로
KR100532290B1 (ko) 이동통신 시스템에서 기지국의 동기 장치 및 방법
JP2003008597A (ja) クロックパス切替方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant