CN101587690B - 数据传输装置及其相关方法 - Google Patents

数据传输装置及其相关方法 Download PDF

Info

Publication number
CN101587690B
CN101587690B CN2008101005026A CN200810100502A CN101587690B CN 101587690 B CN101587690 B CN 101587690B CN 2008101005026 A CN2008101005026 A CN 2008101005026A CN 200810100502 A CN200810100502 A CN 200810100502A CN 101587690 B CN101587690 B CN 101587690B
Authority
CN
China
Prior art keywords
signal
definable
data transmission
signals
differential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2008101005026A
Other languages
English (en)
Other versions
CN101587690A (zh
Inventor
曹文远
林哲立
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Novatek Microelectronics Corp
Original Assignee
Novatek Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Novatek Microelectronics Corp filed Critical Novatek Microelectronics Corp
Priority to CN2008101005026A priority Critical patent/CN101587690B/zh
Publication of CN101587690A publication Critical patent/CN101587690A/zh
Application granted granted Critical
Publication of CN101587690B publication Critical patent/CN101587690B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

为了解决显示器中时钟及数据偏移的问题,本发明提出一种数据传输装置,其包含有时序控制器、多个源极驱动器以及多个信号线组合。该时序控制器用来产生多个可定义信号与至少一个可定义单端信号,其中该多个可定义信号的每个可定义信号产生至少四个电压电平、该至少一个可定义单端信号的可定义选项包含时钟信号、输出起始信号及极性信号。该多个源极驱动器用来接收该多个可定义信号。该多个信号线组合耦合于该时序控制器及该多个源极驱动器之间,用来传输该多个可定义信号。优选地,该多个可定义信号为差分信号。

Description

数据传输装置及其相关方法
技术领域
本发明涉及一种数据传输装置及其相关方法,尤其涉及一种用于显示器的数据传输装置及其相关方法,其可解决因数据及时钟偏移造成的取样错误问题。
背景技术
液晶显示器(Liquid Crystal Display,LCD)具有外型轻薄、低辐射、体积小及低耗能等优点,广泛地应用在笔记型电脑或平面电视等资讯产品上。因此,液晶显示器已逐渐取代传统的阴极射线管显示器(Cathode Ray TubeDisplay)成为市场主流,其中又以有源矩阵式薄膜晶体管液晶显示器(ActiveMatrix TFT LCD)最受欢迎。简单来说,有源矩阵式薄膜晶体管液晶显示器的驱动系统由时序控制器(Timing Controller)、源极驱动器(Source Drivers)以及栅极驱动器(Gate Drivers)所构成。源极驱动器及栅极驱动器分别控制数据线(Data Line)及扫描线(Scan Line),其在面板上相互交叉形成电路单元矩阵,而每个电路单元(Cell)包含液晶分子及晶体管。液晶显示器的显示原理是栅极驱动器先将扫描信号送至晶体管的栅极,使晶体管导通,接着源极驱动器将时序控制器送来的数据转换成输出电压后,将输出电压送至晶体管的源极,此时液晶一端的电压会等于晶体管漏极的电压,并根据漏极电压改变液晶分子的倾斜角度,从而改变透光率达到显示不同颜色的目的。时序控制器通常利用差分信号(Differential Signal)传递数据至源极驱动器,两者之间常见的连接介面包含低摆幅差分信号(Reduced Swing Differential Signal,RSDS)及微低电压差分信号(Mini Low Voltage Differential Signal,mini-LVDS)介面等。
参照图1,图1为现有使用低摆幅差分信号介面的显示器10的示意图。显示器10包含时序控制器100及源极驱动器CD1~CD8。时序控制器100产生两组数据、时钟及控制信号,并分别以总线(Bus)方式传送给源极驱动器CD1~CD4及源极驱动器CD5~CD8。其中,对于源极驱动器CD1~CD4,相关数据信号为低摆幅差分信号R1_Pj/Nj、G1_Pj/Nj及B1_Pj/Nj(其中j=1~3),分别代表6位色深(Color Depth)的红、绿、蓝数据;时钟信号CLK1_P1/N1也为低摆幅差分信号,源极驱动器CD1~CD4根据时钟信号CLK1_P1/N1的上升/下降沿(Rising/Falling Edges)接收时序控制器100所传送的数据;输出起始信号STB1为用来控制源极驱动器CD1~CD4的数据输出时间,而极性信号POL1用来控制源极驱动器CD1~CD4输出信号的输出极性。源极驱动器CD5~CD8的信号配置则类似于源极驱动器CD1~CD4。另外,时序控制器100可产生数据接收起始信号DIO1及DIO2,指示源极驱动器CD4及CD5准备开始接收数据。其中,源极驱动器CD4以级联(Cascading)方式,依序传送数据接收起始信号DIO1至源极驱动器CD3~CD1,其中数据接收起始信号DIO43、DIO32及DIO21为数据接收起始信号DIO1的延迟版本;源极驱动器CD5以级联方式,依序传送起始信号DIO2至源极驱动器CD6~CD8,其中数据接收起始信号DIO56、DIO67及DIO78为数据接收起始信号DIO2的延迟版本。
随着大尺寸、高分辨率及高画面刷新率的需求不断提升,显示器内部的数据传输速度将大幅提升。此外,在现有显示器10中,数据及时钟信号的传输方式皆为总线方式。上述情形将会造成数据及时钟偏移(Skew)严重而导致源极驱动器取样困难或错误的问题。
参照图2,图2为现有显示器10中同一数据信号对在不同源极驱动器发生数据偏移的示意图。数据信号对CD4_R1_P1/N1表示源极驱动器CD4所接收的低摆幅差分信号R1_P1/N1;数据信号对CD1_R1_P1/N1表示源极驱动器CD1所接收的低摆幅差分信号R1_P1/N1。在图2中,数据信号对CD4_R1_P1/N1的眼图宽度大小为Tp1,也为时钟信号CLK1_P1/N1的最大有效取样区间。然而,源极驱动器CD1~CD4是以总线方式共同接收低摆幅差分信号R1_P1/N1,因此数据信号对CD1_R1_P1/N1接收时序可能会延迟。如果延迟时间大小为宽度T11,则数据信号对CD4_R1_P1/N1及CD1_R1_P1/N1的交集部分的宽度为T21,造成有效取样区间由Tp1缩减为T21。当数据传输频率上升时,宽度Tp1会下降,宽度T21也随之缩短。另外,当系统电路板长度增加时,宽度T11会变大,而使宽度T21缩短。上述情形都会造成眼图宽度及时钟信号的有效取样区间缩小,从而增加信号接收困难度与复杂度。
参照图3,图3为现有显示器10中同一数据信号对在同一源极驱动器发生数据偏移的示意图。数据信号对CD1_R1_P1/N1及CD1_R1_P3/N3分别表示源极驱动器CD1所接收的低摆幅差分信号R1_P1/N1及R1_P3/N3。在图3中,数据信号对CD1_R1_P1/N1的眼图宽度大小为Tp2,也为时钟信号CLK1_P1/N1的最大有效取样区间。然而,数据信号对CD1_R1_P1/N1及CD1_R1_P3/N3接收时序会有延迟差异。如果延迟时间大小为宽度T12,则数据信号对CD1_R1_P3/N3及CD1_R1_P1/N1的交集部分的宽度为T22,造成有效取样区间由Tp2缩减为T22。当数据传输频率上升时,宽度Tp2会下降,宽度T22也随之缩短,造成眼图宽度及时钟信号的有效取样区间缩小,从而增加信号接收困难度与复杂度。
参照图4,图4为现有显示器10中发生时钟偏移的示意图。在图4中,数据区间DW13及DW23为源极驱动器CD4所正确接收的数据信号对区间;数据区间DW33及DW43为源极驱动器CD1所正确接收的数据信号对区间。时钟信号CD1_CLK1_P1/N1及CD4_CLK1_P1/N1分别表示源极驱动器CD1及CD4所接收的时钟信号CLK1_P1/N1,其中时间点P1及P2为源极驱动器接收及锁存(Latch)数据的时间点。由图4可知,如果源极驱动器CD4要正确接收数据区间DW13与DW23,则时间点P1必须落于时区T23之间。同样地,如果源极驱动器CD1要正确接收数据区间DW33与DW43,则时间点P2必须落于时区T33之间。然而,由于时钟信号CLK1_P1/N1通过总线方式传送,所以时钟信号CD1_CLK1_P1/N1与CD4_CLK1_P1/N1之间会有相位延迟Td。如果相位延迟Td过大或过小,则时间点P2可能落于时区T33之外,造成源极驱动器CD1取样错误。
发明内容
因此,本发明提供一种用于显示器的数据传输装置及其相关方法,其通过级联方式、总线方式、专用信道(Dedicated Channel)方式及相关混合方法控制数据传输时序,以避免数据及时钟偏移。
本发明公开一种用于显示器的数据传输装置,其包含:时序控制器、多个源极驱动器以及多个信号线组合。该时序控制器用来产生多个可定义信号与至少一个可定义单端信号,其中该多个可定义信号的每个可定义信号产生至少四个电压电平,该至少一个可定义单端信号的可定义选项包含时钟信号、输出起始信号及极性信号。该多个源极驱动器用来接收该多个可定义信号。该多个信号线组合耦合于该时序控制器及该多个源极驱动器之间,用来传输该多个可定义信号。优选地,该多个可定义信号为差分信号。
本发明还公开一种用于显示器的数据传输方法,其包含:产生多个可定义信号与至少一个可定义单端信号,以及通过多个信号线组合,传输该多个可定义信号。其中,该多个可定义信号的每个可定义信号优选地为差分信号,且产生至少四个电压电平,该至少一个可定义单端信号的可定义选项包含时钟信号、输出起始信号及极性信号。
本发明还公开一种用于显示器的数据传输装置,其包含:时序控制器、多个源极驱动器及多个信号线组合。该时序控制器用来产生多个差分信号与至少一个可定义单端信号,其中该多个差分信号的每个差分信号产生至少四个电压电平,该至少一个可定义单端信号的可定义选项包含时钟信号、输出起始信号及极性信号。该多个源极驱动器用来接收该多个差分信号。该多个信号线组合以专用信道方式耦合于该时序控制器及该多个源极驱动器之间,用来传输该多个差分信号。
本发明还公开一种用于包含时序控制器及源极驱动器的显示器的数据传输方法,其包含:产生多个差分信号与至少一个可定义单端信号,该多个差分信号的每个差分信号产生至少四个电压电平,该至少一个可定义单端信号的可定义选项包含时钟信号、输出起始信号及极性信号;以及通过多个信号线组合,以专用信道方式,传输该多个差分信号于该时序控制器及该源极驱动器之间。
附图说明
图1为现有的使用低摆幅差分信号介面的显示器的示意图。
图2为图1的显示器中发生数据偏移的示意图。
图3为图1的显示器中发生数据偏移的示意图。
图4为图1的显示器中发生时钟偏移的示意图。
图5为本发明实施例用于显示器的数据传输装置的示意图。
图6至图12为本发明实施例的数据传输装置的示意图。
图13为本发明实施例的数据传输流程的流程示意图。
图14为图5的数据传输装置中数据信号的信号波形图。
图15为图6的数据传输装置中数据信号的信号波形图。
图16为图14四个电压电平的数据传输装置的示意图。
图17为图15六个电压电平的数据传输装置的示意图。
主要元件符号说明
10显示器
P1、P2时间点
Td    相位延迟
100、TCON、1602、1702时序控制器
STB、STB1、STB2输出起始信号
POL、POL1、POL2极性信号
VDD    系统供应电压电平
GND    系统接地电压电平
1706、1606数据编码器
1708、1608电流产生器
1710、1712、1610、1612电流源
1714、1614电流源开关
DATA_INPUT、DATA_INPUT1数据
CVS、CVS1电压信号
DS、DS1数字信号
1616、1716电流转电压装置
1618、1718比较器
1620、1720解码器
130流程
1300、1302、1304、1306步骤
500、600、700、800、1000、1100、1200、1600、1700数据传输装置
Tp1、T11、T21、Tp2、T12、T22宽度
DW13、DW23、DW33、DW43数据区间
CD4_V1、CD4_V2、CD4_V3、CD4_V4、CD4_V5、CD4_V6电压电平
CD1、CD2、CD3、CD4、CD5、CD6、CD7、CD8、1604、1704
源极驱动器
DIO1、DIO2、DIO43、DIO32、DIO21、DIO56、DIO67、DIO78数据接收起始信号
CD4_R1_P1、CD4_R1_N1、CD4_R1_P3、CD4_R1_N3、CD1_R1_P1、CD1_R1_N1、CD1_R1_P3、CD1_R1_N3数据信号
CLK、CLK1、CLK2、CLK3、CLK4、CLK1_P1、CLK1_N1、CLK2_P1/N1、CD1_CLK1_P1、CD1_CLK1_N1、CD4_CLK1_P1、CD4_CLK1_N1时钟信号
R1_P1/N1、R1_P2/N2、R1_P2/N2、G1_P1/N1、G1_P2/N2、G1_P2/N2、B1_P1/N1、B1_P2/N2、B1_P3/N3、R2_P1/N1、R2_P2/N2、R2_P2/N2、G2_P1/N1、G2_P2/N2、G2_P2/N2、B2_P1/N1、B2_P2/N2、B2_P3/N3低摆幅差分信号
CD1_0P/N、CD1_1P/N、CD2_0P/N、CD2_1P/N、CD3_0P/N、CD3_1P/N、CD4_0P/N、CD4_1P/N、CD5_0P/N、CD5_1P/N、CD6_0P/N、CD6_1P/N、CD7_0P/N、CD7_1P/N、CD8_0P/N、CD8_1P/N、CD1_2P/N、CD2_2P/N、CD3_2P/N、CD4_2P/N、CD5_2P/N、CD6_2P/N、CD7_2P/N、CD8_2P/N信号线
具体实施方式
参照图5,图5为本发明实施例用于显示器的数据传输装置500的示意图。数据传输装置500包含:时序控制器TCON、源极驱动器CD1~CD8、信号线组合CD1_0P/N~CD8_0P/N及CD1_1P/N~CD8_1P/N。时序控制器TCON用来产生16个数据信号对(Signal Pair),且对应于相同源极驱动器的数据信号对在源极驱动器端可产生4个电压电平。数据信号对为嵌入式差分信号(Embedded All in Differential Data-Line Signal,EDDS),其是一种具有可变电流形式的差分信号,使源极驱动器CD1~CD8可通过电压电平及电压压差,判断数据信号的位元态(1或0)。时序控制器TCON通过信号线组合CD1_0P/N~CD8_0P/N及CD1_1P/N~CD8_1P/N,以专用信道(DedicatedChannel)方式连接至源极驱动器CD1~CD8,且每一信号线组合用来传输2组数据信号对。信号线组合CDi_P/N包含2组差分信号线对(DifferentialSignaling Line Pair),一组差分信号线对CDi_0P/N包含信号线CDi_0P及CDi_0N;另一组差分信号线对CDi_1P/N包含信号线CDi_1P及CDi_1N,其中i=1~8,为源极驱动器编号。因此,差分信号线对CDi_0P/N传输一对数据信号,而差分信号线对CDi_1P/N传输另一对数据信号。此外,如图5所示,时序控制器TCON产生差分信号型态(具有两个电压电平)的时钟信号CLK,并利用差分信号线对,通过总线及级联混合的方式传送时钟信号CLK至源极驱动器CD1~CD8。首先,时钟信号CLK通过总线方式传送至源极驱动器CD4及CD5。源极驱动器CD4经由内部电路与布线,将时钟信号CLK传送至源极驱动器CD3,接着时钟信号CLK再经过源极驱动器CD3及CD2的内部电路与布线后,最终到达源极驱动器CD1。同样地,源极驱动器CD5以相同的级联方式传送时钟信号CLK至源极驱动器CD8。
为了控制源极驱动器CD1~CD8,时序控制器TCON可产生不同控制定义的单端信号,单端信号可为晶体管逻辑(Transistor to Transistor Logic,TTL)或互补型金属氧化物半导体(Complementary Metal-Oxide Semiconductor,CMOS)信号形式。例如,在图5中,时序控制器TCON产生晶体管逻辑信号形式的输出起始信号STB,其用来控制源极驱动器CD1~CD8输出数据至显示器面板的时序。时序控制器TCON通过总线及级联混合(类似于时钟信号CLK的源极驱动器连接)的方式传送输出起始信号STB。此外,时序控制器TCON也可产生极性信号POL(Polarity),用来控制源极驱动器CD1~CD8所输出的数据信号的电压极性。极性信号POL的实施传输方法可参照输出起始信号STB。
在数据传输装置500中,通过信号线组合CD1_0P/N~CD8_0P/N、CD1_1P/N~CD8_1P/N,时序控制器TCON能独立控制每个数据信号到达对应的源极驱动器的时间。换句话说,本领域的技术人员可根据时序控制器TCON与源极驱动器CD1~CD8的信号线长度,调整对应数据信号的输出时间,以解决数据偏移的问题。另外,本领域的技术任一可适当地调控源极驱动器CD1~CD8的数据信号与时钟信号CLK及控制信号之间的时序关系,以调整每个源极驱动器的有效取样区间,以解决时钟偏移的问题。
特别注意的是,在本发明中,时钟信号可为差分信号或单端信号形式,并以级联方式、总线方式、专用信道方式或是从级联方式、总线方式及专用信道方式中任选的混合方式,传输在时序控制器与源极驱动器之间。控制信号(如输出起始信号STB及极性信号POL)则为单端信号形式,并以级联方式、总线方式、专用信道方式或从级联、总线及专用信道方式中任选混合使用的方式,传输于该时序控制器与该多个源极驱动器之间。此外,对应于每一源极驱动器之信号线组合可由多于2对差分信号线对组成,使数据信号可产生多于4个电压电平。
参照图6至12图,图6至图12为本发明实施例用于显示器的数据传输装置600~1200的示意图。数据传输装置600~1200都以数据传输装置500为基础,对数据传输装置500的部分元件作出变化。在数据传输装置600中,时序控制器TCON用来产生24个数据信号对(Signal Pair),并以专用信道方式传输数据信号对至源极驱动器CD1~CD8。每个源极驱动器接收3个数据信号对,且这些数据信号对在源极驱动器端可产生6个电压电平。数据传输装置600的信号线组合CDi_P/N包含差分信号线对CDi_0P/N、CDi_1P/N及CDi_2P/N,分别用来传输数据信号对。每个差分信号线对又包含两条信号线,例如差分信号线对CDi_0P/N包含信号线CDi_0P及CDi_0N,而差分信号线对CDi_2P/N包含信号线CDi_2P及CDi_2N。在数据传输装置700中,时序控制器TCON产生单端信号形式的时钟信号CLK,并以总线及级联混合的方式传送。在数据传输装置800中,时序控制器TCON以总线及级联混合的方式传送差分信号形式的时钟信号(简称差分时钟信号)。不同于数据传输装置500,时钟信号CLK以总线方式线传送至源极驱动器CD3及CD6。源极驱动器CD3及CD4、源极驱动器CD3~CD1、源极驱动器CD6及CD5,以及源极驱动器CD6~CD8形成四组级联序列传送时钟信号CLK。
在数据传输装置900中,时序控制器TCON以专用信道及级联混合的方式传送差分时钟信号。时序控制器TCON产生时钟信号CLK1及CLK2,并分别通过个别的差分信号线对传送至源极驱动器CD4及CD5。源极驱动器CD4~CD1再以级联方式传输时钟信号CLK1;源极驱动器CD5~CD8以级联方式传输时钟信号CLK2。在数据传输装置1000中,时序控制器TCON以专用信道及级联混合的方式传送差分时钟信号。时序控制器TCON产生时钟信号CLK1~CLK4,并分别通过差分信号线对传送至源极驱动器CD2、CD3、CD6及CD7。源极驱动器CD2以级联方式传输时钟信号CLK1至源极驱动器CD1;源极驱动器CD3以级联方式传输时钟信号CLK2至源极驱动器CD4;源极驱动器CD6以级联方式传输时钟信号CLK3至源极驱动器CD5;源极驱动器CD7以级联方式传输时钟信号CLK4至源极驱动器CD8。
在数据传输装置1100中,时序控制器TCON以总线方式传送差分时钟信号。在数据传输装置1200中,时序控制器TCON以总线及级联方式传送差分时钟信号。时序控制器TCON产生时钟信号CLK并同时传送至源极驱动器CD3及CD6。源极驱动器CD3再以级联方式,传送时钟信号CLK至源极驱动器CD2及CD4,而源极驱动器CD1通过总线方式与源极驱动器CD2共同接收时钟信号CLK。同样地,源极驱动器CD6以级联方式,传送时钟信号CLK至源极驱动器CD5及CD7,而源极驱动器CD8以总线方式与源极驱动器CD7共同接收时钟信号CLK。在数据传输装置600~1200中,用来传输时钟信号的连接关系也可适用于输出起始信号STB及极性信号POL。
参照图13,图13为本发明实施例的数据传输流程130的流程示意图。数据传输流程130可运用于数据传输装置500~1200,以解决数据及时钟偏移的问题。数据传输流程130包含下列步骤:
步骤1300:开始。
步骤1302:产生多个可定义信号,其中每个可定义信号产生至少4个电压电平。
步骤1304:通过信号线组合CD1_0P/N~CD8_0P/N及CD1_1P/N~CD8_1P/N,传输该多个可定义信号。
步骤1306:结束。
在数据传输流程130中,多个可定义信号定义为不同的数据信号对,并优选地为嵌入式差分信号形式。如果每一数据信号对用来产生4个电压电平,则每一信号线组合包含2组差分信号线对,也就是4条信号线;如果每一数据信号用来产生6个电压电平,则每一信号线组合包含3组差分信号线对,也就是6条信号线。其中,每组差分信号线对用来传送一个数据信号对。另外,数据传输流程130可产生差分或单端信号形式的时钟信号,并以级联、总线、专用信道方式或从级联方式、总线方式及专用信道方式中任选混合使用的方式来传输时钟信号。控制信号,如输出起始信号及极性信号,则为单端信号形式,且通过级联、总线、专用信道方式或从级联方式、总线方式及专用信道方式中任选混合使用的方式来传输。因此,通过信号线组合CD1_0P/N~CD8_0P/N、CD1_1P/N~CD8_1P/N独立传输数据信号,数据传输流程130可控制数据信号到达对应的源极驱动器的时间。本领域技术人员可根据系统需求选择时钟及控制信号的传输方式,以建立这些数据信号之间,以及数据信号与时钟及控制信号之间的最佳时序关系,从而解决数据及时钟偏移的问题。
参照图14,图14为图5的数据传输装置500中数据信号的信号波形图。在图14中,电压VDD为系统供应电压的电平,而电压GND为系统接地电压的电平。源极驱动器CD4所连接的信线号组合由CD4_0及CD4_1两组差分信号线对所组成,而电平CD4_V1~CD4_V4都为差分信号线对CD4_0及CD4_1可能出现的信号电平。参照图15,图15为图6的数据传输装置600中数据信号的信号波形图。在图15中,源极驱动器CD4所连接的信线号组合由CD4_0、CD4_1及CD4_2三组差分信号线对所组成,而电平CD4_V1~CD4_V6都为差分信号线对CD4_0~CD4_2可能出现的信号电平。
参照图16,图16为图14产生四个电压电平的数据传输装置1600的实施例。数据传输装置1600包含时序控制器1602、源极驱动器1604,以及差分信号线CD4_0N、CD4_0P、CD4_1N及CD4_1P。其中,时序控制器1602包含数据编码器1606及电流产生器1608,其包含电流源1610及1612,以及电流源开关1614。其中数据编码器1606将时序控制器1602要传送给源极驱动器1604的数据DATA_INPUT编码成为对应电流源1610及1612的电流流向及大小的控制信号,并通过电流源开关1614来控制电流源1610及1612的流向及大小。差分信号线CD4_0N、CD4_0P、CD4_1N及CD4_1P是时序控制器1602与源极驱动器1604间的4条连接线,用来传送电流源开关1614所输出的电流信号。源极驱动器1604包含电流转电压装置1616、比较器1618及解码器1620。源极驱动器1604通过电流转电压装置1616将接收到的电流信号转换成电压信号CVS,再将电压信号CVS通过比较器1618转换成数字信号DS,最后将数字信号DS通过解码器1620还原成时序控制器1602所要传送的数据。
参照图17,图17为图15六个电压电平的数据传输装置1700的实施例。数据传输装置1700包含时序控制器1702、源极驱动器1704,以及差分信号线CD4_0N、CD4_0P、CD4_1N、CD4_1P、CD4_2N及CD4_2P。其中,时序控制器1702包含数据编码器1706及电流产生器1708,其包含电流源1710及1712,以及电流源开关1714。其中数据编码器1706将时序控制器1702要传送给源极驱动器1704的数据DATA_INPUT1编码成为对应电流源1710及1712的电流流向及大小的控制信号,并通过电流源开关1714来控制电流源1710及1712的流向及大小。差分信号线CD4_0N、CD4_0P、CD4_1N、CD4_1P、CD4_2N及CD4_2P是时序控制器1702与源极驱动器1704间的6条连接线,用来传送电流源开关1714所输出的电流信号。源极驱动器1704包含电流转电压装置1716、比较器1718及解码器1720。源极驱动器1704通过电流转电压装置1716将接收到的电流信号转换成电压信号CVS1,再将电压信号CVS1通过比较器1718转换成数字信号DS1,最后将数字信号DS1通过解码器1720还原成时序控制器1702所要传送的数据。
概括来说,本发明实施例利用通过专用信道方式传输具有至少4个电压电平的数据信号,并利用级联方式、总线方式、专用信道方式及相关混合方法传输时钟及控制信号。因此,相比于现有技术,本发明实施例可使用较少介面信号数目、较低的介面信号频率、较低阶的积体电路制程与成本传输时序,有效改善数据及时钟偏移,从而避免源极驱动器取样错误。
以上所述仅为本发明的优选实施例,凡根据本发明申请专利范围所做的等价变化与修改,都应属本发明的涵盖范围。

Claims (22)

1.一种用于显示器的数据传输装置,包含有:
时序控制器,用来产生多个可定义信号与至少一个可定义单端信号,其中该多个可定义信号的每个可定义信号产生至少四个电压电平,该至少一个可定义单端信号的可定义选项包含时钟信号、输出起始信号及极性信号;
多个源极驱动器,用来接收该多个可定义信号;以及
多个信号线组合,耦合于该时序控制器及该多个源极驱动器之间,用来传输该多个可定义信号。
2.如权利要求1所述的数据传输装置,其中该多个可定义信号是差分信号。
3.如权利要求1所述的数据传输装置,其中该多个可定义信号定义为数据信号,且该时序控制器以专用信道方式,传输该多个数据信号到该时序控制器与该多个源极驱动器之间。
4.如权利要求1所述的数据传输装置,其中该时序控制器还产生差分信号型态的时钟信号,并以级联方式、总线方式、专用信道方式或从级联方式、总线方式及专用信道方式中任选的混合方式,传输该时钟信号到该时序控制器与该多个源极驱动器之间。
5.如权利要求1所述的数据传输装置,其中该多个可定义信号的每个可定义信号产生4个电压电平,并且该信号线组合的每个信号线组合包含2个差分信号线对。
6.如权利要求1所述的数据传输装置,其中该多个可定义信号的每个可定义信号产生6个电压电平,并且该信号线组合的每个信号线组合包含3个差分信号线对。
7.如权利要求1所述的数据传输装置,其中该至少一个可定义单端信号是晶体管逻辑信号形式。
8.如权利要求1所述的数据传输装置,其中该至少一个可定义单端信号是以级联方式、总线方式、专用信道方式或从级联、总线及专用信道方式中任选的混合方式,传输在该时序控制器与该多个源极驱动器之间。
9.一种用于显示器的数据传输方法,包含有:
产生多个可定义信号与至少一个可定义单端信号,其中该多个可定义信号的每个可定义信号产生至少四个电压电平,该至少一个可定义单端信号的可定义选项包含时钟信号、输出起始信号及极性信号;以及
通过多个信号线组合,传输该多个可定义信号。
10.如权利要求9所述的数据传输方法,其中该多个可定义信号是差分信号。
11.如权利要求9所述的数据传输方法,其还包含:
定义该多个可定义信号为数据信号;以及
以专用信道方式,传输该多个数据信号。
12.如权利要求9所述的数据传输方法,其还包含:
产生差分信号型态的时钟信号;以及
以级联方式、总线方式、专用信道方式或从级联方式、总线方式及专用信道方式中任选的混合方式,传输该时钟信号。
13.如权利要求9所述的数据传输方法,其中该多个可定义信号的每个可定义信号产生4个电压电平,并且该信号线组合的每个信号线组合包含2个差分信号线对。
14.如权利要求9所述的数据传输方法,其中该多个可定义信号的每个可定义信号产生6个电压电平,并且该信号线组合的每个信号线组合包含3个差分信号线对。
15.如权利要求9所述的数据传输方法,其中该至少一个可定义单端信号是晶体管逻辑信号形式。
16.如权利要求9所述的数据传输方法,其还包含以级联方式、总线方式、专用信道方式或从级联、总线及专用信道方式中任选的混合方式,传输该至少一个可定义单端信号。
17.一种用于显示器的数据传输装置,包含有:
时序控制器,用来产生多个差分信号与至少一个可定义单端信号,其中该多个差分信号的每个差分信号产生至少四个电压电平,该至少一个可定义单端信号的可定义选项包含时钟信号、输出起始信号及极性信号;
多个源极驱动器,用来接收该多个差分信号;以及
多个信号线组合,以专用信道方式耦合于该时序控制器及该多个源极驱动器之间,用来传输该多个差分信号。
18.如权利要求17所述的数据传输装置,其中该多个差分信号的每个差分信号产生4个电压电平,并且该信号线组合的每个信号线组合包含2个差分信号线对。
19.如权利要求17所述的数据传输装置,其中该多个差分信号的每个差分信号产生6个电压电平,并且该信号线组合的每一信号线组合包含3个差分信号线对。
20.一种用于显示器的数据传输方法,该显示器包含时序控制器及源极驱动器,该数据传输方法包含有:
产生多个差分信号与至少一个可定义单端信号,其中该多个差分信号的每个差分信号产生至少四个电压电平,该至少一个可定义单端信号的可定义选项包含时钟信号、输出起始信号及极性信号;以及
通过多个信号线组合,以专用信道方式,传输该多个差分信号到该时序控制器及该源极驱动器之间。
21.如权利要求20所述的数据传输方法,其中该多个差分信号的每个差分信号产生4个电压电平,并且该信号线组合的每个信号线组合包含2个差分信号线对。
22.如权利要求20所述的数据传输方法,其中该多个差分信号的每个差分信号产生6个电压电平,并且该信号线组合的每个信号线组合包含3个差分信号线对。
CN2008101005026A 2008-05-20 2008-05-20 数据传输装置及其相关方法 Expired - Fee Related CN101587690B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2008101005026A CN101587690B (zh) 2008-05-20 2008-05-20 数据传输装置及其相关方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2008101005026A CN101587690B (zh) 2008-05-20 2008-05-20 数据传输装置及其相关方法

Publications (2)

Publication Number Publication Date
CN101587690A CN101587690A (zh) 2009-11-25
CN101587690B true CN101587690B (zh) 2012-05-23

Family

ID=41371918

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008101005026A Expired - Fee Related CN101587690B (zh) 2008-05-20 2008-05-20 数据传输装置及其相关方法

Country Status (1)

Country Link
CN (1) CN101587690B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103218981B (zh) * 2013-04-01 2015-09-02 京东方科技集团股份有限公司 数据传输方法、装置、控制器、驱动装置及显示装置
CN105632428A (zh) * 2014-11-06 2016-06-01 联咏科技股份有限公司 显示器驱动装置、源极驱动器及偏移调整方法
CN105304053B (zh) * 2015-11-25 2018-06-29 深圳市华星光电技术有限公司 时序控制芯片内起始信号控制方法、芯片及显示面板
KR20190102929A (ko) * 2018-02-27 2019-09-04 에스케이하이닉스 주식회사 반도체장치 및 반도체시스템
CN109119040A (zh) * 2018-09-18 2019-01-01 惠科股份有限公司 显示装置、显示装置的驱动配置方法及显示器
CN114283725B (zh) * 2021-12-28 2023-09-08 海宁奕斯伟集成电路设计有限公司 信号处理方法、显示装置、时序控制器和源极驱动器

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6611247B1 (en) * 1999-07-01 2003-08-26 Himax Technologies, Inc. Data transfer system and method for multi-level signal of matrix display
US6628259B2 (en) * 2000-02-14 2003-09-30 Nec Electronics Corporation Device circuit of display unit
EP1353484A2 (en) * 2002-04-12 2003-10-15 STMicroelectronics, Inc. Reconfigurable line driver

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6611247B1 (en) * 1999-07-01 2003-08-26 Himax Technologies, Inc. Data transfer system and method for multi-level signal of matrix display
US6628259B2 (en) * 2000-02-14 2003-09-30 Nec Electronics Corporation Device circuit of display unit
EP1353484A2 (en) * 2002-04-12 2003-10-15 STMicroelectronics, Inc. Reconfigurable line driver

Also Published As

Publication number Publication date
CN101587690A (zh) 2009-11-25

Similar Documents

Publication Publication Date Title
CN100454385C (zh) 以嵌入方式传递数据讯号等讯号的显示系统及相关方法
CN101587690B (zh) 数据传输装置及其相关方法
CN110164352B (zh) 移位寄存器电路及其驱动方法、栅极驱动电路和显示面板
KR101333519B1 (ko) 액정표시장치 및 그 구동 방법
CN104700806B (zh) 一种移位寄存器、栅极驱动电路、显示面板及显示装置
CN100505026C (zh) 液晶显示面板中源极驱动器的接收器
CN103903576A (zh) 显示装置及其驱动方法、时序控制电路的数据处理及输出方法
CN101377956A (zh) 移位寄存器及液晶显示器
CN101339810B (zh) 移位寄存器和采用该移位寄存器的液晶显示装置
CN105390106A (zh) 薄膜晶体管液晶显示面板的电平转换电路及电平转换方法
CN105096874A (zh) 一种goa电路、阵列基板和液晶显示器
CN103903577A (zh) 显示装置及其驱动方法、时序控制电路的数据处理及输出方法
CN108877634A (zh) 同步控制器、显示装置及其控制方法
CN105976778B (zh) 液晶显示面板的数据驱动系统
CN101441857B (zh) 可改善电磁干扰的电路装置及其相关方法
KR20140077406A (ko) 타이밍 컨트롤러 및 그 구동방법과 이를 이용한 액정표시장치
TW200945313A (en) Data transmission device and related method
CN103956131A (zh) 一种像素驱动电路及驱动方法、显示面板、显示装置
CN109920357A (zh) 栅极驱动电路和方法、显示装置
CN100535977C (zh) 可自动调整信号偏移的显示系统及相关驱动方法
US9818360B2 (en) Liquid crystal display and control method for the same
CN106991946A (zh) 显示装置及其数据驱动器
KR20130009496A (ko) 표시장치와 그 구동 방법
CN101312025B (zh) 液晶显示器元件和其操作方法
CN104376809B (zh) 源极驱动器与降低其中峰值电流的方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120523

Termination date: 20130520