CN101441857B - 可改善电磁干扰的电路装置及其相关方法 - Google Patents
可改善电磁干扰的电路装置及其相关方法 Download PDFInfo
- Publication number
- CN101441857B CN101441857B CN2007101928205A CN200710192820A CN101441857B CN 101441857 B CN101441857 B CN 101441857B CN 2007101928205 A CN2007101928205 A CN 2007101928205A CN 200710192820 A CN200710192820 A CN 200710192820A CN 101441857 B CN101441857 B CN 101441857B
- Authority
- CN
- China
- Prior art keywords
- signal
- interface
- shows signal
- produce
- shows
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
为了降低电磁干扰,本发明提出一种用于一电子装置的电路装置,其包含有一信号产生单元、一相位调整单元及一输出接口。该信号产生单元用来产生多个同相位的信号。该相位调整单元耦接于该信号产生单元,用来调整该多个同相位的信号的相位,以产生多个输出信号,其中该多个输出信号的相位完全不同或部分不同。该输出接口耦接于该相位调整单元,用来输出该多个输出信号至多个信号处理单元,以进行相关信号处理。
Description
技术领域
本发明涉及一种电路装置及其相关方法,尤其是涉及一种用于电子装置降低电磁干扰的电路装置及其相关方法。
背景技术
液晶显示器(Liquid Crystal Display,LCD)具有外型轻薄、低辐射、体积小及低耗能等优点,广泛地应用在笔记型计算机或平面电视等信息产品上。因此,液晶显示器已逐渐取代传统的阴极射线管显示器(Cathode RayTube Display)而成为市场主流,其中有源矩阵式薄膜晶体管液晶显示器(Active Matrix TFT LCD)最受欢迎。简单来说,有源矩阵式薄膜晶体管液晶显示器的驱动系统由一时序控制器(Timing Controller)、源极驱动器(Source Driver)以及栅极驱动器(Gate Driver)所构成。源极驱动器及栅极驱动器分别控制数据线(Data Line)及扫描线(Scan Line),其在面板上相互交叉形成电路单元矩阵,而每个电路单元(Cell)包含液晶分子及晶体管。液晶显示器的显示原理是栅极驱动器先将扫描信号送至晶体管的栅极,使晶体管导通,接着源极驱动器将时序控制器送来的数据转换成输出电压后,将输出电压送至晶体管的源极,此时液晶一端的电压会等于晶体管漏极的电压,并根据漏极电压改变液晶分子的倾斜角度,进而改变透光率达到显示不同颜色的目的。
时序控制器通常利用差动信号(Differential Signal)传递数据至源极驱动器,两者之间常见的连接接口包含可变电流差动信号、低电压差动信号(Low Voltage Differential Signal,LVDS)接口、低摆幅差动信号(ReducedSwing Differential Signal,RSDS)及微低电压差动信号(Mini Low VoltageDifferential Signal,mini-LVDS)接口等。其中,可变电流差动信号由时序控制器传输不同的电流方向及大小,在源极驱动器内部的终端电阻上产生不同极性与大小的电压,藉此判断信号的种类与高低态。此外,源极驱动器之间的传输接口结构可分为总线方式(Bus Type)及专线信号方式(DedicatedSignaling Type)。在总线结构中,每个源极驱动器与时序控制器之间共享相同的信号线;在专线信号结构中,每个源极驱动器与时序控制器使用独立的信号线,例如时序控制器与每个源极驱动之间使用1条晶体管逻辑接口的时钟信号线与k-1条数据线,或是使用2条差动时钟信号线与k-2条数据线,其中k为大于2的正整数。
随着大尺寸、高分辨率及高速传输需求的不断增加,显示器内部的源极驱动器与信号线数量将越来越多,也使得电磁干扰(EMI)情形更加显著。电磁干扰由电流的变动所导致。若电流恒不变,则不会产生电磁干扰;当电流变化时,会辐射出电磁场,对其他电路或信号线产生电磁干扰。瞬间电流变动的速度及大小会产生不同程度的电磁干扰,当瞬间电流变动越大时,电磁干扰越严重。
以总线结构的显示器来说,由于所有源极驱动器共享相同的信号线,使得时序控制器必须同时传送接口显示信号,会造成很大的瞬间电流,因此电磁干扰比专线信号结构的显示器较为严重。关于专线信号结构的显示器,请参考图1,图1为已知采用专线信号结构的一显示器10的示意图。显示器10包含一时序控制器100及源极驱动器CD1~CD10。时序控制器100利用可变电流差动信号接口传送接口显示数据信号,并分别使用2组差动信号线对传送数据至每个源极驱动器,其分别为CD1_P/N~CD10_P/N。差动信号线对CDk_P包含差动信号线CDk_0P及CDk_1P;差动信号线对CDk_N包含差动信号线CDk_0N及CDk_1N,其中k为1~10。在已知显示器10中,时序控制器100在差动信号线CD1_P/N~CD10_P/N上传送同相位的接口显示数据信号,于是所有接口显示数据的电流转态在同一时间发生,造成时序控制器100内部产生很大的瞬间电流变动。请继续参考图2,图2为显示器10中接口显示数据信号的示意图。当时序控制器100传送同相位的接口显示数据信号时,从图2可明显看出,信号线CD1_P/N~CD10_P/N的电流转态都发生在同一时间。假设一组差动信号线对(如CD1_P/N)产生一瞬间电流I,则差动信号线CD1_P/N~CD10_P/N会产生10倍的瞬间电流10*I,将造成严重的电磁干扰。
一般来说,已知的解决方法是降低电流大小,以降低瞬间电流变动。然而,为了满足大尺寸及高分辨率的需求,信号线数量变多且长度变长,系统消耗的电流越来越大,因此已知降低瞬间电流变动的方法效果有限。
发明内容
因此,本发明提供一种用于电子装置的电路装置及其相关方法,其调整输出信号的相位,达到降低电磁干扰的目的。
本发明披露一种用于一电子装置降低电磁干扰的电路装置,其包含有一信号产生单元、一相位调整单元及一输出接口。该信号产生单元用来产生多个同相位的信号。该相位调整单元耦接于该信号产生单元,用来调整该多个同相位的信号的相位,以产生多个输出信号,其中该多个输出信号的相位完全不同或部分不同。该输出接口耦接于该相位调整单元,用来输出该多个输出信号至多个信号处理单元,以进行相关信号处理。
本发明披露一种用于一电子装置降低电磁干扰的方法。该方法包含有产生多个同相位的信号;调整该多个同相位的信号的相位,以产生多个输出信号,该多个输出信号的相位完全不同或部分不同;以及输出该多个输出信号,以进行相关信号处理。
本发明披露一种用于一显示器的电路装置,用以降低电磁干扰。该电路装置包含有一数字控制器、一位移量控制单元及一相位调整单元。该数字控制器用来产生多个显示信号。该位移量控制单元用来根据一预定相位调整量,产生一控制信号。该相位调整单元耦接于该数字控制器及该位移量控制单元,用来根据该控制信号,调整该多个显示信号的相位,以产生多个数据调整信号。其中,该多个数据调整信号的相位完全不同或部分不同。
本发明披露一种用于一显示器降低电磁干扰的方法,其包含有产生多个显示信号;根据一预定相位调整量,产生一控制信号;以及根据该控制信号,调整该多个显示信号的相位,以产生多个数据调整信号。其中,该多个数据调整信号的相位完全不同或部分不同。
本发明还露一种用于一显示器的电路装置,用以降低电磁干扰。该电路装置包含有一数字控制器、一位移量控制单元、一相位调整单元及一传送器。该数字控制器用来产生多个显示信号及一接口时序信号。该位移量控制单元用来根据一预定相位调整量,产生一控制信号。该相位调整单元耦接于该数字控制器及该位移量控制单元,用来根据该控制信号,调整该接口时序信号的相位,以产生多个接口调整信号。该传送器耦接于该数字控制器及该相位调整单元,用来转换该多个显示信号成多个接口显示信号,并根据该多个接口调整信号,输出该多个接口显示信号,以使该多个接口显示信号的相位完全不同或部分不同。
本发明还披露一种用于一显示器降低电磁干扰的方法。该方法包含有产生多个显示信号及一接口时序信号;根据一预定相位调整量,产生一控制信号;根据该控制信号,调整该接口时序信号的相位,以产生多个接口调整信号;转换该多个显示信号成多个接口显示信号;以及根据该多个接口调整信号,输出该多个接口显示信号,以使该多个接口显示信号的相位完全不同或部分不同。
本发明还披露一种用于一显示器的电路装置,用以降低电磁干扰。该电路装置包含有一数字控制器、一位移量控制单元、一相位调整单元及一传送器。该数字控制器用来产生多个显示信号。该位移量控制单元用来根据一预定相位调整量,产生一控制信号。该相位调整单元耦接于该数字控制器及该位移量控制单元,用来根据该控制信号及该多个显示信号,产生多个接口调整信号。该传送器耦接于该数字控制器及该相位调整单元,用来转换该多个显示信号成多个接口显示信号,并根据该多个接口调整信号,输出该多个接口显示信号,以使该多个接口显示信号的相位完全不同或部分不同。
本发明还披露一种用于一显示器降低电磁干扰的方法。该方法包含有产生多个显示信号;根据一预定相位调整量,产生一控制信号;根据该控制信号及该多个显示信号,产生多个接口调整信号;转换该多个显示信号成多个接口显示信号;以及根据该多个接口调整信号,输出该多个接口显示信号,以使该多个接口显示信号的相位完全不同或部分不同。
附图说明
图1为已知一显示器的示意图。
图2为根据图1已知显示器的接口显示数据信号的示意图。
图3为本发明一实施例用于一电子装置的一电路装置的示意图。
图4为本发明一实施例一流程的流程示意图。
图5为本发明实施例用于一显示器的一电路装置的示意图。
图6为根据图5一流程的流程示意图。
图7为本发明一实施例用于一显示器的一电路装置的示意图。
图8为根据图7一流程的流程示意图。
图9为本发明一实施例用于一显示器的一电路装置的示意图。
图10为根据图9一流程的流程示意图。
图11为本发明一实施例的一显示器的结构示意图。
图12根据图11的相位延迟组合的列表图。
图13为根据图11及图12的差动信号线对的输出信号示意图。
图14为根据图11及图12的差动信号线对的输出信号示意图。
附图符号说明
10、1100 显示器
100、1110 时序控制器
30、50、70、90 电路装置
300 信号产生单元
310 相位调整单元
320 输出接口
S1~Sm 信号
SO1~SOm 输出信号。
SU1~SUn 信号处理单元
500、700、900 数字控制器
510、710、910 位移量控制单元
520、720、920 相位调整单元
522、722、922 选择单元
530、730、930 传送器
924 接口时序产生器
IN 接收端
D1、D2、Dt 延迟单元
CDi_Dj 显示信号
PSCi 控制信号
CDi_DDj 数据调整信号
SCDi_P/N 接口显示信号
SW 接口时序信号
SWi_Dk 接口调整信号
40、60、80、1000 流程
400、402、404、406、408、600、602、604、606、608、610、612、800、802、804、806、808、810、812、1002、1004、1006、1008、1010、1012、1014 步骤
CD1、CD2、CD3、CD4、CD5、CD6、CD7、CD8、CD9、CD10
源极驱动器
CD1_P/N、CD2_P/N、CD9_P/N、CD10_P/N、CDi_P/N 差动信号线对
CDi_0P、CDi_1P、CDi_1N、CDi_0N、CD1_0P、CD1_1P、CD1_1N、CD1_0N、CD2_0P、CD2_1P、CD2_1N、CD2_0N、CD3_0P、CD3_1P、CD3_1N、CD3_0N、CD10_0P、CD10_1P、CD10_1N、CD10_0N 差动信号线
具体实施方式
请参考图3,图3为本发明一实施例用于一电子装置降低电磁干扰的一电路装置30的示意图。电路装置30包含有一信号产生单元300、一相位调整单元310及一输出接口320。信号产生单元300用来产生同相位的信号S1~Sm。相位调整单元310耦接于信号产生单元300,用来调整信号S1~Sm的相位,以产生输出信号SO1~SOm。输出信号SO1~SOm的相位调整成完全或部分不同。输出接口320耦接于相位调整单元310,用来输出输出信号SO1~SOm至信号处理单元SU1~SUn,以进行相关信号处理。较佳地,电子装置为一显示器,而信号处理单元SU1~SUn为源极驱动器。在此应用下,电路装置30可设置于一时序控制器内;输出信号SO1~SOm可为控制、时钟或数据信号;输出接口320包含多条组传输线,以总线或专线信号方式连接信号处理单元SU1~SUn,并将输出信号SO1~SOm以差动信号的型式输出。信号处理单元SU1~SUn可对输出信号SO1~SOm进行数字模拟转换或信号振幅调整等相关信号处理。因此,通过电路装置30,本发明可根据使用者需求,适当地调整输出信号SO1~SOm的相位,以完全或部分错开输出信号SO1~SOm转态的时间,如此一来可降低瞬间电流变动大小,进而达到降低电磁干扰的目的。
请参考图4,图4为本发明一实施例一流程40的流程示意图。流程40运用于电路装置30,以降低电磁干扰。流程40包含下列步骤:
步骤400:开始。
步骤402:产生同相位的信号S1~Sm。
步骤404:调整信号S1~Sm的相位,以产生输出信号SO1~SOm,使输出信号SO1~SOm的相位完全或部分不同。
步骤406:输出输出信号SO1~SOm,以进行相关信号处理。
步骤408:结束。
因此,流程40首先产生相同相位的信号S1~Sm,此时表示信号S1~Sm的转态时间相同。接着,调整信号S1~Sm的相位后,产生相位完全或部分不同的输出信号SO1~SOm。较佳地,通过总线或专线信号方式,以差动信号型态输出输出信号SO1~SOm。如此一来,输出信号SO1~SOm转态的时间可完全或部分错开,藉此降低瞬间电流变动大小,以达到降低电磁干扰的目的。
更具体地,前述本发明的概念与精神可运用于一显示器内一时序控制器与源极驱动器之间的接口传输。为了简便说明,在以下本发明实施例中,假设时序控制器采用专线信号方式与源极驱动器CD1~CDi连接(连接方式可参考图1),每个源极驱动器通过两组差动信号线对接收时序控制器所输出的信号,而i表示为源极驱动器编号。源极驱动器CD1~CDi所对应的差动信号线对分别为CD1_P/N~CDi_P/N。其中,差动信号线对CDi_P包含差动信号线CDi_0P及CDi_1P;差动信号线对CDi_N包含差动信号线CDi_0N及CDi_1N。时序控制器所输出的信号为可变电流差动信号,具有多电流电平及双电流方向的特性,可通过相同的信号线,输出数据、时钟及控制设定信号。另外,由时序控制器内部产生的未经调整相位的显示信号CDi_Dj包含数字图像数据、时钟及相关控制信号,其中j=0或正整数。
请参考图5,图5为本发明一实施例用于一显示器的一时序控制器中一电路装置50的示意图。电路装置50用来调整时序控制器所输出的接口信号的输出时间,并包含有一数字控制器500、一位移量控制单元510、一相位调整单元520及一传送器530。数字控制器500用来产生显示信号CDi_Dj。位移量控制单元510用来根据预定相位调整量,产生一控制信号PSCi。在本实施例中,本领域技术人员可为不同的源极驱动器选择合适的预定相位调整量。相位调整单元520用来根据控制信号PSCi,调整显示信号CDi_Dj的相位,以产生数据调整信号CDi_DDj。数据调整信号CDi_DDj与显示信号CDi_Dj相同,也包含数字图像数据、时钟及相关控制信号成分。传送器530将数据调整信号CDi_DDj所包含的数字图像数据转换成接口显示信号SCDi_P/N输出至源极驱动器CDi,并根据数据调整信号CDi_DDj所包含的相关控制信号,以完全或部分错开接口显示信号SCDi_P/N的输出时间。此外,相位调整单元520包含一接收端IN、延迟单元D1~Dt及一选择单元522。在接收端IN接收显示信号CDi_Dj后,延迟单元D1~Dt的每一延迟单元延迟显示信号CDi_Dj,并将延迟结果输出至选择单元522。选择单元522较佳地为一复用器,其根据控制信号PSCi,从延迟的显示信号中选择出数据调整信号CDi_DDj。由上可知,对于每一源极驱动器,时序控制器设置对应的电路装置,并通过控制信号PSCi,分别调整接口显示信号SCDi_P/N的相位(或输出时间)。如此一来,对于不同的源极驱动器,输出接口显示信号的时间可部分或完全错开,以降低瞬间电流变动大小。
请参考图6,图6为本发明实施例用于一显示器的一流程60的流程示意图。流程60用来说明电路装置50的操作,并包含下列步骤:
步骤600:开始。
步骤602:产生显示信号CDi_Dj。
步骤604:根据预定相位调整量,产生控制信号PSCi。
步骤606:根据控制信号PSCi,调整显示信号CDi_Dj的相位,以产生数据调整信号CDi_DDj。
步骤608:转换数据调整信号CDi_DDj所包含的数字图像数据成接口显示信号SCDi_P/N。
步骤610:根据数据调整信号CDi_DDj所包含的相关控制信号,控制接口显示信号SCDi_P/N的输出相位。
步骤612:结束。
在流程60中,对于不同源极驱动器的显示信号,如CD1_Dj或CD2_Dj,本发明可设定合适的预定相位调整量,并通过控制信号PSCi,调整显示信号CDi_Dj的相位。较佳地,调整显示信号CDi_Dj相位的方法为先延迟显示信号CDi_Dj,接着根据控制信号PSCi,从多个延迟的显示信号中选择出数据调整信号CDi_DDj。在转换数字图像数据成接口显示信号SCDi_P/N之后,根据数据调整信号CDi_DDj的相关控制信号,完全或部分错开接口显示信号SCDi_P/N的输出相位,以在输出接口显示信号SCDi_P/N时,达到降低瞬间电流变动大小。
请参考图7,图7为本发明实施例用于一显示器的一时序控制器中一电路装置70的示意图。电路装置70包含有一数字控制器700、一位移量控制单元710、一相位调整单元720及一传送器730。数字控制器700用来产生显示信号CDi_Dj及一接口时序信号SW。位移量控制单元710用来根据预定相位调整量,产生一控制信号PSCi。在本实施例中,本领域技术人员可为不同的源极驱动器选择合适的预定相位调整量。相位调整单元720用来根据控制信号PSCi,调整接口时序信号SW的相位,以分别产生接口调整信号SWi_Dk,其中k=0或正整数。传送器730转换显示信号CDi_Dj成接口显示信号SCDi_P/N后,通过差动信号线对输出至源极驱动器CDi,并根据接口调整信号SWi_Dk输出接口显示信号SCDi_P/N,以使接口显示信号SCDi_P/N的相位完全或部分不同。此外,相位调整单元720类似于相位调整单元520,其包含一接收端IN、延迟单元D1~Dt及一选择单元722。在接收端IN接收接口时序信号SW后,经由延迟接口时序信号SW,延迟单元D1~Dt产生多个延迟接口时序信号,并输出至选择单元722。选择单元722较佳地为一复用器,其根据控制信号PSCi,从延迟接口时序信号中选择出接口调整信号SWi_Dk。由上可知,电路装置70将相位调整信息加入接口时序信号SW。对于每一源极驱动器,时序控制器设置对应的电路装置,并通过控制信号PSCi,产生包含偏移相位信息的接口调整信号SWi_Dk,藉此调整接口显示信号SCDi_P/N的相位。如此一来,对于不同的源极驱动器,输出接口显示信号的时间可部分或完全错开,以降低瞬间电流变动大小。
请参考图8,图8为本发明一实施例用于一显示器的一流程80的流程示意图。流程80用来说明电路装置70的操作,并包含下列步骤:
步骤800:开始。
步骤802:产生显示信号CDi_Dj及接口时序信号SW。
步骤804:根据一预定相位调整量,产生控制信号PSCi。
步骤806:根据控制信号PSCi,调整接口时序信号SW的相位,以产生接口调整信号SWi_Dk。
步骤808:转换显示信号CDi_Dj成接口显示信号SCDi_P/N。
步骤810:根据接口调整信号SWi_Dk,输出接口显示信号SCDi_P/N,以使接口显示信号SCDi_P/N的相位完全或部分不同。
步骤810:结束。
在流程80中,对于不同源极驱动器的显示信号,如CD1_Dj或CD2_Dj,设定合适的预定相位调整量,并通过控制信号PSCi,调整接口时序信号SW的相位。较佳地,调整接口时序信号SW相位的方法为先延迟显示接口时序信号SW,接着根据控制信号PSCi,从多个延迟的接口时序信号SW中选择出接口调整信号SWi_Dk。此时,接口调整信号SWi_Dk包含对应源极驱动器所需的相位调整量。在转换显示信号CDi_Dj成接口显示信号CDi_P/N之后,根据接口调整信号SWi_Dk,完全或部分错开接口显示信号CDi_P/N的输出相位,以达到降低瞬间电流变动大小。
请参考图9,图9为本发明一实施例用于一显示器的一时序控制器中一电路装置90的示意图。电路装置90包含有一数字控制器900、一位移量控制单元910、一相位调整单元920及一传送器930。数字控制器900用来产生显示信号CDi_Dj。位移量控制单元910用来根据一预定相位调整量,产生一控制信号PSCi。在本实施例中,本领域技术人员可为不同的源极驱动器选择合适的预定相位调整量。相位调整单元920用来根据控制信号PSCi及显示信号CDi_Dj,产生接口调整信号SWi_Dk,其中k=0或正整数。传送器930转换显示信号CDi_Dj成接口显示信号SCDi_P/N,通过差动信号线对CDi_P/N输出至源极驱动器CDi,并且根据接口调整信号SWi_Dk输出接口显示信号SCDi_P/N,以使接口显示信号SCDi_P/N的相位完全或部分不同。相位调整单元920包含一接收端IN、延迟单元D1~Dt、一选择单元922及一接口时序产生器924。在接收端IN接收显示信号CDi_Dj后,接口时序产生器924根据显示信号CDi_Dj,产生一接口时序信号SW。延迟单元D1~Dt延迟接口时序信号SW,以产生多个延迟接口时序信号并输出至选择单元922。选择单元922较佳地为一复用器,其根据控制信号PSCi,从延迟接口时序信号中选择出接口调整信号SWi_Dk。由上可知,电路装置90先利用显示信号CDi_Dj产生接口时序信号SW,再将相位调整信息加入接口时序信号SW。对于每一源极驱动器,时序控制器设置对应的电路装置,并根据接口调整信号SWi_Dk,完全或部分错开接口显示信号SCDi_P/N的相位。如此一来,对于不同的源极驱动器,输出接口显示信号的时间可部分或完全错开,以降低瞬间电流变动大小。
请参考图10,图10为本发明实施例用于一显示器的一流程1000的流程示意图。流程1000用来说明电路装置90的操作,并包含下列步骤:
步骤1002:开始。
步骤1004:产生显示信号CDi_Dj。
步骤1006:根据预定相位调整量,产生控制信号PSCi。
步骤1008:根据控制信号PSCi及显示信号CDi_Dj,产生接口调整信号SWi_Dk。
步骤1010:转换显示信号CDi_Dj成接口显示信号SCDi_P/N。
步骤1012:根据接口调整信号SWi_Dk输出接口显示信号SCDi_P/N,以使接口显示信号SCDi_P/N的相位完全或部分不同。
步骤1014:结束。
在流程1000中,对于不同源极驱动器的显示信号,如CD1_Dj或CD2_Dj,设定合适的预定相位调整量,并通过控制信号PSCi,产生不同相位版本的接口调整信号SWi_Dk。较佳地,可先根据显示信号CDi_Dj产生接口时序信号SW,并延迟接口时序信号SW,再根据控制信号PSCi,从多个延迟的接口时序信号SW中选择出接口调整信号SWi_Dk。此时,接口调整信号SWi_Dk包含对应源极驱动器所需的相位调整量。在转换显示信号CDi_Dj成接口显示信号SCDi_P/N之后,根据接口调整信号SWi_Dk,完全或部分错开接口显示信号SCDi_P/N的输出相位,以达到降低瞬间电流变动大小。
请参考图11,图11为本发明一实施例一显示器1100的结构示意图。显示器1100采用专线信号结构,其包含一时序控制器1110及源极驱动器CD1~CD10。时序控制器1110及源极驱动器CD1~CD10之间分别使用独立的差动信号线,其所对应的差动信号线对分别为CD1_P/N~CD10_P/N。差动信号线对CDi_P包含差动信号线CDi_0P及CDi_1P;差动信号线对CDi_N包含差动信号线CDi_0N及CDi_1N,其中i=1~10。以图5至图10为例,差动信号线CD1_P/N~CD10_P/N可传送接口显示信号SCDi_P/N。时序控制器利用可变电流差动信号接口,通过每组差动信号线,可输出数据、时钟及控制设定等信号。此外,时序控制器1110可调整输出于差动信号线对CD1_P/N~CD10_P/N的信号的输出时间。由图11可知,源极驱动器CD1~CD10所使用的差动信号线长度的关系为:CD5=CD6<CD4=CD7<CD3=CD8<CD2=CD9<CD1=CD10。请接着参考图12,图12根据图11的相位延迟组合的列表图。对于源极驱动器CD1~CD10,图12显示8种相位延迟组合范例。前述实施例已详细描述延迟输出信号的实施方式,因此不再赘述。由范例1可知,源极驱动器CD1之后,每个源极驱动器依序累积一个单位延迟时间。因此,第i个源极驱动器延迟(i-1)个单位延迟时间。由范例2可知,第i个源极驱动器延迟(10-i)个单位延迟时间。在范例3中,对于相同的差动信号线长,延迟相同的单位延迟时间,而线长越长,给予的单位延迟时间越久。因此,对于源极驱动器CD1~CD5,第i个源极驱动器延迟(5-i)个单位延迟时间;对于源极驱动器CD6~CD10,第i个源极驱动器延迟(i-6)个单位延迟时间。在范例4中,对于源极驱动器CD1~CD5,第i个源极驱动器延迟2×(5-i)个单位延迟时间;对于源极驱动器CD6~CD10,第i个源极驱动器延迟2×(i-6)+1个单位延迟时间。在范例5中,对于源极驱动器CD1~CD5,第i个源极驱动器延迟2×(5-i)+1个单位延迟时间;对于源极驱动器CD6~CD10,第i个源极驱动器延迟2×(i-6)个单位延迟时间。在范例6中,对于源极驱动器CD1~CD5,第i个源极驱动器延迟(i-1)个单位延迟时间;对于源极驱动器CD6~CD10,第i个源极驱动器延迟(10-i)个单位延迟时间。在范例7中,对于源极驱动器CD1~CD5,第i个源极驱动器延迟2×(i-1)个单位延迟时间;对于源极驱动器CD6~CD10,第i个源极驱动器延迟2×(10-i)+1个单位延迟时间。在范例8中,对于源极驱动器CD1~CD5,第i个源极驱动器延迟2×(i-1)+1个单位延迟时间;对于源极驱动器CD6~CD10,第i个源极驱动器延迟2×(10-i)个单位延迟时间。除此之外,在范例9中,本领域技术人员可根据实际的系统结构及天线特性,自行设定A1~A10的大小,对不同输出信号给予适合的延迟时间,调整出一组降低电磁干扰成效最佳的延迟组合。
请参考图13,图13为根据图11及图12差动信号线对CD1_P/N~CD10_P/N的输出信号示意图。如上所述,每组源极驱动器使用四条差动信号线,例如,源极驱动器CD1使用差动信号线CD1_0P、CD1_1P、CD1_1N及CD1_0N,以此类推。在图13中,输出信号时间系采用图12中范例1的延迟组合:第i个源极驱动器延迟(i-1)个单位延迟时间。因此,由图13可知,对应于不同源极驱动器的差动信号线对,输出信号时间完全错开。假设一组差动信号线对(如CD1_P/N)产生一瞬间电流I,在本实施例中,瞬间转态电流最大值为I。相较于已知技术的10*I,本发明实施例能显著地改善电磁干扰。
接着另举一例,请参考图14,图14为根据图11及图12差动信号线对CD1_P/N~CD10_P/N的输出信号示意图。图14采用图12范例9中使用者自行定义的延迟组合。在图14中,A1表示对应于源极驱动器CD1的输出信号延迟时间;A3表示对应于源极驱动器CD3的输出信号延迟时间,以此类推。因此在此实施例中,对应于不同源极驱动器的差动信号线对,输出信号时间完全错开,而瞬间转态电流最大值依然为I。因此,此实施例显著地改善电磁干扰。
总括来说,本发明实施例提出可调整输出信号相位的电路装置及方法,以错开输出信号时间,降低瞬间转态电流。因此,本发明可有效地改善电磁干扰。
以上所述仅为本发明的较佳实施例,凡依本发明权利要求所做的均等变化与修饰,皆应属本发明的涵盖范围。
Claims (9)
1.一种用于一显示器的电路装置,用以降低电磁干扰,包含有:
一数字控制器,用来产生多个显示信号及一接口时序信号;
一位移量控制单元,用来根据一预定相位调整量,产生一控制信号;
一相位调整单元,耦接于该数字控制器及该位移量控制单元,用来根据该控制信号,调整该接口时序信号的相位,以产生多个接口调整信号;以及
一传送器,耦接于该数字控制器及该相位调整单元,用来将该多个显示信号转换成多个接口显示信号,并根据该多个接口调整信号,输出该多个接口显示信号,以使该多个接口显示信号的相位完全不同或部分不同。
2.如权利要求1所述的电路装置,其中该多个接口显示信号是差动信号。
3.如权利要求1所述的电路装置,其中该相位调整单元包含有:
一接收端,用来接收该接口时序信号;
多个延迟单元,相互串联且耦接于该接收端,每一延迟单元用来延迟该接口时序信号,以产生多个延迟接口时序信号;以及
一选择单元,耦接于该接收端及该多个延迟单元的每一延迟单元的输出端,用来根据该控制信号,从该多个延迟接口时序信号选择出该多个接口调整信号。
4.一种用于一显示器降低电磁干扰的方法,包含有:
产生多个显示信号及一接口时序信号;
根据一预定相位调整量,产生一控制信号;
根据该控制信号,调整该接口时序信号的相位,以产生多个接口调整信号;
将该多个显示信号转换成多个接口显示信号;以及
根据该多个接口调整信号,输出该多个接口显示信号,以使该多个接口显示信号的相位完全不同或部分不同。
5.如权利要求4所述的方法,其中该多个接口显示信号是差动信号。
6.如权利要求4所述的方法,其还包含:
延迟该接口时序信号,以产生多个延迟接口时序信号;以及
根据该控制信号,从该多个延迟接口时序信号中选择出该多个接口调整信号。
7.一种用于一显示器降低电磁干扰的方法,包含有:
产生多个显示信号;
根据一预定相位调整量,产生一控制信号;
根据该控制信号及该多个显示信号,产生多个接口调整信号;
将该多个显示信号转换成多个接口显示信号;以及
根据该多个接口调整信号,输出该多个接口显示信号,以使该多个接口显示信号的相位完全不同或部分不同。
8.如权利要求7所述的方法,其中该多个接口显示信号是差动信号。
9.如权利要求7所述的方法,其还包含:
根据该多个显示信号,产生一接口时序信号;
延迟该接口时序信号,以产生多个延迟接口时序信号;以及
根据该控制信号,从该多个延迟接口时序信号中选择出该多个接口调整信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2007101928205A CN101441857B (zh) | 2007-11-20 | 2007-11-20 | 可改善电磁干扰的电路装置及其相关方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2007101928205A CN101441857B (zh) | 2007-11-20 | 2007-11-20 | 可改善电磁干扰的电路装置及其相关方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101441857A CN101441857A (zh) | 2009-05-27 |
CN101441857B true CN101441857B (zh) | 2011-02-02 |
Family
ID=40726265
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2007101928205A Expired - Fee Related CN101441857B (zh) | 2007-11-20 | 2007-11-20 | 可改善电磁干扰的电路装置及其相关方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101441857B (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9210010B2 (en) * | 2013-03-15 | 2015-12-08 | Apple, Inc. | Methods and apparatus for scrambling symbols over multi-lane serial interfaces |
CN103854626B (zh) * | 2014-03-31 | 2015-12-30 | 北京邮电大学 | 平板显示器 |
CN106098017B (zh) | 2016-08-25 | 2019-02-22 | 深圳市华星光电技术有限公司 | 一种降低电磁干扰的驱动方法及驱动装置 |
TWI688938B (zh) | 2018-05-22 | 2020-03-21 | 元太科技工業股份有限公司 | 可抑制電磁干擾的顯示裝置及顯示驅動電路 |
CN110517644B (zh) * | 2018-05-22 | 2021-01-26 | 元太科技工业股份有限公司 | 可抑制电磁干扰的显示装置及显示驱动电路 |
US20200192542A1 (en) * | 2018-12-12 | 2020-06-18 | Novatek Microelectronics Corp. | Display device with integrated antenna and method thereof |
JP6734962B1 (ja) | 2019-04-17 | 2020-08-05 | ウィンボンド エレクトロニクス コーポレーション | 半導体装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20050067247A (ko) * | 2003-12-27 | 2005-07-01 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 및 그 구동방법 |
CN1677458A (zh) * | 2004-03-31 | 2005-10-05 | 恩益禧电子股份有限公司 | 数据传输方法和电子设备 |
CN1725277A (zh) * | 2005-05-24 | 2006-01-25 | 广辉电子股份有限公司 | 显示面板 |
CN1983356A (zh) * | 2005-12-12 | 2007-06-20 | 三星电子株式会社 | 显示装置 |
CN101051136A (zh) * | 2007-05-24 | 2007-10-10 | 友达光电股份有限公司 | 改善液晶显示器的电磁干扰的方法及时序控制器 |
-
2007
- 2007-11-20 CN CN2007101928205A patent/CN101441857B/zh not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20050067247A (ko) * | 2003-12-27 | 2005-07-01 | 엘지.필립스 엘시디 주식회사 | 액정표시장치 및 그 구동방법 |
CN1677458A (zh) * | 2004-03-31 | 2005-10-05 | 恩益禧电子股份有限公司 | 数据传输方法和电子设备 |
CN1725277A (zh) * | 2005-05-24 | 2006-01-25 | 广辉电子股份有限公司 | 显示面板 |
CN1983356A (zh) * | 2005-12-12 | 2007-06-20 | 三星电子株式会社 | 显示装置 |
CN101051136A (zh) * | 2007-05-24 | 2007-10-10 | 友达光电股份有限公司 | 改善液晶显示器的电磁干扰的方法及时序控制器 |
Also Published As
Publication number | Publication date |
---|---|
CN101441857A (zh) | 2009-05-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101441857B (zh) | 可改善电磁干扰的电路装置及其相关方法 | |
CN103700354B (zh) | 栅极驱动电路及显示装置 | |
CN100505026C (zh) | 液晶显示面板中源极驱动器的接收器 | |
CN101145325B (zh) | 平面显示设备的驱动电路和数据驱动器 | |
US8570268B2 (en) | Driving method of liquid crystal display | |
CN101345016B (zh) | 平板显示装置和用于视频数据的数据处理方法 | |
CN104881390B (zh) | 通过串行并行总线相互转换以减少线缆数量的方法 | |
CN101004902A (zh) | 以嵌入方式传递数据讯号等讯号的显示系统及相关方法 | |
CN104537977B (zh) | 一种goa单元及驱动方法、goa电路和显示装置 | |
CN104977763A (zh) | 一种驱动电路及其驱动方法、液晶显示器 | |
CN109743515B (zh) | 一种基于软核平台的异步视频融合叠加系统及方法 | |
CN104809996B (zh) | 基于fpga实现mipi多种lane数的数据信号的方法和装置 | |
CN101640023B (zh) | 显示装置和信号驱动器 | |
CN102354478B (zh) | 显示装置及其像素电压驱动方法 | |
CN102280093A (zh) | 显示面板及其栅极驱动电路以与门极驱动电路驱动方法 | |
CN101587690B (zh) | 数据传输装置及其相关方法 | |
CN104464595A (zh) | 扫描驱动电路及显示装置 | |
CN113077743A (zh) | 提高显示面板刷新率的驱动方法、驱动器及显示装置 | |
CN103903573A (zh) | 时序扰乱方法及其时序控制装置 | |
CN105047154A (zh) | 驱动补偿电路、具有该电路的液晶显示装置及驱动方法 | |
US9299285B2 (en) | Timing scrambling method and timing control circuit thereof | |
CN105047153A (zh) | 一种驱动电路及其显示装置 | |
CN101320540A (zh) | 减少噪声的驱动器、具有该驱动器的显示设备、及其方法 | |
CN102314839A (zh) | 液晶显示装置及数据驱动器 | |
CN103632645B (zh) | 栅极驱动电路与栅极驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20110202 Termination date: 20191120 |