CN101561691A - 储存装置的系统频率调整方法及装置 - Google Patents

储存装置的系统频率调整方法及装置 Download PDF

Info

Publication number
CN101561691A
CN101561691A CNA2008100892198A CN200810089219A CN101561691A CN 101561691 A CN101561691 A CN 101561691A CN A2008100892198 A CNA2008100892198 A CN A2008100892198A CN 200810089219 A CN200810089219 A CN 200810089219A CN 101561691 A CN101561691 A CN 101561691A
Authority
CN
China
Prior art keywords
system frequency
storage device
clock pulse
corrected value
main frame
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2008100892198A
Other languages
English (en)
Other versions
CN101561691B (zh
Inventor
林哲仪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LIANYANG SEMICONDUCTOR CO Ltd
ITE Tech Inc
Original Assignee
LIANYANG SEMICONDUCTOR CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LIANYANG SEMICONDUCTOR CO Ltd filed Critical LIANYANG SEMICONDUCTOR CO Ltd
Priority to CN2008100892198A priority Critical patent/CN101561691B/zh
Publication of CN101561691A publication Critical patent/CN101561691A/zh
Application granted granted Critical
Publication of CN101561691B publication Critical patent/CN101561691B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
  • Electric Clocks (AREA)

Abstract

本发明提供了一种储存装置的系统频率调整方法及装置。本发明所述方法包括以下步骤:a.计数主机与储存装置在一固定时间内的时脉数;b.以主机的系统频率为基准,根据所述时脉数,计算取得储存装置的系统频率校正值;c.依据所述系统频率校正值,调整储存装置的系统频率。本发明所述装置包括处理单元和时脉调整单元。采用本发明所述方法及装置,可有效控制储存装置的系统频率在一预定范围内,以符合高规格标准的装置要求,而且能在产生系统频率的晶片完成后,再以储存装置内的时脉调整单元调整晶片内的RC振荡电路所产生的系统频率,不但可避免增加额外的晶片测试时间或电子组件,且可有效降低生产成本。

Description

储存装置的系统频率调整方法及装置
技术领域
本发明涉及一种系统频率调整方法及装置,尤其涉及一种储存装置的系统频率调整方法及装置。
背景技术
对于电脑主机或储存装置等3C产品而言,为使中央处理单元、存储器和许多周边设备能分毫不差地一起工作,尤其是资料交换或互相联系的时候不会产生差错,即需以一个固定的频率作为共同的计时规范,供作校正或协调参考。
在较早的产品中,以外挂一石英振荡器的方式,确实可产生精准的系统频率,但为降低成本,即有本领域技术人员直接将RC振荡电路成型于硅晶圆片的各晶片上,虽然同样可产生系统频率,但因材质或制造过程的变异,常会使同一硅晶圆片内的各晶片产生频率的漂移,而无法使各晶片都能完全符合较高规格标准的装置要求。
为解决上述问题,有本领域技术人员在IC晶片制造时,先加入数组相匹配的电阻,再在晶片制造完成后,测试频率的高低,并以修剪(trimming)焊接点(pad)的方式,使输入的频率达到标准要求;或在晶片的RC振荡电路内设有数个电可擦可编程只读存储器(EEPROM),再在测试过程中,将电阻值填入EEPROM内,使输入标准范围的频率,以达到校正频率的目的。
在实际制造过程中,虽然上述两种方式都可有效地调整晶片的输出频率,但是在晶片上增加额外的焊接点和单独测试晶片的时间,将会提高晶片的制造成本;而内建EEPROM于IC晶片内,则不但会增加额外的晶片测试时间,且会占用晶片所使用的区域,并非十分理想。
现有技术并不能提供一种储存装置的系统调整方法及装置,可在有效控制储存装置的系统频率在一预定范围内,以符合高规格标准的装置要求的同时,不但可避免增加额外的晶片测试时间或电子组件,且可有效降低生产成本。
发明内容
本发明所解决的技术问题主要在于提供一种储存装置的系统频率调整方法及装置,通过使一时脉调整单元依据一储存于储存媒体内的系统频率校正值,以调整储存装置内的RC振荡电路所产生的系统频率,能控制储存装置的系统频率在一预定范围内,以符合高规格标准的装置要求。
本发明所解决的技术问题还在于提供一种储存装置的系统频率调整方法及装置,通过在产生系统频率的晶片完成后,再在储存装置内以一时脉调整单元调整晶片内的RC振荡电路所产生的系统频率,以能在IC晶片的制造过程中,避免增加额外的晶片测试时间或电子组件,以有效降低生产成本。
为解决上述问题,本发明所述的储存装置的系统频率调整方法,包括下列步骤:a.计数主机与储存装置在一固定时间内的时脉数;b.以主机的系统频率为基准,根据所述时脉数,计算取得储存装置的系统频率校正值;c.依据所述系统频率校正值,调整储存装置的系统频率。
本发明所述的储存装置的系统频率调整方法,其中,系统频率校正值=(储存装置的时脉数/主机的时脉数)×主机的系统频率。
本发明所述的储存装置的系统频率调整装置,所述储存装置与主机连接,本发明所述储存装置的系统频率调整装置包括:处理单元,与所述主机和所述储存装置连接,用于计数所述主机与所述储存装置在一固定时间内的时脉数,并以主机的系统频率为基准,根据所述时脉数,计算取得所述储存装置的系统频率校正值;时脉调整单元,与所述处理单元连接,用于根据所述系统频率校正值,调整所述储存装置的系统频率。
本发明所述的储存装置的系统频率调整装置,其中,所述时脉调整单元包括频率调整器和暂存器,所述暂存器,与所述处理单元连接,用于接收并暂存来自所述处理单元的系统频率校正值;所述频率调整器,与所述暂存器连接,用于根据来自所述暂存器的系统频率校正值,调整所述储存装置的系统频率。
本发明所述的储存装置的系统频率调整装置,其中,所述时脉调整单元包括可调式RC振荡电路和暂存器,所述暂存器,与所述处理单元连接,用于接收并暂存来自所述处理单元的系统频率校正值;所述可调式RC振荡电路,与所述暂存器连接,用于调整并输出所述储存装置的系统频率。
本发明所述的储存装置的系统频率调整装置,其中,所述可调式RC振荡电路包括相互并联的一可变电阻和一可变电容,所述暂存器,与可变电阻和可变电容连接,用于将所述系统频率校正值传送至所述可变电阻和所述可变电容;所述可变电阻和所述可变电容,用于依据来自所述暂存器的系统频率校正值而分别调整电阻值和电容值,以改变所述储存装置的系统频率。
采用本发明所述的方法及装置,可有效控制储存装置的系统频率在一预定范围内,以符合高规格标准的装置要求,而且能在产生系统频率的晶片完成后,再以储存装置内的时脉调整单元调整晶片内的RC振荡电路所产生的系统频率,不但可避免增加额外的晶片测试时间或电子组件,且可有效降低生产成本。
附图说明
图1是本发明所述储存装置的系统频率调整方法的优选实施例的步骤流程图;
图2是本发明所述储存装置的系统频率调整装置的优选实施例的电路方块示意图;
图3是本发明所述储存装置的系统频率调整方法的步骤c的另一实施例采用的电路方块示意图。
附图标记说明:储存装置-1;微处理器-2;RC振荡电路-3;储存媒体-4;时脉调整单元-5;暂存器-6;频率调整器-7;储存装置-8;暂存器-81;可调式RC振荡电路-82;振荡电路-83;可变电阻-84;可变电容-85;主机-9。
具体实施方式
以下结合附图,对本发明上述的和另外的技术特征和优点作更详细的说明。
如图1所示,是本发明所述的储存装置的系统频率调整方法的优选实施例,包括下列步骤:
a.由主机提供一命令,以计数主机与储存装置在一固定时间内的时脉数;
b.以主机的系统频率为基准,根据所述时脉数,计算取得储存装置的系统频率校正值,并将所述系统频率校正值储存于一储存媒体内;
c.依据所述系统频率校正值,以一时脉调整单元调整储存装置的系统频率。
在步骤b中,当所述主机取得所述主机和所述储存装置的时脉数后,同时参考所述主机本身已知的系统频率,并依下列公式计算得到所述储存装置的系统频率。
储存装置的系统频率=(储存装置的时脉数/主机的时脉数)×主机的系统频率
在本发明实施例中,储存装置与主机连接,本发明实施例所述的储存装置的系统频率调整装置包括:
处理单元,与所述主机和所述储存装置连接,用于计数所述主机与所述储存装置在一固定时间内的时脉数,并以主机的系统频率为基准,根据所述时脉数,计算取得所述储存装置的系统频率校正值;
时脉调整单元,与所述处理单元连接,用于根据所述系统频率校正值,调整所述储存装置的系统频率。
如图2所示,本发明所述储存装置的系统频率调整装置的优选实施例的电路方块示意图。在此优选实施例中,储存装置1包括RC振荡电路3,所述处理单元为微处理器2,本发明所述装置包括:时脉调整单元5、微处理器2和储存媒体4;
在工作时,主机9先下一指令给储存装置1的微处理器2,以命令所述微处理器2计数所述RC振荡电路3在一固定时间内所产生的时脉数,同时计数所述主机9在相同固定时间内所产生的时脉数。
当所述主机9取得上述主机9和储存装置1的时脉数后,同时参考所述主机9本身已知的系统频率,并依下列公式计算得到储存装置1的系统频率。
储存装置的系统频率=(储存装置的时脉数/主机的时脉数)×主机的系统频率
实施时,计算所得的储存装置1的系统频率作为储存装置1的系统频率校正值,且所述系统频率校正值经由主机9的命令以储存于所述储存媒体4内,所述储存媒体4可以是一闪速存储器,所述的储存媒体4也可是硬碟或其他储存元件。
实施时,也可在主机9取得该储存装置1的系统频率值后,参考储存装置1所预定达到的系统频率值,以计算求得该系统频率校正值,并储存在储存媒体4内。
所述时脉调整单元5设置于所述储存装置1内,所述时脉调整单元5包括相连的一暂存器6和一频率调整器7,且所述暂存器6与所述微处理器2连接,所述频率调整器7与所述RC振荡电路3连接。当所述储存装置1内的RC振荡电路3开始动作时,在所述主机9的控制下,所述系统频率校正值经由所述微处理器2而储存于所述暂存器6中,而所述频率调整器7则依据所述暂存器6所储存的系统频率校正值以调整所述储存装置1的RC振荡电路3所输出的系统频率,使所述主机9与所述储存装置1的系统频率相匹配。
实施时,所述频率调整器7是一数字除频器,以改变RC振荡电路3的时脉频率。
实施时,所述的频率调整器7也可为一相位锁定回路(PPL,Phase LockedLoop),所述相位锁定回路优选是一相位锁定频率合成器电路,以准确调整RC振荡电路3所输出的系统时脉。
请参阅图3所示,是本发明实施例所述方法的步骤c的另一种实施例采用的电路方块示意图,也是本发明实施例所述装置的时脉调整单元的另一种实施方式,所述时脉调整单元设置于储存装置8中;其中,所述储存装置8内设有一暂存器81及一可调式RC振荡电路82,所述可调式RC振荡电路82包括一振荡电路83和相互并联的一可变电阻84和一可变电容85,而所述暂存器81与可变电阻84及可变电容85连接。由此,所述可变电阻84和所述可变电容85可依据上述系统频率校正值而调整电阻及电容值,以改变振荡电路83所产生的系统频率。
因此,本发明具有以下的优点:
1、本发明可有效控制储存装置的系统频率在一预定范围内,以符合高规格标准的装置要求。
2、本发明能在产生系统频率的晶片完成后,再以储存装置内的时脉调整单元调整晶片内的RC振荡电路所产生的系统频率,不但可避免增加额外的晶片测试时间或电子组件,且可有效降低生产成本。
综上所述,依上文所公开的内容,本发明确可达到发明的预期目的,提供一种可直接以内建于储存装置内的结构调整晶片输出的系统频率,使达到标准的范围内,并降低生产成本的储存装置的系统频率调整方法,极具产业上利用之价值。
以上说明对本发明而言只是说明性的,而非限制性的,本领域普通技术人员理解,在不脱离以下所附权利要求所限定的精神和范围的情况下,可做出许多修改,变化,或等效,但都将落入本发明的保护范围内。

Claims (9)

1、一种储存装置的系统频率调整方法,其特征在于,其包括:
a.计数主机与储存装置在一固定时间内的时脉数;
b.以主机的系统频率为基准,根据所述时脉数,计算取得储存装置的系统频率校正值;
c.依据所述系统频率校正值,调整储存装置的系统频率。
2、如权利要求1所述的方法,其特征在于,所述系统频率校正值由以下公式计算:系统频率校正值=(储存装置的时脉数/主机的时脉数)×主机的系统频率。
3、一种储存装置的系统频率调整装置,所述储存装置与主机连接,其特征在于,其包括:
处理单元,与所述主机和所述储存装置连接,用于计数所述主机与所述储存装置在一固定时间内的时脉数,并以主机的系统频率为基准,根据所述时脉数,计算取得所述储存装置的系统频率校正值;
时脉调整单元,与所述处理单元连接,用于根据所述系统频率校正值,调整所述储存装置的系统频率。
4、如权利要求3所述的装置,其特征在于,所述处理单元为微处理器。
5、如权利要求3所述的装置,其特征在于,所述时脉调整单元包括频率调整器和暂存器,其中:
所述暂存器,与所述处理单元连接,用于接收并暂存来自所述处理单元的系统频率校正值;
所述频率调整器,与所述暂存器连接,用于根据来自所述暂存器的系统频率校正值,调整所述储存装置的系统频率。
6、如权利要求5所述的装置,其特征在于,所述频率调整器是一数字除频器。
7、如权利要求5所述的装置,其特征在于,所述频率调整器是一相位锁定回路。
8、如权利要求4所述的装置,其特征在于,所述时脉调整单元包括可调式RC振荡电路和暂存器,其中:
所述暂存器,与所述处理单元连接,用于接收并暂存来自所述处理单元的系统频率校正值;
所述可调式RC振荡电路,与所述暂存器连接,用于调整并输出所述储存装置的系统频率。
9、如权利要求8所述的装置,其特征在于,所述可调式RC振荡电路包括相互并联的一可变电阻和一可变电容;其中:
所述暂存器,与可变电阻和可变电容连接,用于将所述系统频率校正值传送至所述可变电阻和所述可变电容;
所述可变电阻和所述可变电容,用于依据来自所述暂存器的系统频率校正值而分别调整电阻值和电容值,以改变所述储存装置的系统频率。
CN2008100892198A 2008-04-15 2008-04-15 可携式储存装置的系统频率调整方法及装置 Expired - Fee Related CN101561691B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2008100892198A CN101561691B (zh) 2008-04-15 2008-04-15 可携式储存装置的系统频率调整方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2008100892198A CN101561691B (zh) 2008-04-15 2008-04-15 可携式储存装置的系统频率调整方法及装置

Publications (2)

Publication Number Publication Date
CN101561691A true CN101561691A (zh) 2009-10-21
CN101561691B CN101561691B (zh) 2012-05-23

Family

ID=41220511

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008100892198A Expired - Fee Related CN101561691B (zh) 2008-04-15 2008-04-15 可携式储存装置的系统频率调整方法及装置

Country Status (1)

Country Link
CN (1) CN101561691B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104168015A (zh) * 2013-05-20 2014-11-26 扬智科技股份有限公司 振荡装置与时脉信号的产生方法
CN109302182A (zh) * 2018-08-27 2019-02-01 上海华虹集成电路有限责任公司 一种采用时间数字转换器(tdc)的rc时间常数校正电路及方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100367150C (zh) * 2003-10-13 2008-02-06 瑞昱半导体股份有限公司 时脉调整装置及方法
CN100354794C (zh) * 2005-05-25 2007-12-12 威盛电子股份有限公司 内存频率调整的方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104168015A (zh) * 2013-05-20 2014-11-26 扬智科技股份有限公司 振荡装置与时脉信号的产生方法
CN104168015B (zh) * 2013-05-20 2017-08-29 扬智科技股份有限公司 振荡装置与时脉信号的产生方法
CN109302182A (zh) * 2018-08-27 2019-02-01 上海华虹集成电路有限责任公司 一种采用时间数字转换器(tdc)的rc时间常数校正电路及方法
CN109302182B (zh) * 2018-08-27 2022-07-22 上海华虹集成电路有限责任公司 一种采用时间数字转换器(tdc)的rc时间常数校正电路及方法

Also Published As

Publication number Publication date
CN101561691B (zh) 2012-05-23

Similar Documents

Publication Publication Date Title
CN1206810C (zh) 用于编程振荡器的系统及方法
CN104122936B (zh) 一种mcu芯片分频时钟校正装置及方法
CN104901690A (zh) 一种测试模式下自动校准环振的方法及装置
CN101197367B (zh) 半导体集成电路装置和包括该装置的内部功率控制系统
CN105763159A (zh) 一种移动终端频偏调整方法与装置
CN100473995C (zh) 一种石英晶体振荡器的测试调整装置及方法
CN106569544A (zh) 实时时钟芯片及其时钟校准方法、装置
US20100007392A1 (en) Crystal auto-calibration method and apparatus
CN205847231U (zh) 芯片内环振校准系统
CN101051837B (zh) Usb接口内建式振荡器的频率校正装置及其方法
CN101561691B (zh) 可携式储存装置的系统频率调整方法及装置
CN104133520A (zh) 一种嵌入式处理器片内振荡器的高精度校准方法
CN102857197B (zh) 一种提高内置rc振荡器频率精度的校准方法
US9535449B2 (en) Circuit for generating USB peripheral clock and method therefor
CN103580684B (zh) 一种芯片时钟信号产生电路及芯片系统
CN110492848A (zh) Rc振荡器的数字调整装置及其调整方法
CN103439876B (zh) 电能表时钟校准方法
CN103336754B (zh) 一种usb从设备的系统时钟自动校准系统及方法
US20170003708A1 (en) Method and circuit for adjusting the frequency of a clock signal
US9429979B2 (en) Circuit and method for producing USB host working clock
CN204065907U (zh) 一种mcu芯片分频时钟校正装置
CN110385813A (zh) 粉粒体供给装置及方法、树脂成形装置及成形品制造方法
CN109617528A (zh) 一种用于修正有源振荡器频率的方法及其系统
CN105116712A (zh) 一种内置晶振自动校准方法
EP3066666A1 (en) Systems and methods for calibrating a tunable component

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120523

Termination date: 20160415

CF01 Termination of patent right due to non-payment of annual fee