CN101556771B - 用于一液晶显示器控制器的微处理器装置及相关方法 - Google Patents

用于一液晶显示器控制器的微处理器装置及相关方法 Download PDF

Info

Publication number
CN101556771B
CN101556771B CN2008100910035A CN200810091003A CN101556771B CN 101556771 B CN101556771 B CN 101556771B CN 2008100910035 A CN2008100910035 A CN 2008100910035A CN 200810091003 A CN200810091003 A CN 200810091003A CN 101556771 B CN101556771 B CN 101556771B
Authority
CN
China
Prior art keywords
processing unit
program
internal memory
coupled
micro processor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2008100910035A
Other languages
English (en)
Other versions
CN101556771A (zh
Inventor
林文轩
陈俊良
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Novatek Microelectronics Corp
Original Assignee
Novatek Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Novatek Microelectronics Corp filed Critical Novatek Microelectronics Corp
Priority to CN2008100910035A priority Critical patent/CN101556771B/zh
Publication of CN101556771A publication Critical patent/CN101556771A/zh
Application granted granted Critical
Publication of CN101556771B publication Critical patent/CN101556771B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

用于一液晶显示器控制器的微处理器装置,包含有一内存,用来存储数据;一第一处理单元,用来执行一第一程序;一第二处理单元,用来执行一第二程序;一第一仲裁器,耦接于该第一处理单元及该第二处理单元之间,用来决定该第一处理单元及该第二处理单元执行运算的顺序;以及一第二仲裁器,耦接于该第一处理单元、该第二处理单元及该内存之间,用来决定该第一处理单元及该第二处理单元对该内存进行存取的顺序。

Description

用于一液晶显示器控制器的微处理器装置及相关方法
技术领域
本发明涉及一种用于一液晶显示器控制器的微处理器装置及相关方法,特别涉及一种藉由仲裁器的配置,以节省运算资源及组件成本的微处理器装置及相关方法。
背景技术
微处理器(Micro Processor)装置是一电子装置的核心单元的通称,可能是由一个以上的处理器所组成。在双处理器的结构之下,两个处理器在软件的运算或硬件的配置方面,都是独立运行的。请参考图1,图1为现有一微处理器装置10的示意图。微处理器装置10包含有一主处理单元100、一辅助处理单元102、一第一内存104、一第二内存106、一主程序内存108及一辅助程序内存110。主处理单元100耦接于第一内存104及主程序内存108,用来根据存储在主程序内存108中的程序执行运算,并对第一内存104进行存取。辅助处理单元102耦接于第二内存106及辅助程序内存110,用来根据存储在辅助程序内存110中的程序执行运算,并对第二内存106进行存取。主处理单元100与辅助处理单元102之间没有连接,因此两者各自运作,互不沟通。
一般来说,若数据运算量正常,使用现有微处理器装置10不会产生问题。然而,在数据运算量大的情形下,微处理器装置10有可能因为主处理单元100及辅助处理单元102各自运作,使微处理器装置10的运算效能降低。举例来说,若微处理器装置10应用于一液晶显示器控制器(LCD Controller),当主处理单元100进行画面缩放倍率的大量运算时,即无法同时处理其它工作,导致液晶显示器的使用者感觉到系统速度变慢。另一方面,由于主处理单元100及辅助处理单元102没有共享内存,因此,第一内存104及一第二内存106的资源分配无法最佳化,因而浪费生产成本。
发明内容
因此,本发明的主要目的即在于提供一种用于一液晶显示器控制器的微处理器装置,用以提升该液晶显示器控制器的效能,并节省生产成本。
本发明揭露一种用于一液晶显示器控制器的微处理器装置,包含有一内存,用来存储数据;一第一处理单元,用来执行一第一程序;一第二处理单元,用来执行一第二程序;一第一仲裁器,耦接于该第一处理单元及该第二处理单元之间,用来决定该第一处理单元及该第二处理单元执行运算的顺序;以及一第二仲裁器,耦接于该第一处理单元、该第二处理单元及该内存之间,用来决定该第一处理单元及该第二处理单元对该内存进行存取的顺序。
本发明另揭露一种可降低生产成本的液晶显示器,包含有一面板;一驱动装置,耦接于该面板,用来控制该面板显示影像;以及一微处理器装置,耦接于该驱动装置,用来控制该驱动装置,该微处理器装置包含有一内存,用来存储数据;一第一处理单元,用来执行一第一程序;一第二处理单元,用来执行一第二程序;一第一仲裁器,耦接于该第一处理单元及该第二处理单元之间,用来决定该第一处理单元及该第二处理单元执行运算的顺序;以及一第二仲裁器,耦接于该第一处理单元、该第二处理单元及该内存之间,用来决定该第一处理单元及该第二处理单元对该内存进行存取的顺序。
本发明另揭露一种用于一液晶显示器控制器的一微处理器装置的方法,该微处理器装置包含有一第一仲裁器、一第二仲裁器、一第一处理单元、一第二处理单元及一内存,该方法包含有产生一第一排程,以决定对应于该第一处理单元的一第一程序及对应于该第二处理单元的一第二程序的执行顺序;以及产生一第二排程,以决定该第一处理单元及该第二处理单元存取该内存的顺序。
附图说明
图1为现有一微处理器装置的示意图。
图2为本发明实施例一微处理器装置的示意图。
图3为本发明实施例一流程的示意图。
图4为本发明实施例一微处理器装置的示意图。
图5为本发明实施例一微处理器装置的示意图。
图6为本发明实施例一液晶显示器的示意图。
附图符号说明
10、20、604                           微处理器装置
100                                   主处理单元
102                                   辅助处理单元
104                                   第一内存
106                                   第二内存
108                                   主程序内存
110                                   辅助程序内存
200                                   内存
202                                   第一处理单元
204                                   第二处理单元
206                                   第一仲裁器
208                                   第二仲裁器
210                                   第一程序内存
212                                   第二程序内存
22                                    外部控制装置
40、50                                外部装置
52、600                               面板
60                                    液晶显示器
602                                   驱动装置
30                                    流程
300、302、304、306                    步骤。
具体实施方式
请参考图2,图2为本发明实施例一微处理器装置20的示意图。微处理器装置20用于一液晶显示器控制器(LCD Controller)中,包含有一内存200、一第一处理单元202、一第二处理单元204、一第一仲裁器206、一第二仲裁器208、一第一程序内存210及一第二程序内存212。内存200用来存储第一处理单元202及第二处理单元204所使用的数据。第一处理单元202用来执行一第一程序,第二处理单元204用来执行一第二程序。第一仲裁器206耦接于第一处理单元202、第二处理单元204及一外部控制装置22之间,用来决定第一处理单元202、第二处理单元204及外部控制装置22(如一计算机系统)执行运算的顺序。第二仲裁器208耦接于第一处理单元202、第二处理单元204及内存200之间,用来决定第一处理单元202及第二处理单元204对内存200进行存取的顺序。第一程序内存210耦接于第一处理单元202,用来存储第一处理单元202所执行的第一程序。第二程序内存212耦接于第二处理单元204,用来存储第二处理单元204所执行的第二程序。
简而言之,微处理器装置20是通过第一仲裁器206,决定第一处理单元202、第二处理单元204及外部控制装置22执行运算的优先级,并通过第二仲裁器208,决定由第一处理单元202或第二处理单元204对内存200进行存取。在本发明实施例中,第一处理单元202用作一主(Master)处理单元,第二处理单元204用作一辅助(Slave)处理单元。关于微处理器装置20的运作方式,请参考图3,图3为本发明实施例一流程30的示意图。流程30用于微处理器装置20中,以控制第一仲裁器206及第二仲裁器208的运作,其包含以下步骤:
步骤300:开始。
步骤302:产生一第一排程,以决定对应于第一处理单元202的一第一程序、对应于第二处理单元204的一第二程序、及对应于外部控制装置22的一第三程序程序的执行顺序。
步骤304:产生一第二排程,以决定第一处理单元202及第二处理单元204存取内存200的顺序。
步骤306:结束。
以下详细说明微处理器装置20的运作方式。在微处理器装置20启动时,第一处理单元202先对第二处理单元204进行重置,清除第二处理单元204内的暂存值,以回复初始值。接着,第一处理单元202将第二处理单元204所执行的第二程序,由第一程序内存210传送至第二程序内存212并存储。也就是说,第二程序内存212中的第二程序,除了预先烧录的方式之外,亦可存储在第一程序内存210中,待需用时才经由第一处理单元202传送至第二程序内存212。较佳地,第一处理单元202可视需求弹性地置换第二程序内存212中的第二程序。接下来,第一处理单元202开始执行第一程序,亦控制第二处理单元204执行第二程序。第一处理单元202通过第一仲裁器206与第二处理单元204交换信号。值得注意的是,当第一处理单元202、第二处理单元204及外部控制装置22同时送出工作需求时,微处理器装置20可应用流程30,使第一仲裁器206产生第一排程,以决定何者先执行运算。接着,当第一处理单元202或第二处理单元204欲同时存取内存200时,第二仲裁器208可产生第二排程,以决定何者先对内存200进行存取。
由上可知,根据流程30,微处理器装置20通过第一仲裁器206产生第一排程,及通过第二仲裁器208产生第二排程。如此一来,第一处理单元202及第二处理单元204之间的沟通将更方便快速。此外,由于两者共享内存200,使内存的资源分配最佳化,进而节省生产成本。以常见于液晶显示器控制器中的缩放倍率功能为例,第一处理单元202将运算缩放倍率的程序写入第二程序内存212中,并命令第二处理单元204执行程序,以协助快速运算缩放倍率的参数。接着,第二处理单元204通过第二仲裁器208,将运算结果存储在共享的内存200中,给予第一处理单元202使用。当第二处理单元204运算缩放倍率的时候,第一处理单元202可执行其它运算,不需等候第二处理单元204运算完成才能动作。
值得注意的是,微处理器装置20为本发明的一实施例,本领域具通常知识者当可据以做不同的变化及修饰。举例来说,请参考图4,图4为微处理器装置20的示意图。在图4中,第二处理单元204另耦接于一外部装置40。若第二处理单元204为一消费性电子产品控制(Consumer ElectronicControl,CEC)编译码器,外部装置40为一高清晰度多媒体界面(HighDefinition Multimedia Interface,HDMI)装置,当外部装置40传输数据给第二处理单元204时,第二处理单元204可实时对数据进行处理再回传数据给外部装置40,并传送数据至第一处理单元202。第一处理单元202不需随时侦测外部装置40是否有数据要传送,只需在空闲时处理第二处理单元204传送过来的数据即可。同时,第二处理单元204通过第二仲裁器208,将运算结果存储在内存200中,给予第一处理单元202使用。
再者,请参考图5,图5为微处理器装置20的示意图。在图5中,第一处理单元202另耦接于一外部装置50,而外部装置50耦接于一面板52。当第一处理单元202欲进行自动对比增强(Automatic Contrast Enhancement)功能的运算时,第一处理单元202先由外部装置50取得相关参数并存储至内存200,同时,第一处理单元202通过第一仲裁器206,控制第二处理单元204至内存200读取相关参数并进行运算。在运算完毕后,第二处理单元204将运算结果存储在内存200中,并告知第一处理单元202运算已完成。此时,第一处理单元202至内存200读取运算结果并传送至外部装置50,即可控制面版52的对比度。如此一来,第一处理单元202的运算量可大幅降低。
请参考图6,图6为本发明实施例一液晶显示器60,用来节省生产成本。液晶显示器60包含有一面板600、一驱动装置602及一微处理器装置604。驱动装置602耦接于面板600,用来控制面板600显示影像。微处理器装置604耦接于驱动装置602,用来控制驱动装置602。微处理器装置604同于微处理器装置20,并且流程30可用于微处理器装置604中,相关结构及流程在此不赘述。如此一来,微处理器装置604可使内存的资源分配最佳化,进而节省液晶显示器60的生产成本。
综上所述,本发明实施例是通过仲裁器产生一排程,以简化并加速微处理器装置的主处理单元、辅助处理单元及外部控制装置的沟通,同时通过仲裁器产生另一排程,使主处理单元及辅助处理单元存取共享的内存。如此一来,内存的资源分配达到最佳化,可节省微处理器装置的生产成本,进而节省使用微处理器装置的液晶显示器控制器及液晶显示器的生产成本。
以上所述仅为本发明的较佳实施例,凡依本发明申请专利范围所做的均等变化与修饰,皆应属本发明的涵盖范围。

Claims (12)

1.一种用于一液晶显示器控制器的微处理器装置,包含有:
一内存,用来存储数据;
一第一处理单元,用来执行一第一程序;
一第二处理单元,用来执行一第二程序;
一第一仲裁器,耦接于该第一处理单元及该第二处理单元之间,用来决定该第一处理单元及该第二处理单元执行运算的顺序;以及
一第二仲裁器,耦接于该第一处理单元、该第二处理单元及该内存之间,用来决定该第一处理单元及该第二处理单元对该内存进行存取的顺序。
2.如权利要求1所述的微处理器装置,其中,该第一仲裁器另耦接于一外部控制装置,用来决定由该第一处理单元、该第二处理单元或该外部控制装置执行运算。
3.如权利要求2所述的微处理器装置,其中,该外部控制装置是一计算机系统。
4.如权利要求1所述的微处理器装置,其另包含一第一程序内存耦接于该第一处理单元,用来存储该第一程序。
5.如权利要求1所述的微处理器装置,其另包含一第二程序内存耦接于该第一处理单元及该第二处理单元,用来存储该第二程序。
6.如权利要求5所述的微处理器装置,其中,该第二程序是由该第一处理单元所输出。
7.一种可降低生产成本的液晶显示器,包含有:
一面板;
一驱动装置,耦接于该面板,用来控制该面板显示影像;以及
一微处理器装置,耦接于该驱动装置,用来控制该驱动装置,该微处理器装置包含有:
一内存,用来存储数据;
一第一处理单元,用来执行一第一程序;
一第二处理单元,用来执行一第二程序;
一第一仲裁器,耦接于该第一处理单元及该第二处理单元之间,用来决定该第一处理单元及该第二处理单元执行运算的顺序;以及
一第二仲裁器,耦接于该第一处理单元、该第二处理单元及该内存之间,用来决定该第一处理单元及该第二处理单元对该内存进行存取的顺序。
8.如权利要求7所述的液晶显示器,其中,该第一仲裁器另耦接于一外部控制装置,用来决定由该第一处理单元、该第二处理单元或该外部控制装置执行运算。
9.如权利要求8所述的液晶显示器,其中,该外部控制装置是一计算机系统。
10.如权利要求7所述的液晶显示器,其另包含一第一程序内存耦接于该第一处理单元,用来存储该第一程序。
11.如权利要求7所述的液晶显示器,其另包含一第二程序内存耦接于该第一处理单元及该第二处理单元,用来存储该第二程序。
12.如权利要求11所述的液晶显示器,其中,该第二程序是由该第一处理单元所输出。
CN2008100910035A 2008-04-08 2008-04-08 用于一液晶显示器控制器的微处理器装置及相关方法 Active CN101556771B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2008100910035A CN101556771B (zh) 2008-04-08 2008-04-08 用于一液晶显示器控制器的微处理器装置及相关方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2008100910035A CN101556771B (zh) 2008-04-08 2008-04-08 用于一液晶显示器控制器的微处理器装置及相关方法

Publications (2)

Publication Number Publication Date
CN101556771A CN101556771A (zh) 2009-10-14
CN101556771B true CN101556771B (zh) 2012-11-28

Family

ID=41174868

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008100910035A Active CN101556771B (zh) 2008-04-08 2008-04-08 用于一液晶显示器控制器的微处理器装置及相关方法

Country Status (1)

Country Link
CN (1) CN101556771B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1336565A (zh) * 2000-07-27 2002-02-20 台湾茂矽电子股份有限公司 液晶显示面板信号处理器
CN1399772A (zh) * 1999-11-25 2003-02-26 艾利森电话股份有限公司 显示系统
CN101082891A (zh) * 2007-05-10 2007-12-05 忆正存储技术(深圳)有限公司 并行闪存控制器

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1399772A (zh) * 1999-11-25 2003-02-26 艾利森电话股份有限公司 显示系统
CN1336565A (zh) * 2000-07-27 2002-02-20 台湾茂矽电子股份有限公司 液晶显示面板信号处理器
CN101082891A (zh) * 2007-05-10 2007-12-05 忆正存储技术(深圳)有限公司 并行闪存控制器

Also Published As

Publication number Publication date
CN101556771A (zh) 2009-10-14

Similar Documents

Publication Publication Date Title
KR101627303B1 (ko) 디바이스를 디스에이블시키는 방법 및 장치
JP6219121B2 (ja) 電子装置及びその制御方法
US8233000B1 (en) System and method for switching between graphical processing units
KR101861742B1 (ko) 이종의 가속기들 사이에서 스위칭할 수 있는 데이터 처리 시스템과 그 방법
US20070101325A1 (en) System and method for utilizing a remote memory to perform an interface save/restore procedure
US8860736B2 (en) Terminal and application execution method thereof
US20120256922A1 (en) Multithreaded Processor and Method for Realizing Functions of Central Processing Unit and Graphics Processing Unit
CN102081553A (zh) 便携设备的任务处理方法、装置及便携设备
US9183610B2 (en) Method for graphics driver level decoupled rendering and display
CN103123589B (zh) 一种移动终端的开机启动方法与装置
TWI479319B (zh) 雙作業系統之運作方法及具有雙作業系統之觸控電子裝置與電腦可讀儲存媒體
WO2015058478A1 (zh) 一种电器的快速启动ui系统及快速启动方法
JP2021128332A (ja) 音声チップおよび電子機器
CN103605489A (zh) 一种多显示屏并行显示系统及方法
CN101556771B (zh) 用于一液晶显示器控制器的微处理器装置及相关方法
KR102603856B1 (ko) 저 레이턴시 컴포저
CN102043677B (zh) 双操作系统平行处理的方法
CN202093787U (zh) 低成本rgb接口tft模组控制单元
TWI385634B (zh) 用於一液晶顯示器控制器之微處理器裝置及相關方法
CN101777323A (zh) 用于一计算机系统设定一显示器的方法及相关计算机系统
JP5459549B2 (ja) コンピュータシステム及びその余剰コアを用いた通信エミュレート方法
CN202013576U (zh) 一种视觉切割机器人图像采集处理器
KR100958131B1 (ko) 범용 디스플레이 장치
JP2003233434A (ja) 消費電力管理装置
EP2385467A1 (en) State display apparatus

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant