CN101521565A - 主/备系统时钟无缝切换的方法、装置及通信设备 - Google Patents

主/备系统时钟无缝切换的方法、装置及通信设备 Download PDF

Info

Publication number
CN101521565A
CN101521565A CN200810007518A CN200810007518A CN101521565A CN 101521565 A CN101521565 A CN 101521565A CN 200810007518 A CN200810007518 A CN 200810007518A CN 200810007518 A CN200810007518 A CN 200810007518A CN 101521565 A CN101521565 A CN 101521565A
Authority
CN
China
Prior art keywords
clock
master
switching
system clock
slave
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN200810007518A
Other languages
English (en)
Inventor
张榆福
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN200810007518A priority Critical patent/CN101521565A/zh
Priority to PCT/CN2008/073264 priority patent/WO2009105955A1/zh
Publication of CN101521565A publication Critical patent/CN101521565A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/12Synchronisation of different clock signals provided by a plurality of clock generators

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明实施例公开了一种主/备系统时钟无缝切换的方法、装置及通信设备,涉及系统时钟同步技术,为解决主/备系统时钟切换时,线路时钟产生多余脉冲问题而发明。所述方法包括:在收到主/备系统时钟切换申请后,对线路时钟延时N拍,发送主/备系统时钟切换命令;根据所述主/备系统时钟切换命令,进行主/备系统时钟切换。所述装置包括:选择单元、锁相环、时钟切换决策单元和时钟切换时机控制单元,所述通信设备包括主/备系统时钟无缝切换的装置。本发明实施例通过对锁相环输出的线路时钟采用延时N拍,对主/备系统时钟切换时机进行控制,以保证时钟切换时机避开主/备系统时钟的相差,实现了主/备系统时钟的无缝切换。

Description

主/备系统时钟无缝切换的方法、装置及通信设备
技术领域
本发明涉及系统时钟同步技术,尤其涉及一种主/备系统时钟无缝切换的方法及装置。
背景技术
如图1所示,网络产品中网络单元经常对重要单板(或单元)采用1+1形式进行备份,时钟单板(或时钟单元)负责向网络单元中其他单板提供系统同步时钟。网络上地位重要的网络设备中(光传输网及数据通信网)通常会对时钟板(或时钟单元)进行1+1备份,以提高网络设备时钟系统的可靠性。
在主/备系统时钟单元切换时,要求网络单元业务保持正常,实现业务层面的线路侧时钟的平滑过渡,即保证线路侧时钟不出现较大的频偏,实现无缝切换。虽然有的网络单元在主/备系统时钟单元之间采用各种不同的技术,比如采用互锁的方式,来保证主/备系统时钟尽可能的相位对齐,但通常无法做到绝对的相位对齐。
如图2所示,现有技术中的一种主/备系统时钟无缝切换的技术,由锁相环116、失锁检测单元112、选择开关110、分频器120等组成。锁相环116用于基于参考时钟倍频产生需要的线路时钟114;失锁检测单元112检测参考时钟好坏,如果检测到主参考时钟102丢失或频偏,即控制选择开关110选取另外一路备用时钟104,若备用时钟104亦坏,选择开关110则切换至晶体振荡器108选取本地时钟106。若切换前后两时钟间的相差超过某一时间差,例如±3.2ns,则分频器120会通过增加或减小分频值,以保证选择开关110切换时相位的平滑。
在实现本发明过程中,发明人发现现有技术中至少存在如下问题:
1、现有技术对参考时钟(102、104、106)之间相差ΔT小于某一时间差(例如±3.2ns)的情况无法消除;
2、若主/备系统时钟切换时机落在主/备系统时钟相差ΔT内,线路时钟将会产生多余的脉冲,如图3所示。
发明内容
一方面,本发明的实施例提供了一种主/备系统时钟无缝切换的方法,该方法能够在主/备系统时钟切换时,避免线路时钟产生多余脉冲。
为实现上述目的,本发明实施例的技术方案是这样实现的:
一种主/备系统时钟无缝切换的方法,包括以下步骤:
在收到主/备系统时钟切换申请后,对线路时钟延时N拍,发送主/备系统时钟切换命令;
根据所述主/备系统时钟切换命令,进行主/备系统时钟切换。
本发明实施例提供的主/备系统时钟无缝切换的方法,在收到主/备系统时钟切换申请后,通过对线路时钟延时N拍,对主/备系统时钟切换时机进行控制,以保证主/备系统时钟切换时机避开主/备系统时钟的相差,与现有技术相比,解决了在主/备系统时钟切换时,线路时钟产生多余脉冲的问题,保证了线路时钟的平滑过渡,实现了主/备系统时钟的无缝切换,从而提升了网络单元的整体可靠性。
另一方面,本发明的实施例提供了一种主/备系统时钟无缝切换的装置,利用所述装置,能够在主/备系统时钟切换时,避免线路时钟产生多余脉冲。
为实现上述目的,本发明实施例的技术方案是这样实现的:
一种主/备系统时钟无缝切换的装置,包括:
选择单元,用于进行主/备系统时钟切换;
锁相环,用于根据所述主/备系统时钟,倍频产生线路时钟;
时钟切换时机控制单元,用于将所述锁相环产生的线路时钟延时N拍,对所述选择单元的主/备系统时钟切换时机进行控制。
本发明实施例提供的主/备系统时钟无缝切换的装置,通过时钟切换时机控制单元,对所述锁相环产生的线路时钟选取延时N拍,对所述选择单元的主/备系统时钟切换时机进行控制,以保证主/备系统时钟切换时机避开主/备系统时钟的相差,与现有技术相比,解决了在主/备系统时钟切换时,线路时钟产生多余脉冲的问题,保证了线路时钟的平滑过渡,实现了主/备系统时钟的无缝切换,从而提升了网络单元的整体可靠性。
再一方面,本发明的实施例提供了一种通信设备,利用所述设备,能够在主/备系统时钟切换时,避免线路时钟产生多余脉冲。
为实现上述目的,本发明实施例的技术方案是这样实现的:
一种通信设备,包括主/备系统时钟无缝切换的装置,所述主/备系统时钟无缝切换的装置包括:
选择单元,用于进行主/备系统时钟切换;
锁相环,用于根据所述主/备系统时钟,倍频产生线路时钟;
时钟切换时机控制单元,用于将所述锁相环产生的线路时钟延时N拍,对所述选择单元的主/备系统时钟切换时机进行控制。
本发明实施例提供的通信设备,通过时钟切换时机控制单元,对所述锁相环产生的线路时钟选取延时N拍,对所述选择单元的主/备系统时钟切换时机进行控制,以保证主/备系统时钟切换时机避开主/备系统时钟的相差,与现有技术相比,解决了在主/备系统时钟切换时,线路时钟产生多余脉冲的问题,保证了线路时钟的平滑过渡,实现了主/备系统时钟的无缝切换,从而提升了网络单元的整体可靠性。
第四方面,本发明的实施例提供了一种主/备系统时钟无缝切换的方法,利用所述方法,能够在主/备系统时钟切换时,避免线路时钟产生多余脉冲。
为实现上述目的,本发明实施例的技术方案是这样实现的:
一种主/备系统时钟无缝切换的方法,包括以下步骤:
在满足主/备系统时钟切换条件时,对线路时钟延时N拍;
所述N满足:(N-1)*T>ΔT1-ΔT2及N<NT/2+1,其中,
ΔT1为主/备系统时钟的相差;ΔT2为线路时钟的稳态相差;T为线路时钟的时钟周期;NT为线路时钟对主/备系统时钟的倍频数;
进行主/备系统时钟切换。
本发明实施例提供的主/备系统时钟无缝切换的方法,在满足主/备系统时钟切换条件时,通过对线路时钟延时N拍,进行主/备系统时钟切换,以保证主/备系统时钟切换时机避开主/备系统时钟的相差,与现有技术相比,解决了在主/备系统时钟切换时,线路时钟产生多余脉冲的问题,保证了线路时钟的平滑过渡,实现了主/备系统时钟的无缝切换,从而提升了网络单元的整体可靠性。
附图说明
图1为现有技术中系统时钟单元采用1+l备份的结构示意图;
图2为现有技术中一种主/备系统时钟无缝切换技术的电路原理图;
图3为现有技术中主/备系统时钟切换时机不当,线路时钟的脉冲时序图;
图4为本发明实施例提供的主/备系统时钟无缝切换的装置的结构原理图;
图5为本发明实施例在主/备系统时钟切换时机正确时,线路时钟的脉冲时序图;
图6为本发明实施例提供的第一种主/备系统时钟无缝切换的方法的流程图;
图7为本发明实施例一对切换时机延时N拍的线路时钟的脉冲时序图;
图8为本发明实施例二对切换时机延时N拍的线路时钟的脉冲时序图;
图9为本发明实施例三对切换时机延时N拍的线路时钟的脉冲时序图;
图10为本发明实施例提供的第二种主/备系统时钟无缝切换的方法的流程图。
具体实施方式
为了解决主/备系统时钟切换时,线路时钟产生多余脉冲问题,本发明实施例提供了一种主/备系统时钟无缝切换的装置。下面结合附图,对本发明实施例作详细说明。
如图4所示,本发明实施例提供的主/备系统时钟无缝切换的装置,主要由主时钟单元302、备时钟单元304、主分频器306和备分频器308、选择单元310、时钟切换决策单元316、时钟切换时机控制单元312、及锁相环314组成。
其中,主/备时钟单元(302、304),用于向网络单元中其它单元提供系统同步时钟;当主系统时钟质量变差,比如时钟丢失、时钟频偏时,需要切换到备系统时钟,以提高网络设备时钟系统的可靠性;主/备系统时钟之间要尽可能的相位对齐,即相差最小;
主/备分频器(306、308)通过增加或减少分频值,用于实现主/备时钟单元采用互锁的方式来控制主/备系统时钟相差,主/备系统时钟单元输出系统时钟经过背板分别经主/备分频器抵达选择单元310;
选择单元310,用于进行主/备时钟切换,在一路时钟出现故障或异常的情况下,切换到另一路时钟;
锁相环314,用于以选择单元310输出的主/备系统时钟作为参考源,倍频产生需要的线路时钟320;
时钟切换决策单元316,用于监测主/备时钟单元,在出现主/备系统时钟切换条件时,向时钟切换时机控制单元312发送主/备系统时钟切换申请。在本发明实施例中,不但在主/备时钟出现丢失、时钟频偏等质量变差问题时,上报时钟切换时机控制单元312,提出主/备系统时钟切换申请,而且在主/备时钟单元电源出现故障、或主/备时钟单元上报其它硬件告警时,时钟切换决策单元316也提出主/备系统时钟切换申请;
时钟切换时机控制单元312,用于在收到时钟切换决策单元316的主/备系统时钟的切换申请后,对所述锁相环产生的线路时钟延时N拍,对所述选择单元的主/备系统时钟切换时机进行控制。延时N拍的选取具体操作为:根据(N-1)*T>ΔT1-ΔT2及N<NT/2+1,选取适当的N,对线路时钟延时N拍,对选择单元的主/备系统时钟选取时机进行控制;其中,ΔT1为主/备系统时钟的相差;ΔT2为线路时钟的稳态相差;T为线路时钟的时钟周期;NT为线路时钟对主/备系统时钟的倍频数。
如图5所示,选取合适的主/备系统时钟切换时机,将提升系统时钟性能:当选取的主/备系统时钟切换时机避开了主/备系统时钟的相差,线路时钟不会产生多余脉冲,为正确的时钟切换时机;当选取的主/备系统时钟切换时机落入主/备系统时钟的相差,线路时钟将产生多余脉冲,为错误或不当的时钟切换时机。
在本发明实施例中,时钟切换决策单元、时钟切换时机控制单元皆可由逻辑代码实现,也可采用硬件来实现。其中,时钟切换决策单元可以采用或门实现;时钟切换时机控制单元可以采用计数器或可控延时器来实现。
本发明实施例提供的主/备系统时钟无缝切换的装置,通过时钟切换决策单元316对主/备时钟进行跟踪,在出现主/备系统时钟切换条件时,向时钟切换时机控制单元312提出主/备系统时钟切换申请;通过对线路时钟采用延时N拍,由时钟切换时机控制单元312对选择单元310的主/备系统时钟切换时机进行控制,以保证时钟切换时机避开主/备系统时钟的相差,因此,与现有技术相比,解决了在主/备时钟切换时,线路时钟产生多余脉冲的问题,保证了线路时钟的平滑,实现了主/备系统时钟的无缝切换,从而提升了网络单元的整体可靠性。
在本发明实施例中,对主/备系统时钟单元采用互锁的方式来控制主/备系统时钟相差,可保证主/备时钟相差控制在5ns以下,这样可以避免线路时钟产生较大的频偏;在主/备系统时钟出现丢失、时钟频偏等质量变差问题、或在主/备时钟单元电源出现故障、或主/备时钟单元上报其它硬件告警等主/备系统时钟切换条件时,时钟切换决策单元316及时向时钟切换时机控制单元312提出主/备系统时钟切换申请,因此可以对主/备系统时钟进行多方位监测,从而提升网络单元的整体可靠性;而且,时钟切换决策单元和时钟切换时机控制单元既可由逻辑代码(软件)实现,也可采用硬件来实现,实现方式灵活。
基于上述装置,为了解决主/备系统时钟切换时,线路时钟产生多余脉冲问题,本发明实施例提供了第一种主/备系统时钟无缝切换的方法。下面结合附图,对本发明实施例作详细说明。
如图6所示,本发明实施例提供的主/备系统时钟无缝切换的方法,包括步骤:
S1:对主/备时钟单元进行监测,在出现主/备系统时钟切换条件时,发送主/备系统时钟切换申请。
在主/备系统时钟质量变差(比如,时钟丢失、时钟频偏)、或主/备系统时钟单元电源故障、或主/备系统时钟单元上报其它硬件告警等主/备时钟切换条件时,时钟切换决策单元向时钟切换时机控制单元发生时钟切换申请。通常情况下,线路板跟踪主时钟单元,主时钟通过锁相环倍频到线路板需要的线路时钟。
在本发明实施例中,主/备时钟单元采用互相锁定方式对主/备系统时钟相差进行控制,主/备系统时钟通过背板传递给线路板,分别经可配置主/备分频器到达选择单元。
S2:在收到主/备系统时钟切换申请后,对线路时钟延时N拍,发送主/备系统时钟切换命令;
在本发明实施例中,所述对线路时钟延时N拍的具体步骤为:
根据(N-1)*T>ΔT1-ΔT2及N<NT/2+1,选取适当的N,对线路时钟延时N拍;其中,
ΔT1为主/备系统时钟的相差;ΔT2为线路时钟的稳态相差;T为线路时钟的时钟周期;NT为线路时钟对主/备系统时钟的倍频数。
现以几个具体实施例对延时N拍的选取进行具体说明:
实施例一:主/备系统时钟19.44M倍频到线路时钟155.52M
如图7所示,ΔT1为主/备时钟间的相差,在本发明实施例中,取其典型值为3ns;ΔT2为155.52M,为线路时钟的稳态相差,在本发明实施例中,取其典型值为1ns;T为线路时钟的时钟周期,155.52M线路时钟周期为6.43ns;NT为线路时钟对主/备系统时钟的倍频数,主/备时钟19.44M倍频到线路时钟155.52M,NT=8。
在收到主/备系统时钟切换申请后,根据(N-1)*T>ΔT1-ΔT2及N<NT/2+1,选取适当的N,即对线路时钟延时计数N拍。在本发明实施例中,即(N-1)*6.43ns>3ns-1ns,且N<4+1,这样N取2~4皆可。为留有一定裕量,这里N取3,即在对锁相环输出的线路时钟计数3次后,由时钟切换时机控制单元控制选择单元进行主/备系统时钟切换。这样,在图7中,无论主/备系统时钟之间的相位关系是超前还是滞后,即无论备时钟是A还是B,都可以避免切换时机落在主/备时钟相差内,进而避免多余脉冲的出现。
若上述主时钟坏,锁相环输出的155.52MHz线路时钟将产生频偏,通常155.52MHz压控晶振振荡器(Voltage Controlled Crystal Oscillator,VCXO)的最大频偏为±100ppm,则155.52MHz的VCXO时钟周期范围为(6.4293982ns,6.4306842ns)。在周期变化范围内,计数3拍也足以避开主/备时钟间的相差,保证线路时钟不产生多余脉冲。
虽然该种切换方法将导致线路时钟占空比略有变化,但主/备时钟相差3ns对19.44M时钟(周期为51ns)的占空比影响不大,占空比大致由50%增至53%左右。若需要,可通过降低锁相环的鉴相频率来进一步减小对占空比的影响。
实施例二:主/备时钟38.88M倍频到线路时钟622.08M
如图8所示,为了对延时N拍的选取进行说明,在本发明实施例中,ΔT1取值为7ns;ΔT2取值为1ns;622.08M时钟周期为T=1.6ns;主/备时钟38.88M倍频到线路时钟622.08M,NT=16。
在收到主/备系统时钟切换申请后,根据(N-1)*T>ΔT1-ΔT2及N<NT/2+1,选取适当的N,即对对锁相环输出的线路时钟计数N拍。本发明实施例中,即(N-1)*1.6ns>7ns-1ns,且N<8+1,这样N取5~8皆可。为减少对占空比的影响,这里N取5,即在对锁相环输出的线路时钟计数5次后,由选择单元进行主/备系统时钟切换。这样,在图8中,无论主/备系统时钟之间的相位关系是超前还是滞后,即无论备时钟是A还是B,都可以避免切换时机落在主/备时钟相差内,进而避免多余脉冲的出现。
实施例三:主/备时钟19.44M倍频到线路时钟77.76M
如图9所示,为了对延时N拍的选取进行说明,在本发明实施例中,ΔT1取值为5ns;ΔT2取值为1ns;622.08M时钟周期为T=12.86ns;主/备系统时钟38.88M倍频到线路时钟622.08M,NT=4。
在收到主/备系统时钟切换申请后,根据(N-1)*T>ΔT1-ΔT2及N<NT/2+1,选取适当的N,即对锁相环输出的线路时钟计数N拍。本发明实施例中,(N-1)*12.86ns>5ns-1ns,且N<2+1,这样N取2,即在对锁相环输出的线路时钟计数2次后,由选择单元进行主/备系统时钟切换。这样,在图9中,无论主/备系统时钟之间的相位关系是超前还是滞后,即无论备时钟是A还是B,都可以避免切换时机落在主/备时钟相差内,进而避免多余脉冲的出现。
S3:根据所述主/备系统时钟切换命令,进行主/备系统时钟切换。
在本步骤中,由时钟切换时机控制单元向选择单元,发送主/备系统时钟切换命令,在对锁相环输出的线路时钟进行延时N拍,来控制选择单元进行主/备系统时钟切换。
本发明实施例提供的主/备系统时钟无缝切换的方法,通过时钟切换决策单元对主/备时钟单元进行监测,在出现主/备系统时钟切换条件时,向时钟切换时机控制单元发出主/备系统时钟切换申请,由时钟切换时机控制单元对锁相环输出的线路时钟延时N拍,向选择单元发出主/备系统时钟切换命令。其中,延时N拍的选取需满足一定的条件,以保证时钟切换时机避开主/备系统时钟的相差,因此,与现有技术相比,解决了在主/备时钟切换时,线路时钟产生多余脉冲的问题,保证了线路时钟的平滑,实现了主/备系统时钟的无缝切换,从而提升了网络单元的整体可靠性。
在本发明实施例中,对主/备系统时钟单元采用互锁的方式来控制主/备系统时钟相差,保证了主/备时钟相差控制在5ns以下,这样可以避免线路侧时钟产生较大的频偏;在主/备系统时钟出现丢失、时钟频偏等质量变差问题、或在主/备系统时钟单元电源出现故障、或主/备系统时钟单元上报其它硬件告警等主/备时钟切换条件时,时钟切换决策单元及时向时钟切换时机控制单元提出主/备系统时钟切换申请,因此,可以对主/备系统时钟进行多方位监测,从而提升了网络单元的整体可靠性。
基于上述方法和装置,为了解决主/备系统时钟切换时,线路时钟产生多余脉冲问题,本发明实施例提供了一种通信设备,包括主/备系统时钟无缝切换的装置,所述主/备系统时钟无缝切换的装置包括:
选择单元,用于进行主/备系统时钟切换;
锁相环,用于根据所述主/备系统时钟,倍频产生线路时钟;
时钟切换时机控制单元,用于将所述锁相环产生的线路时钟延时N拍,对所述选择单元的主/备系统时钟切换时机进行控制;
时钟切换决策单元,用于监测主/备时钟单元,在出现主/备系统时钟切换条件时,向时钟切换时机控制单元发送主/备系统时钟切换申请。
所述时钟切换时机控制单元,采用计数器或可控延时器实现,或由逻辑代码实现。所述时钟切换决策单元,采用或门实现,或由逻辑代码实现。
本发明实施例提供的通信设备,通过时钟切换时机控制单元,对所述锁相环产生的线路时钟选取延时N拍,对所述选择单元的主/备系统时钟切换时机进行控制,以保证主/备系统时钟切换时机避开主/备系统时钟的相差,与现有技术相比,解决了在主/备系统时钟切换时,线路时钟产生多余脉冲的问题,保证了线路时钟的平滑过渡,实现了主/备系统时钟的无缝切换,从而提升了网络单元的整体可靠性;而且,时钟切换决策单元和时钟切换时机控制单元既可由逻辑代码(软件)实现,也可采用硬件来实现,实现方式灵活。
基于上述通信设备,为了解决主/备系统时钟切换时,线路时钟产生多余脉冲问题,本发明实施例还提供了第二种主/备系统时钟无缝切换的方法,如图10所示,包括以下步骤:
D1:在满足主/备系统时钟切换条件时,对线路时钟延时N拍;
所述N满足:(N-1)*T>ΔT1-ΔT2及N<NT/2+1,其中,
ΔT1为主/备系统时钟的相差;ΔT2为线路时钟的稳态相差;T为线路时钟的时钟周期;NT为线路时钟对主/备系统时钟的倍频数。
所述主/备系统时钟切换条件包括:主/备系统时钟质量变差、或主/备系统时钟单元电源故障、或主/备系统时钟单元硬件告警。
延时N拍的选取如上述第一种主/备系统时钟无缝切换的方法所述。
本发明实施例采用互相锁定方式对主/备时钟相差进行控制。
D2:进行主/备系统时钟切换。
在本步骤中,由时钟切换时机控制单元向选择单元,发送主/备系统时钟切换命令,在对锁相环输出的线路时钟进行延时N拍,来控制选择单元进行主/备系统时钟切换。
本发明实施例提供的主/备系统时钟无缝切换的方法,在满足主/备系统时钟切换条件时,通过对线路时钟延时N拍,进行主/备系统时钟切换,以保证主/备系统时钟切换时机避开主/备系统时钟的相差,与现有技术相比,解决了在主/备系统时钟切换时,线路时钟产生多余脉冲的问题,保证了线路时钟的平滑过渡,实现了主/备系统时钟的无缝切换,从而提升了网络单元的整体可靠性。
显然,本领域的技术人员可以对本发明实施例进行各种改动和变形,而不脱离本发明实施例的精神和范围。这样,倘若本发明实施例的这些修改和变形属于本发明实施例权利要求及其等同技术的范围之内,则本发明实施例也意图包含这些改动和变形在内。

Claims (14)

1、一种主/备系统时钟无缝切换的方法,其特征在于,包括以下步骤:
在收到主/备系统时钟切换申请后,对线路时钟延时N拍,发送主/备系统时钟切换命令;
根据所述主/备系统时钟切换命令,进行主/备系统时钟切换。
2、根据权利要求1所述的主/备系统时钟无缝切换的方法,其特征在于,所述对线路时钟延时N拍的具体步骤为:
根据(N-1)*T>ΔT1-ΔT2及N<NT/2+1,选取N,对线路时钟延时N拍;其中,
ΔT1为主/备系统时钟的相差;ΔT2为线路时钟的稳态相差;T为线路时钟的时钟周期;NT为线路时钟对主/备系统时钟的倍频数。
3、根据权利要求1或2所述的主/备系统时钟无缝切换的方法,其特征在于,所述步骤还包括:
对主/备时钟单元进行监测,在出现主/备系统时钟切换条件时,发送主/备系统时钟切换申请。
4、根据权利要求3所述的主/备系统时钟无缝切换的方法,其特征在于,所述主/备系统时钟切换条件包括:
主/备系统时钟质量变差、或主/备系统时钟单元电源故障、或主/备系统时钟单元硬件告警。
5、根据权利要求1所述的主/备系统时钟无缝切换的方法,其特征在于,所述步骤还包括:
采用互相锁定方式对主/备时钟相差进行控制。
6、一种主/备系统时钟无缝切换的装置,其特征在于,包括:
选择单元,用于进行主/备系统时钟切换;
锁相环,用于根据所述主/备系统时钟,倍频产生线路时钟;
时钟切换时机控制单元,用于将所述锁相环产生的线路时钟延时N拍,对所述选择单元的主/备系统时钟切换时机进行控制。
7、根据权利要求6所述的主/备系统时钟无缝切换的装置,其特征在于,所述装置还包括:
时钟切换决策单元,用于监测主/备时钟单元,在出现主/备系统时钟切换条件时,向时钟切换时机控制单元发送主/备系统时钟切换申请。
8、根据权利要求6或7所述的主/备系统时钟无缝切换的装置,其特征在于,所述装置还包括:
主/备分频器,用于增加或减少分频值锁定主/备系统时钟单元的主/备系统时钟。
9、根据权利要求6所述的主/备系统时钟无缝切换的装置,其特征在于,
所述时钟切换时机控制单元,采用计数器或可控延时器实现,或由逻辑代码实现。
10、根据权利要求6或7所述的主/备系统时钟无缝切换的装置,其特征在于,
所述时钟切换决策单元,采用或门实现,或由逻辑代码实现。
11、一种通信设备,其特征在于,包括主/备系统时钟无缝切换的装置,所述主/备系统时钟无缝切换的装置包括:
选择单元,用于进行主/备系统时钟切换;
锁相环,用于根据所述主/备系统时钟,倍频产生线路时钟;
时钟切换时机控制单元,用于将所述锁相环产生的线路时钟延时N拍,对所述选择单元的主/备系统时钟切换时机进行控制。
12、一种主/备系统时钟无缝切换的方法,其特征在于,包括以下步骤:
在满足主/备系统时钟切换条件时,对线路时钟延时N拍;
所述N满足:(N-1)*T>ΔT1-ΔT2及N<NT/2+1,其中,
ΔT1为主/备系统时钟的相差;ΔT2为线路时钟的稳态相差;T为线路时钟的时钟周期;NT为线路时钟对主/备系统时钟的倍频数;
进行主/备系统时钟切换。
13、根据权利要求12所述的主/备系统时钟无缝切换的方法,其特征在于,所述主/备系统时钟切换条件包括:
主/备系统时钟质量变差、或主/备系统时钟单元电源故障、或主/备系统时钟单元硬件告警。
14、根据权利要求12所述的主/备系统时钟无缝切换的方法,其特征在于,所述步骤还包括:
采用互相锁定方式对主/备时钟相差进行控制。
CN200810007518A 2008-02-26 2008-02-26 主/备系统时钟无缝切换的方法、装置及通信设备 Pending CN101521565A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN200810007518A CN101521565A (zh) 2008-02-26 2008-02-26 主/备系统时钟无缝切换的方法、装置及通信设备
PCT/CN2008/073264 WO2009105955A1 (zh) 2008-02-26 2008-11-29 主/备系统时钟无缝切换的方法、装置及通信设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN200810007518A CN101521565A (zh) 2008-02-26 2008-02-26 主/备系统时钟无缝切换的方法、装置及通信设备

Publications (1)

Publication Number Publication Date
CN101521565A true CN101521565A (zh) 2009-09-02

Family

ID=41015514

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200810007518A Pending CN101521565A (zh) 2008-02-26 2008-02-26 主/备系统时钟无缝切换的方法、装置及通信设备

Country Status (2)

Country Link
CN (1) CN101521565A (zh)
WO (1) WO2009105955A1 (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101895425A (zh) * 2010-07-13 2010-11-24 中兴通讯股份有限公司 一种主备无缝切换装置和方法
CN102724033A (zh) * 2012-06-07 2012-10-10 中兴通讯股份有限公司 实现主备时钟相位对齐的方法和主控单板
CN103001789A (zh) * 2011-09-19 2013-03-27 中兴通讯股份有限公司 时钟倒换方法和装置
CN103412615A (zh) * 2013-08-22 2013-11-27 中国航天科工集团第三研究院第八三五七研究所 一种用于uart接口芯片的无毛刺自适应时钟切换方法
CN103529689A (zh) * 2013-10-09 2014-01-22 上海微小卫星工程中心 主备卫星钟时频信号无缝切换装置及方法
CN105406984A (zh) * 2015-10-22 2016-03-16 上海斐讯数据通信技术有限公司 一种实现主备倒换背板时钟的系统及方法
CN106154824A (zh) * 2016-08-19 2016-11-23 北京航天自动控制研究所 一种星载时钟冗余系统及方法
CN106658626A (zh) * 2015-10-29 2017-05-10 中兴通讯股份有限公司 一种时钟切换的方法、装置及基站
CN109254522A (zh) * 2018-09-26 2019-01-22 上海星秒光电科技有限公司 时钟切换装置、方法及时间测量设备、方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114594669B (zh) * 2020-12-04 2023-07-21 青岛鼎信通讯股份有限公司 一种暂态录波型故障指示器的精确同步方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5517638A (en) * 1993-05-13 1996-05-14 Texas Instruments Incorporated Dynamic clock switching circuitry and method
GB2287107B (en) * 1994-02-23 1998-03-11 Advanced Risc Mach Ltd Clock switching
CN1329789C (zh) * 2003-07-30 2007-08-01 华为技术有限公司 一种防止主备时钟切换时总时钟输出产生毛刺的方法

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101895425A (zh) * 2010-07-13 2010-11-24 中兴通讯股份有限公司 一种主备无缝切换装置和方法
CN101895425B (zh) * 2010-07-13 2014-03-12 中兴通讯股份有限公司 一种主备无缝切换装置和方法
CN103001789A (zh) * 2011-09-19 2013-03-27 中兴通讯股份有限公司 时钟倒换方法和装置
CN103001789B (zh) * 2011-09-19 2017-09-29 中兴通讯股份有限公司 时钟倒换方法和装置
CN102724033A (zh) * 2012-06-07 2012-10-10 中兴通讯股份有限公司 实现主备时钟相位对齐的方法和主控单板
CN103412615A (zh) * 2013-08-22 2013-11-27 中国航天科工集团第三研究院第八三五七研究所 一种用于uart接口芯片的无毛刺自适应时钟切换方法
CN103529689B (zh) * 2013-10-09 2016-02-03 上海微小卫星工程中心 主备卫星钟时频信号无缝切换装置及方法
CN103529689A (zh) * 2013-10-09 2014-01-22 上海微小卫星工程中心 主备卫星钟时频信号无缝切换装置及方法
CN105406984A (zh) * 2015-10-22 2016-03-16 上海斐讯数据通信技术有限公司 一种实现主备倒换背板时钟的系统及方法
CN105406984B (zh) * 2015-10-22 2019-05-31 上海斐讯数据通信技术有限公司 一种实现主备倒换背板时钟的系统及方法
CN106658626A (zh) * 2015-10-29 2017-05-10 中兴通讯股份有限公司 一种时钟切换的方法、装置及基站
CN106658626B (zh) * 2015-10-29 2020-12-22 中兴通讯股份有限公司 一种时钟切换的方法、装置及基站
CN106154824A (zh) * 2016-08-19 2016-11-23 北京航天自动控制研究所 一种星载时钟冗余系统及方法
CN106154824B (zh) * 2016-08-19 2019-04-09 北京航天自动控制研究所 一种星载时钟冗余系统及方法
CN109254522A (zh) * 2018-09-26 2019-01-22 上海星秒光电科技有限公司 时钟切换装置、方法及时间测量设备、方法

Also Published As

Publication number Publication date
WO2009105955A1 (zh) 2009-09-03

Similar Documents

Publication Publication Date Title
CN101521565A (zh) 主/备系统时钟无缝切换的方法、装置及通信设备
US4672299A (en) Clock control circuit for phase control
US7242740B2 (en) Digital phase-locked loop with master-slave modes
JP3274639B2 (ja) データ信号切換装置
EP1262022A2 (en) Phase lock loop system and method
US5748569A (en) Apparatus and method for clock alignment and switching
US6683848B1 (en) Frame synchronization and fault protection for a telecommunications device
WO2012081196A1 (ja) 信号選択回路及び信号選択方法
JP4661509B2 (ja) 伝送装置
EP1553478A1 (en) A redundant synchronous clock distribution method, a related clock module and a related clock slave device
JP2602421B2 (ja) クロック受信分配システム
JPH06104882A (ja) 網同期クロック供給装置
JPH021479B2 (zh)
JP3593743B2 (ja) クロック回路
CN1838586A (zh) 实现时钟主备倒换无误码的方法及装置
KR100222406B1 (ko) 이중화 구조를 가지는 클럭 동기 장치 및 이중화 구현 방법
JP2019121927A (ja) クロック切替え装置
JP3720552B2 (ja) 二重化クロックの同期制御システム
JP2949310B2 (ja) クロック供給装置及び通信ネットワークシステム
KR100207858B1 (ko) 자체 동기 신호 공급 회로
KR100257344B1 (ko) 디지탈 피엘엘 회로
KR100328761B1 (ko) 광통신 시스템의 시스템 클럭 유니트 스위칭 장치
JP2001326627A (ja) 同期源信号切替回路
CN118199131A (zh) 一种多阀控级联的阀控系统及方法
JP4484490B2 (ja) ネットワーククロック切替装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20090902