CN101516149A - 发光二极管驱动集成电路装置灰阶数据位元分配处理方法 - Google Patents
发光二极管驱动集成电路装置灰阶数据位元分配处理方法 Download PDFInfo
- Publication number
- CN101516149A CN101516149A CNA200810005273XA CN200810005273A CN101516149A CN 101516149 A CN101516149 A CN 101516149A CN A200810005273X A CNA200810005273X A CN A200810005273XA CN 200810005273 A CN200810005273 A CN 200810005273A CN 101516149 A CN101516149 A CN 101516149A
- Authority
- CN
- China
- Prior art keywords
- data
- integrated circuit
- bit
- circuit device
- gray scale
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明是在提供一种发光二极管驱动集成电路装置内灰阶数据位元分配处理方法,包括下列步骤:一、在发光二极管驱动集成电路装置中将原始灰阶数据分为高位元数据与低位元数据两部份;二、将低位元数据转为多笔位元数较少的叠加数据;三、将高位元数据加上叠加数据形成显示数据;四、每笔原始灰阶数据转为多笔数据量较少的显示数据;五、显示数据以更高的更新频率显示画面;藉此,使具有利用较少的数据量达成较多的灰阶数,并能提升高位元部份的画面更新率。
Description
技术领域
本发明是有关于一种发光二极管驱动集成电路装置内灰阶数据位元分配处理方法,尤指一种通过以分割重组的方式降低数据量,利用调整权值及更新率来得到与原始灰阶数据相同的显示灰阶。
背景技术
一般现有技术的发光二极管驱动集成电路装置内灰阶数据位元处理的方法,是将发光二极管驱动集成电路装置内的原始灰阶数据就其位元、位元值及定义权值予以处理,举例如下:请参阅图1,当原始灰阶数据A为12位(Bit),其位元A1:0~11;位元值A2:1、1、0、0、1、1、0、0、1、1、0、1;定义权值A3:1、2、4、8、16、32、64、128、256、512、1024、2048,故原始灰阶数据A的加权总和A4为2867;若采原始灰阶数据一次处理的方式,一旦位元值A2传输错误,将影响原始灰阶数据A的加权总和A4;且无法利用较少的数据量达成处理较多的灰阶数,不能达到提升画面更新率等的功效,故在实际使用上仍不符合使用者之所需。
发明内容
因此,本发明的主要目的是在于提供一种发光二极管驱动集成电路装置内灰阶数据位元分配处理方法,通过利用较少的数据量达成较多的灰阶数,并能提升高位元部份的画面更新率等效果,增加其实用性。
为达上述的目的,本发明是一种发光二极管驱动集成电路装置内灰阶数据位元分配处理方法,包括下列步骤:一、在发光二极管驱动集成电路装置中将原始灰阶数据分为高位元数据与低位元数据两部份;二、将低位元数据转为多笔位元数较少的叠加数据;三、将高位元数据加上叠加数据形成显示数据;四、每笔原始灰阶数据转为多笔数据量较少的显示数据;五、显示数据以更高的更新频率显示画面。
经此方式处理后,能使画面的高色阶部份更新率提升,但完整的灰阶数依然能在原来时间内完成,而使本发明兼具有利用较少的数据量达成较多的灰阶数,并能提升高位元部份的画面更新率等效果,而适用于各种发光二极管驱动集成电路装置内灰阶数据位元分配处理。藉此,利用较少的数据量达成运算较多的灰阶数,减少位元传输错误的机率,并能提升高位元部份的画面更新率,增加其功能性。
附图说明
图1是现有技术的使用示意图;
图2是本发明的使用步骤示意图;
图3是本发明的使用示意图。
附图标记说明:A-原始灰阶数据12位;A1-位元;A2-位元值;A3-定义权值;A4-加权总和;10-在发光二极管驱动集成电路装置中将原始灰阶数据分为高位元数据与低位元数据两部份;20-将低位元数据转为多笔位元数较少的叠加数据;30-将高位元数据加上叠加数据形成显示数据;40-每笔原始灰阶数据转为多笔数据量较少的显示数据;50-显示数据以更高的更新频率显示画面;60-原始灰阶数据12Bi t;61-位元;62-位元值;63-定义权值;64-加权总和;70-高位元数据9Bit;71-位元;72-位元值;73-定义权值;80-低位元数据3Bit;81-位元;82-位元值;83-定义权值;90-显示数据10Bit;91-位元;92-位元值;93-定义权值;100-个别加权值;110-加权总和。
具体实施方式
请参阅图2、图3,本发明是一种发光二极管驱动集成电路装置内灰阶数据位元分配处理方法,其包括下列步骤:
一、在发光二极管驱动集成电路装置中将原始灰阶数据60分为高位元数据70与低位元数据80两部份(步骤10)。
二、将低位元数据80转为多笔位元数较少的叠加数据(步骤20)。
三、将高位元数据70加上叠加数据形成显示数据(步骤30)。
四、每笔原始灰阶数据60可转为多笔数据量较少的显示数据90(步骤40)。
五、显示数据90以更高的更新频率显示画面(步骤50)。
其中,该在发光二极管驱动集成电路装置中的各位元61,71,81,91代表的亮度定义权值63,73,83,93已被设定,并以多次更新还原原始灰阶数据60的权值总和64。
藉以上步骤以构成一种发光二极管驱动集成电路装置内灰阶数据位元分配处理方法;请参阅图2、图3,本发明的特点是在于该发光二极管驱动集成电路装置内灰阶数据位元分配处理方法,是可通过在发光二极管驱动集成电路装置中,将原始灰阶数据60分为高位元数据70与低位元数据80两部份,而低位元数据80转成多笔位元数较少的叠加数据,并以加高的更新率(更新率是指周期的倒数,意即一定时间内完成的周期数;而所谓完成一个周期(Cycle),指的就是将原始灰阶数据60完整显示一次所需的时间。也就是发光二极管驱动集成电路装置驱动LED,完整点亮及关闭所花费的时间;LED能显示明暗变化是以位元数据控制,其数量称的为灰阶数。灰阶数据是由多个位元组成,越高的灰阶数需要越多位元组成灰阶数据。进入发光二极管驱动集成电路装置中的灰阶数据,各位元被赋予的权值不同,再通过位元值62,72,82,92换算定义权值63,73,83,93而得到应该显示的灰阶)而获得相同的原始灰阶表现,完整的灰阶仍在原周期内完成,但高位元部份(标准灰阶数据)的更新率可因此提高数倍。使得本发明具有利用较少的数据量达成较多的灰阶数,并能提升高位元部份的画面更新率等效果,增加其实用性。
请参阅图3(以12位(bit)的原始灰阶数据60为例),使用时,首先在发光二极管驱动集成电路装置中将12Bit的原始灰阶数据60(位元61:0~11;位元值62:1、1、0、0、1、1、0、0、1、1、0、1;定义权值63:1、2、4、8、16、32、64、128、256、512、1024、2048)分为高位元数据9Bit70(位元71:0~8;位元值72:0、1、1、0、0、1、1、0、1;定义权值73:8、16、32、64、128、256、512、1024、2048)与低位元数据3Bit80(位元81:0~2;位元值82:1、1、0;定义权值83:1、2、4)两部份,然后将低位元数据3Bit80转为多笔位元数较少的叠加数据1Bit,再将高位元数据9Bit70加上叠加数据1Bit形成显示数据10Bit90,最后每笔原始灰阶数据12Bit60可转为多笔数据量较少的显示数据10Bit90(位元91:0~9;而1~9位元的8组对应位元值92相同:0、1、1、0、0、1、1、0、1,另0位元8组对应位元值92分别为:0、0、0、0、1、1、1、0;1~9位元91的8组对应定义权值93相同:1、2、4、8、16、32、64、128、256,另位元91的0位元的8组对应定义权值93分别为:0、0、0、0、1、1、1、0),而此时原始灰阶数据12Bit所转为8笔数据量较少的显示数据10Bit的个别加权值100分别为358、358、358、358、359、359、359、358,故其加权总和110为2867,且该8笔数据量较少的显示数据10Bit的加权总和110与原始灰阶数据12Bit60的加权总和64相同(皆为2867),故得以加高的更新率(更新率是指周期的倒数,意即一定时间内完成的周期数。)而获得相同的原始灰阶表现,完整的灰阶仍在原周期内完成,但高位元部份(标准灰阶数据)的更新率可因此提高数倍。使得本发明具有利用较少的数据量达成较多的灰阶数,并能提升高位元部份的画面更新率等效果,增加其实用性。
以上具体实施方式仅为本发明的较佳实施例,其对本发明而言是说明性的,而非限制性的。本领域的技术人员在不超出本发明精神和范围的情况下,对之进行变换、修改甚至等效,这些变动均会落入本发明的权利要求保护范围。
Claims (2)
1、一种发光二极管驱动集成电路装置内灰阶数据位元分配处理方法,其特征在于,包括下列步骤:
一、在发光二极管驱动集成电路装置中将原始灰阶数据分为高位元数据与低位元数据两部份;
二、将低位元数据转为多笔位元数较少的叠加数据;
三、将高位元数据加上叠加数据形成显示数据;
四、每笔原始灰阶数据转为多笔数据量较少的显示数据;以及
五、根据显示数据以更高的更新频率显示画面。
2根据权利要求1所述的发光二极管驱动集成电路装置内灰阶数据位元分配处理方法,其特征在于,该在发光二极管驱动集成电路装置中的各位元代表的亮度权重已被设定,并以多次更新还原原始灰阶数据的权值总和。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200810005273A CN101516149B (zh) | 2008-02-20 | 2008-02-20 | 发光二极管驱动集成电路装置灰阶数据位元分配处理方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200810005273A CN101516149B (zh) | 2008-02-20 | 2008-02-20 | 发光二极管驱动集成电路装置灰阶数据位元分配处理方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101516149A true CN101516149A (zh) | 2009-08-26 |
CN101516149B CN101516149B (zh) | 2012-10-24 |
Family
ID=41040372
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200810005273A Active CN101516149B (zh) | 2008-02-20 | 2008-02-20 | 发光二极管驱动集成电路装置灰阶数据位元分配处理方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101516149B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105096800A (zh) * | 2015-08-13 | 2015-11-25 | 京东方科技集团股份有限公司 | 灰阶电压转换方法及其模块、数据驱动电路和显示面板 |
CN105575314A (zh) * | 2016-02-26 | 2016-05-11 | 厦门天马微电子有限公司 | 一种灰阶处理方法、灰阶处理装置及显示装置 |
CN111883046A (zh) * | 2020-07-16 | 2020-11-03 | 昀光微电子(上海)有限公司 | 双帧分权融合扫描方法、扫描装置及显示装置 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5959598A (en) * | 1995-07-20 | 1999-09-28 | The Regents Of The University Of Colorado | Pixel buffer circuits for implementing improved methods of displaying grey-scale or color images |
JP4390483B2 (ja) * | 2003-06-19 | 2009-12-24 | シャープ株式会社 | 液晶中間調表示方法及びその方法を用いた液晶表示装置 |
-
2008
- 2008-02-20 CN CN200810005273A patent/CN101516149B/zh active Active
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105096800A (zh) * | 2015-08-13 | 2015-11-25 | 京东方科技集团股份有限公司 | 灰阶电压转换方法及其模块、数据驱动电路和显示面板 |
CN105575314A (zh) * | 2016-02-26 | 2016-05-11 | 厦门天马微电子有限公司 | 一种灰阶处理方法、灰阶处理装置及显示装置 |
CN105575314B (zh) * | 2016-02-26 | 2018-10-23 | 厦门天马微电子有限公司 | 一种灰阶处理方法、灰阶处理装置及显示装置 |
CN111883046A (zh) * | 2020-07-16 | 2020-11-03 | 昀光微电子(上海)有限公司 | 双帧分权融合扫描方法、扫描装置及显示装置 |
CN111883046B (zh) * | 2020-07-16 | 2021-11-05 | 昀光微电子(上海)有限公司 | 双帧分权融合扫描方法、扫描装置及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN101516149B (zh) | 2012-10-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105551432B (zh) | 灰度显示驱动方法及灰度显示驱动装置 | |
CN104050928B (zh) | 用于led显示器的灰度显示驱动方法及装置 | |
JP7466709B2 (ja) | バックライト駆動方法、装置及びコンピュータ設備 | |
CN107077815A (zh) | 混合标量矢量抖动显示方法及设备 | |
CN111143613B (zh) | 选择视频封面的方法、系统、电子设备与存储介质 | |
CN102354482B (zh) | Led显示系统和显示方法 | |
CN103339944A (zh) | 在彩色显示器上执行像素的色彩调整的系统和方法 | |
CN109460794A (zh) | 一种数据特征提取方法、系统及电子设备和存储介质 | |
CN101516149B (zh) | 发光二极管驱动集成电路装置灰阶数据位元分配处理方法 | |
CN105788551B (zh) | 一种可兼容多种显示模式的驱动系统 | |
CN104769664A (zh) | 采用帧特定复合贡献色彩的显示设备 | |
CN107241637B (zh) | 基于hsb颜色模式的应用图标智能搭配背板色板的方法 | |
CN107111989A (zh) | 用于基于环境光水平的自适性图像再现的设备及方法 | |
CN110515951A (zh) | 一种bom标准化方法、系统及电子设备和存储介质 | |
CN104769665A (zh) | 采用帧特定复合贡献色彩的显示设备 | |
CN106133791B (zh) | 用于颜色压缩的群聚和编码 | |
US10580343B2 (en) | Display data transmission method and apparatus, display panel drive method and apparatus | |
CN1637495A (zh) | 液晶显示装置及其驱动方法 | |
CN109196575A (zh) | Oled感知内容创建和内容编制 | |
CN106875234A (zh) | 奖励值的调整方法、装置和服务器 | |
CN107623965B (zh) | 数字脉宽调制方法、数字脉宽调制器及调光系统 | |
TWI782856B (zh) | 顯示數據之儲存和顯示方法及利用其之顯示裝置和資訊處理裝置 | |
CN101964171B (zh) | 一种数据传输方法 | |
CN102622963A (zh) | 简易通用的显示屏全硬件控制系统 | |
CN113408638A (zh) | 模型训练方法、装置、设备和计算机存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |