CN101424720B - 对利用电磁耦合器的高速总线模拟验证的方法及设备 - Google Patents

对利用电磁耦合器的高速总线模拟验证的方法及设备 Download PDF

Info

Publication number
CN101424720B
CN101424720B CN2008101769082A CN200810176908A CN101424720B CN 101424720 B CN101424720 B CN 101424720B CN 2008101769082 A CN2008101769082 A CN 2008101769082A CN 200810176908 A CN200810176908 A CN 200810176908A CN 101424720 B CN101424720 B CN 101424720B
Authority
CN
China
Prior art keywords
electromagnetic signal
electronic component
recovery
parts
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2008101769082A
Other languages
English (en)
Other versions
CN101424720A (zh
Inventor
T·欣克
L·塔特
J·本哈姆
J·克里特克洛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN101424720A publication Critical patent/CN101424720A/zh
Application granted granted Critical
Publication of CN101424720B publication Critical patent/CN101424720B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/25Arrangements for measuring currents or voltages or for indicating presence or sign thereof using digital measurement techniques
    • G01R19/2506Arrangements for conditioning or analysing measured signals, e.g. for indicating peak values ; Details concerning sampling, digitizing or waveform capturing

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Dc Digital Transmission (AREA)

Abstract

本发明的名称为对利用电磁耦合器的高速总线模拟验证的方法及设备,在至少一个实施例中提供了一种设备,所述设备包括电磁耦合器,用于提供采样电磁信号;电子元件,用于从电磁耦合器接收采样电磁信号,放大及恢复类微分输出信号,并通过单位传递函数提供恢复的采样电磁信号给示波器。将描述其他实施例并提出权利要求。

Description

对利用电磁耦合器的高速总线模拟验证的方法及设备
技术领域
本发明涉及电磁探测领域,尤其涉及利用电磁耦合器的高速总线模拟验证的方法及设备。
背景技术
输入/输出(I/O)总线探测一直使用各种直连技术实现,示例直连技术可包括连接到示波器或逻辑分析器的基于阻抗的探测器技术。但是,当总线加速到更高级别的数据速率时,传统直连探测可能产生测试链接(LUT)的信号完整性问题。
发明内容
本发明的第一方面在于一种设备,包括:电子元件,所述电子元件用于接收来自电磁耦合器的采样电磁信号、放大和恢复类微分输出信号,并通过单位传递函数提供恢复的采样电磁信号给示波器。
本发明的另一方面在于一种设备,包括:用于对来自测试线路的信号进行采样的部件;用于放大并恢复输出信号的部件;用于通过单位传递函数传输EM信号到示波器的部件。
本发明的又一方面在于一种系统,包括:电磁耦合器,所述电磁耦合器用于接收基于链路上数据的电磁信号;电子元件,所述电子元件用于从所述电磁耦合器接收所述电磁信号并且放大和恢复类微分输出信号,所述电子元件包括自动增益控制器以通过单位传递函数提供信号给分析器件;以及所述分析器件,所述分析器件用于接收所述恢复的电磁信号以使对应于所述恢复的电磁信号的数据信号能够被验证。
附图说明
当结合附图阅读时,根据本发明对器件的详细描述、优选实施例及权利要求,本发明的实施方式将更易理解。虽然之前及下面的文字及图示公开内容集中在本发明的公开器件及优选实施例,但可清楚地理解它们仅是说明和示例并且本发明的实施方式也不局限于此。
下面是对附图的简单描述,图中类似的组件使用类似的附图标记进行表示,其中:
图1是根据本发明的示例实施例,对使用电磁耦合器的高速总线进行模拟验证的示例系统的方框图;
图2是根据本发明的示例实施例,对使用电磁耦合器的高速总线进行模拟验证的示例电子元件解决方案的方框图;
图3是根据本发明的示例实施例,适于实现对使用电磁耦合器的高速总线模拟验证的示例电子装置的方框图。
具体实施方式
在下面的详细描述中,将会参考本发明实施例给出示例尺寸/模型/取值/范围,也会用到其他实施例。虽然为了描述本发明的示例实施例而提到了特定细节,但对本领域技术人员显而易见的是无需这些特定细节,本发明也是可以实施的。
在下面的讨论中,将会用到术语耦合器探测器及耦合器,上述术语是可互换的。此外,不同器件将标记为第一、第二和/或第三器件。术语第一、第二和/或第三的使用只是符号,不用于确定器件相对于其它器件的特定位置。
本发明的实施例将给出用于直连电磁(EM)耦合器探测器(或耦合器)的电子元件。EM耦合器探测器(例如直连耦合器探测器)利用耦合自测试链路LUT上信号的串扰来采样测试链路(LUT)。采样信号用于恢复LUT中出现的模拟信号。在一个实施例中,利用电子接收元件实现上述功能(下文中也称为电子元件)。耦合器探测器输出LUT信号的类微分(derivative-like)信号。通过对所述信号积分,恢复LUT输出信号。由于积分函数是微分函数的逆运算,所以基带信号以成比例的形式得到恢复。在一个实施例中,包括了放大及单位传递函数(unity transfer function)以提供对LUT信号的精确近似。本发明的实施例将利用分析器件提供对信令验证或逻辑调试的探测。
图1是根据本发明的一个示例实施例,对使用电磁耦合器的高速总线的模拟验证的示例系统的结构图。也可使用其他实施例及配置。图1显示了通过LUT 106耦合的传送器件102及接收器件104。术语LUT是指传送器件102及接收器件104之间的至少一个信号连接。虽然下文使用术语LUT,但传送器件102及接收器件104可以通过总线、互联、信号线、印刷电路板(pcb)迹线、挠性电缆、微同轴(micro-coax)和/或其他电子连接部件耦合。
传送器件102可包括数据生成器件以生成例如在LUT 106上传送到接收器件104的数据模式。数据波形可以是差分DC编码数据或可以是差分非-DC编码数据的数据波形。传送器件102可在芯片上提供而接收器件104可在另一芯片上提供,这样至少要有LUT 106连接在两个芯片之间以使在两个芯片之间能够传送数据波形。数据波形可以在产品(至少包括两个芯片中的一个)验证过程期间、产品(至少包括两个芯片中的一个)调试期间和/或产品(至少包括两个芯片中的一个)实际应用期间被传送和/或验证。
图1中示出的系统100可包括耦合到LUT 106的EM耦合器108及连接到EM耦合器108的电子元件110。它们之间可使用微同轴、印刷电路板(pcb)迹线、挠性电缆和/或其他电子连接部件连接。EM耦合器108可提供采样电磁信号。电子元件110可基于LUT 106上传送的数据(或数据模式)从EM耦合器108接收采样电磁信号。电子元件110可提供恢复的采样电磁信号。
作为一个示例,EM耦合器108可包括为LUT 106的每个迹线差分对提供的两个并行信号迹线。EM耦合器108可耦合到LUT 106,例如直接-耦合。此外,EM耦合器108可以是通过电感及电容耦合耦合到LUT 106的交流电(AC)。作为一个示例,耦合器探测器强度(LUT信号的耦合信号的度量)可以设置为0.1<Kc<0.2,其中Kc定义为耦合系数(即耦合器输出电压相对于在耦合器探测器输入处的LUT电压的比率)以消减LUT信号能量的大约1%到4%。EM耦合器108的其它示例也在本发明的范围之内。
系统100的电子元件110可执行信号处理以获取恢复的电磁信号,所述信号可用于验证或无效LUT 106上传送的基带信号。LUT 106上的信号可以是例如非归零二进制(BNRZ)数据、8B10B数据或64B66B数据。也可以使用其它类型的数据。
换而言之,电子元件110可提供恢复的电磁信号。电子元件110的输入及输出可以是有差异的(differential)。电子元件110的输出信号可提供给分析器件112以对LUT上传送的基带信号进行验证或无效。分析器件112可以是示波器,或其它分析恢复的数据的设备。相应地,电子元件110执行对接收电磁信号的信号处理以使与恢复的采样信号对应的模拟信号能够得到验证。
在一个实施例中,为提供沿LUT 106传送信号的接近近似,电子元件110可对EM耦合器108的输出放大并积分,并通过单位传递函数将恢复的信号提供给分析器件112。在一个实施例中,电子元件110有足够的带宽传输基带信号。
分析器件112可包括数字信号处理能力114。在一个实施例中,分析器件112可具有度量及监视进入的EM恢复的信号并且还过滤电子元件110所引起的抖动的能力。在一个实施例中,这里描述的电子元件110执行的功能可通过数字信号处理能力114的配置整体或部分地实现。也就是说,数字信号处理能力114可通过类积分器传递函数及均衡技术编程来实现EM耦合器108的输出转换。
图2是根据本发明的一个示例实施例,对使用电磁耦合器的高速总线进行模拟验证的示例电子元件解决方案的结构图。如图所示,电子元件110可包括输入202、输入端204、积分器206、偏移控制208、有源反馈增益210、下调控制(droop control)212、均衡器214、输出驱动216以及输出218。输入202表示从EM耦合器108输入到可提供阻抗匹配的输入端204的采样信号的传输。
在所述示例中,积分器206可看作电子元件110的第一级,有源反馈增益210可看作电子元件110的第二级,均衡器214可看做电子元件110的第三级。也可使用其它数量的级及级组件。
EM耦合器108可通过类高通滤波器传递函数耦合来自LUT 106的信息(即电磁信号)。换而言之,EM耦合器108可具有高通滤波器响应。积分器206可执行对从EM耦合器108接收的数据信号的反向转换。积分器206将总传递函数变换成带通滤波器,所述滤波器宽度足以匹配LUT 106上数据的频率容量。积分器206可设计或调整为提供特定滤波器功能。作为一个示例,积分器206的单位增益频率可等于LUT 106的数据率的频率容量。相应地,积分器206可提供滤波器功能以转换接收的采样电磁信号。
有源反馈增益210提供可调整的信号增益。在一个实施例中,有源反馈增益210使电子元件110能够补偿总体电压增益,以便于可在分析器件112中实现单位增益传递函数。
偏移控制208及下调控制212的反馈环可分别执行偏移校正及下调电压校正。在一个实施例中,偏移控制208及下调控制212可通过测试模式提供现场(in-situ)校准,由此传递函数可训练并调整到已知模式。在另一实施例中,EM耦合器108可放置在分析器件112的校准点上,在所述位置,在EM耦合器108再安装到LUT 106上之前校准源发生器提供训练模式。
均衡器214可提高高频容量以补偿LUT 106上的任一线路损失。输出驱动216可输出沿输出218的恢复的电磁信号到分析器件112,所述输出218可以是高性能同轴电缆。在一个实施例中,输出驱动216可包含对输出信号前置补偿的能力。
如前所述,所有或部分电子元件110可以实现为分析器件112的数字信号处理能力114的配置。在一个实施例中,电子元件110包括小增益的高速放大器,其余信号转换由数字信号处理能力114实现。
图3是根据本发明的示例实施例,适于实现使用电磁耦合器的高速总线模拟验证的示例电子装置的结构图。电子装置300用于表示多种能够从本发明教导获益的传统或非传统的电子装置、便携电脑、蜂窝电话、无线通信用户单元、个人数字助理或其它电子装置中的任意一种。根据附图的示例实施例,电子装置300可以包括如图3所示耦合的一个或多个处理器302、存储器控制器304、系统存储器306、输入/输出控制器308、网络控制器310以及输入/输出器件312。电子装置300可包括可受益于本发明的教导的元件之间的高速连接。在一个实施例中,EM耦合器(例如EM耦合器108)及EM接收器(例如电子元件110)可合并到电子装置300的元件(例如系统存储器306的模块)中或在电子装置300的元件之间。
处理器302可表示包括但不限于一个或多个微处理器、可编程逻辑器件(PLD)、可编程逻辑阵列(PLA)、专用集成电路(ASIC)、微控制器等等的多种控制逻辑中的任一种,但本发明不限于这方面。在一个实施例中,处理器302是Intel
Figure G2008101769082D0006195916QIETU
兼容处理器。处理器302可具有可被例如应用或操作系统调用的包括多条机器级指令的指令集。
存储器控制器304可表示可将电子装置300的系统存储器306与其它元件之间接口的任意类型的芯片集或控制逻辑。在一个实施例中,处理器302及存储器控制器304之间的连接可以是包括的高速/高频串行链路。在另一实施例中,存储器控制器304可以合并到处理器302中,而高速链路可以直接连接处理器302与系统存储器306。
系统存储器306可表示任意类型的存储器器件,该存储器器件用于存储已经或将被处理器302使用数据及指令。通常,尽管本发明不在这方面作限定,但系统存储器306可包括动态随机访问存储器(DRAM)。在一个实施例中,系统存储器306可包括Rambus DRAM(RDRAM)。在另一实施例中,系统存储器306可包括双数据率同步DRAM(DDRSDRAM)。
输入/输出(I/O)控制器308可表示将I/O器件312与电子装置300的其它元件之间接口的任意类型的芯片集或控制逻辑。在一个实施例中,I/O控制器308可看作是南桥。在另一实施例中,I/O控制器308可符合Peripheral Component Interconnect(PCI)ExpressTMBaseSpecification,Revision 1.0a,PCI Special Interrest Group,released April 15,2003(外设元件互联(PCI)ExpressTM基本说明书,修订版1.0a,PCI特别兴趣组织(PCI Special Interest Group),2003年4月15日发布)。
网络控制器310可表示允许电子装置300与其它电子装置或器件通信的任一类型器件。在一个实施例中,网络控制器310可符合TheInstitute of Electrical and Electronics Engineers,Inc.(IEEE)802.11b standard(approved September 16,1999,supplement toANSI/IEEE Std 802.11,1999 Edition)(电气和电子工程师协会(IEEE)802.11b标准(1999年9月16日通过,ANSI/IEEE 802.11标准补充,1999版本))。在另一实施例中,网络控制器310可以是以太网络接口卡。
输入/输出(I/O)器件312可表示提供输入到电子装置300或处理来自电子装置300的输出的任一类型的器件、外设或元件。
由于上文提到的积分器件可具有用于过滤输入热噪音的较低带宽,本发明的实施例可达到低噪音性能。此外,在放大器链前部处的积分器件的高DC增益可高于任意输入噪音。噪音性能可通过调整积分器件的单位增益进一步达到更高频率。
虽然本发明实施例是通过参考许多说明性实施例进行描述的,但应该了解,本领域技术人员在本发明的精神及原则范围内可设计出更多其它的修改及实施例。更具体地说,在上述公开内容、附图及所附权利要求未脱离本发明精神的范围内对元件部分和/或主要结合设置中的设置合理的变更及修改是可能的。除了对元件部分和/或设置的变更及修改,备选用法对本领域技术人员也是显而易见的。

Claims (20)

1.一种设备,包括:
电子元件,接收来自与测试链路耦合的直连电磁耦合器探测器交流电的采样电磁信号,放大所述采样电磁信号并且将经放大的采样电磁信号恢复为出现在所述测试链路上的电磁信号,以及通过单位传递函数提供所述恢复的电磁信号给示波器。
2.根据权利要求1所述的设备,其中所述电子元件包括自动增益控制器,所述自动增益控制器通过单位传递函数提供所述恢复的电磁信号给所述示波器。
3.根据权利要求1所述的设备,其中所述电子元件包括传输所述恢复的电磁信号的足够带宽。
4.根据权利要求1所述的设备,其中所述电子元件包括带有测试模式的现场校准,通过所述现场校准将所述传递函数训练并调整到已知模式。
5.根据权利要求1所述的设备,其中所述电子元件包括前置补偿器,所述前置补偿器对所述恢复的电磁信号进行前置补偿并通过高性能同轴电缆将所述恢复的电磁信号传送给所述示波器。
6.根据权利要求1所述的设备,其中所述电子元件包括存储器模块。
7.根据权利要求1所述的设备,其中所述电子元件包括所述示波器的数字信号处理能力的配置。
8.根据权利要求7所述的设备,其中所述电子元件包括所述示波器外部的离散元件及所述示波器的数字信号处理能力的配置的组合。
9.一种设备,包括:
用于对测试链路LUT上的电磁信号进行采样的部件;
用于放大并恢复采样电磁信号的部件;
用于通过单位传递函数传送所述恢复的电磁信号到示波器的部件。
10.根据权利要求9所述的设备,还包括用于通过已知模式对用于放大、恢复及传送的部件校准的部件。
11.根据权利要求9所述的设备,还包括验证所述LUT上的电磁信号的部件。
12.根据权利要求9所述的设备,其中用于恢复的所述部件包括用于对采样电磁信号积分的部件。
13.根据权利要求9所述的设备,其中用于传送的所述部件包括用于自动控制信号增益的部件。
14.根据权利要求9所述的设备,其中用于传送的所述部件包括用于前置补偿所述恢复的电磁信号的部件。
15.一种系统,包括:
直连电磁耦合器探测器交流电,耦合成接收并采样基于链路上数据的电磁信号;
电子元件,从所述直连电磁耦合器探测器交流电接收采样电磁信号并且放大采样电磁信号和将经放大的采样电磁信号恢复为基于链路上数据的电磁信号,所述电子元件包括自动增益控制器以通过单位传递函数提供所述恢复的电磁信号给分析器件;以及
所述分析器件,接收所述恢复的电磁信号以使与所述恢复的电磁信号对应的数据信号能够被验证。
16.根据权利要求15所述的系统,其中所述电子元件还包括带有测试模式的现场校准,通过所述现场校准所述传递函数得到训练并调整到已知模式。
17.根据权利要求15所述的系统,其中所述电子元件还包括对所述恢复的电磁信号前置补偿的前置补偿器。
18.根据权利要求15所述的系统,其中所述电子元件包括所述分析器件的数字信号处理能力的配置。
19.根据权利要求15所述的系统,其中所述电子元件包括所述分析器件外部的离散元件与所述分析器件数字信号处理能力配置的组合。
20.根据权利要求15所述的系统,其中所述分析器件包括消除所述电子元件所引起抖动的滤波器。
CN2008101769082A 2007-09-27 2008-09-26 对利用电磁耦合器的高速总线模拟验证的方法及设备 Expired - Fee Related CN101424720B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/862332 2007-09-27
US11/862,332 US20090085697A1 (en) 2007-09-27 2007-09-27 Method and apparatus for analog validation of high speed buses using electromagnetic couplers

Publications (2)

Publication Number Publication Date
CN101424720A CN101424720A (zh) 2009-05-06
CN101424720B true CN101424720B (zh) 2012-05-30

Family

ID=40418366

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008101769082A Expired - Fee Related CN101424720B (zh) 2007-09-27 2008-09-26 对利用电磁耦合器的高速总线模拟验证的方法及设备

Country Status (5)

Country Link
US (1) US20090085697A1 (zh)
JP (1) JP5057585B2 (zh)
CN (1) CN101424720B (zh)
DE (1) DE102008048294A1 (zh)
TW (1) TWI396850B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7900098B2 (en) * 2008-04-01 2011-03-01 Intel Corporation Receiver for recovering and retiming electromagnetically coupled data
CN102833041B (zh) * 2012-08-23 2015-01-07 中国航天科技集团公司第九研究院第七七一研究所 一种针对高速总线传输通信系统上的快速捕获系统
TWI503670B (zh) * 2013-10-07 2015-10-11 Giga Byte Tech Co Ltd 應用於高速匯流排裝置之功率輸出級控制系統之裝置與方法
JP6976748B2 (ja) 2017-06-30 2021-12-08 キヤノン株式会社 画像形成装置、サーバ装置、情報処理システム、画像形成装置の制御方法、及びプログラム
KR102659414B1 (ko) * 2018-09-10 2024-04-23 삼성전자 주식회사 Em 센서 모듈을 포함하는 전자 장치 및 이의 제어 방법
JP2020113965A (ja) * 2019-01-15 2020-07-27 日置電機株式会社 信号読取システム

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101030195A (zh) * 2007-04-13 2007-09-05 北京工业大学 一种补偿示波器时基抖动的方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62233092A (ja) * 1986-04-02 1987-10-13 Yaskawa Electric Mfg Co Ltd 交流電動機における検出用変圧器の低周波特性補償回路
JPH09321672A (ja) * 1996-03-29 1997-12-12 Fujitsu Ltd 線路等化器制御方法並びに積分回路,周波数シフト回路及び伝送装置
US6009488A (en) * 1997-11-07 1999-12-28 Microlinc, Llc Computer having packet-based interconnect channel
JPH11183537A (ja) * 1997-12-24 1999-07-09 Nec Corp 電流波形の測定方法及び測定装置
US6392402B1 (en) * 1998-07-30 2002-05-21 Fluke Corporation High crest factor rms measurement method
US6625682B1 (en) * 1999-05-25 2003-09-23 Intel Corporation Electromagnetically-coupled bus system
US6573801B1 (en) * 2000-11-15 2003-06-03 Intel Corporation Electromagnetic coupler
SE517968C2 (sv) * 2000-12-13 2002-08-06 Ericsson Telefon Ab L M Förfarande och arrangemang för linjärisering av utsignal
US7415367B2 (en) * 2003-05-20 2008-08-19 Arcom Digital, Llc System and method to locate common path distortion on cable systems
US7002430B2 (en) * 2003-05-30 2006-02-21 Intel Corporation Compact non-linear geometry electromagnetic coupler for use with digital transmission systems
US7061251B2 (en) * 2004-01-15 2006-06-13 Bae Systems Information And Electronic Systems Integration Inc. Method and apparatus for transmission line and waveguide testing
US7202756B2 (en) * 2005-06-24 2007-04-10 Intel Corporation Electromagnetic coupler with direct current signal detection
US7365532B2 (en) * 2006-03-31 2008-04-29 Intel Corporation Apparatus to receive signals from electromagnetic coupler
US7605671B2 (en) * 2007-09-26 2009-10-20 Intel Corporation Component-less termination for electromagnetic couplers used in high speed/frequency differential signaling

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101030195A (zh) * 2007-04-13 2007-09-05 北京工业大学 一种补偿示波器时基抖动的方法

Also Published As

Publication number Publication date
CN101424720A (zh) 2009-05-06
US20090085697A1 (en) 2009-04-02
TWI396850B (zh) 2013-05-21
TW200931034A (en) 2009-07-16
JP2009103692A (ja) 2009-05-14
DE102008048294A1 (de) 2009-04-09
JP5057585B2 (ja) 2012-10-24

Similar Documents

Publication Publication Date Title
CN101424720B (zh) 对利用电磁耦合器的高速总线模拟验证的方法及设备
Casper et al. An 8-Gb/s simultaneous bidirectional link with on-die waveform capture
KR101208164B1 (ko) 전자기적으로 커플링된 데이터를 복구하고 리타이밍하는 집적 회로, 방법 및 시스템
MY138464A (en) Communication interface for diagnostic circuits of an integrated circuit
Zerbe et al. A 5 Gb/s link with matched source synchronous and common-mode clocking techniques
CN103312636A (zh) 信息处理装置、串行通信系统和装置以及通信初始化方法
CN109828872A (zh) 信号测试装置及方法
CN100517257C (zh) 高速外围部件互连总线接口测试装置
CN202210280U (zh) 串行数据传输系统
CN109358995A (zh) 一种多功能测试背板及测试方法
CN101441606A (zh) 高速/高频差分信号传输中使用的电磁耦合器的无部件终端
US7365532B2 (en) Apparatus to receive signals from electromagnetic coupler
Pandey et al. Signal Integrity and Compliance Test of DSI and CSI2 Serial Interface over MIPI D-PHY
US7382843B2 (en) System with a clocked interface
Muzaffar et al. A self-synchronizing, low-power, low-complexity transceiver for body-coupled communication
CN102981991A (zh) 串行数据传输系统及方法
CN103312280B (zh) Usb信号放大电路
US8098766B2 (en) Transceiver with switch circuit for routing data from receiver to transmitter
Chen et al. FPGA-based Train Onboard PCIe Board Design and Implementation
CN205176183U (zh) 用于激光器老化在线检测的检测装置
KR20150082900A (ko) 차동 신호를 이용한 노이즈 제거를 위한 배전 단말 장치
CN215072731U (zh) 一种信号测量电路、采集卡及测试设备
Ammendola et al. A 34 Gbps data transmission system with FPGAs embedded transceivers and QSFP+ modules
CN205680088U (zh) 跨时钟域数据的传输装置及异步电路
CN116048905A (zh) 调试器、调试方法及调试系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120530

Termination date: 20190926

CF01 Termination of patent right due to non-payment of annual fee