CN101356725A - 放大器、放大方法以及滤波器 - Google Patents

放大器、放大方法以及滤波器 Download PDF

Info

Publication number
CN101356725A
CN101356725A CNA2007800013298A CN200780001329A CN101356725A CN 101356725 A CN101356725 A CN 101356725A CN A2007800013298 A CNA2007800013298 A CN A2007800013298A CN 200780001329 A CN200780001329 A CN 200780001329A CN 101356725 A CN101356725 A CN 101356725A
Authority
CN
China
Prior art keywords
mentioned
capacitor elements
variable
static capacitor
variable static
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2007800013298A
Other languages
English (en)
Other versions
CN101356725B (zh
Inventor
饭田幸生
吉泽淳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2006345074A external-priority patent/JP2008099224A/ja
Priority claimed from JP2006345075A external-priority patent/JP2008099225A/ja
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN101356725A publication Critical patent/CN101356725A/zh
Application granted granted Critical
Publication of CN101356725B publication Critical patent/CN101356725B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/005Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements using switched capacitors, e.g. dynamic amplifiers; using switched capacitors as resistors in differential amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • H03F3/195High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only in integrated circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/70Charge amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F7/00Parametric amplifiers
    • H03F7/04Parametric amplifiers using variable-capacitance element; using variable-permittivity element
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H19/00Networks using time-varying elements, e.g. N-path filters
    • H03H19/004Switched capacitor networks
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/507A switch being used for switching on or off a supply or supplying circuit in an IC-block amplifier circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/513Indexing scheme relating to amplifiers the amplifier being made for low supply voltages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/519Indexing scheme relating to amplifiers the bias or supply voltage or current of the drain side of a FET amplifier being controlled to be on or off by a switch
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/522Indexing scheme relating to amplifiers the bias or supply voltage or current of the gate side of a FET amplifier being controlled to be on or off by a switch
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/525Indexing scheme relating to amplifiers the bias or supply voltage or current of the source side of a FET amplifier being controlled to be on or off by a switch

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Amplifiers (AREA)
  • Networks Using Active Elements (AREA)

Abstract

本发明提供一种放大器,该放大器具备:第1可变静电电容元件,其静电电容可变;第2可变静电电容元件,其静电电容可变,与第1可变静电电容元件电气连接,相对于第1可变静电电容元件为逆导电型;以及第1输入部,其对第1可变静电电容元件和第2可变静电电容元件选择性地输入偏置电压和电压信号,在对第1可变静电电容元件和第2可变静电电容元件输入偏置电压和电压信号的情况下,将第1可变静电电容元件和第2可变静电电容元件的静电电容设为第1值,将第1可变静电电容元件和第2可变静电电容元件的静电电容设为小于第1值的第2值,从而对电压信号进行放大。

Description

放大器、放大方法以及滤波器
技术领域
本发明涉及一种放大器、放大方法以及滤波器。
背景技术
近年来,在将RF(Radio Frequency:射频)电路和数字电路集成在一个CMOS(Complementary Metal Oxide Semiconductor:互补金属氧化物半导体)芯片中的无线通信用SoC(System OnChip:片上系统)中,使用高速时钟下的电流模式采样、开关/电容电路等模拟离散时间信号处理技术,开发了使RF电路微细化以及低功耗化的技术。
作为使用由MOSFET(Metal Oxide Semiconductor Fieldeffect transistor:金属氧化物场效应晶体管)构成的离散时间参量放大器(MOSFET参量放大器)实现RF电路的微细化以及低功耗化的技术,例如可举出专利文献1。
专利文献1:美国专利申请公开2005/275026号说明书
发明内容
发明所要解决的问题
然而,上述的现有MOSFET参量放大器将输入到MOSFET参量放大器的偏置电压和电压信号以叠加的状态一起放大。因此,MOSFET参量放大器的输出信号会高到需要程度以上,接受该输出信号的后级结构要素必须具备较高耐压性等,该输出信号的处理会变得困难。另外,当MOSFET参量放大器的输出信号高到需要程度以上时,变得不适合电路的微细化、低功耗化。并且,当MOSFET参量放大器的输出信号变得比电源电压还大时,MOSFET的电容下降,该输出信号的信号波形将产生失真。
因此,本发明是鉴于上述问题而完成的,本发明的目的在于提供一种新的、改良后的放大器、放大方法、以及滤波器,能够将输入到放大器的偏置电压和电压信号中的该电压信号进行放大。
用于解决问题的方案
为了达到上述目的,根据本发明的第1观点,提供一种放大器,其具备:第1可变静电电容元件,其静电电容可变;第2可变静电电容元件,其静电电容可变,与上述第1可变静电电容元件电气连接,相对于上述第1可变静电电容元件为逆导电型;以及第1输入部,其对上述第1可变静电电容元件和上述第2可变静电电容元件选择性地输入偏置电压和电压信号,其中,在对上述第1可变静电电容元件和上述第2可变静电电容元件中输入上述偏置电压和上述电压信号的情况下,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为第1值,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为小于上述第1值的第2值,对上述电压信号进行放大。
上述放大器具备第1可变静电电容元件、第2可变静电电容元件、以及第1输入部。第1可变静电电容元件的静电电容可变。另外,第2可变静电电容元件相对于第1可变静电电容元件为逆导电型,其静电电容可变。第1输入部对1可变静电电容元件和第2可变静电电容元件选择性地输入偏置电压和电压信号。第1可变静电电容元件和第2可变静电电容元件在输入上述偏置电压和上述电压信号的情况下,将静电电容设为第1值来蓄积电荷。然后,第1可变静电电容元件和第2可变静电电容元件使静电电容减小到小于上述第1值的第2值,从而输出将上述电压信号放大上述第1值相对上述第2值的倍数而得到的输出电压信号。此外,抵消与上述偏置电压在第1可变静电电容元件和第2可变静电电容元件中的放大量相当的电荷,因此上述偏置电压实质上没有被放大。
另外,也可以对上述第1可变静电电容元件和上述第2可变静电电容元件施加用于抵消上述偏置电压放大量的电压。
对上述第1可变静电电容元件和上述第2可变静电电容元件例如施加电源电压,由此能够抵消与放大后的上述偏置电压的放大量相当的电荷。
另外,上述第1可变静电电容元件和上述第2可变静电电容元件也可以例如是MOS可变电抗器,上述第1输入部例如具备第1开关,上述第1可变静电电容元件和上述第2可变静电电容元件的栅极端子分别与上述第1开关连接,上述第1可变静电电容元件的源极端子和漏极端子例如通过第2开关连接到输出电源电压的电源、或者接地,上述第2可变静电电容元件的源极端子和漏极端子例如通过第3开关连接到上述电源、或者接地,在上述第2开关连接到上述电源的情况下,上述第3开关被接地,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值,在上述第2开关被接地的情况下,上述第3开关连接到上述电源,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值。
上述第1可变静电电容元件和上述第2可变静电电容元件例如是MOS可变电抗器,分别具有互相相反的导电性。另外,第1输入部例如具备第1开关,根据第1开关的开闭选择性地将上述偏置电压和上述电压信号输入到上述第1可变静电电容元件和上述第2可变静电电容元件。第1可变静电电容元件和上述第2可变静电电容元件的栅极端子分别与上述第1开关连接。另外,上述第1可变静电电容元件的源极端子和漏极端子例如通过第2开关连接到输出电源电压的电源、或者接地,上述第2可变静电电容元件的源极端子和漏极端子例如通过第3开关连接到上述电源、或者接地。
在此,在上述第2开关连接到上述电源的情况下,上述第3开关被接地,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值。另外,在上述第2开关被接地的情况下,上述第3开关连接到上述电源,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值。使上述第2开关和上述第3开关的连接端相互不同来进行动作,由此互为逆导电型的上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容增减变得相同。
另外,上述第1可变静电电容元件和上述第2可变静电电容元件也可以例如是MOS可变电抗器,上述第1输入部具备第1开关,上述第1可变静电电容元件的源极端子和漏极端子、以及上述第2可变静电电容元件的源极端子和漏极端子分别与上述第1开关连接,上述第2可变静电电容元件的栅极端子通过第2开关连接到输出电源电压的电源、或者接地,上述第1可变静电电容元件的栅极端子通过第3开关连接到上述电源、或者接地,在上述第2开关连接到上述电源的情况下,上述第3开关被接地,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值,在上述第2开关被接地的情况下,上述第3开关连接到上述电源,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值。
上述第1可变静电电容元件和上述第2可变静电电容元件例如是MOS可变电抗器,分别具有相互相反的导电性。另外,第1输入部例如具备第1开关,能够根据第1开关的开闭选择性地对上述第1可变静电电容元件和上述第2可变静电电容元件输入上述偏置电压和上述电压信号。上述第1可变静电电容元件的源极端子和漏极端子、以及上述第2可变静电电容元件的源极端子和漏极端子分别与上述第1开关连接。另外,上述第2可变静电电容元件的栅极端子例如通过第2开关连接到输出电源电压的电源、或者接地,上述第1可变静电电容元件的栅极端子例如通过第3开关连接到上述电源、或者接地。
在此,在上述第2开关连接到上述电源上的情况下,上述第3开关被接地,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值。另外,在上述第2开关被接地的情况下,上述第3开关连接到上述电源,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值。使上述第2开关和上述第3开关的连接端相互不同来进行动作,由此能够使互为逆导电型的上述第1可变静电电容元件和上述第2可变静电电容元件中的静电电容增减变得相同。通过这种结构能够在维持偏置电压的情况下放大信号电压。
另外,也可以具备:至少一个以上调整用可变静电电容元件,其与上述第1可变静电电容元件、或者上述第2可变静电电容元件为相同导电型,栅极宽度小于上述第1可变静电电容元件、以及上述第2可变静电电容元件;以及例如至少一个以上调整用开关,将上述至少一个以上调整用可变静电电容元件的源极端子以及漏极端子分别连接到上述电源、或者接地,上述至少一个以上调整用可变静电电容元件的栅极端子分别与上述第1开关连接,与上述第1可变静电电容元件、或者上述第2可变静电电容元件并联连接到上述第1输入部。
上述放大器例如具备至少一个以上调整用可变静电电容元件、以及至少一个以上调整用开关。上述调整用可变静电电容元件分别与上述第1可变静电电容元件、或者上述第2可变静电电容元件为相同导电型,是栅极宽度小于上述第1可变静电电容元件和上述第2可变静电电容元件的可变静电电容元件。调整用可变静电电容元件的栅极(Gate)端子分别与上述第1开关连接,源极(Source)端子和漏极(Drain)端子分别连接到与调整用可变静电电容元件对应的上述调整用开关。通过使上述调整用开关的连接状态与上述第2开关(在调整用可变静电电容元件与上述第1可变静电电容元件为相同导电型的情况下)、或者上述第3开关(在调整用可变静电电容元件与上述第2可变静电电容元件为相同导电型的情况下)一致,能够间接地调整上述第1可变静电电容元件的栅极端子面积、或者上述第2可变静电电容元件的栅极端子面积。
另外,也可以还具备:第3可变静电电容元件,其静电电容可变;以及第4可变静电电容元件,其静电电容可变,与上述第3可变静电电容元件电气连接,相对于上述第3可变静电电容元件为逆导电型,上述第3可变静电电容元件和上述第4可变静电电容元件例如是MOS可变电抗器,上述第3可变静电电容元件的源极端子和漏极端子、以及上述第4可变静电电容元件的源极端子和漏极端子分别与上述第1开关连接,上述第4可变静电电容元件的栅极端子通过上述第2开关连接到输出电源电压的电源、或者接地,上述第3可变静电电容元件的栅极端子通过上述第3开关连接到输出电源电压的电源、或者接地,在上述第2开关连接到上述电源上的情况下,上述第3开关被接地,将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为上述第1值,在上述第2开关被接地的情况下,上述第3开关连接到上述电源,将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为上述第2值。
上述放大器能够还具备第3可变静电电容元件和第4可变静电电容元件。第3可变静电电容元件和第4可变静电电容元件例如是MOS可变电抗器,分别具有相互相反的导电性。第3可变静电电容元件和第4可变静电电容元件的源极端子和漏极端子例如分别与上述第1开关连接。另外,第4可变静电电容元件的栅极端子例如通过上述第2开关连接到输出电源电压的电源、或者接地,第3可变静电电容元件的栅极端子例如通过上述第3开关连接到上述电源、或者接地。
在此,在上述第2开关连接到上述电源的情况下,上述第3开关被接地,将第3可变静电电容元件和第4可变静电电容元件的静电电容设为第1值。另外,在上述第2开关被接地的情况下,上述第3开关连接到上述电源,将第3可变静电电容元件和第4可变静电电容元件的静电电容设为第2值。通过使上述第2开关和上述第3开关的连接端相互不同来进行动作,能够使互为逆导电型的第3可变静电电容元件和第4可变静电电容元件的静电电容增减变得相同。通过这种结构,能够在维持偏置电压的情况下放大信号电压。
另外,也可以是上述第1输入部选择性地输入上述偏置电压、和构成作为上述电压信号的差动信号的正相电压信号,上述第1可变静电电容元件和上述第2可变静电电容元件将静电电容设为小于上述第1值的第2值来对上述正相电压信号进行放大,该放大器还具备:第3可变静电电容元件,其静电电容可变;第4可变静电电容元件,其静电电容可变,与上述第3可变静电电容元件电气连接,相对于上述第3可变静电电容元件为逆导电型;以及第2输入部,其对上述第3可变静电电容元件和上述第4可变静电电容元件选择性地输入上述偏置电压、和相位与上述正相电压信号反相的反相电压信号,在对上述第3可变静电电容元件和上述第4可变静电电容元件输入上述偏置电压和上述反相电压信号的情况下,将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为第3值,并将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为小于上述第3值的第4值,从而对上述反相电压信号进行放大。
上述放大器还具备第3可变静电电容元件、第4可变静电电容元件、以及第2输入部。上述第3可变静电电容元件和上述第4可变静电电容元件具有相互相反的导电性,与上述第1可变静电电容元件和上述第2可变静电电容元件对应。另外,上述第2输入部是与上述第1输入部对应的结构要素。上述第1输入部对上述第1可变静电电容元件和上述第2可变静电电容元件选择性地输入上述偏置电压、以及构成作为上述电压信号的差动信号的正相电压信号。另外,上述第2输入部对上述第3可变静电电容元件和上述第4可变静电电容元件选择性地输入上述偏置电压、以及相位相对于上述正相电压信号反相的反相电压信号。在此,同步进行上述第1输入部和上述第2输入部中的上述正相电压信号、或者上述反相电压信号的输入。因此,上述放大器从上述第1可变静电电容元件和上述第2可变静电电容元件输出对上述正相电压信号进行放大得到的输出电压信号,另外,从上述第3可变静电电容元件和上述第4可变静电电容元件输出对上述反相电压信号进行放大得到的输出电压信号,由此输出差动信号。
另外,也可以是上述第1可变静电电容元件、上述第2可变静电电容元件、上述第3可变静电电容元件、以及上述第4可变静电电容元件例如是MOS可变电抗器,上述第1输入部例如具备第1开关,上述第2输入部例如具备第2开关,上述第1可变静电电容元件和上述第2可变静电电容元件的栅极端子与上述第1开关连接,上述第3可变静电电容元件和上述第4可变静电电容元件的栅极端子与上述第2开关连接,上述第1可变静电电容元件和上述第3可变静电电容元件的源极端子以及/或者漏极端子例如通过第3开关连接到输出电源电压的电源、或者接地,上述第2可变静电电容元件和上述第4可变静电电容元件的源极端子以及/或者漏极端子例如通过第4开关连接到上述电源、或者接地,在上述第3开关连接到上述电源的情况下,上述第4开关被接地,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值,并且将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为上述第3值,在上述第3开关被接地的情况下,上述第4开关连接到上述电源,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值,并且将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为上述第4值。
上述第1可变静电电容元件和上述第2可变静电电容元件例如是MOS可变电抗器,分别具有相互相反的导电性。同样地,上述第3可变静电电容元件和上述第4可变静电电容元件例如是MOS可变电抗器,分别具有相互相反的导电性。另外,第1输入部例如具备第1开关,根据第1开关的开闭选择性地对上述第1可变静电电容元件和上述第2可变静电电容元件输入上述偏置电压和上述正相电压信号。同样地,第2输入部例如具备第2开关,根据第2开关的开闭选择性地对上述第3可变静电电容元件和上述第4可变静电电容元件输入上述偏置电压和上述反相电压信号。第1可变静电电容元件和第2可变静电电容元件的栅极端子分别与上述第1开关连接,第3可变静电电容元件和上述第4可变静电电容元件的栅极端子分别与上述第2开关连接。在此,上述第1可变静电电容元件和上述第3可变静电电容元件的源极端子以及/或者漏极端子例如通过第3开关连接到输出电源电压的电源、或者接地,另外,上述第2可变静电电容元件和上述第4可变静电电容元件的源极端子以及/或者漏极端子例如通过第4开关连接到上述上述电源、或者接地。
在此,在上述第2开关连接到上述电源的情况下,上述第3开关被接地,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值,将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为上述第3值。另外,在上述第2开关被接地的情况下,上述第3开关连接到上述电源,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值,将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为上述第4值。使上述第2开关和上述第3开关的连接端相互不同来进行动作,由此互为逆导电型的上述第1可变静电电容元件和上述第2可变静电电容元件、以及互为逆导电型的上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容增减变得相同。
另外,也可以是在使上述电压信号衰减的情况下,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为大于上述第1值的第3值,该放大器还具备:至少一个第3可变静电电容元件,其与上述第1可变静电电容元件并联连接到上述第1输入部,与上述第1可变静电电容元件是相同导电型,其静电电容可变;以及至少一个第4可变静电电容元件,其与上述第2可变静电电容元件并联连接到上述第1输入部,与上述第2可变静电电容元件是相同导电型,其静电电容可变。
将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为大于上述第1值的第3值,由此能够使上述电压信号以上述第1值相对于上述第3值的倍数衰减。另外,上述放大器还具备至少一个第3可变静电电容元件、以及至少一个第4可变静电电容元件。上述第3可变静电电容元件与上述第1可变静电电容元件为相同导电型,其静电电容可变。另外,上述第4可变静电电容元件与上述第2可变静电电容元件为相同导电型,其静电电容可变。在此,上述第3可变静电电容元件和上述第4可变静电电容元件与上述第1可变静电电容元件和上述第2可变静电电容元件相同,通过将静电电容减小到小于上述第1值的第2值能够放大上述第1值相对于上述第2值的倍数,另外,通过将静电电容设为大于上述第1值的第3值,能够使上述电压信号衰减上述第1值相对于上述第3值的倍数。因此,通过独立地改变上述第1可变静电电容元件和上述第2可变静电电容元件中的静电电容的增减、以及上述第3可变静电电容元件和上述第4可变静电电容元件中的静电电容的增减,能够切换从上述放大器输出的输出电压信号的增益。
另外,也可以在上述第1输入部的前级具备至少一个静电电容元件,该至少一个静电电容元件具有规定的静电电容,能够蓄积与上述规定静电电容相当的电荷,上述第1输入部所输入的上述电压信号是上述第1可变静电电容元件、上述第2可变静电电容元件、以及上述至少一个静电电容元件电荷共享的电压信号。
对上述放大器输入由在上述第1输入部前级所具备的至少一个静电电容元件、上述第1可变静电电容元件、以及上述第2可变静电电容元件电荷共享的电压信号,能够对该电荷共享的电压信号进行放大。因此,上述放大器例如能够用在由SINC滤波器构成的电荷主滤波器(charged main filter)电路的最终级。
另外,上述MOS可变电抗器例如也可以是反型模式的MOS可变电抗器。
另外,上述MOS可变电抗器例如也可以是蓄积模式的MOS可变电抗器。
上述MOS可变电抗器例如可以设为反型模式的MOS可变电抗器、或者蓄积模式的MOS可变电抗器。上述反型模式的MOS可变电抗器和上述蓄积模式的MOS可变电抗器的静电电容的增减结构不同,但是两者都能够进行静电电容的增减,因此放大器能够将输入的偏置电压和电压信号中的该电压信号放大。
另外,为了达到上述目的,根据本发明的第2观点,提供一种放大器,具备:第1可变静电电容部,其静电电容可变;第2可变静电电容部,其静电电容可变,与上述第1可变静电电容部电气连接;以及第1输入部,其对上述第1可变静电电容部和上述第2可变静电电容部选择性地输入偏置电压和电压信号,上述第1可变静电电容部以及上述第2可变静电电容部例如分别由相同结构要素的组合构成,在对上述第1可变静电电容部和上述第2可变静电电容部输入上述偏置电压和上述电压信号的情况下,将上述第1可变静电电容部和上述第2可变静电电容部各自的静电电容分别设为相同的第1值,将上述第1可变静电电容部和上述第2可变静电电容部各自的静电电容分别设为小于上述第1值的分别相同的第2值,从而对上述电压信号进行放大。
通过这种结构,能够将第1可变静电电容部以及第2可变静电电容部各自的静电电容分别设为相同,因此能够将偏置电压维持原样而对信号电压进行放大。
另外,为了达到上述目的,根据本发明的第3观点,提供一种与放大器有关的放大方法,其中,该放大器具备第1可变静电电容元件,其静电电容可变;以及第2可变静电电容元件,其静电电容可变,相对于上述第1可变静电电容元件为逆导电型,该方法包括如下步骤:向上述第1可变静电电容元件和上述第2可变静电电容元件输入偏置电压和电压信号,蓄积与第1静电电容对应的第1电荷;保持上述第1电荷、以及上述偏置电压和与上述电压信号对应的电压;以及将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容从第1静电电容减少到小于上述第1可变静电电容的第2静电电容,从而放大上述电压信号。
另外,对上述放大信号进行放大的步骤还可以具有如下步骤:使上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容从第1静电电容减少到上述第2静电电容;根据上述第1静电电容相对于上述第2静电电容之比,对上述偏置电压和上述电压信号进行放大;以及抵消与在上述第1可变静电电容元件和上述第2可变静电电容元件中放大的偏置电压的放大量相当的电荷。
通过使用这种方法,能够对输入的偏置电压和电压信号中的该电压信号进行放大。
另外,为了达到上述目的,根据本发明的第4观点,提供一种滤波器,其具备:放大部,其输入偏置电压和电压信号,对上述电压信号进行放大并输出;第1开关部,其将上述偏置电压和上述电压信号选择性地输入到上述放大部中;以及第2开关部,其选择性地输出从上述放大部输出的电压信号,上述放大部具备:第1可变静电电容元件,其静电电容可变;以及第2可变静电电容元件,其静电电容可变,与上述第1可变静电电容元件电气连接,相对于上述第1可变静电电容元件为逆导电型,在上述第1可变静电电容元件和上述第2可变静电电容元件中输入上述偏置电压和上述电压信号的情况下,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为第1值,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为小于上述第1值的第2值,从而对上述电压信号进行放大。
通过这种结构,能够原样维持输入的偏置电压而将信号电压放大输出。
另外,也可以还具备第3开关部,其将上述放大部设定为输入上述电压信号之前的初始状态。
通过这种结构,即使在重复输入偏置电压和电压信号的情况下,也能够原样维持输入的偏置电压而以保持信号电压的放大效率的状态将信号电压放大并输出。
另外,为了达到上述目的,根据本发明的第5观点,提供一种滤波器,其具备:放大部,其输入偏置电压和电压信号,对上述电压信号进行放大并输出;第1开关部,其将上述偏置电压和上述电压信号选择性地输入到上述放大部中;以及第2开关部,其选择性地输出从上述放大部输出的电压信号,上述放大部具备:第1可变静电电容部,其静电电容可变;以及第2可变静电电容部,其静电电容可变,与上述第1可变静电电容部电气连接,上述第1可变静电电容部和上述第2可变静电电容部分别由相同结构要素的组合构成,在对上述第1可变静电电容部和上述第2可变静电电容部输入上述偏置电压和上述电压信号的情况下,将上述第1可变静电电容部以及上述第2可变静电电容部各自的静电电容分别设为相同的第1值,将上述第1可变静电电容部以及上述第2可变静电电容部各自的静电电容分别设为小于上述第1值的相同的第2值,从而对上述电压信号进行放大。
通过这种结构,能够原样维持输入的偏置电压而将信号电压放大并输出。
为了达到上述目的,根据本发明其它观点,提供一种放大器,其具备:第1可变静电电容元件,其静电电容可变;第2可变静电电容元件,其静电电容可变,与上述第1可变静电电容元件电气连接,相对于上述第1可变静电电容元件为逆导电型;以及第1输入部,其对上述第1可变静电电容元件和上述第2可变静电电容元件选择性地输入偏置电压和电压信号,其中,在对上述第1可变静电电容元件和上述第2可变静电电容元件输入上述偏置电压和上述电压信号的情况下,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为第1值,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为小于上述第1值的第2值,从而对上述电压信号进行放大。
上述放大器具备第1可变静电电容元件、第2可变静电电容元件、以及第1输入部。第1可变静电电容元件的静电电容可变。另外,第2可变静电电容元件相对于第1可变静电电容元件为逆导电型,其静电电容可变。第1输入部对第1可变静电电容元件和第2可变静电电容元件选择性地输入偏置电压和电压信号。在输入上述偏置电压和上述电压信号的情况下,将第1可变静电电容元件和第2可变静电电容元件的静电电容设为第1值从而蓄积电荷。然后,使第1可变静电电容元件和第2可变静电电容元件的静电电容减小到小于上述第1值的第2值,由此输出将上述电压信号放大到上述第1值相对于上述第2值的倍数的输出电压信号。此外,抵消与上述偏置电压在第1可变静电电容元件和第2可变静电电容元件中的放大量相当的电荷,因此上述偏置电压实质上没有被放大。
另外,也可以将用于抵消上述偏置电压的放大量的电压施加到上述第1可变静电电容元件和上述第2可变静电电容元件上。
例如通过对上述第1可变静电电容元件和上述第2可变静电电容元件施加电源电压,能够抵消与被放大的上述偏置电压的放大量相当的电荷。
另外,也可以是上述第1可变静电电容元件和上述第2可变静电电容元件例如是MOS可变电抗器,上述第1输入部例如具备第1开关,上述第1可变静电电容元件和上述第2可变静电电容元件的栅极端子分别与上述第1开关连接,上述第1可变静电电容元件的源极端子以及漏极端子例如通过第2开关连接到输出电源电压的电源、或者接地,上述第2可变静电电容元件的源极端子和漏极端子例如通过第3开关连接到上述电源、或者接地,在上述第2开关连接到上述电源上的情况下,上述第3开关被接地,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值,在上述第2开关被接地的情况下,上述第3开关连接到上述电源,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值。
上述第1可变静电电容元件和上述第2可变静电电容元件例如是MOS可变电抗器,分别具有相互相反的导电性。另外,第1输入部例如具备第1开关,根据第1开关的开闭选择性地将上述偏置电压和上述电压信号输入到上述第1可变静电电容元件和上述第2可变静电电容元件。第1可变静电电容元件和上述第2可变静电电容元件的栅极端子分别与上述第1开关连接。另外,上述第1可变静电电容元件的源极端子和漏极端子例如通过第2开关连接到输出电源电压的电源、或者接地,上述第2可变静电电容元件的源极端子和漏极端子例如通过第3开关连接到上述电源、或者接地。
在此,在上述第2开关连接到上述电源的情况下,上述第3开关被接地,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值。另外,在上述第2开关被接地的情况下,上述第3开关连接到上述电源,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值。使上述第2开关和上述第3开关的连接端相互不同来进行动作,能够使互为逆导电型的上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容增减变得相同。
另外,也可以具备:至少一个以上调整用可变静电电容元件,该至少一个以上调整用可变静电电容元件与上述第1可变静电电容元件、或者上述第2可变静电电容元件为相同导电型,栅极宽度小于上述第1可变静电电容元件、以及上述第2可变静电电容元件;以及至少一个以上调整用开关,该至少一个以上调整用开关例如将上述至少一个以上调整用可变静电电容元件的源极端子、以及漏极端子分别连接到上述电源、或者接地,上述至少一个以上调整用可变静电电容元件的栅极端子分别与上述第1开关连接,与上述第1可变静电电容元件、或者上述第2可变静电电容元件并联连接到上述第1输入部。
上述放大器例如具备至少一个以上调整用可变静电电容元件、以及至少一个以上调整用开关。上述调整用可变静电电容元件分别与上述第1可变静电电容元件、或者上述第2可变静电电容元件为相同导电型,是栅极宽度小于上述第1可变静电电容元件和上述第2可变静电电容元件的可变静电电容元件。调整用可变静电电容元件的栅极(Gate)端子分别与上述第1开关连接,源极(Source)端子和漏极(Drain)端子分别连接到与调整用可变静电电容元件对应的上述调整用开关上。通过使上述调整用开关的连接状态与上述第2开关(在调整用可变静电电容元件与上述第1可变静电电容元件为相同导电型的情况下)、或者上述第3开关(在调整用可变静电电容元件与上述第2可变静电电容元件为相同导电型的情况下)一致,能够间接地调整上述第1可变静电电容元件的栅极端子面积、或者上述第2可变静电电容元件的栅极端子面积。
另外,也可以是上述第1输入部选择性地输入上述偏置电压、和构成作为上述电压信号的差动信号的正相电压信号,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为小于上述第1值的第2值,对上述正相电压信号进行放大,该放大器还具备:第3可变静电电容元件,其静电电容可变;第4可变静电电容元件,其静电电容可变,与上述第3可变静电电容元件电气连接,相对于上述第3可变静电电容元件为逆导电型;以及第2输入部,其对上述第3可变静电电容元件和上述第4可变静电电容元件选择性地输入上述偏置电压、和相位与上述正相电压信号反转的反相电压信号,在对上述第3可变静电电容元件和上述第4可变静电电容元件输入上述偏置电压和上述反相电压信号的情况下,将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为第3值,将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为小于上述第3值的第4值,从而对上述反相电压信号进行放大。
上述放大器还具备第3可变静电电容元件、第4可变静电电容元件、以及第2输入部。上述第3可变静电电容元件和上述第4可变静电电容元件具有相互相反的导电性,与上述第1可变静电电容元件和上述第2可变静电电容元件对应。另外,上述第2输入部是与上述第1输入部对应的结构要素。上述第1输入部对上述第1可变静电电容元件和上述第2可变静电电容元件选择性地输入上述偏置电压、和构成作为上述电压信号的差动信号的正相电压信号。另外,上述第2输入部对上述第3可变静电电容元件和上述第4可变静电电容元件选择性地输入上述偏置电压、和相位相对于上述正相电压信号反相的反相电压信号。在此,上述第1输入部和上述第2输入部中的上述正相电压信号、或者上述反相电压信号的输入是同步进行的。因此,上述放大器从上述第1可变静电电容元件和上述第2可变静电电容元件输出对上述正相电压信号进行放大得到的输出电压信号,另外从上述第3可变静电电容元件和上述第4可变静电电容元件输出对上述反相电压信号进行放大得到的输出电压信号,从而输出差动信号。
另外,也可以是上述第1可变静电电容元件、上述第2可变静电电容元件、上述第3可变静电电容元件、以及上述第4可变静电电容元件例如是MOS可变电抗器,上述第1输入部例如具备第1开关,上述第2输入部例如具备第2开关,上述第1可变静电电容元件和上述第2可变静电电容元件的栅极端子与上述第1开关连接,上述第3可变静电电容元件和上述第4可变静电电容元件的栅极端子与上述第2开关连接,上述第1可变静电电容元件和上述第3可变静电电容元件的源极端子、以及/或者漏极端子例如通过第3开关连接到输出电源电压的电源、或者接地,上述第2可变静电电容元件和上述第4可变静电电容元件的源极端子、以及/或者漏极端子例如通过第4开关连接到上述电源、或者接地,在上述第3开关连接到上述电源的情况下,上述第4开关被接地,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值,并且将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为上述第3值,在上述第3开关被接地的情况下,上述第4开关连接到上述电源,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值,并且将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为上述第4值。
上述第1可变静电电容元件和上述第2可变静电电容元件例如是MOS可变电抗器,分别具有相互相反的导电性。同样地,上述第3可变静电电容元件和上述第4可变静电电容元件例如是MOS可变电抗器,分别具有相互相反的导电性。另外,第1输入部例如具备第1开关,根据第1开关的开闭选择性地对上述第1可变静电电容元件和上述第2可变静电电容元件输入上述偏置电压和上述正相电压信号。同样地,第2输入部例如具备第2开关,根据第2开关的开闭选择性地对上述第3可变静电电容元件和上述第4可变静电电容元件输入上述偏置电压和上述反相电压信号。第1可变静电电容元件和上述第2可变静电电容元件的栅极端子分别与上述第1开关连接,第3可变静电电容元件和上述第4可变静电电容元件的栅极端子分别与上述第2开关连接。在此,上述第1可变静电电容元件和上述第3可变静电电容元件的源极端子、以及/或者漏极端子例如通过第3开关连接到输出电源电压的电源、或者接地,另外,上述第2可变静电电容元件和上述第4可变静电电容元件的源极端子、以及/或者漏极端子例如通过第4开关连接到上述电源、或者接地。
在此,在上述第2开关连接到上述电源的情况下,上述第3开关被接地,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值,将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为上述第3值。另外,在上述第2开关被接地的情况下,上述第3开关连接到上述电源,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值,将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为上述第4值。使上述第2开关和上述第3开关的连接端相互不同来进行动作,由此互为逆导电型的上述第1可变静电电容元件和上述第2可变静电电容元件、以及互为逆导电型的上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容增减变得相同。
另外,也可以在使上述电压信号衰减的情况下将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为大于上述第1值的第3值,该放大器还具备:至少一个第3可变静电电容元件,该至少一个第3可变静电电容元件与上述第1可变静电电容元件并联连接到上述第1输入部,与上述第1可变静电电容元件为相同导电型,其静电电容可变;以及至少一个第4可变静电电容元件,该至少一个第4可变静电电容元件与上述第2可变静电电容元件并联连接到上述第1输入部,与上述第2可变静电电容元件为相同导电型,其静电电容可变。
将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为大于上述第1值的第3值,由此能够使上述电压信号衰减到上述第1值相对于上述第3值的倍数。另外,上述放大器还具备至少一个第3可变静电电容元件、以及至少一个第4可变静电电容元件。上述第3可变静电电容元件与上述第1可变静电电容元件为相同导电型,其静电电容可变。另外,上述第4可变静电电容元件与上述第2可变静电电容元件为相同导电型,其静电电容可变。在此,上述第3可变静电电容元件和上述第4可变静电电容元件与上述第1可变静电电容元件和上述第2可变静电电容元件相同,通过将静电电容减少到小于上述第1值的第2值,能够放大到上述第1值相对于上述第2值的倍数,另外,通过将静电电容设为大于上述第1值的第3值,能够使上述电压信号衰减到上述第1值相对于上述第3值的倍数。因此,通过独立地改变上述第1可变静电电容元件和上述第2可变静电电容元件中的静电电容增减、以及上述第3可变静电电容元件和上述第4可变静电电容元件中的静电电容增减,能够切换从上述放大器输出的输出电压信号的增益。
另外,也可以在上述第1输入部的前级具备至少一个静电电容元件,该至少一个静电电容元件具有规定的静电电容,能够蓄积与上述规定静电电容相当的电荷,上述第1输入部输入的上述电压信号是上述第1可变静电电容元件和上述第2可变静电电容元件、以及上述至少一个静电电容元件电荷共享的电压信号。
对上述放大器输入由在上述第1输入部的前级具备的至少一个静电电容元件、上述第1可变静电电容元件、以及上述第2可变静电电容元件电荷共享的电压信号,能够对该电荷共享的电压信号进行放大。因此,上述放大器例如能够使用在由SINC滤波器构成的电荷主滤波电路的最终级。
另外,上述MOS可变电抗器例如也可以是反型模式的MOS可变电抗器。
另外,上述MOS可变电抗器例如也可以是蓄积模式的MOS可变电抗器。
上述MOS可变电抗器例如能够设为反型模式的MOS可变电抗器、或者蓄积模式的MOS可变电抗器。上述反型模式的MOS可变电抗器和上述蓄积模式的MOS可变电抗器的静电电容的增减结构不同,但是两者都能够进行静电电容的增减,因此放大器能够对输入的偏置电压和电压信号中的该电压信号进行放大。
另外,为了达到上述目的,根据本发明的其它观点,提供一种与放大器有关的放大方法,其中,该放大器具备第1可变静电电容元件,其静电电容可变;以及第2可变静电电容元件,其静电电容可变,相对于上述第1可变静电电容元件为逆导电型,该方法包括如下步骤:对上述第1可变静电电容元件和上述第2可变静电电容元件输入偏置电压和电压信号,蓄积与第1静电电容对应的第1电荷;保持上述第1电荷、上述偏置电压以及与上述电压信号对应的电压;以及使上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容从第1静电电容减少到小于上述第1静电电容的第2静电电容,从而对上述电压信号进行放大。
另外,对上述放大信号进行放大的步骤也可以还具有如下步骤:使上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容从上述第1静电电容减少到第2静电电容;根据上述第1静电电容相对于上述第2静电电容之比,对上述偏置电压和上述电压信号进行放大;以及抵消与在上述第1可变静电电容元件和上述第2可变静电电容元件中放大的偏置电压的放大量相当的电荷。
通过使用这种方法,能够对输入的偏置电压和电压信号中的该电压信号进行放大。
另外,为了达到上述目的,根据本发明的其它观点,提供一种放大器,其具备:第1可变静电电容元件,其静电电容可变;第2可变静电电容元件,其静电电容可变,与上述第1可变静电电容元件电气连接;以及第1输入部,其对上述第1可变静电电容元件和上述第2可变静电电容元件选择性地输入偏置电压和电压信号,在对上述第1可变静电电容元件和上述第2可变静电电容元件输入上述偏置电压和上述电压信号的情况下,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为第1值,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为小于上述第1值的第2值,从而对上述电压信号进行放大。
上述放大器可以具备第1可变静电电容元件、第2可变静电电容元件、以及第1输入部。第1可变静电电容元件的静电电容可变。另外,第2可变静电电容元件与第1可变静电电容元件电气连接,与第1可变静电电容元件同样地静电电容可变。第1输入部能够对第1可变静电电容元件和第2可变静电电容元件选择性地输入偏置电压和电压信号。在输入上述偏置电压和上述电压信号的情况下,能够将第1可变静电电容元件和第2可变静电电容元件的静电电容设为第1值来蓄积电荷。然后,分别将第1可变静电电容元件和第2可变静电电容元件的静电电容减少为小于上述第1值的第2值,由此能够输出将上述电压信号放大到上述第1值相对于上述第2值的倍数的输出电压信号。此外,抵消与上述偏置电压在第1可变静电电容元件和第2可变静电电容元件中的放大量相当的电荷,因此上述偏置电压实质上没有被放大。通过这种结构,能够原样维持偏置电压而对信号电压进行放大。
另外,也可以将用于抵消上述偏置电压放大量的电压施加到上述第1可变静电电容元件和上述第2可变静电电容元件上。
通过对上述第1可变静电电容元件和上述第2可变静电电容元件例如施加电源电压,能够抵消与被放大的上述偏置电压的放大量相当的电荷。
另外,上述第1可变静电电容元件以及上述第2可变静电电容元件也可以为相同导电型。
在这种结构中,也在第1可变静电电容元件和第2可变静电电容元件中抵消与上述偏置电压的放大量相当的电荷,因此能够原样维持偏置电压而对信号电压进行放大。
另外,上述第1可变静电电容元件和上述第2可变静电电容元件例如也可以是n沟道型MOS可变电抗器,上述第1输入部具备第1开关,上述第1可变静电电容元件的源极端子和漏极端子、以及上述第2可变静电电容元件的栅极端子分别与上述第1开关连接,上述第1可变静电电容元件的栅极端子通过第2开关连接到输出电源电压的电源、或者接地,上述第2可变静电电容元件的源极端子和漏极端子通过第3开关连接到上述电源、或者接地,在上述第2开关连接到上述电源的情况下,上述第3开关被接地,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值,在上述第2开关被接地的情况下,上述第3开关连接到上述电源,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值。
上述第1可变静电电容元件和上述第2可变静电电容元件例如是n沟道型MOS可变电抗器,是相互相同导电型的可变静电电容元件。另外,第1输入部例如具备第1开关,能够根据第1开关的开闭选择性地对上述第1可变静电电容元件和上述第2可变静电电容元件输入上述偏置电压和上述电压信号。上述第1可变静电电容元件的源极端子和漏极端子、以及上述第2可变静电电容元件的栅极端子分别与上述第1开关连接。另外,上述第1可变静电电容元件的栅极端子例如通过第2开关连接到输出电源电压的电源、或者接地,另外,上述第2可变静电电容元件的源极端子以及漏极端子端子例如通过第3开关连接到上述电源、或者接地。
在此,在上述第2开关连接到上述电源的情况下,上述第3开关被接地,能够将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值。另外,在上述第2开关被接地的情况下,上述第3开关连接到上述电源,能够将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值。使上述第2开关和上述第3开关的连接端相互不同来进行动作,由此能够使相互相同导电型的上述第1可变静电电容元件和上述第2可变静电电容元件中的静电电容的增减相同。通过这种结构,能够原样维持偏置电压而对信号电压进行放大。
另外,上述第1可变静电电容元件和上述第2可变静电电容元件例如也可以是p沟道型MOS可变电抗器,上述第1输入部具备第1开关,上述第1可变静电电容元件的栅极端子、上述第2可变静电电容元件的源极端子以及漏极端子分别与上述第1开关连接,上述第1可变静电电容元件的源极端子和漏极端子通过第2开关连接到输出电源电压的电源、或者接地,上述第2可变静电电容元件的栅极端子通过第3开关连接到上述电源、或者接地,在上述第2开关连接到上述电源的情况下,上述第3开关被接地,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值,在上述第2开关被接地的情况下,上述第3开关连接到上述电源,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值。
上述第1可变静电电容元件和上述第2可变静电电容元件例如是p沟道型MOS可变电抗器,是相互相同导电型的可变静电电容元件。另外,第1输入部例如具备第1开关,能够根据第1开关的开闭选择性地对上述第1可变静电电容元件和上述第2可变静电电容元件输入上述偏置电压和上述电压信号。上述第1可变静电电容元件的栅极端子、以及上述第2可变静电电容元件的源极端子和漏极端子分别与上述第1开关连接。另外,上述第1可变静电电容元件的源极端子以及漏极端子例如通过第2开关连接到输出电源电压的电源、或者接地,另外上述第2可变静电电容元件的栅极端子例如通过第3开关连接到上述电源、或者接地。
在此,在上述第2开关连接到上述电源的情况下,上述第3开关被接地,能够将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值。另外,在上述第2开关被接地的情况下,上述第3开关连接到上述电源,能够将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值。使上述第2开关和上述第3开关的连接端相互不同来进行动作,由此能够将相互相同导电型的上述第1可变静电电容元件和上述第2可变静电电容元件中的静电电容的增减设为相同。通过这种结构,能够原样维持保持偏置电压而对信号电压进行放大。
另外,为了达到上述目的,根据本发明的其它观点,提供一种滤波器,其具备:放大部,其输入偏置电压和电压信号,对上述电压信号进行放大并输出;第1开关部,其将上述偏置电压和上述电压信号选择性地输入到上述放大部中;以及第2开关部,其选择性地输出从上述放大部输出的电压信号,上述放大部具备:第1可变静电电容元件,其静电电容可变;以及第2可变静电电容元件,其静电电容可变,与上述第1可变静电电容元件电气连接,在对上述第1可变静电电容元件和上述第2可变静电电容元件输入上述偏置电压和上述电压信号的情况下,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为第1值,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为小于上述第1值的第2值,从而对上述电压信号进行放大。
通过这种结构,能够原样维持输入的偏置电压而对信号电压进行放大并输出。
另外,也可以还具备第3开关部,其将上述放大部设定为输入上述电压信号之前的初始状态。
通过这种结构,即使在重复输入偏置电压和电压信号的情况下,也能够原样维持输入的偏置电压而以保持信号电压放大效率的状态对信号电压进行放大并输出。
发明的效果
根据本发明,能够对输入到放大器中的偏置电压和电压信号中的该电压信号进行放大。另外,根据本发明,能够对输入到滤波器中的偏置电压和电压信号中的该电压信号进行放大。
附图说明
图1A是表示离散时间参量放大器放大电压信号的原理的说明图。
图1B是表示离散时间参量放大器放大电压信号的原理的说明图。
图1C是表示离散时间参量放大器放大电压信号的原理的说明图。
图2A是表示现有MOSFET参量放大器中的n-MOSFET的结构的说明图。
图2B是表示现有MOSFET参量放大器中的n-MOSFET的结构的说明图。
图3A是表示现有MOSFET参量放大器的说明图。
图3B是表示现有MOSFET参量放大器的说明图。
图4是表示图3A以及图3B所示的现有MOSFET参量放大器所涉及的信号波形的说明图。
图5A是表示现有MOSFET参量放大器中的输出电压信号的失真原因的说明图。
图5B是表示现有MOSFET参量放大器中的输出电压信号的失真原因的说明图。
图6A是表示与本发明实施方式有关的放大器的跟踪(track)状态和保持(hold)状态的说明图。
图6B是表示与本发明实施方式有关的放大器的跟踪状态和保持状态的说明图。
图7A是表示与本发明实施方式有关的放大器的放大(boost)状态中的电荷移动的说明图。
图7B是表示与本发明实施方式有关的放大器的放大状态中的电荷移动的说明图。
图7C是表示与本发明实施方式有关的放大器的放大状态中的电荷移动的说明图。
图8是表示使用了与本发明有关的放大原理的放大方法的流程图。
图9A是表示与本发明的第1实施方式有关的放大器的说明图。
图9B是表示与本发明的第1实施方式有关的放大器的说明图。
图10是表示与图9A以及图9B所示的本发明的第1实施方式有关的信号波形的说明图。
图11是表示与本发明的第2实施方式有关的放大器的说明图。
图12是表示与本发明的第3实施方式有关的放大器的说明图。
图13是表示与图12所示的本发明的第3实施方式有关的信号波形的说明图。
图14是表示与本发明的第4实施方式有关的放大器的说明图。
图15是表示与本发明的第5实施方式有关的放大器的说明图。
图16是概要表示具备与本发明的实施方式有关的放大器的电荷主滤波电路的说明图。
图17是概要表示具备与本发明第6实施方式有关的放大器的电荷主滤波电路的说明图。
图18是表示与图17所示的本发明第6实施方式有关的信号波形的说明图。
图19是表示与本发明的第7实施方式有关的放大器的跟踪状态的说明图。
图20是表示与本发明的第7实施方式有关的放大器的放大状态的说明图。
图21是表示与图19、图20所示的本发明第7实施方式有关的信号波形的说明图。
图22A是表示与图19、图20所示本发明第7实施方式有关的放大器所具有的p-MOS可变电抗器P1的概要图。
图22B是表示与图19、图20所示的本发明第7实施方式有关的放大器所具有的p-MOS可变电抗器P1的概要图。
图23A是表示与图19、图20所示的本发明第7实施方式有关的放大器所具有的n-MOS可变电抗器N2的概要图。
图23B是表示与图19、图20所示的本发明第7实施方式有关的放大器所具有的n-MOS可变电抗器N2的概要图。
图24A是表示与图19、图20所示的本发明第7实施方式有关的放大器所具有的n-MOS可变电抗器N1的概要图。
图24B是表示与图19、图20所示的本发明第7实施方式有关的放大器所具有的n-MOS可变电抗器N1的概要图。
图25A是表示与图19、图20所示的本发明第7实施方式有关的放大器所具有的p-MOS可变电抗器P2的概要图。
图25B是表示与图19、图20所示的本发明第7实施方式有关的放大器所具有的p-MOS可变电抗器P2的概要图。
图26是表示具备与本发明第8实施方式有关的放大器的电荷主滤波电路的说明图。
图27是表示具备与本发明第9实施方式有关的放大器的电荷主滤波电路的说明图。
图28A是说明与本发明实施方式有关的放大器的放大原理的说明图。
图28B是说明与本发明实施方式有关的放大器的放大原理的说明图。
图28C是说明与本发明实施方式有关的放大器的放大原理的说明图。
图29是表示与本发明的第11实施方式有关的放大器的跟踪状态的说明图。
图30是表示与本发明的第11实施方式有关的放大器的放大状态的说明图。
图31是表示与图29、图30所示的本发明第11实施方式有关的信号波形的说明图。
图32是表示与本发明的第12实施方式有关的放大器的跟踪状态的说明图。
图33是表示与本发明的第12实施方式有关的放大器的放大状态的说明图。
具体实施方式
下面参照附图详细说明本发明的优选实施方式。此外,在本说明书以及附图中,对于实质上具有相同功能结构的结构要素附加相同附图标记,省略重复说明。
(离散时间参量放大器的原理)
首先,参照图1A至图1C说明离散时间参量放大器放大电压信号的原理。此外,图1A是表示离散时间参量放大器蓄积电荷的跟踪(Track)状态的图,图1B是表示保持蓄积电荷的保持(Hold)状态的图。另外,图1C是表示对电压进行放大的放大(Boost)状态的图。
如图1A至图1C所示,该离散时间参量放大器由电源、可变静电电容元件、以及开关SW构成,其中,该电源输出输入电压Vi,该可变静电电容元件的静电电容可变,该开关SW控制输入电压Vi对该可变静电电容元件的输入。
说明该参量放大器的概要动作如下。首先,在跟踪状态(图1A)中开关SW为接通(ON)状态,因此输入电压Vi通过开关SW被施加到静电电容为Ci的可变静电电容元件上。因此,在可变静电电容元件的两端蓄积了作为输入电压Vi、和可变静电电容元件的电容Ci的乘积而得到的电荷Q(=Ci·Vi)。
在该状态下,当开关SW变为切断、参量放大器迁移为保持状态(图1B)时,在可变静电电容元件中保持在跟踪状态下蓄积的电荷Q,其结果,该可变静电电容元件两电极间的电位差保持开关SW切断前的输入电压Vi。
如图1C所示,在该状态中,在可变静电电容元件的静电电容从Ci变化为Co的情况下,在可变静电电容元件的两电极间产生的电位差如下变化。
[式1]
Vo = Q Co = Ci Co &CenterDot; Vi = kVi , ( k = Ci Co , 0 < Co , 0 < Ci ) …(式1)
由此,电容变化后的电极间电位差与(Ci/Co)成正比。因此,根据这种关系,能够通过将可变静电电容元件的电容设为Co<Ci来使可变静电电容元件两电极间产生的电位差放大(Boost)为“k”倍(其中,在Ci<Co的情况下电极间电位差衰减)。此外,式1中的“k”被称作电容变化比。
(现有MOSFET参量放大中的问题)
下面,参照图2A~图5B说明利用上述离散时间参量放大器原理的现有MOSFET参量放大器的问题。
[第1问题]
图2A以及图2B是表示现有MOSFET参量放大器中的n(负)-MOSFET结构的说明图。此外,在图2A中表示跟踪状态,在图2B中表示放大状态。
如图2A以及图2B所示,在现有MOSFET参量放大器中,偏置电压源通过开关SW1_1连接到n-MOSFET的栅极(Gate)端子上,根据该开关SW1_1的连接状态(接通/切断状态)对栅极端子施加偏置电压Vbias。另外,源极(Source)端子、以及漏极(Drain)端子通过开关SW2_1连接到输出电源电压Vdd的电源(以下称作“电源电压源”。)或者接地,能够响应于开关SW2_1的连接状态而切换施加到源极端子以及漏极端子的电压。此外,体(Bulk)端子接地。
上述MOSFET参量放大器在跟踪状态下,成为开关SW1_1接通、开关SW2_1被接地的状态(图2A)。其结果,对栅极端子施加偏置电压Vbias,并且将源极端子和漏极端子维持为接地电压。在此,在将偏置电压Vbias设定为比n-MOSFET的阈值电压Vt高的情况下,n-MOSFET成为较强的反型状态,在氧化膜A和P衬底(P-substrate)之间的界面上形成反型层B,蓄积电子(Electrons)。作为其结果,n-MOSFET的静电电容增大。
接着,如图2B所示,当开关SW1_1切断、开关SW2_1连接到电源电压源侧时,变化为对源极端子和漏极端子施加电源电压Vdd、并且不施加偏置电压Vbias的状态。在该状态下,由施加在源极端子和漏极端子上的电源电压Vdd导致在图2A中氧化膜A和P衬底(P-substrate)之间的界面上生成的反型层B消失,负离子(Negative Ions)增加,从而n-MOSFET的静电电容减少。另外,此时栅极端子处于保持电荷的状态,因此如图2B所示,当开关连接状态变化从而产生静电电容变化时,栅极端子的电压变化为对偏置电压Vbias以电容变化倍数放大(Boost)后的值(参照式1)。此外,在图2A以及图2B中表示了n-MOSFET,而在p(positive)-MOSFET中,导电性相反,还存在体端子连接到输出电源电压Vdd的电源电压源侧这样的区别,但是栅极端子的电压放大原理相同。下面使用n-MOSFET进行现有MOSFET参量放大器的说明。
此外,如上所述,栅极端子的电压变化(放大)由以反型层B的变化而产生。在此,在MOSFET的情况下,必须注意栅极端子-源极端子间、或者栅极端子-漏极端子间(图2B中的C)的电位差、即施加到栅极端子上的电压大小,从而决定元件的耐压性。因此,当通过静电电容的变化而将栅极端子的电压放大时,不仅要考虑放大了栅极端子电压的MOSFET(即实际上进行放大的MOSFET)的耐压性,还必须考虑输入该放大的电压的后级MOSFET的耐压性。因此,在具备现有MOSFET参量放大器的电路中,从MOSFET参量放大器输出的输出信号的处理变得困难。
[第2问题]
接着,参照图3A、图3B、图4A、以及图4B说明上述现有MOSFET参量放大器中的第2问题。此外,图3A以及图3B是将上述图2A以及图2B的示意图变成电路图而成的图,在图3A中表示跟踪状态,在图3B中表示放大状态。
另外,图4是表示与图3A以及图3B所示的现有MOSFET参量放大器10有关的信号波形的说明图,图4(a)中表示控制图3A以及图3B所具备的开关的控制时钟信号,图4(b)中表示输入到现有MOSFET参量放大器10的输入电压信号Vinput1_1,另外,图4(c)中表示从现有MOSFET参量放大器10输出的输出电压信号Voutput1_1。
在此,假定在现有的MOSFET参量放大器10中以下关系成立的情况。
(1)开关SW1_1与图4(a)所示的时钟信号φ1_1同步动作,时钟信号φ1_1为高(high)时“接通”,为低(low)时“切断”。
(2)开关SW2_1与图4(a)所示时钟信号φ2_1同步动作,时钟信号φ2_1为高(high)时“连接到电源电压源侧”,为低(low)时“连接到接地侧”。
此外,如图4(b)所示,输入到现有MOSFET参量放大器10的输入电压信号Vinput1_1是将偏置电压Vbias和电压信号Vin叠加后的信号。
在该示例中,在时钟信号φ1_1变成“高”的期间,开关SW1_1变成“接通”,另外,此时,相对于时钟信号φ1_1反转的时钟信号φ2_1变成“低”,开关SW2_1被接地。其结果,现有MOSFET参量放大器10变成跟踪状态(图3A),在栅极氧化膜的P衬底侧形成反型层,栅极端子的电压追踪输入电压信号Vinput1_1而进行变化,在n-MOSFET上蓄积电荷。
接着,当时钟信号φ1_1变化为“低”时,开关SW1_1变成“切断”。另外,此时,时钟信号φ2_1追踪时钟信号φ1_1而变成“高”,开关SW2_1被连接到电源电压源(实际上两信号的反转时机存在偏差,对于这点在后面说明)。其结果,现有MOSFET参量放大器10迁移到放大状态,n-MOSFET的静电电容减少。此时,n-MOSFET的栅极端子保持电荷,因此如式1所示,响应于静电电容的变化,输入电压信号Vinput1_1变成以电容变化倍数放大后的值。此外,虽然在图3A以及图3B中没有表示,但是如图4(a)所示,时钟信号φ1_1下降后时钟信号φ2_1上升(即,在两信号的反转时机中存在时间差),由此从图3A所示的跟踪状态经由保持状态而迁移到图3B所示的放大状态。
在此,考虑该现有MOSFET参量放大器10迁移到放大状态时的n-MOSFET的栅极端子电压(放大电压),即MOSFET参量放大器10的输出电压Voutput1_1。此时,如图4(c)所示,输出电压Voutput1_1变成对输入电压Vinput1_1(=偏置电压Vbias+电压信号Vin)以电容变化倍数(k倍)进行放大后的值。即,不仅是本来应放大的电压信号Vin,偏置电压Vbias也随之一起以电容变化倍数被放大。因此,在具备现有MOSFET参量放大器10的电路中,输出电压Voutput1_1变成需要程度以上,不适合电路的微细化、低功耗化。此外,在图4(c)中,放大后的电压信号Vin变成一部分k’(0<k’<k)倍放大程度等,在输出电压Voutput1_1中产生失真,接下来说明该问题。
[第3问题]
在上述现有MOSFET参量放大器10中的第2问题中,说明了输出电压Voutput1_1大到需要程度以上的情况,而参照图4(c)时可知在输出电压Voutput1_1中产生上述失真。因此,下面作为现有MOSFET参量放大器10中的第3问题而举出在输出电压Voutput1_1中产生失真的问题。
图5A以及图5B是表示现有MOSFET参量放大器10中的输出电压信号Voutput的失真原因的说明图。图5A是表示将图4(c)的输出电压信号Voutput1_1作为连续时间波形而提取出的频率5MHz波形的说明图。另外,图5B是表示图5A的频谱的说明图。
参照图5B,除了5MHz的基波之外,还存在-60[dB]的DC(direct current:直流)成分和频率大于5MHz的高频成分,这些DC成分和高频成分使输出电压Voutput1_1失真。上述失真是在输出电压Voutput1_1大于电源电压Vdd时n-MOSFET的静电电容下降而引起的。因此,在图4(c)中,具有电容变化比越大、输出电压Voutput1_1中产生的失真越大的关系。
即,在具备现有MOSFET参量放大器10的电路中,当从MOSFET参量放大器输出的输出电压Voutput1_1进行放大时,在输出电压Voutput1_1中产生失真,因此接受输出电压Voutput1_1的结构要素必须适当进行输出电压Voutput1_1的校正。
如上所述,现有MOSFET参量放大器10将输入到MOSFET参量放大器的偏置电压和电压信号在叠加的情况下一起放大,因此至少产生上述三个问题。因此,在与本实施方式有关的放大器中,大致采用通过以下方法来解决上述问题的方法。
(与本发明有关的放大器中的放大原理)
首先,参照图6A至图7C说明与本发明有关的放大器的放大原理。此外,图6A以及图6B是表示与本发明实施方式有关的放大器的跟踪状态和保持状态的说明图,图6A表示跟踪状态,图6B表示保持状态。
另外,图7A至图7C是表示与本发明实施方式有关的放大器的放大状态中的电荷移动的说明图,图7A~图7C分别随着时间表示放大状态中的电荷移动。
参照图6A至图7C,与本发明实施方式有关的放大器具有(1)静电电容可变的第1可变静电电容元件P、以及(2)相对于第1可变静电电容元件为逆导电型的第2可变静电电容元件N,响应于开关SW1的连接状态而对第1可变静电电容元件P和逆导电型的第2可变静电电容元件N输入偏置电压Vdd/2和电压信号Vin。另外,第1可变静电电容元件P与电源电压源连接,第2可变静电电容元件N被接地。此外,在图6A至图7C中将偏置电压设为Vdd/2,但是当然并不仅限于此。
首先,如图6A所示,当开关SW1为“接通”状态时,通过开关SW1输入偏置电压Vdd/2和电压信号Vin,由此对第1可变静电电容元件P的两端施加Vp1=Vdd/2-Vin,另外,对第2可变静电电容元件N的两端施加Vn1=Vdd/2+Vin。其结果,在第1可变静电电容元件P和第2可变静电电容元件N中蓄积电荷。
在该状态中,当打开开关SW1从而变成没有输入偏置电压Vdd/2和电压信号Vin的状态(保持状态)时,在放大器中以下关系成立。
(1)在第1可变静电电容元件P的栅极端子(与图6B中的开关SW1连接的一侧端子)中保持打开开关SW1紧前的电荷Qp1=-C1·Vp1=-C1(Vdd/2-Vin)。
(2)在第2可变静电电容元件N的栅极端子(与图6B中的开关SW1连接的一侧端子)中保持打开开关SW1紧前的电荷Qn1=C1·Vn1=C1(Vdd/2+Vin)。
在此,第1可变静电电容元件P的栅极端子和第2可变静电电容元件N的栅极端子中的电荷的差分,成为与电压信号Vin成正比的量。
接着参照图7A至图7C说明放大状态。图7A与图6B同样是表示保持状态的图,但是为了说明放大状态中的电荷移动,表示为还设置有图6B中没有的开关SW0的结构。在此,如图7A至图7C所示,开关SW0是控制第1可变静电电容元件P和电源电压源之间的连接的开关,但是是为了便于说明而虚构的开关。也就是说,图6B和图7A实质上相同。
参照图7A,开关SW0打开,因此与图6B同样,第1可变静电电容元件P的栅极端子的电荷为Qp1=-C1·Vp1=-C1(Vdd/2-Vin),另外第2可变静电电容元件N的栅极端子的电荷为Qn1=C1·Vn1=C1(Vdd/2+Vin)。此外,其它状态与图6B相同。
在该状态下,假设使第1可变静电电容元件P的静电电容和第2可变静电电容元件N的静电电容减少到“1/k”倍(即变化后的静电电容C2=C1/k)的情况(图7B)。此时,第1可变静电电容元件P的栅极端子的电荷可以表示为Qp1=-C1·Vp1=-C1(Vdd/2-Vin)=-kC2(Vdd/2-Vin),同样地,第2可变静电电容元件N的栅极端子的电荷可以表示为Qn1=C1·Vn1=C1(Vdd/2+Vin)=kC2(Vdd/2+Vin)。
另外,施加到第1可变静电电容元件P两端的电压Vp2’成为Vp2’=k(Vdd/2-Vin),被放大到电容变化比k倍。同样地,施加到第2可变静电电容元件N两端的电压Vn2’成为Vn2’=k(Vdd/2+Vin),被放大到电容变化比k倍。此外,上述电压放大原理与上述式1所示离散时间参量放大器的原理相同。
接着,如图7C所示,从图7B的状态关闭开关SW0时,第1可变静电电容元件P连接到电源电压源。此时,对第1可变静电电容元件P和第2可变静电电容元件N施加电源电压Vdd,电荷Q’=(k-1)C2·Vdd/2从第1可变静电电容元件P向电源电压源侧移动。另外,与电荷Q’的移动同时,在第1可变静电电容元件P的栅极端子和第2可变静电电容元件N的栅极端子中,减少与电荷Q’相当量的电荷。即,第1可变静电电容元件P的栅极端子的电荷变成Qp2=-C2(Vdd/2-kVin),另外,第2可变静电电容元件N的栅极端子的电荷变成Qn2=C2(Vdd/2+kVin)。
在此,保持第1可变静电电容元件P的栅极端子和第2可变静电电容元件N的栅极端子中的电荷的差分,因此施加到第1可变静电电容元件P两端上的电压Vp2用式2表示,另外,施加到第2可变静电电容元件N两端上的电压Vn2用式3表示。
[式2]
Vp2=(Vdd/2)-k·Vin=Vbias-k·Vin…(式2)
[式3]
Vn2=(Vdd/2)+k·Vin=Vbias+k·Vin…(式3)
因此,与将偏置电压和电压信号叠加的情况下一起放大的现有MOSFET参量放大器10不同,与本发明的实施方式有关的放大器将电压信号Vin放大k(电容变化比)倍,而不放大偏置电压Vdd/2=Vbias。因此,与本发明实施方式有关的放大器不会像现有MOSFET参量放大器10那样使输出电压变大到需要以上,因此能够极大地减小产生上述现有MOSFET参量放大器10中的三个问题的可能性,能够有助于实现电路微细化以及低功耗化。
此外,在上述说明中,关于第1可变静电电容元件P以及第2可变静电电容元件N,将与图6A至图7C中的开关SW1连接的一侧端子分别作为第1可变静电电容元件P的栅极端子、第2可变静电电容元件N的栅极端子来进行说明。然而,与本发明有关的放大器中的放大原理并不限于上述情况,例如将与图6A至图7C中的开关SW1连接的一侧端子分别设为第1可变静电电容元件P的源极端子和漏极端子、第2可变静电电容元件N的源极端子和漏极端子的情况下也能够应用。
在此,在将与图6A至图7C中的开关SW1连接的一侧端子分别设为第1可变静电电容元件P的源极端子和漏极端子、第2可变静电电容元件N的源极端子以及漏极端子的情况下,例如在图6A至图7C中替换第1可变静电电容元件P和第2可变静电电容元件N即可。与本发明实施方式有关的放大器例如采用如上所述的结构,由此能够极大地减小产生上述现有MOSFET参量放大器10中的三个问题的可能性,能有助于实现电路微细化以及低功耗化。此外,与本发明有关的放大器当然并不限于具备栅极端子、源极端子、以及漏极端子的结构。
另外,下面将与开关SW1连接的一侧端子分别作为第1可变静电电容元件P的栅极端子、第2可变静电电容元件N的栅极端子来进行说明。
(使用了与本发明有关的放大原理的放大方法)
参照图8说明基于以上原理的本实施方式所涉及的放大方法。图8是表示使用了与本发明有关的放大原理的放大方法的流程图。
对第1可变静电电容元件和第2可变静电电容元件输入偏置电压和电压信号,蓄积与第1静电电容对应的第1电荷(S100)。
停止上述偏置电压和上述电压信号的输入,保持在步骤S100中蓄积的电荷(S102)。此时,在第1可变静电电容元件和第2可变静电电容元件中施加有与上述偏置电压和上述电压信号相当的电压。
保持在步骤S102中保持的电荷,使第1可变静电电容元件和第2可变静电电容元件的静电电容从第1静电电容减少到小于第1静电电容的第2静电电容(S104)。
响应于根据在步骤S104中变化后的静电电容的电容变化比(第1静电电容/第2静电电容),放大施加到第1可变静电电容元件和第2可变静电电容元件上的偏置电压和电压信号(S106)。
抵消与在步骤S106中由第1可变静电电容元件和第2可变静电电容元件放大的偏置电压的放大量相当的电荷(S108)。在此,与上述偏置电压放大量相当的电荷的抵消是通过将电源电压Vdd施加到第1可变静电电容元件和第2可变静电电容元件所产生的。
通过以上的步骤S100~步骤S108,使用了与本发明有关的放大原理的放大方法对输入到放大器中的偏置电压和电压信号中的该电压信号进行放大。
此外,在步骤S104中,使第1可变静电电容元件和第2可变静电电容元件的静电电容从第1静电电容减少到小于第1静电电容的第2静电电容,但是不限于此,也可以使第1可变静电电容元件和第2可变静电电容元件的静电电容从第1静电电容增加到大于第1静电电容的第3静电电容。在这种情况下,在步骤S106中施加到第1可变静电电容元件和第2可变静电电容元件的偏置电压和电压信号将会衰减。
(第1实施方式)
下面参照图9A至图10说明使用了上述与本发明有关的放大原理的本发明所涉及的放大器的实施方式。图9A以及图9B是表示本发明第1实施方式所涉及的放大器100的说明图,图9A中表示放大器100的跟踪状态,图9B中表示放大器100的放大状态。
另外,图10(a)是表示控制图9A以及图9B所具备的开关的控制时钟信号的图,图10(b)是表示输入到本发明的第1实施方式所涉及的放大器100中的输入电压信号Vinput的图,图10(c)是表示从本发明第1实施方式所涉及的放大器100输出的输出电压信号Voutput的图。
参照图9A以及图9B,本发明的第1实施方式所涉及的放大器100由具有p-MOS可变电抗器P1、以及n-MOS可变电抗器N1的CMOS构成。在此,p-MOS可变电抗器P1、以及n-MOS可变电抗器N1与图2A以及图2B所示MOSFET相同,随着反型层的有无而改变静电电容。
响应于开关SW1的连接状态而对p-MOS可变电抗器P1、和n-MOS可变电抗器N1的栅极端子输入偏置电压Vbias和电压信号Vin。另外,p-MOS可变电抗器P1的源极端子和漏极端子响应于开关SW2的连接状态而连接到电源电压源或接地,n-MOS可变电抗器N1的源极端子和漏极端子响应于开关SW3的连接状态而连接到电源电压源或接地。在此,p-MOS可变电抗器P1和n-MOS可变电抗器N1具有逆导电性,因此为了使p-MOS可变电抗器P1和n-MOS可变电抗器N1的静电电容的增减变化一致,在开关SW2连接到电源电压源上的情况下,开关SW3被接地,另外,在开关SW2被接地的情况下,开关SW3连接到电源电压源。
在此,开关SW1与图10(a)所示的时钟信号φ1同步,当时钟信号φ1为高时闭合,对p-MOS可变电抗器P1和n-MOS可变电抗器N1的栅极端子输入偏置电压Vbias和电压信号Vin。另外,开关SW1在时钟信号φ1为低时打开,从而控制对p-MOS可变电抗器P1和n-MOS可变电抗器N1的栅极端子的偏置电压Vbias和电压信号Vin的输入。此外,时钟信号φ1和开关SW1的关系不限于上述情况,例如也可以是当时钟信号φ1为低时开关SW1闭合。另外,以下说明了与本发明有关的各种实施方式,但是与上述时钟信号φ1和开关SW1的关系同样,并不限定时钟信号和开关之间的关系。
开关SW2与图10(a)所示的时钟信号φ2同步,当时钟信号φ2为高时接地,当时钟信号φ2为低时连接到电源电压源。另外,开关SW3与时钟信号φ2同步,当时钟信号φ2为高时连接到电源电压源,当时钟信号φ2为低时接地。在此,如图10(a)所示,使相位不重合地输入时钟信号φ1和时钟信号φ2。通过使时钟信号φ1和时钟信号φ2的相位关系不重合,在与本发明第1实施方式有关的放大器100中产生跟踪状态、保持状态、以及放大状态。
另外,如图10(b)所示,输入到与本发明第1实施方式有关的放大器100中的输入电压信号Vinput是偏置电压Vbias和电压信号Vin叠加而成的信号。
参照图9A,在跟踪状态中,开关SW1与时钟信号φ1同步而闭合,由此对p-MOS可变电抗器P1和n-MOS可变电抗器N1的栅极端子输入输入电压信号Vinput。另外,开关SW2与时钟信号φ2同步地连接到电源电压源,开关SW3与时钟信号φ2同步地接地,由此p-MOS可变电抗器P1、和n-MOS可变电抗器N1的静电电容增加。因此,p-MOS可变电抗器P1和n-MOS可变电抗器N1的栅极端子的电压追踪输入电压信号Vinput而变化,与输入电压信号Vinput相应的电荷被蓄积在p-MOS可变电抗器P1和n-MOS可变电抗器N1中。
接着参照图9B,在放大状态中,开关SW1与时钟信号φ1同步地打开,由此不对p-MOS可变电抗器P1和n-MOS可变电抗器N1的栅极端子输入输入电压信号Vinput,另外,开关SW2与时钟信号φ2同步地接地,开关SW3与时钟信号φ2同步地连接到电源电压源,由此p-MOS可变电抗器P1和n-MOS可变电抗器N1的静电电容减少。此时,p-MOS可变电抗器P1和n-MOS可变电抗器N1的栅极端子保持电荷,因此如式2、3所示,随着静电电容的变化,原样保持偏置电压Vbias大小而以电容变化倍数对电压信号进行放大。因此,如图10(c)所示,相对于输入电压信号Vinput,与本发明第1实施方式有关的放大器100的输出电压Voutput成为原样保持偏置电压Vbias大小而将电压信号Vin放大电容变化倍数而得到的波形。在此,输出电压Voutput小于电源电压Vdd,因此不会像现有MOSFET参量放大器10一样在输出电压中产生失真。此外,虽然在图9A以及图9B没有表示,但是如图10(a)所示,时钟信号φ1下降之后时钟信号φ2上升,由此从图9A所示的跟踪状态经由保持状态而迁移到图9B所示的放大状态。
因此,与本发明第1实施方式有关的放大器100能够输出相对于输入电压信号原样保持偏置电压大小而将电压信号放大电容变化倍数而得到的输出电压信号,因此输出电压信号不会大到需要程度以上。因此,在具备本发明的第1实施方式所涉及的放大器的电路中,不需要对本发明的第1实施方式所涉及的放大器的输出电压信号采取特别对策,因此该输出电压信号的处理变得容易,并且能够有助于实现电路微细化以及低功耗化。另外,能够极大地减小输出电压信号的大小大于电源电压Vdd的可能性,因此在输出电压信号中不产生失真而能够得到期望的输出电压信号。
[第1实施方式的变形例]
在图9A以及图9B所示的本发明第1实施方式所涉及的放大器100中,示出了如下结构:p-MOS可变电抗器P1和n-MOS可变电抗器N1的栅极端子连接到开关SW1,p-MOS可变电抗器P1的源极端子以及漏极端子分别连接到开关SW2,并且n-MOS可变电抗器N1的源极端子以及漏极端子分别连接到开关SW3。然而,本发明第1实施方式所涉及的放大器的结构并不限于上述情况。例如,本发明第1实施方式所涉及的放大器也可以是p-MOS可变电抗器P1的源极端子和漏极端子、以及n-MOS可变电抗器N1的源极端子和漏极端子分别连接到开关SW1,n-MOS可变电抗器N1的栅极端子连接到开关SW2,p-MOS可变电抗器P1的栅极端子连接到开关SW3。
在此,p-MOS可变电抗器P1和n-MOS可变电抗器N1分别具有逆导电性。因此,为了使静电电容的增减变化一致,与放大器100同样地,
(1)在开关SW2连接到电源电压源的情况下,开关SW3被接地,另外,
(2)在开关SW2被接地的情况下,开关SW3连接到电源电压源。
在上述结构中,也能够产生与放大器100相同的跟踪状态、保持状态、以及放大状态,因此如式2、3所示,能够通过静电电容的变化来原样保持偏置电压Vbias大小而将电压信号Vin放大电容变化倍数。
由此,本发明的第1实施方式所涉及的上述放大器能够输出相对于输入电压信号原样保持偏置电压大小而将电压信号放大电容变化倍数得到的输出电压信号,因此输出电压信号不会变大到大于所需程度。因此,在具备与本发明的第1实施方式有关的上述放大器的电路中,与具备本发明的第1实施方式所涉及的放大器100的电路同样,不需要对放大器的输出电压信号采取特别对策,因此该输出电压信号的处理变得容易,并且能够有助于实现电路微细化以及低功耗化。另外,能够极大地减少输出电压信号大小大于电源电压Vdd的可能性,因此在输出电压信号中不产生失真,能够得到期望的输出电压信号。
(第2实施方式)
如在本发明的实施方式所涉及的放大器中的放大原理中所述,本发明的实施方式所涉及的放大器在第1可变静电电容元件P的栅极端子和第2可变静电电容元件N的栅极端子中消灭相同量的电荷,由此原样保持偏置电压大小而将电压信号放大电容变化倍数。因此,希望第1可变静电电容元件P的栅极端子和第2可变静电电容元件N的栅极端子面积相同。然而,在实际的制造工序中,由于各元件制造的偏差等,也存在第1可变静电电容元件P的栅极端子面积和第2可变静电电容元件N的栅极端子面积不一致的情况。因此,接着说明能够调整第1可变静电电容元件P的栅极端子面积和第2可变静电电容元件N的栅极端子面积的面积比的第2实施方式。图11是表示本发明的第2实施方式所涉及的放大器200的说明图。
如图11所示,本发明的第2实施方式所涉及的放大器200的基本结构与第1实施方式所涉及的放大器100相同,还相对于p-MOS可变电抗器P1并联设置具有极小栅极宽度的多个调整用p-MOS可变电抗器P’1~P’4。p-MOS可变电抗器P1的栅极宽度是W=α,n-MOS可变电抗器N1的栅极宽度是W=β。另外,调整用p-MOS可变电抗器P’1的栅极宽度W=4[μm],同样地,调整用p-MOS可变电抗器P’2~P’4的栅极宽度分别是W=8[μm]、16[μm]、32[μm]。在此,为了便于说明,假定p-MOS可变电抗器P1、n-MOS可变电抗器N1、以及调整用p-MOS可变电抗器P’1~P’4的栅极长度是1[μm]。
另外,调整用p-MOS可变电抗器P’1~P’4的栅极端子与开关SW1连接,响应于开关SW1的连接状态而输入偏置电压Vbias和电压信号Vin。并且,各可变电容P’1~P’4的连接状态具有以下关系。
(1)调整用p-MOS可变电抗器P’1的源极端子和漏极端子响应于开关SW’1的连接状态而连接到电源电压源和接地,同样地,
(2)调整用p-MOS可变电抗器P’2~P’4的源极端子和漏极端子分别响应于开关SW’2~SW’4的连接状态而连接到电源电压源和接地。
在将开关SW’1~SW’4分别设为与p-MOS可变电抗器P1相同的极性、即设与开关SW2的连接端相同的情况下,p-MOS可变电抗器P1的栅极端子面积变大。例如,如图11所示,在将开关SW2和开关SW’1~SW’4连接到电源电压源的情况下,p-MOS可变电抗器P1的栅极端子面积Sp从Sp=α变成Sp’=α+(4+8+16+32)=α+60[μm2],达到最大。另外,在将开关SW2和开关SW’1~SW’3连接到电源电压源、开关SW’4被接地的情况下,p-MOS可变电抗器P1的栅极端子面积Sp变成Sp’=α+(4+8+16)=α+28[μm2]。如上所述,本发明的第2实施方式所涉及的放大器200通过分别独立地适当切换开关SW’1~SW’4的连接,能够间接改变p-MOS可变电抗器P1的栅极端子面积Sp。因此,能够正确地、或者近似地将第1可变静电电容元件P的栅极端子面积Sp和第2可变静电电容元件N的栅极端子面积Sn=β之间的面积比Sn/Sp的值调整为1。
在此,在图11中调整用p-MOS可变电抗器P’1~P’4的栅极宽度是2的幂加权,其理由是为了对第1可变静电电容元件P的栅极端子面积Sp进行比特(bit)控制。例如,在采用了图11的结构的情况下,能够进行4比特的控制,即第1可变静电电容元件P的栅极端子面积Wp能够进行16种变化。此外,第1可变静电电容元件P的栅极端子面积Wp的控制不限于上述情况,当然能够任意设定调整用p-MOS可变电抗器P’1~P’4的栅极宽度。
另外,在图11中,通过在连接了调整用p-MOS可变电抗器P’1~P’4的栅极端子的状态下改变施加到调整用p-MOS可变电抗器P’1~P’4的源极端子和漏极端子的电压极性,从而间接改变第1可变静电电容元件P的栅极端子面积Sp。但是,通过在调整用p-MOS可变电抗器P’1~P’4的栅极端子侧设置开关也能够间接地改变第1可变静电电容元件P的栅极端子面积Sp。
因此,本发明的第2实施方式所涉及的放大器200能够调整第1可变静电电容元件P的栅极端子面积和第2可变静电电容元件N的栅极端子面积之间的面积比。因此,第1可变静电电容元件P的栅极端子面积和第2可变静电电容元件N的栅极端子面积例如在由于元件的偏差而不同的情况下,也能够维持输入电压信号中所包含的偏置电压的大小。
另外,本发明的第2实施方式所涉及的放大器200与本发明的第1实施方式所涉及的放大器100同样,能够输出相对于输入电压信号原样保持偏置电压大小而将电压信号放大电容变化倍数而得到的输出电压信号,因此输出电压信号不会变大到比所需程度还大。因此,在具备与本发明第2实施方式有关的上述放大器的电路中,不需要对与本发明第2实施方式有关的放大器200的输出电压信号采取特别对策,因此该输出电压信号的处理变得容易,并且能够有助于实现电路微细化以及低功耗化。另外,能够极大地减少输出电压信号大小变得大于电源电压Vdd的可能性,因此在输出电压信号中不产生失真,能够得到期望的输出电压信号。
此外,在图11中示出了调整第1可变静电电容元件P的栅极端子面积的结构,但是并不限于此,例如也可以具备调整第2可变静电电容元件N的栅极端子面积的、栅极宽度极小的多个调整用n-MOS可变电抗器,还能够采用调整第1可变静电电容元件P的栅极端子面积和第2可变静电电容元件N的栅极端子面积两者的结构。
(第3实施方式)
接着作为本发明的第3实施方式说明使用了本发明所涉及的放大原理的差动放大电路。图12是表示与本发明第3实施方式有关的放大器300的说明图。
另外,图13是表示图12示出的本发明第3实施方式所涉及的信号波形的说明图。在此,图13(a)是表示控制图12所具备的开关的控制时钟信号的图,图13(b)是表示输入到与本发明第3实施方式有关的放大器300的正相输入电压信号Vinput1的图。另外,图13(c)是表示从与本发明第3实施方式有关的放大器300输出的正相输出电压信号Voutput1的图,图13(d)是表示从与本发明第3实施方式有关的放大器300输出的差动输出电压信号Voutput1-Voutput1X的图。在此,差动输出电压信号Voutput1-Voutput1X中的Voutput1X是相位与正相输出电压信号Voutput1反相得到的反相输出电压信号。
参照图12,与本发明第3实施方式有关的放大器300具备:第1放大部302,其响应于开关SW1的连接状态而输入将偏置电压Vbias和正相电压信号Vin/2叠加得到的正相输入电压信号Vinput1;第2放大部304,其响应于开关SW1X的连接状态而输入将偏置电压Vbias和反相电压信号-Vin/2叠加得到的反相输入电压信号Vinput1X;以及开关部306,其将第1放大部302和第2放大部304连接到电源电压源或者接地。在此,反相输入电压信号Vinput1X是指相位从正相输入电压信号Vinput1反相得到的信号。
第1放大部302和第2放大部304是与上述本发明第1实施方式有关的放大器100相同的结构。第1放大部具备p-MOS可变电抗器P1和n-MOS可变电抗器N1,响应于开关SW1的连接状态而对p-MOS可变电抗器P1和n-MOS可变电抗器N1的栅极端子输入正相输入电压信号Vinput1。另外,第2放大部具备p-MOS可变电抗器P2和n-MOS可变电抗器N2,响应于开关SW1X的连接状态而对p-MOS可变电抗器P2和n-MOS可变电抗器N2的栅极端子输入反相输入电压信号Vinput1X。
开关部306具备开关SW2、SW3,开关SW2将n-MOS可变电抗器N1和n-MOS可变电抗器N2连接到电源电压源、或者接地,开关SW3将p-MOS可变电抗器P1和p-MOS可变电抗器P2连接到电源电压源、或者接地。在此,p-MOS可变电抗器P1、P2、和n-MOS可变电抗器N1、N2具有逆导电性,因此为了使p-MOS可变电抗器P1、P2和n-MOS可变电抗器N1、N2的静电电容增减变化一致,在开关SW2被接地的情况下,开关SW3连接到电源电压源,另外,在开关SW2连接到电源电压源的情况下,开关SW3被接地。
在此,开关SW1与图13(a)所示的时钟信号φ1同步,当时钟信号φ1为高时闭合,对p-MOS可变电抗器P1和n-MOS可变电抗器N1的栅极端子输入图13(b)所示的正相输入电压信号Vinput1。另外,开关SW1在时钟信号φ1为低时打开,由此控制对p-MOS可变电抗器P1和n-MOS可变电抗器N1的栅极端子的正相输入电压信号Vinput1的输入。
另外,开关SW1X与图13(a)所示的时钟信号φ1同步,当时钟信号φ1为高时闭合,对p-MOS可变电抗器P2和n-MOS可变电抗器N2的栅极端子输入反相输入电压信号Vinput1X。另外,开关SW1X在时钟信号φ1为低时打开,由此控制对p-MOS可变电抗器P2和n-MOS可变电抗器N2的栅极端子的反相输入电压信号Vinput1X的输入。
另外,开关SW2与图13(a)所示的时钟信号φ2同步,当时钟信号φ2为低时将n-MOS可变电抗器N1、N2被接地,另外,当时钟信号φ2为高时将n-MOS可变电抗器N1、N2连接到电源电压源上。开关SW3与图13(a)示出的时钟信号φ2同步,当时钟信号φ2为低时将p-MOS可变电抗器P1、P2连接到电源电压源,另外,当时钟信号φ2为高时将p-MOS可变电抗器P1、P2被接地。
第1放大部302与上述本发明第1实施方式所涉及的放大器100同样,根据图13(a)所示的时钟信号φ1、φ2,经由跟踪状态、保持状态、放大状态来输出维持着偏置电压Vbias而将正相电压信号Vin/2放大电容变化倍数而得到的、图13(c)所示的正相输出电压信号Voutput1。
同样地,第2放大部304根据图13(a)所示的时钟信号φ1、φ2,经由跟踪状态、保持状态、放大状态,输出维持着偏置电压Vbias而将反相电压信号-Vin/2放大电容变化倍数而得到的反相输出电压信号Voutput1X。
在此,正相输出电压信号Voutput1和反相输出电压信号Voutput1X作为图13(d)所示的差动输出电压信号Voutput1-Voutput1X而使用。
因此,具备与本发明第3实施方式有关的放大器300的电路捕捉从本发明的第3实施方式所涉及的放大器300输出的正相输出电压信号Voutput1和反相输出电压信号Voutput1X作为图13(d)所示的差动输出电压信号Voutput1-Voutput1X,由此能够抵消在正相输出电压信号Voutput1和反相输出电压信号Voutput1X中产生的相同量的噪声(distortion when even:偶数时失真)。
另外,与本发明第3实施方式有关的放大器300能够输出相对于正相输入电压信号原样保持偏置电压大小而将正相电压信号放大电容变化倍数而得到的正相输出电压信号,因此正相输出电压信号不会变大到比所需程度还大。同样地,能够输出相对于反相输入电压信号原样保持偏置电压大小而将反相电压信号放大电容变化倍数而得到的反相输出电压信号,因此反相输出电压信号也不会变大到比所需程度还大。因此,在具备与本发明第3实施方式有关的放大器300的电路中,不需要对与本发明第3实施方式有关的放大器300的差动输出电压信号采取特别对策,因此该差动输出电压信号的处理变得容易,并且能够有助于实现电路微细化以及低功耗化。另外,能够极大地减少差动输出电压信号大小变得大于电源电压Vdd的可能性,因此在差动输出电压信号中不产生失真,能够得到期望的差动输出电压信号。
(第4实施方式)
图14是表示与本发明第4实施方式有关的放大器400的说明图。
参照图14,本发明的第4实施方式所涉及的放大器400采用与本发明第3实施方式所涉及的放大器300基本相同的结构来构成差动放大电路。另外,当将本发明的第4实施方式所涉及的放大器400与图12所示的本发明第3实施方式所涉及的放大器300进行比较时,p-MOS可变电抗器P1和p-MOS可变电抗器P2的漏极端子相互连接,但是上述p-MOS可变电抗器各自的漏极端子没有与p-MOS可变电抗器P1和p-MOS可变电抗器P2各自的源极端子连接。另外,n-MOS可变电抗器N1和n-MOS可变电抗器N2的漏极端子相互连接,但是上述n-MOS可变电抗器各自的漏极端子没有与n-MOS可变电抗器N1和n-MOS可变电抗器N2各自的源极端子连接。在如上所述的结构中,通过对源极端子或者漏极端子的一方施加电源电压Vdd来使反型层变化,也能够使p-MOS可变电抗器P1和p-MOS可变电抗器P2、n-MOS可变电抗器N1以及n-MOS可变电抗器N2的静电电容可变。
因此,本发明的第4实施方式所涉及的放大器400与本发明的第3实施方式所涉及的放大器300相比能够简化布线,另外如图14所示,由于开关SW2、SW3仅连接到p-MOS可变电抗器P1、P2和n-MOS可变电抗器N1、N2的源极端子,因此能够减轻施加到开关SW2、SW3上的负荷。
另外,本发明的第4实施方式所涉及的放大器400与本发明的第3实施方式所涉及的放大器300同样地,能够输出相对于正相输入电压信号原样保持偏置电压大小而将正相电压信号放大电容变化倍数而得到的正相输出电压信号,因此正相输出电压信号不会变大到大于所需程度。同样地,能够输出相对于反相输入电压信号原样保持偏置电压大小而将反相电压信号放大电容变化倍数而得到的反相输出电压信号,因此反相输出电压信号不会变大到大于所需程度。因此,在具备与本发明第4实施方式有关的放大器400的电路中,不需要对与本发明第4实施方式有关的放大器400的差动输出电压信号采取特别对策,因此该差动输出电压信号的处理变得容易,并且能够有助于实现电路微细化以及低功耗化。另外,能够极大地减少差动输出电压信号大小变得大于电源电压Vdd可能性,因此在差动输出电压信号中不产生失真,能够得到期望的差动输出电压信号。
此外,在图14中表示了开关SW2、SW3仅连接到p-MOS可变电抗器P1、P2和n-MOS可变电抗器N1、N2的源极端子的结构,但是并不限定于此,也可以采用开关SW2、SW3仅连接到p-MOS可变电抗器P1、P2和n-MOS可变电抗器N1、N2的漏极端子的结构。
(第5实施方式)
如式1所示,离散时间参量放大器能够通过电容变化比来使信号放大或者衰减。因此,下面说明与本发明第5实施方式有关的放大器,其在从跟踪状态经由保持状态变化为放大状态的过程中,能够通过将p-MOS可变电抗器和n-MOS可变电抗器的静电电容增加的情况和减少的情况进行组合来切换输出电压信号的增益。图15是表示与本发明第5实施方式有关的放大器500的说明图。在此,图15表示跟踪状态。
参照图15,与本发明第5实施方式有关的放大器500具备第1放大部502和第2放大部504,该第1放大部502和第2放大部504响应于开关SW1的连接状态而输入将偏置电压Vbias和电压信号Vin叠加得到的输入电压信号Vinput。在此,第1放大部502和第2放大部504串联连接。
第1放大部502的结构与本发明的第1实施方式所涉及的放大器100相同,其由p-MOS可变电抗器P1以及n-MOS可变电抗器N1构成,响应于开关SW1的连接状态而对p-MOS可变电抗器P1和n-MOS可变电抗器N1的栅极端子输入输入电压信号Vinput。另外,p-MOS可变电抗器P1的源极端子和漏极端子响应于开关SW2的连接状态而连接到电源电压源和接地,n-MOS可变电抗器N1的源极端子和漏极端子响应于开关SW3的连接状态而连接到电源电压源和接地。在此,p-MOS可变电抗器P1相对于n-MOS可变电抗器N1具有逆导电性。因此,为了使p-MOS可变电抗器P1与n-MOS可变电抗器N1的静电电容增减一致,需要在开关SW2连接到电源电压源的状况下将开关SW3接地,并且需要在开关SW2接地的状况下将开关SW3连接到电源电压源。
第2放大部504的结构与本发明的第1实施方式所涉及的放大器100相同,其由p-MOS可变电抗器P2以及n-MOS可变电抗器N2构成,响应于开关SW1的连接状态而对p-MOS可变电抗器P2和n-MOS可变电抗器N2的栅极端子输入输入电压信号Vinput。另外,p-MOS可变电抗器P2的源极端子和漏极端子响应于开关SW4的连接状态而连接到电源电压源和接地,n-MOS可变电抗器N2的源极端子和漏极端子响应于开关SW5的连接状态而连接到电源电压源和接地。在此,p-MOS可变电抗器P2相对于n-MOS可变电抗器N2具有逆导电性。因此,为了使p-MOS可变电抗器P2与n-MOS可变电抗器N2的静电电容增减变化一致,需要在开关SW4连接到电源电压源的状况下将开关SW5接地,并且需要在开关SW4被接地的状况下将开关SW5连接到电源电压源。
与该第5实施方式有关的放大器500进行如下动作。
(1)从跟踪状态经由保持状态变化到放大状态时,在放大器500中根据时钟信号φ2来切换第1放大部502的开关SW2、SW3的接通/切断,从而p-MOS可变电抗器P1和n-MOS可变电抗器N1的静电电容增加或者减少。
(2)从跟踪状态经由保持状态变化为放大状态时,放大器500根据时钟信号φ3切换第2放大部504的开关SW4、SW5的接通/切断,从而p-MOS可变电抗器P2和n-MOS可变电抗器N2的静电电容增加或者减少。
例如,(情况a)假设如下情况:当从跟踪状态经由保持状态变化为放大状态时(即进行放大时),(i)第1放大部的p-MOS可变电抗器P1和n-MOS可变电抗器N1的静电电容减少;(ii)第2放大部的p-MOS可变电抗器P2和n-MOS可变电抗器N2的静电电容增加。在这种情况下,在放大器500中作为电路整体的放大作用被消除,输出电压信号Voutput的增益变成“1”,输出电压信号Voutput成为与输入电压信号Vinput相同的信号。(情况b)另外,在放大时,在使第1放大部的p-MOS可变电抗器P1和n-MOS可变电抗器N1的静电电容、和第2放大部的p-MOS可变电抗器P2和n-MOS可变电抗器N2的静电电容这两者减少的情况下,输出电压信号Voutput的增益为k(电容变化比),输出电压信号Voutput成为将输入电压信号Vinput放大k倍的信号。(情况c)同样地,在放大时,在使第1放大部的p-MOS可变电抗器P1和n-MOS可变电抗器N1的静电电容、和第2放大部的p-MOS可变电抗器P2和n-MOS可变电抗器N2的静电电容这两者增加的情况下,输出电压信号Voutput的增益为1/k,输出电压信号Voutput成为将输入电压信号Vinput衰减1/k倍的信号。
即,如上述情况a、b、c所示,在图15所示的本发明第5实施方式所涉及的放大器500中,通过分别独立地改变第1放大部502和第2放大部504的静电电容,能够进行如下式的电容变化比切换、即增益的切换。
[式4]
k + k 1 + 1 = k k + 1 1 + k = 1 + k k + 1 = 1 1 + 1 k + k = 1 k …(式4)
另外,与图15所示本发明第5实施方式有关的放大器500具备第1放大部502和第2放大部504两个放大部,能够进行如下式4所示的3种增益切换,但是与本发明第5实施方式有关的放大器500并不限于图15的结构。例如可以通过进一步设置第3放大部(未图示)来进行式5所示的增益的切换。
[式5]
k + k + k 1 + 1 + 1 = k k + k + 1 1 + 1 + k = k + 1 + k 1 + k + 1 = 1 + k + k k + 1 + 1 = 2 k + 1 k + 2 k + 1 + 1 1 + k + k = 1 + k + 1 k + 1 + k = 1 + 1 + k k + k + 1 = k + 2 2 k + 1 1 + 1 + 1 k + k + k = 1 k …(式5)
如式5所示,与本发明第5实施方式有关的放大器500具备第1~第3放大部三个放大部,由此通过将第1~第3放大部所具有的p-MOS可变电抗器和n-MOS可变电抗器的静电电容的增减变化设为全部相同来使输出电压信号Voutput的增益成为k、或者1/k。因此,与本发明第5实施方式有关的放大器500能够使输入电压信号Vinput放大k(电容变化比)倍或者衰减到1/k倍。另外,通过使第1~第3放大部所具有的p-MOS可变电抗器和n-MOS可变电抗器的静电电容增减分别独立地变化,输出电压信号Voutput的增益变成(2k+1)/(k+2)、或者(k+2)/(2k+1)。因此,与本发明第5实施方式有关的放大器500能够输出响应于增益而放大、衰减的输出电压信号Voutput。
因此,与本发明第5实施方式有关的放大器500通过串联连接多个放大部、即将多个由p-MOS可变电抗器和n-MOS可变电抗器构成的CMOS并联组合,作为放大器整体来进行电容变化比的切换,能够输出响应于该电容变化比而放大的输出电压信号。
另外,本发明的第5实施方式所涉及的放大器500与本发明的第1实施方式所涉及的放大器100同样,能够输出相对于输入电压信号原样保持偏置电压大小而将电压信号放大电容变化倍数而得到的输出电压信号,因此输出电压信号不会变大到大于所需程度。因此,在具备与本发明第5实施方式有关的放大器500的电路中,不需要对与本发明第5实施方式有关的放大器500的输出电压信号采取特别对策,因此该输出电压信号的处理变得容易,并且能够有助于实现电路微细化以及低功耗化。另外,能够极大地减小输出电压信号的大小变得大于电源电压Vdd的可能性,因此在输出电压信号中不产生失真,能够得到期望的输出电压信号。
(第6实施方式)
下面,作为与本发明有关的第6实施方式说明具备使用了与本发明有关的放大原理的放大器的电荷主滤波电路。
[与本发明实施方式有关的电荷主滤波电路的基本动作]
首先,说明与本发明的实施方式有关的电荷主滤波电路的基本动作。图16是概要地表示具备与本发明实施方式有关的放大器的电荷主滤波电路的说明图。
与本发明实施方式有关的电荷主滤波电路是通过重复复位(Reset)状态、充电(Charge)状态、以及清除(Dump)状态的基本动作进行电荷传输的电路。例如能够通过如图16所示的概略的开关来实现上述复位状态、充电状态、以及清除状态。
例如复位状态是通过闭合复位开关、打开充电开关和清除开关来实现的。在复位状态中,通过复位开关对可变电容元件C1和C2施加偏置电压Vdd/2,初始化为偏置电压。在此,在复位状态下,能够通过将可变电容元件C1以及C2的各个静电电容设为较小的状态(即放大状态)来更高速地进行初始化。
另外,充电状态是通过从复位状态打开复位开关、闭合充电开关来实现的。在充电状态中,通过充电开关对可变电容元件C1和C2施加输入电压信号Vinput来蓄积电荷。在此,在充电状态下,使可变电容元件C1以及C2各自的静电电容设为较大的状态(即跟踪状态)。
另外,清除状态是通过从充电状态打开充电开关、闭合清除开关来实现的。在清除状态下,将蓄积在可变电容元件C1和C2中的电荷传输到后级电路。在此,在清除状态下,能够通过将可变电容元件C1以及C2各自的静电电容设为较小的状态(即放大状态)来维持偏置电压,输出放大了电压信号的输出电压信号Voutput。
与本发明实施方式有关的电荷主滤波电路通过如上所述的动作将电压信号传输到后级电路中。另外,如上所述,充电状态与放大状态成为排他性的关系。
[与本发明的第6实施方式有关的电荷主滤波电路]
图17是表示具备与本发明第6实施方式有关的放大器的电荷主滤波电路600的说明图。另外,图18是表示图17所示的本发明第6实施方式所涉及的信号波形的说明图。在此,电荷主滤波电路是指一种使用了能够由一个RF(Radio Frequency:射频)电路接收不同频带无线信号的可重构RF技术的电路之一。
参照图17,与本发明第6实施方式有关的电荷主滤波电路600具备跨导器(transconductor)(gm)602、第一SINC滤波电路604、第二SINC滤波电路606、以及对第二SINC滤波电路的输出电压信号进行变换的模拟-数字变换电路(Analog to DigitalConverter:ADC)608。
跨导器602是将输入的电压信号变换为与该电压信号成正比的电流并输出的电压电流变换装置。第一SINC滤波电路604具备具有规定静电电容的电容器C1~C4以及开关SW1~SW12。第二SINC滤波电路606具备与本发明的第1实施方式所涉及的p-MOS可变电抗器相当的第1可变静电电容元件C1p~C4p、与本发明的第1实施方式所涉及的n-MOS可变电抗器相当的第2可变静电电容元件C1n~C4n、以及开关SW13~SW22。即,在图17中,第二SINC滤波电路606具备与本发明的第1实施方式所涉及的放大器100对应的四个放大部610~616。模拟-数字变换电路608是将模拟信号变换为数字信号的电路。
首先,根据图18所示的时钟信号说明与本发明第6实施方式有关的电荷主滤波电路600的动作。在此,第一SINC滤波电路604具备四个电容器C1~C4,第二SINC滤波电路606具备四个放大部610~616,但是为了便于说明,重点说明电容器C1、C2和放大部610、612。
首先,说明电荷从第一SINC滤波电路604到第二SINC滤波电路606的输入输出。当时钟信号φ1r为高时,开关SW1闭合,从而对电容器C1施加偏置电压Vbias,残留在电容器C1中的电荷被除电。另外,当时钟信号φ1r为低时,开关SW1打开,从而停止施加偏置电压Vbias。接着,当时钟信号φ1变成高时,闭合开关SW2来输入从跨导器602输出的电流,电容器C1蓄积电荷。同样地,当时钟信号φ2r为高时,开关SW4闭合,从而对电容器C2施加偏置电压Vbias,残留在电容器C2中的电荷被除电。接着,当时钟信号φ2变成低时,闭合开关SW5来输入从跨导器602输出的电流,电容器C2蓄积电荷。然后,当时钟信号φ4为高时,闭合开关SW3、SW6来将蓄积在电容器C1、C2中的一部分电荷输出到第二SINC滤波电路606。此时,时钟信号φ1变成高,因此开关SW14闭合,在放大部610中蓄积电荷来与保持在第一SINC滤波电路604的电容器C1、C2中的电荷保持平衡状态。在此,如上所述,共用电荷使得在多个电容器之间(在本发明的第6实施方式中是电容器和放大部间)形成平衡状态,这被称作电荷共享(charge sharing)。另外,输入到放大部610中的电荷是从电容器C1、C2输出的电荷,因此采样率以1/2进行降采样(Decimation)。
接着,关注第二SINC滤波电路606,在放大部610中,当时钟信号φ4为高时,第1可变静电电容元件C1p和第2可变静电电容元件C1n与上述本发明第1实施方式的放大器100所具备的p-MOS可变电抗器P1和n-MOS可变电抗器N1同样静电电容增加。接着,当时钟信号φ1r变成高时,闭合开关SW13从而对放大部610施加偏置电压Vbias,残留在放大部610中的电荷被除电。然后,当时钟信号φ1为高时,开关SW14闭合,通过电荷共享来蓄积电荷。当时钟信号φ4再次为高时,第1可变静电电容元件C1p和第2可变静电电容元件C1n与上述本发明第1实施方式的放大器100所具备的p-MOS可变电抗器P1和n-MOS可变电抗器N1同样静电电容减小,根据电容变化比的变化对输出电压信号进行放大。此时,开关SW15也根据时钟信号φ4而闭合,因此从放大部610输出放大后的输出电压信号。此外,放大部612与放大部610同样地通过电荷共享来蓄积电荷,当时钟信号φ4为高时,与放大部610同样地,从放大部612输出输出电压信号,对输出电压信号进行降采样。
另外,第一SINC滤波电路604的电容器C3、C4、以及第二SINC滤波电路606的放大部614、616,与上述的第一SINC滤波电路604的电容器C1、C2、以及第二SINC滤波电路606的放大部610、612相同,根据图18所示的时钟信号φ1r~φ4r、φ1~φ4、φ1r~φ4r、φ1~φ4进行电荷共享和输出电压信号的降采样。
模拟-数字变换电路608当时钟信号φ4为高时将由放大部610、612放大的输出电压信号变换为数字值,当时钟信号φ2为高时,将由放大部614、616放大的输出电压信号变换为数字值。
因此,与本发明第6实施方式有关的电荷主滤波电路600能够输出对输入到跨导器602的电压信号进行放大、降采样、进而数字化后的输出电压信号。
另外,与本发明第6实施方式有关的电荷主滤波电路600所具备的放大器与本发明的第1实施方式所涉及的放大器100同样,能够输出相对于电荷共享的输入电压信号原样保持偏置电压大小而将电压信号放大电容变化倍数而得到的输出电压信号,因此输出电压信号不会变大到大于所需程度。因此,在具备与本发明第6实施方式有关的放大器的电荷主滤波电路600中,不需要对与本发明第6实施方式有关的放大器的输出电压信号采取特别对策,因此该输出电压信号的处理变得容易,并且能够有助于实现电路微细化以及低功耗化。另外,能够极大地减小输出电压信号大小变得大于电源电压Vdd的可能性,因此在输出电压信号中不产生失真,能够得到期望的输出电压信号。
(第7实施方式)
如在与本发明实施方式有关的放大器的放大原理中所述,与本发明实施方式有关的放大器在第1可变静电电容元件P的一个端子、以及与该第1可变静电电容元件P的一个端子电气连接的第2可变静电电容元件N的一个端子中抵消相同量的电荷,由此能够原样保持偏置电压大小而将电压信号放大电容变化倍数。然而,当例如发生第1可变静电电容元件P和第2可变静电电容元件N的制造偏差等没有预见的情况、第1可变静电电容元件P的静电电容与第2可变静电电容元件N的静电电容产生电容差ΔC时,存在无法充分得到期望效果的可能性。参照图6A至图7C如下简单说明其理由。
例如,在第1可变静电电容元件P的静电电容、和第2可变静电电容元件N的静电电容之间产生电容差ΔC的情况下,在图6B中,第1可变静电电容元件P的栅极端子的电荷变成Qp1=-C1(Vdd/2-Vin),另外在图6B中,第2可变静电电容元件N的栅极端子的电荷变成Qn1=(C1+ΔC)·(Vdd/2+Vin)。此时,在图6B中,第1可变静电电容元件P的栅极端子的电荷以及第2可变静电电容元件N的栅极端子的电荷之和变成Qtotal=(2·C1+ΔC)Vin+ΔC·(Vdd/2),电荷也依赖于偏置电压Vdd/2。
因此,如式6所示,经过图7C示出的放大状态从放大器输出的输出电压信号Voutput成为偏置电压Vbias=Vdd/2也被放大的电压。
[式6]
Voutput = ( 1 + k&Delta;C 2 C 1 + &Delta;C ) ( Vdd 2 ) + kVin
= ( 1 + k&Delta;C 2 C 1 + &Delta;C ) &CenterDot; Vbias + kVin …(式6)
在此,电容差ΔC越小,式6所示的偏置电压Vbias的放大量越小,变得比上述现有MOSFET参量放大器10中放大的偏置电压放大量还小。然而,当如式6所示偏置电压Vbias被放大时,有可能就无法充分得到“能够使输出电压信号的处理容易”、“能够有助于实现电路微细化以及低功耗化”、“能够得到期望的输出电压信号”的与本发明实施方式有关的放大器的效果。
为了应对上述问题,作为本发明第2实施方式而示出了能够调整第1可变静电电容元件P的栅极端子面积和第2可变静电电容元件N的栅极端子面积的面积比的结构。然而,应对上述问题的结构并不限于本发明第2实施方式的结构。因此,下面参照图19~图21说明应对上述问题的其它结构所涉及的第7实施方式。
图19以及图20是表示与本发明第7实施方式有关的放大器700的说明图,图19表示跟踪状态,图20表示放大状态。
另外,图21是表示与本发明第7实施方式有关的信号波形的说明图,在(a)中表示控制开关的控制时钟信号,在(b)中表示输入电压信号Vinput,在(c)中表示输出电压信号Voutput。此外,在图19~图21中,将偏置电压表示为Vbias=Vdd/2,但是偏置电压当然并不限定于此。
参照图19、图20,本发明的第7实施方式所涉及的放大器700的基本结构与本发明的第1实施方式所涉及的放大器100相同,但是还具备p-MOS可变电抗器P2和n-MOS可变电抗器N2。p-MOS可变电抗器P2以及n-MOS可变电抗器N2与图2所示的MOSFET相同,通过反型层的有无来改变静电电容。此外,优选为放大器700所具备的p-MOS可变电抗器P1、P2、以及n-MOS可变电抗器N1、N2的栅极端子的宽度和长度都大致相同(即,制造偏差程度是能够允许的。)。
与第1实施方式所涉及的放大器100同样,响应于开关SW1的连接状态而对p-MOS可变电抗器P1以及n-MOS可变电抗器N1的栅极端子输入偏置电压Vdd/2和电压信号Vin。另外,与第1实施方式所涉及的放大器100同样,p-MOS可变电抗器P1的源极端子以及漏极端子响应于开关SW2的连接状态而连接到电源电压源或接地,n-MOS可变电抗器N1的源极端子以及漏极端子响应于开关SW3的连接状态而连接到电源电压源或接地。
另外,响应于开关SW1的连接状态而分别对(1)p-MOS可变电抗器P2的源极端子和漏极端子、以及(2)n-MOS可变电抗器N2的源极端子和漏极端子输入偏置电压Vdd/2和电压信号Vin。另外,n-MOS可变电抗器N2的栅极端子响应于开关SW2的连接状态而连接到电源电压源和接地,p-MOS可变电抗器P2的栅极端子响应于开关SW3的连接状态而连接到电源电压源和接地。
在此,p-MOS可变电抗器P1和n-MOS可变电抗器N1、p-MOS可变电抗器P2和n-MOS可变电抗器N2分别具有逆导电性,因此需要使静电电容的增减变化一致。因此,在与本发明第7实施方式有关的放大器700中,在开关SW2连接到电源电压源的期间开关SW3被接地,另一方面,在开关SW2被接地的期间,开关SW3连接到电源电压源。
另外,开关SW1与图21(a)所示的时钟信号φ1同步,当时钟信号φ1为高时变成闭合状态(即“接通”),分别对p-MOS可变电抗器P1和n-MOS可变电抗器N1的栅极端子、以及p-MOS可变电抗器P2和n-MOS可变电抗器N2的源极端子和漏极端子输入偏置电压Vdd/2以及电压信号Vin。
另外,当时钟信号φ1变化为低时,开关SW1变成打开状态(即“切断”),控制对(i)p-MOS可变电抗器P1以及n-MOS可变电抗器N1的栅极端子、以及(ii)p-MOS可变电抗器P2以及n-MOS可变电抗器N2的源极端子和漏极端子各自的偏置电压Vdd/2和电压信号Vin的输入。此外,时钟信号φ1和开关SW1的关系不限于上述情况,例如也可以是当时钟信号φ1为低时开关SW1闭合。
另一方面,开关SW2与图21(a)所示时钟信号φ2同步来切换连接端,当时钟信号φ2为高时接地,当时钟信号φ2为低时连接到电源电压源。与此相对,开关SW3与时钟信号φ2同步来切换连接端,当时钟信号φ2为高时连接到电源电压源,当时钟信号φ2为低时接地。此外,如图21(a)所示,时钟信号φ1和时钟信号φ2与本发明的第1实施方式相同,使相位不重合地输出时钟信号φ1和时钟信号φ2来产生跟踪状态。
参照图19,在跟踪状态中,时钟信号φ1为高,由此开关SW1闭合,对p-MOS可变电抗器P1和n-MOS可变电抗器N1的栅极端子输入输入电压信号Vinput。同样地,对p-MOS可变电抗器P2的源极端子和漏极端子、以及n-MOS可变电抗器N2的源极端子和漏极端子输入输入电压信号Vinput。在此,如图21(b)所示,输入到与本发明第7实施方式有关的放大器700中的输入电压信号Vinput是偏置电压Vdd/2和电压信号Vin叠加的信号。
另外,开关SW2在时钟信号φ2为低时连接到电源电压源,开关SW3在时钟信号φ2为低时被接地。此时,在p-MOS可变电抗器P1和n-MOS可变电抗器N1中分别生成反型层,静电电容分别增加。因此,p-MOS可变电抗器P1和n-MOS可变电抗器N1的栅极端子的电压与第1实施方式所涉及的放大器100同样地追踪输入电压信号Vinput而变化,与输入电压信号Vinput相应的电荷被蓄积在p-MOS可变电抗器P1和n-MOS可变电抗器N1中。
同样地,当开关SW2连接到电源电压源、开关SW3被接地时,在p-MOS可变电抗器P2和n-MOS可变电抗器N2中分别生成反型层,静电电容分别增加。
因此,在图19所示的跟踪状态中,在p-MOS可变电抗器P1、P2、以及n-MOS可变电抗器N1、N2各自的栅极端子正下方的半导体界面中分别生成反型层,静电电容分别变大。
下面参照图22A~图25B说明跟踪状态下的各个p-MOS可变电抗器P1、P2、以及n-MOS可变电抗器N1、N2中的静电电容。此外,在图22A~图22B中,图22A、图23A、图24A以及图25A表示跟踪状态,并且图22B、图23B、图24B以及图25B表示放大状态。
在此,在图22A~图25B中,Cgd表示栅极端子和漏极端子间的交叠(overlap)电容和边缘(fringe)电容。另外,Cox表示栅极氧化膜的电容,Cgs表示栅极端子和源极端子间的交叠电容和边缘电容。另外,Cdep表示栅极端子正下方的耗尽层电容。另外,Cjd表示漏极端子的结电容,Cjs表示源极端子的结电容。
[跟踪状态下的p-MOS可变电抗器P1的静电电容]
图22A是表示与第7实施方式有关的放大器700所具有的p-MOS可变电抗器P1的跟踪状态的概要图。电场在反型层(Inversion layer)被截止,因此从跟踪状态下的栅极端子看到的静电电容Cmax,p1表示为如式7。
[式7]
Cmax,P1=Cox+Cgd+Cgs…(式7)
[跟踪状态下的n-MOS可变电抗器N2的静电电容]
图23A是表示与第7实施方式有关的放大器700所具有的n-MOS可变电抗器N2的跟踪状态的概要图。关于跟踪状态中的从漏极端子和源极端子看到的静电电容Cmax,N2,对于栅极端子看到Cgd、Cox、Cgs,另外对于体端子看到Cjd、Cdep、Cjs,因此静电电容Cmax,N2表示为如式8。
[式8]
Cmax,N2=Cox+Cgd+Cgs+Cjd+Cjs+Cdep…(式8)
[跟踪状态下的n-MOS可变电抗器N1的静电电容]
图24A是表示与第7实施方式有关的放大器700所具有的n-MOS可变电抗器N1的跟踪状态的概要图。电场在反型层中被截止,因此从跟踪状态中的栅极端子看到的静电电容Cmax,N1表示为如式9。
[式9]
Cmax,N1=Cox+Cgd+Cgs  …(式9)
[跟踪状态下的p-MOS可变电抗器P2的静电电容]
图25A是表示与第7实施方式有关的放大器700所具有的p-MOS可变电抗器P2的跟踪状态的概要图。关于从跟踪状态中的漏极端子和源极端子看到的静电电容Cmax,p2,对于栅极端子看到Cgd、Cox、Cgs,另外对于体(Body)(N井接触)看到Cjd、Cdep、Cjs,因此静电电容Cmax,p2表示为如式10。
[式10]
Cmax,P2=Cox+Cgd+Cgs+Cjd+Cjs+Cdep  …(式10)
[跟踪状态下的放大器700的静电电容]
因此,跟踪状态中的放大器700的静电电容Ca,max以及Cb,max,分别如式11、式12进行表示。
[式11]
Ca,max=Cmax,P1+Cmax,N2
       =Cox,p+Cgd,p+Cgs,p+Cox,n+Cgd,n+Cgs,n+Cjd,n+Cjs,n+Cdep,n
…(式11)
[式12]
Cb,max=Cmax,N2+Cmax,P2
       =Cox,n+Cgd,n+Cgs,n+Cox,p+Cgd,p+Cgs,p+Cjd,p+Cjs,p+Cdep,p
       =Cox,p+Cgd,p+Cgs,p+Cox,n+Cgd,n+Cgs,n+Cjd,p+Cjs,p+Cdep,p
…(式12)
在此,式11所示的静电电容Ca,max是图19、图20中的上侧静电电容(p-MOS可变电抗器P1的静电电容和n-MOS可变电抗器N2的静电电容之和、即式7和式8之和)。另外,式12所示的静电电容Cb,max是图19、图20中的下侧静电电容(n-MOS可变电抗器N1的静电电容和p-MOS可变电抗器P2的静电电容之和、即式9和式10之和)。此外,在式11和式12中,例如Cox,p表示p-MOS可变电抗器的Cox,Cox,n表示n-MOS可变电抗器的Cox。另外,其它项也相同。
比较式11和式12可知,Cjd、Cjs、以及Cdep在p-MOS可变电抗器下和n-MOS可变电抗器下是不同的,而其它项是相同的。因此,可知式11所示的值和式12所示的值依赖于Cjd、Cjs、以及Cdep的值而产生差异。另一方面,Cjd和Cjs被称作结电容,只要MOS可变电抗器的大小(在此,大小是指栅极端子的宽度和长度。)大致相同,则该结电容就成为在p-MOS可变电抗器和n-MOS可变电抗器中大致不变的值。与此相对,Cdep是栅极端子正下方的耗尽层电容,因此在p和n中静电电容不同。然而,当将耗尽层电容与其它静电电容的合计的电容进行比较时,该耗尽层电容足够小,因此能够当作可允许误差而忽略。
因此,在构成放大器的MOS可变电抗器的大小大致相同的情况下,在与本发明第7实施方式有关的放大器700中,在跟踪状态下不产生电容差ΔC(严格地说,电容差ΔC非常小,能够当作误差处理。)。
下面参照图20,在放大状态中,开关SW1通过时钟信号φ1变成低而打开,停止对p-MOS可变电抗器P1和n-MOS可变电抗器N1的栅极端子、以及p-MOS可变电抗器P2和n-MOS可变电抗器N2的源极端子和漏极端子分别输入输入电压信号Vinput。
另外,开关SW2在时钟信号φ2为高时被接地,开关SW3在时钟信号φ2为高时连接到电源电压源。此时,在p-MOS可变电抗器P1、P2、以及n-MOS可变电抗器N1、N2的各个栅极端子正下方的半导体界面中生成的反型层消失,p-MOS可变电抗器P1、P2、以及n-MOS可变电抗器N1、N2的静电电容分别减少。
下面参照图22B、图23B、图24B以及图25B说明放大状态下的p-MOS可变电抗器P1、P2、以及n-MOS可变电抗器N1、N2各自的静电电容。
[放大状态下的p-MOS可变电抗器P1的静电电容]
图22B是表示与第7实施方式有关的放大器700所具有的p-MOS可变电抗器P1的放大状态的概要图。由于反型层消失从而能看到Cox和Cdep,因此从放大状态下的栅极端子能看到的静电电容Cmin,p1表示为如式13。
[式13]
C min , P 1 = Cox &CenterDot; Cdep Cox + Cdep + Cgd + Cgs …(式13)
[放大状态下的n-MOS可变电抗器N2的静电电容]
图23B是表示与第7实施方式有关的放大器700所具有的n-MOS可变电抗器N2的放大状态的概要图。由于反型层消失从而看不到Cox和Cdep,因此从放大状态下的漏极端子和源极端子能看到的静电电容Cmin,N2表示为如式14。
[式14]
Cmin,N2=Cgd+Cgs+Cjd+Cjs…(式14)
[放大状态下的n-MOS可变电抗器N1的静电电容]
图24B是表示与第7实施方式有关的放大器700所具有的n-MOS可变电抗器N1的放大状态的概要图。由于反型层消失从而能看到Cox和Cdep,因此从放大状态下的栅极端子能看到的静电电容Cmin,N1表示为如式15。
[式15]
C min , N 1 = Cox &CenterDot; Cdep Cox + Cdep + Cgd + Cgs …(式15)
[放大状态下的p-MOS可变电抗器P2的静电电容]
图25B是表示与第7实施方式有关的放大器700所具有的p-MOS可变电抗器P2的放大状态的概要图。由于反型层消失从而看不到Cox和Cdep,因此从放大状态中的漏极端子和源极端子能看到的静电电容Cmin,P2表示为如式16。
[式16]
Cmin,P2=Cgd+Cgs+Cjd+Cjs…(式16)
[放大状态下的放大器700的静电电容]
因此,放大状态下的放大器700的静电电容Ca,min以及Cb,min,分别表示为如式17、式18。
[式17]
C a , min = C min , P 1 + C min , N 2
= Cox , p &CenterDot; Cdep , p Cox , p + Cdep , p + Cgd , p + Cgs , p + Cgd , n + Cgs , n + Cjd , n + Cjs , n
…(式17)
[式18]
C b , min = C min , N 1 + C min , P 2
= Cox , n &CenterDot; Cdep , n Cox , n + Cdep , n + Cgd , n + Cgs , n + Cgd , p + Cgs , p + Cjd , p + Cjs , p
= Cox , n &CenterDot; Cdep , n Cox , n + Cdep , n + Cgd , p + Cgs , p + Cgd , n + Cgs , n + Cjd , p + Cjs , p
…(式18)
在此,式17所示的静电电容Ca,min是图19、图20中的上侧静电电容(p-MOS可变电抗器P1的静电电容和n-MOS可变电抗器N2的静电电容之和、即式13和式14之和)。另外,式18所示的静电电容Cb,min是图19、图20中的下侧静电电容(n-MOS可变电抗器N1的静电电容和p-MOS可变电抗器P2的静电电容之和、即式15和式16之和)。
对式17和式18进行比较可知,Cjd、Cjs、以及Cox和Cdep的串联电容(式17以及式18的第1项)在p-MOS可变电抗器下和n-MOS可变电抗器下是不同的,而其它项是相同的。因此,可知式17所示的值和式18所示的值依赖于Cjd、Cjs、Cox以及Cdep的值而产生差异。另一方面,只要如上所述MOS可变电抗器的大小大致相同,则Cjd和Cjs在p-MOS可变电抗器和n-MOS可变电抗器中基本不变。另外,Cox和Cdep的串联电容在p-MOS可变电抗器和n-MOS可变电抗器两者中与Cdep相比足够小,因此式17和式18中的Cox和Cdep的串联电容之差还是足够小的值。因此,式17和式18中的Cox和Cdep的串联电容之差能够当作可允许误差而忽略。
因此,在构成放大器的MOS可变电抗器的大小大致相同的情况下,在与本发明第7实施方式有关的放大器700中,在放大状态中不产生电容差ΔC(严格地说,能够使电容差ΔC非常小。)。
另外,可以将与本发明第7实施方式有关的放大器700的跟踪状态下的静电电容、即放大器700中的最大电容Cmax设为式11和式12之和。因此,放大器700中的最大电容由式19表示。
[式19]
Cmax=Ca,max+Cb,max
    =2(Cox,p+Cox,n)+Cdep,p+Cdep,n
      +2(Cgd,p+Cgs,p+Cgd,n+Cgs,n)+Cjd,p+Cjs,p+Cjd,n+Cjs,n
…(式19)
另外,可以将与本发明第7实施方式有关的放大器700的放大状态中的静电电容、即放大器700中的最小电容Cmin设为式17和式18之和。因此,放大器700中的最大电容由式20表示。
[式20]
C min = C a , min + C b , min
= ( Cox , p &CenterDot; Cdep , p Cox , p + Cdep , p + Cox , n &CenterDot; Cdep , n Cox , n + Cdep , n )
+ 2 ( Cgd , p + Cgs , p + Cgd , n + Cgs , n ) + Cjd , p + Cjs , p + Cjd , n + Cjs , n
…(式20)
如式19和式20所示,可知Cox以及Cdep影响电容变化比。在此,在p-MOS可变电抗器和n-MOS可变电抗器中,在放大状态的情况下Cox变化为Cox和Cdep的串联电容,因此对与本发明第7实施方式有关的放大器700进行布局使得其它电容尽可能小,这对加大电容变化比是有效的。具体地说,当加长构成放大器700的各MOS可变电抗器的栅极长度时,能够使相对于栅极区域面积的漏极端子和源极端子的面积相对较小。因此,通过如上述地对放大器700进行布局,能够有助于电容变化比的增大。
如上所述,在与本发明第7实施方式有关的放大器700中,在跟踪状态以及放大状态中不产生电容差ΔC。因此,与本发明第7实施方式有关的放大器700在放大状态中与第1实施方式所涉及的放大器100相同,能够通过如式2、3所示的静电电容的变化来原样保持偏置电压Vdd/2大小而以电容变化倍数对电压信号Vin进行放大。
因此,如图21(c)所示,与本发明第7实施方式有关的放大器700的输出电压Voutput成为相对于输入电压信号Vinput原样保持偏置电压Vdd/2大小而将电压信号Vin放大电容变化倍数而得到的波形。在此,输出电压Voutput比电源电压Vdd小,因此不会像现有MOSFET参量放大器10一样在输出电压中产生失真。
如上所述,与本发明第7实施方式有关的放大器700采用将大小大致相同的p-MOS可变电抗器和n-MOS可变电抗器两者分别上下配置(在此,“上下”是指例如图19所示的对象的配置。因此,与本发明第7实施方式有关的放大器700的结构中当然也包括“左右”、“倾斜”等。)的结构。在此,只要是大小大致相同的相同导电型的MOS可变电抗器,例如即使在构成放大器700的各个n-MOS可变电抗器中存在制造偏差等,MOS可变电抗器相互之间的电容差也非常小。因此,在与本发明第7实施方式有关的放大器700中,例如即使在构成放大器700的各个p-MOS可变电抗器以及n-MOS可变电抗器中存在制造偏差等,也能够使电容差ΔC非常小。
因此,与本发明第7实施方式有关的放大器700在放大后也能够维持包含在输入电压信号中的偏置电压的大小。
另外,本发明的第7实施方式所涉及的放大器700与本发明的第1实施方式所涉及的放大器100同样,能够输出相对于输入电压信号原样保持偏置电压大小而将电压信号放大电容变化倍数而得到的输出电压信号,因此输出电压信号不会变大到大于所需程度。因此,在具备与本发明第7实施方式有关的放大器700的电路中,不需要对放大器700的输出电压信号采取特别对策,因此该输出电压信号的处理变得容易,并且能够有助于实现电路微细化以及低功耗化。另外,能够极大地减少输出电压信号大小变得大于电源电压Vdd的可能性,因此在输出电压信号中不产生失真,能够得到期望的输出电压信号。
(第8实施方式)
如上述本发明第6实施方式所示,与本发明第7实施方式有关的放大器700能够应用在电荷主滤波电路中。因此,下面作为与本发明有关的第8实施方式说明具备与本发明第7实施方式有关的放大器700的电荷主滤波电路。
图26是表示与本发明第8实施方式有关的具备放大器700的电荷主滤波电路800的说明图。
参照图26,与本发明第8实施方式有关的电荷主滤波电路800例如具备:作为图16所示充电开关的MOSFET 802、与本发明第7实施方式有关的放大器700、作为复位开关的MOSFET804、和作为清除开关的MOSFET 806。
对MOSFET 802所具有的n-MOSFET(N’1)和p-MOSFET(P’1)分别排他性地施加电源电压Charge。另外,对MOSFET 804所具有的n-MOSFET(N’2)和p-MOSFET(P’2)分别排他性地施加电源电压Reset。另外,对MOSFET 806所具有的n-MOSFET(N’3)和p-MOSFET(P’3)分别排他性地施加电源电压Dump。并且,对放大器700所具有的上级可变电容元件(p-MOS可变电抗器P1以及n-MOS可变电抗器N2)和下级可变电容元件(n-MOS可变电抗器N1以及p-MOS可变电抗器P2)分别排他性地施加电源电压Boost。
在此,在电荷主滤波电路800中,作为可变电容元件而进行动作的结构要素例如可以仅设为放大器700所具有的MOSFET。另外,例如图26中的MOSFET 802~806等一般作为开关而使用的MOSFET,可以通过缩短栅极长度来降低接通阻抗从而提高动作速度。然而,在电荷主滤波电路800中,MOSFET802~806等开关成为相对于可变电容元件的寄生电容,因此成为电容变化比下降的原因。因此,在电荷主滤波电路800中,希望减小MOSFET 802~806等开关的栅极端子大小。此外,MOSFET 802~806等开关的栅极端子大小、MOSFET 802~806的结构当然不限定于上述情况。
另外,电荷主滤波电路800能够通过上述本发明的实施方式所涉及的电荷主滤波电路的基本动作来输出维持偏置电压并放大电压信号的输出电压信号Voutput。
因此,通过使用与本发明第8实施方式有关的电荷主滤波电路800,后级电路不需要对来自电荷主滤波电路800的输出电压信号采取特别对策,因此该输出电压信号的处理变得容易,并且能够有助于实现电路微细化以及低功耗化。另外,能够极大地减小输出电压信号的大小变得大于电源电压Vdd的可能性,因此在输出电压信号中不产生失真,能够得到期望的输出电压信号。
(第9实施方式)
图27是表示本发明的第9实施方式所涉及的具备放大器700的电荷主滤波电路900的说明图。
参照图27,本发明的第9实施方式所涉及的电荷主滤波电路900采用与本发明的第8实施方式所涉及的电荷主滤波电路800基本相同的结构。在此,如在与本发明实施方式有关的电荷主滤波电路的基本动作中所说明的那样,充电状态和放大状态处于排他性的关系。因此,如图27所示,能够共用施加到MOSFET 802和放大器700上的电源电压。
因此,能够使电荷主滤波电路900的电路结构比电荷主滤波电路800更简单。
另外,即使是图27所示的结构,电荷主滤波电路900也能够通过上述本发明的实施方式所涉及的电荷主滤波电路的基本动作,与本发明的第8实施方式所涉及的电荷主滤波电路800同样地输出维持偏置电压并放大电压信号而得到的输出电压信号Voutput。
因此,通过使用与本发明的第9实施方式有关的电荷主滤波电路900,后级电路不需要对来自电荷主滤波电路900的输出电压信号采取特别对策,因此该输出电压信号的处理变得容易,并且能够有助于实现电路微细化以及低功耗化。另外,能够极大地减少输出电压信号的大小变得大于电源电压Vdd可能性,因此在输出电压信号中不产生失真,能够得到期望的输出电压信号。
(第10实施方式)
与上述第1~第9实施方式有关的放大器是通过p-MOS可变电抗器和n-MOS可变电抗器中的反型层有无来产生静电电容变化,因此是“反型模式”的动作。在此,p-MOS可变电抗器和n-MOS可变电抗器通过在氧化膜附近蓄积空穴来产生静电电容变化的“蓄积模式”下也进行动作。因此,在将与上述第1~第6实施方式有关的放大器替换为在“蓄积模式”下动作的p-MOS可变电抗器和n-MOS可变电抗器的情况下,分别与上述第1~第6实施方式所涉及的放大器同样,也能够放大输入到放大器的偏置电压和电压信号中的该电压信号。
(第11实施方式)
下面说明本发明的第11实施方式。在此,在上述各实施方式中,使用逆导电型的MOS可变电抗器(p-MOS以及n-MOS)来实现CMOS型放大器,用于解决在电压放大时产生的上述[第1问题]~[第3问题]。与此相对,与本实施方式有关的放大器通过使用相同导电型的可变电容元件(MOS可变电抗器)来实现与上述各实施方式相同的功能。下面详述该放大器结构以及动作。
[由相同导电型的可变静电电容元件构成的放大器的放大原理]
图28A至图28C是说明与本发明的实施方式有关的放大器的放大原理的说明图。在此,图28A表示跟踪状态,图28B表示保持状态,并且图28C表示放大状态。
参照图28A至图28C,由与本发明的实施方式有关的相同导电型的可变静电电容元件构成的放大器具有:(1)静电电容可变的第1可变静电电容元件A、以及(2)相对于第1可变静电电容元件A为相同导电型的第2可变静电电容元件B,响应于开关SW1的连接状态而对第1可变静电电容元件A和第2可变静电电容元件B输入偏置电压Vdd/2和电压信号Vin。另外,第1可变静电电容元件A与电源电压源连接,第2可变静电电容元件B被接地。此外,在图28A至图28C中设偏置电压为Vdd/2,但是当然并不限定于此。
首先,如图28A所示,在跟踪状态下闭合开关SW1,由此通过开关SW1输入偏置电压Vdd/2和电压信号Vin。因此,第1可变静电电容元件A的两端的电位差变成Va1=Vdd/2-Vin,另外,第2可变静电电容元件B的两端的电位差变成Vb1=Vdd/2+Vin。其结果,在第1可变静电电容元件A和第2可变静电电容元件B中蓄积电荷。
接着,如图28B所示,通过在保持状态中从跟踪状态打开开关SW1来停止偏置电压Vdd/2和电压信号Vin的输入。在此,在保持状态中成立以下关系。
(1)在第1可变静电电容元件A的下端(与图28B中的开关SW1连接的一侧端子)保持开关SW1打开紧前的电荷Qa1=-C1·Va1=-C1(Vdd/2-Vin)。
(2)在第2可变静电电容元件B的上端(与图28B中的开关SW1连接的一侧端子)保持开关SW1打开紧前的电荷Qb1=C1·Vb1=C1(Vdd/2+Vin)。
在此,第1可变静电电容元件A下端和第2可变静电电容元件B上端中的电荷共计QtotalHold为:QtotalHold=2·C1·Vin。因此,与输入信号Vin输入到具有静电电容C1的2倍静电电容的静电电容元件中等效。
接着,如图28C所示,在放大状态中第1可变静电电容元件A以及第2可变静电电容元件B的静电电容分别从C1到C2(在此,C1>C2。)减少为1/k倍。即,第1可变静电电容元件A以及第2可变静电电容元件B的静电电容变成C2=C1/k。
此时,电荷Q’=(k-1)C2·Vdd/2从第1可变静电电容元件A向电源电压源侧移动,从而在第1可变静电电容元件A的下端和第2可变静电电容元件B的上端中抵消与电荷Q’相当的量的电荷。因此,第1可变静电电容元件A下端的电荷变成Qa2=-C2(Vdd/2-kVin),另外,第2可变静电电容元件B上端的电荷变成Qb2=-C2(Vdd/2+kVin)。
因此,在放大状态中,第1可变静电电容元件A两端中的电位差变成Va2=Vdd/2-kVin,另外,第2可变静电电容元件B两端中的电位差变成Vb2=Vdd/2+kVin。在此,放大状态中的第1可变静电电容元件A的下端和第2可变静电电容元件B的上端中的电荷的总计QtotalBoost变成QtotalBoost=2·C1·Vin=QtotalHold。因此,在放大状态中也保持电荷。
如上所述,由本发明的实施方式所涉及的相同导电型的可变静电电容元件构成的放大器与具有上述本发明的实施方式所涉及的CMOS的放大器同样,能够原样保持输入的偏置电压Vdd/2=Vbias而将输入的电压信号Vin放大为k(电容变化比)倍。因此,由本发明的实施方式所涉及的相同导电型的可变静电电容元件构成的放大器不会像现有MOSFET参量放大器10一样输出电压变大到大于所需程度,因此能够极大地减少上述现有MOSFET参量放大器10中的三个问题产生的可能性,能够有助于实现电路微细化以及低功耗化。
另外,无论在构成放大器的可变静电电容元件是CMOS的情况下,还是在可变静电电容元件是相同导电型的情况下都能够应用上述本发明的实施方式所涉及的放大器的放大原理。
[例外的问题]
如在上述“由相同导电型的可变静电电容元件构成的放大器的放大原理”中所述,由与本发明实施方式有关的相同导电型的可变静电电容元件构成的放大器,在第1可变静电电容元件A的一个端子、以及与第1可变静电电容元件A的一个端子电气连接的第2可变静电电容元件B的一个端子中抵消相同量的电荷,由此能够原样保持偏置电压大小而以电容变化倍数对电压信号进行放大。然而,例如当发生第1可变静电电容元件A以及第2可变静电电容元件B各自的制造偏差等没有预期的事态而在第1可变静电电容元件A的静电电容和第2可变静电电容元件B的静电电容中产生电容差ΔC时,存在无法充分得到期望效果的可能性。参照图19简单说明其理由如下。
例如,当在第1可变静电电容元件A的静电电容和第2可变静电电容元件B的静电电容中产生电容差ΔC的情况下,在图28B中第1可变静电电容元件A的下端(与图28(b)中的开关SW1连接的一侧端子)的电荷变成Qa1=-C1(Vdd/2-Vin),另外,在图28B中第2可变静电电容元件B的上端(与图28B中的开关SW1连接的一侧端子)的电荷变成Qb1=(C1+ΔC)·(Vdd/2+Vin)。此时,在图28B中第1可变静电电容元件A的下端的电荷以及第2可变静电电容元件B的上端的电荷的合计变成Qtotal=(2·C1+ΔC)Vin+ΔC·(Vdd/2),电荷还依赖于偏置电压Vdd/2。
因此,如式21所示,经由放大状态从放大器输出的输出电压信号Voutput成为偏置电压Vbias=Vdd/2也被放大后的电压。
[式21]
Voutput = ( 1 + k&Delta;C 2 C 1 + &Delta;C ) ( Vdd 2 ) + kVin
= ( 1 + k&Delta;C 2 C 1 + &Delta;C ) &CenterDot; Vbias + kVin …(式21)
在此,电容差ΔC越小,式21所示的偏置电压Vbias的放大量越小,会小于上述现有MOSFET参量放大器10中被放大的偏置电压放大量。然而,如式21所示,当偏置电压Vbias被放大时,有可能无法充分得到“能够使输出电压信号的处理变容易”、“能够有助于实现电路微细化以及低功耗化”、“能够得到期望的输出电压信号”的与本发明实施方式有关的放大器的效果。
由与本发明实施方式有关的相同导电型的可变静电电容元件构成的放大器的第1可变静电电容元件A以及第2可变静电电容元件B分别为相同导电型。在此,在相同导电型的可变静电电容元件中,只要大小大致相同,即使发生制造偏差等没有预期的事态,产生的电容差ΔC也会变得非常小,能够将电容差ΔC作为可允许误差而进行处理。因此,由与本发明实施方式有关的相同导电型的可变静电电容元件构成的放大器,能够使第1可变静电电容元件A以及第2可变静电电容元件B的静电电容分别相同(大致相同),因此会不产生上述例外的问题,能够原样保持偏置电压大小而以电容变化倍数对电压信号进行放大。
[与本发明第11实施方式有关的放大器]
下面参照图29~图31说明与本发明第11实施方式有关的放大器1000。在此,图29是表示与本发明第11实施方式有关的放大器1000的跟踪状态的图,图30是表示与本发明第11实施方式有关的放大器1000的放大状态的图。
另外,图31是表示与本发明第11实施方式有关的信号波形的说明图,(a)表示控制开关的控制时钟信号,(b)表示输入到与本发明第11实施方式有关的放大器1000中的输入电压信号Vinput,(c)表示从放大器1000输出的输出电压信号Voutput。此外,在图29~图31中,将偏置电压表示为Vbias=Vdd/2,但是偏置电压当然不限于此。
参照图29、图30,与本发明第11实施方式有关的放大器1000由n-MOS可变电抗器N1、N2构成。n-MOS可变电抗器N1、N2与图2A以及图2B所示的MOSFET相同,能够通过反型层的有无来改变静电电容。在此,优选为放大器1000所具备的n-MOS可变电抗器N1、N2的栅极端子的宽度和长度都大致相同(即,能够允许制造偏差程度。)。
响应于开关SW1的连接状态而对n-MOS可变电抗器N1的栅极端子、以及n-MOS可变电抗器N2的源极端子和漏极端子输入输入电压信号Vinput。此外,如图31(b)所示,输入到放大器1000的输入电压信号Vinput是将偏置电压Vdd/2和电压信号Vin叠加而成的信号。
另外,n-MOS可变电抗器N1的源极端子和漏极端子响应于开关SW3的连接状态而连接到电源电压源和接地,n-MOS可变电抗器N2的栅极端子响应于开关SW2的连接状态而连接到电源电压源和接地。n-MOS可变电抗器N1、N2互为相同导电型,但是连接到开关SW1上的端子分别不同。因此,为了在n-MOS可变电抗器N1、N2两者中使静电电容的增减变化一致,在开关SW2连接到电源电压源的情况下开关SW3被接地,另外,在开关SW2被接地的情况下开关SW3连接到电源电压源。
在此,开关SW1与图31(a)所示的时钟信号φ1同步,当时钟信号φ1为高时闭合,对n-MOS可变电抗器N1的栅极端子、以及n-MOS可变电抗器N2的源极端子和漏极端子输入偏置电压Vdd/2和电压信号Vin。另外,开关SW1当时钟信号φ1为低时打开,由此控制偏置电压Vdd/2和电压信号Vin对n-MOS可变电抗器N1的栅极端子、以及n-MOS可变电抗器N2的源极端子和漏极端子的输入。此外,时钟信号φ1和开关SW1的关系并不限于上述情况,例如也可以是当时钟信号φ1为低时开关SW1闭合。
开关SW2与图31(a)所示的时钟信号φ2同步,例如当时钟信号φ2为高时被接地,当时钟信号φ2为低时连接到电源电压源。另外,开关SW3与时钟信号φ2同步,例如当时钟信号φ2为高时连接到电源电压源,当时钟信号φ2为低时被接地。此外,如图31(a)所示,在本实施方式中也使相位不重合地输入时钟信号φ1和时钟信号φ2,其理由与上述第1实施方式相同(用于产生保持状态)。
在图29所示的跟踪状态中,通过时钟信号φ1成为高而开关SW1闭合,对n-MOS可变电抗器N1的栅极端子、以及n-MOS可变电抗器N2的源极端子和漏极端子输入输入电压信号Vinput。
另外,开关SW2在时钟信号φ2为低时连接到电源电压源,开关SW3在时钟信号φ2为低时被接地。此时,在n-MOS可变电抗器N1、N2各自的栅极端子正下方的半导体界面中分别生成反型层,静电电容分别增加。因此,在各个n-MOS可变电抗器N1、N2中蓄积与输入电压信号Vinput相应的电荷。
另外,在图30所示的放大状态中,通过时钟信号φ1变成低而开关SW1打开,停止输入电压信号Vinput的输入。
另外,开关SW2在时钟信号φ2为高时被接地,开关SW3在时钟信号φ2为高时连接到电源电压源。此时,在n-MOS可变电抗器N1、N2各自的栅极端子正下方的半导体界面中生成的反型层消失,静电电容分别减少。此时,n-MOS可变电抗器N1的栅极端子、以及n-MOS可变电抗器N2的源极端子和漏极端子保持电荷,因此通过静电电容的变化来原样保持偏置电压Vdd/2大小而以电容变化倍数对电压信号Vin进行放大。
因此,如图31(c)所示,与本发明第11实施方式有关的放大器1000的输出电压Voutput成为相对于输入电压信号Vinput原样保持偏置电压Vdd/2的大小而将电压信号Vin放大电容变化倍数而得到的波形。在此,输出电压Voutput小于电源电压Vdd,因此不会像现有MOSFET参量放大器10一样在输出电压上产生失真。此外,如图31(a)所示,时钟信号φ1下降之后时钟信号φ2上升,由此从图29所示的跟踪状态经由保持状态迁移到图30所示的放大状态。
如上所述,与本发明第11实施方式有关的放大器1000采用将大小(在此,大小是指栅极端子的宽度和长度。)大致相同的n-MOS可变电抗器上下配置(在此,“上下”是指例如图29所示的对象的配置。因此,在与本发明第11实施方式有关的放大器1000的结构中当然也包括“左右”、“倾斜”等。)的结构。在此,只要是大小大致相同的相同导电型的MOS可变电抗器,即使例如构成放大器1000的各个n-MOS可变电抗器中存在制造偏差等,也使MOS可变电抗器相互的电容差变得非常小。因此,在与本发明第11实施方式有关的放大器1000中,即使例如在构成放大器1000的各个n-MOS可变电抗器中存在制造偏差等,也能够使电容差ΔC非常小。
因此,与本发明第11实施方式有关的放大器1000在放大后也能够维持输入电压信号中所包含的偏置电压的大小。
另外,本发明的第11实施方式所涉及的放大器1000与本发明的第1实施方式所涉及的放大器100同样,能够输出相对于输入电压信号原样保持偏置电压大小而将电压信号放大电容变化倍数而得到的输出电压信号,因此输出电压信号不会变大到大于所需程度。因此,在具备与本发明的第11实施方式有关的放大器1000的电路中,不需要对放大器1000的输出电压信号采取特别对策,因此该输出电压信号的处理变得容易,并且能够有助于实现电路微细化以及低功耗化。另外,能够极大地减少输出电压信号大小比电源电压Vdd还大的可能性,因此在输出电压信号中不产生失真,能够得到期望的输出电压信号。
(第12实施方式)
作为由与本发明实施方式有关的相同导电型的可变静电电容元件构成的放大器,在与本发明第11实施方式有关的放大器1000中表示了使用n-MOS可变电抗器的结构。然而,由与本发明实施方式有关的相同导电型的可变静电电容元件构成的放大器并不限于使用n-MOS可变电抗器的结构。因此,下面作为与本发明第12实施方式有关的放大器,表示使用了相对于n-MOS可变电抗器为逆导电型的p-MOS可变电抗器的结构。
图32以及图33是表示与本发明第12实施方式有关的放大器1100的说明图,图32表示跟踪状态,图33表示放大状态。
参照图32、图33,与本发明第12实施方式有关的放大器1100由p-MOS可变电抗器P1、P2构成。在此,p-MOS可变电抗器P1、P2与图2A以及图2B所示的MOSFET相同,能够通过反型层的有无来改变静电电容。在此,优选为放大器1100所具备的各个p-MOS可变电抗器P1、P2的栅极端子的宽度和长度都大致相同(即,能够允许制造偏差程度。)。
响应于开关SW1的连接状态而对p-MOS可变电抗器P1的栅极端子、以及p-MOS可变电抗器P2的源极端子和漏极端子输入输入电压信号Vinput。在此,如图31(b)所示,输入到放大器1100中的输入电压信号Vinput与本发明的第11实施方式所涉及的输入电压信号Vinput相同,是将偏置电压Vdd/2和电压信号Vin叠加而成的信号。
另外,p-MOS可变电抗器P1的源极端子和漏极端子响应于开关SW2的连接状态而连接到电源电压源和接地,p-MOS可变电抗器P2的栅极端子响应于开关SW3的连接状态而连接到电源电压源和接地。在此,p-MOS可变电抗器P1、P2互为相同导电型,但是连接到开关SW1上的端子分别不同。因此,为了在p-MOS可变电抗器P1、P2两者中使静电电容的增减变化一致,在开关SW2连接到电源电压源的情况下开关SW3被接地,另外,在开关SW2被接地的情况下,开关SW3连接到电源电压源。
在图32所示的跟踪状态中,通过时钟信号φ1变成高而开关SW1闭合,对p-MOS可变电抗器P1的栅极端子以及p-MOS可变电抗器P2的源极端子和漏极端子输入输入电压信号Vinput。
另外,开关SW2在时钟信号φ2为低时连接到电源电压源,开关SW3在时钟信号φ2为低时被接地。此时,在p-MOS可变电抗器P1、P2各自的栅极端子正下方的半导体界面中分别生成反型层,静电电容分别增加。因此,在各个p-MOS可变电抗器P1、P2中蓄积与输入电压信号Vinput相应的电荷。
另外,在图33所示的放大状态中,通过时钟信号φ1变成低而开关SW1打开,停止输入电压信号Vinput的输入。
另外,开关SW2在时钟信号φ2为高时被接地,开关SW3在时钟信号φ2为高时连接到电源电压源。此时,在p-MOS可变电抗器P1、P2各自的栅极端子正下方的半导体界面中生成的反型层消失,静电电容分别减少。此时,p-MOS可变电抗器P1的栅极端子以及p-MOS可变电抗器P2的源极端子和漏极端子保持电荷,因此通过静电电容的变化原样保持偏置电压Vdd/2的大小而以电容变化倍数对电压信号Vin进行放大。
因此,当与本发明的第11实施方式所涉及的放大器1000进行比较时可知,本发明的第12实施方式所涉及的放大器1100具有相对于本发明的第11实施方式所涉及的放大器1000所具有的可变静电电容元件为逆导电型的可变静电电容元件,因此虽然可变静电电容元件的连接关系不同,但是作为放大器的功能相同。
如上所述,与本发明第12实施方式有关的放大器1100采用将大小大致相同的p-MOS可变电抗器上下配置(在此,“上下”是指例如图32所示的对象的配置。因此,在与本发明第12实施方式有关的放大器1100的结构中当然也包括“左右”、“倾斜”等。)的结构。在此,只要是大小大致相同的相同导电型的MOS可变电抗器,即使例如在构成放大器1100的各个p-MOS可变电抗器中存在制造偏差等,也会使MOS可变电抗器相互的电容差非常小。因此,在与本发明第12实施方式有关的放大器1100中,即使例如在构成放大器1100的各个p-MOS可变电抗器中存在制造偏差等,也能够使电容差ΔC非常小。
因此,与本发明第12实施方式有关的放大器1100在放大后也能够维持输入电压信号中所包含的偏置电压的大小。
另外,本发明的第12实施方式所涉及的放大器1100与本发明的第1实施方式所涉及的放大器100同样,能够输出相对于输入电压信号原样保持偏置电压大小而将电压信号放大电容变化倍数而得到的输出电压信号,因此输出电压信号不会变大到大于所需程度。因此,在具备与本发明第12实施方式有关的放大器1100的电路中,不需要对放大器1100的输出电压信号采取特别对策,因此该输出电压信号的处理变得容易,并且能够有助于实现电路微细化以及低功耗化。另外,能够极大地减少输出电压信号大小变得大于电源电压Vdd的可能性,因此在输出电压信号中不产生失真,能够得到期望的输出电压信号。
(第13实施方式)
与上述第1~第8实施方式有关的放大器是通过p-MOS可变电抗器和n-MOS可变电抗器中的反型层的有无来产生静电电容变化,因此是“反型模式”的动作。在此,p-MOS可变电抗器和n-MOS可变电抗器也可以在通过在氧化膜附近蓄积空穴来产生静电电容变化的“蓄积模式”下进行动作。因此,在将上述第1~第8实施方式所涉及的放大器替换为在“蓄积模式”下动作的p-MOS可变电抗器和n-MOS可变电抗器的情况下,也分别与上述第1~第8实施方式所涉及的各个放大器同样,能够放大输入到放大器中的偏置电压和电压信号中的该电压信号。
以上参照附图说明了本发明的优选实施方式,但是本发明当然不限定于这些示例。本领域技术人员可以在权利要求书所记载的范畴内想到各种变更例或者修正例,应当理解为它们当然也属于本发明的技术范围。
例如在与本发明第2实施方式有关的放大器中,表示了相对于第1实施方式所涉及的放大器还具备栅极宽度极小的多个调整用p-MOS可变电抗器的结构,但是并不限定于这种结构,与本发明第3~第6实施方式有关的放大器也可以还具备栅极宽度极小的多个调整用p-MOS可变电抗器。如上所述,与本发明第2实施方式有关的放大器所具备的调整用p-MOS可变电抗器起到调整偏置电压的作用,与本发明第3~第6实施方式有关的放大器即使还具备栅极宽度极小的多个调整用p-MOS可变电抗器,也能够对输入到放大器中的偏置电压和电压信号中的该电压信号进行放大。
另外,在与本发明第3~第5实施方式有关的放大器中表示了具有CMOS的结构,但是并不限定于这种结构,例如也可以如本发明的第8、第9实施方式所涉及的放大器那样,由相同导电型的可变静电电容元件构成本发明的第3~第5实施方式所涉及的放大器。并且,与本发明第3~第5实施方式有关的放大器例如也可以采用具有CMOS的结构和相同导电型的可变静电电容元件的结构混合而成的结构。即使是这种结构,也能够输出原样保持偏置电压大小而将电压信号放大电容变化倍数而得到的输出电压信号。
另外,在与本发明第6实施方式有关的电荷主滤波电路600中,表示了第二SINC滤波电路606的放大部610~616是本发明的第1实施方式所涉及的放大器的结构,但是并不限定于这种结构,与本发明的第6实施方式有关的电荷主滤波电路中的第二SINC滤波电路的放大部也可以是与本发明的第2~第5、第7、第8实施方式有关的放大器。在将放大部设为上述结构的情况下,放大部也能够输出相对于电荷共享的输入电压信号原样保持偏置电压大小而将电压信号放大电容变化倍数而得到的输出电压信号。
上述结构是本领域技术人员能够容易地变更得到的程度,应该理解为其属于本发明的等效范围内。

Claims (25)

1.一种放大器,其特征在于,具备:
第1可变静电电容元件,其静电电容可变;
第2可变静电电容元件,其静电电容可变,与上述第1可变静电电容元件电气连接,相对于上述第1可变静电电容元件为逆导电型;以及
第1输入部,其对上述第1可变静电电容元件和上述第2可变静电电容元件选择性地输入偏置电压和电压信号,
在对上述第1可变静电电容元件和上述第2可变静电电容元件输入上述偏置电压和上述电压信号的情况下,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为第1值,
将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为小于上述第1值的第2值,对上述电压信号进行放大。
2.根据权利要求1所述的放大器,其特征在于,
对上述第1可变静电电容元件和上述第2可变静电电容元件施加用于抵消上述偏置电压放大量的电压。
3.根据权利要求1所述的放大器,其特征在于,
上述第1可变静电电容元件和上述第2可变静电电容元件是MOS可变电抗器,上述第1输入部具备第1开关,
上述第1可变静电电容元件和上述第2可变静电电容元件的栅极端子分别与上述第1开关连接,
上述第1可变静电电容元件的源极端子和漏极端子通过第2开关连接到输出电源电压的电源、或者接地,
上述第2可变静电电容元件的源极端子和漏极端子通过第3开关连接到上述电源、或者接地,
在上述第2开关连接到上述电源的情况下,上述第3开关被接地,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值,
在上述第2开关被接地的情况下,上述第3开关连接到上述电源,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值。
4.根据权利要求1所述的放大器,其特征在于,
上述第1可变静电电容元件和上述第2可变静电电容元件是MOS可变电抗器,上述第1输入部具备第1开关,
上述第1可变静电电容元件的源极端子和漏极端子、以及上述第2可变静电电容元件的源极端子和漏极端子分别与上述第1开关连接,
上述第2可变静电电容元件的栅极端子通过第2开关连接到输出电源电压的电源、或者接地,
上述第1可变静电电容元件的栅极端子通过第3开关连接到上述电源、或者接地,
在上述第2开关连接到上述电源的情况下,上述第3开关被接地,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值,
在上述第2开关被接地的情况下,上述第3开关连接到上述电源,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值。
5.根据权利要求3所述的放大器,其特征在于,具备:
至少一个以上调整用可变静电电容元件,该至少一个以上调整用可变静电电容元件与上述第1可变静电电容元件、或者上述第2可变静电电容元件为相同导电型,栅极宽度小于上述第1可变静电电容元件以及上述第2可变静电电容元件;以及
至少一个以上调整用开关,该至少一个以上调整用开关将上述至少一个以上调整用可变静电电容元件的源极端子以及漏极端子分别连接到上述电源、或者接地,
上述至少一个以上调整用可变静电电容元件的栅极端子分别与上述第1开关连接,该至少一个以上调整用可变静电电容元件与上述第1可变静电电容元件、或者上述第2可变静电电容元件并联连接到上述第1输入部。
6.根据权利要求3所述的放大器,其特征在于,还具备;
第3可变静电电容元件,其静电电容可变;以及
第4可变静电电容元件,其静电电容可变,与上述第3可变静电电容元件电气连接,相对于上述第3可变静电电容元件为逆导电型,
上述第3可变静电电容元件和上述第4可变静电电容元件是MOS可变电抗器,
上述第3可变静电电容元件的源极端子和漏极端子、以及上述第4可变静电电容元件的源极端子和漏极端子分别与上述第1开关连接,
上述第4可变静电电容元件的栅极端子通过上述第2开关连接到输出电源电压的电源、或者接地,
上述第3可变静电电容元件的栅极端子通过上述第3开关连接到输出电源电压的电源、或者接地,
在上述第2开关连接到上述电源的情况下,上述第3开关被接地,将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为上述第1值,
在上述第2开关被接地的情况下,上述第3开关连接到上述电源上,将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为上述第2值。
7.根据权利要求1所述的放大器,其特征在于,
上述第1输入部选择性地输入上述偏置电压和构成作为上述电压信号的差动信号的正相电压信号,
上述第1可变静电电容元件和上述第2可变静电电容元件将静电电容设为小于上述第1值的第2值,对上述正相电压信号进行放大,
该放大器还具备:
第3可变静电电容元件,其静电电容可变;
第4可变静电电容元件,其静电电容可变,与上述第3可变静电电容元件电气连接,相对于上述第3可变静电电容元件为逆导电型;以及
第2输入部,其对上述第3可变静电电容元件和上述第4可变静电电容元件选择性地输入上述偏置电压、和相位与上述正相电压信号反相的反相电压信号,
在对上述第3可变静电电容元件和上述第4可变静电电容元件输入上述偏置电压和上述反相电压信号的情况下,将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为第3值,
将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为小于上述第3值的第4值,对上述反相电压信号进行放大。
8.根据权利要求7所述的放大器,其特征在于,
上述第1可变静电电容元件、上述第2可变静电电容元件、上述第3可变静电电容元件、以及上述第4可变静电电容元件是MOS可变电抗器,
上述第1输入部具备第1开关,
上述第2输入部具备第2开关,
上述第1可变静电电容元件和上述第2可变静电电容元件的栅极端子与上述第1开关连接,
上述第3可变静电电容元件和上述第4可变静电电容元件的栅极端子与上述第2开关连接,
上述第1可变静电电容元件和上述第3可变静电电容元件的源极端子以及/或者漏极端子通过第3开关连接到输出电源电压的电源、或者接地,
上述第2可变静电电容元件和上述第4可变静电电容元件的源极端子以及/或者漏极端子通过第4开关连接到上述电源、或者接地,
在上述第3开关连接到上述电源上的情况下,上述第4开关被接地,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值,并且将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为上述第3值,
在上述第3开关被接地的情况下,上述第4开关连接到上述电源,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值,并且将上述第3可变静电电容元件和上述第4可变静电电容元件的静电电容设为上述第4值。
9.根据权利要求1所述的放大器,其特征在于,
在使上述电压信号衰减的情况下,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为大于上述第1值的第3值,
该放大器还具备:
至少一个第3可变静电电容元件,该至少一个第3可变静电电容元件的静电电容可变,与上述第1可变静电电容元件并联连接到上述第1输入部,与上述第1可变静电电容元件为相同导电型;以及
至少一个第4可变静电电容元件,该至少一个第4可变静电电容元件的静电电容可变,与上述第2可变静电电容元件并联连接到上述第1输入部,与上述第2可变静电电容元件为相同导电型。
10.根据权利要求1所述的放大器,其特征在于,
在上述第1输入部的前级中具备至少一个静电电容元件,该至少一个静电电容元件具有规定的静电电容,能够蓄积与上述规定的静电电容相当的电荷,
上述第1输入部输入的上述电压信号是上述第1可变静电电容元件以及上述第2可变静电电容元件与上述至少一个静电电容元件电荷共享的电压信号。
11.根据权利要求3所述的放大器,其特征在于,
上述MOS可变电抗器是反型模式的MOS可变电抗器。
12.根据权利要求3所述的放大器,其特征在于,
上述MOS可变电抗器是蓄积模式的MOS可变电抗器。
13.一种放大器,其特征在于,具备:
第1可变静电电容部,其静电电容可变;
第2可变静电电容部,其静电电容可变,与上述第1可变静电电容部电气连接;以及
第1输入部,其向上述第1可变静电电容部和上述第2可变静电电容部选择性地输入偏置电压和电压信号,
上述第1可变静电电容部以及上述第2可变静电电容部分别由相同结构要素的组合构成,
在对上述第1可变静电电容部和上述第2可变静电电容部输入上述偏置电压和上述电压信号的情况下,将上述第1可变静电电容部和上述第2可变静电电容部各自的静电电容设为分别相同的第1值,
将上述第1可变静电电容部和上述第2可变静电电容部各自的静电电容设为小于上述第1值的分别相同的第2值,对上述电压信号进行放大。
14.一种放大方法,是与以下放大器有关的放大方法,该放大器具备:第1可变静电电容元件,其静电电容可变;以及第2可变静电电容元件,其静电电容可变,相对于上述第1可变静电电容元件为逆导电型,该放大方法的特征在于,包括如下步骤:
对上述第1可变静电电容元件和上述第2可变静电电容元件输入偏置电压和电压信号,蓄积与第1静电电容对应的第1电荷;
保持上述第1电荷、以及与上述偏置电压和上述电压信号对应的电压;以及
将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容从第1静电电容减少为小于上述第1静电电容的第2静电电容,对上述电压信号进行放大。
15.根据权利要求14所述的放大方法,其特征在于,还包括如下步骤:
对上述电压信号进行放大;
将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容从第1静电电容减少为上述第2静电电容;
根据上述第1静电电容相对于上述第2静电电容之比,对上述偏置电压和上述电压信号进行放大;
抵消与在上述第1可变静电电容元件和上述第2可变静电电容元件中放大后的偏置电压的放大量相当的电荷。
16.一种滤波器,其特征在于,具备:
放大部,其输入偏置电压和电压信号,对上述电压信号进行放大并输出;
第1开关部,其将上述偏置电压和上述电压信号选择性地输入到上述放大部中;以及
第2开关部,其选择性地输出从上述放大部输出的电压信号,
上述放大部具备:
第1可变静电电容元件,其静电电容可变;以及
第2可变静电电容元件,其静电电容可变,与上述第1可变静电电容元件电气连接,相对于上述第1可变静电电容元件是逆导电型,
在上述第1可变静电电容元件和上述第2可变静电电容元件中输入上述偏置电压和上述电压信号的情况下,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为第1值,
将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为小于上述第1值的第2值,对上述电压信号进行放大。
17.根据权利要求16所述的滤波器,其特征在于,
还具备第3开关部,该第3开关部将上述放大部设定为输入上述电压信号之前的初始状态。
18.一种滤波器,其特征在于,具备:
放大部,其输入偏置电压和电压信号,对上述电压信号进行放大并输出;
第1开关部,其将上述偏置电压和上述电压信号选择性地输入到上述放大部中;以及
第2开关部,其选择性地输出从上述放大部输出的电压信号,
上述放大部具备:
第1可变静电电容部,其静电电容可变;以及
第2可变静电电容部,其静电电容可变,与上述第1可变静电电容部电气连接,
上述第1可变静电电容部和上述第2可变静电电容部分别由相同结构要素的组合构成,
在对上述第1可变静电电容部和上述第2可变静电电容部输入上述偏置电压和上述电压信号的情况下,将上述第1可变静电电容部以及上述第2可变静电电容部各自的静电电容设为分别相同的第1值,
将上述第1可变静电电容部以及上述第2可变静电电容部各自的静电电容设为小于上述第1值的分别相同的第2值,对上述电压信号进行放大。
19.一种放大器,其特征在于,具备:
第1可变静电电容元件,其静电电容可变;
第2可变静电电容元件,其静电电容可变,与上述第1可变静电电容元件电气连接;以及
第1输入部,其对上述第1可变静电电容元件和上述第2可变静电电容元件选择性地输入偏置电压和电压信号,
在对上述第1可变静电电容元件和上述第2可变静电电容元件输入上述偏置电压和上述电压信号的情况下,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为第1值,
将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为小于上述第1值的第2值,对上述电压信号进行放大。
20.根据权利要求19所述的放大器,其特征在于,
对上述第1可变静电电容元件和上述第2可变静电电容元件施加用于抵消上述偏置电压的放大量的电压。
21.根据权利要求19所述的放大器,其特征在于,
上述第1可变静电电容元件以及上述第2可变静电电容元件是相同导电型。
22.根据权利要求21所述的放大器,其特征在于,
上述第1可变静电电容元件和上述第2可变静电电容元件是n沟道型MOS可变电抗器,上述第1输入部具备第1开关,
上述第1可变静电电容元件的源极端子和漏极端子、以及上述第2可变静电电容元件的栅极端子分别与上述第1开关连接,
上述第1可变静电电容元件的栅极端子通过第2开关连接到输出电源电压的电源、或者接地,
上述第2可变静电电容元件的源极端子和漏极端子通过第3开关连接到上述电源、或者接地,
在上述第2开关连接到上述电源的情况下,上述第3开关被接地,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值,
在上述第2开关被接地的情况下,上述第3开关连接到上述电源,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值。
23.根据权利要求21所述的放大器,其特征在于,
上述第1可变静电电容元件和上述第2可变静电电容元件是p沟道型MOS可变电抗器,上述第1输入部具备第1开关,
上述第1可变静电电容元件的栅极端子、和上述第2可变静电电容元件的源极端子以及漏极端子分别与上述第1开关连接,
上述第1可变静电电容元件的源极端子和漏极端子通过第2开关连接到输出电源电压的电源、或者接地,
上述第2可变静电电容元件的栅极端子通过第3开关连接到上述电源、或者接地,
在上述第2开关连接到上述电源的情况下,上述第3开关被接地,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第1值,
在上述第2开关被接地的情况下,上述第3开关连接到上述电源,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为上述第2值。
24.一种滤波器,其特征在于,具备:
放大部,其输入偏置电压和电压信号,对上述电压信号进行放大并输出;
第1开关部,其将上述偏置电压和上述电压信号选择性地输入到上述放大部;以及
第2开关部,其选择性地输出从上述放大部输出的电压信号,
上述放大部具备:
第1可变静电电容元件,其静电电容可变;以及
第2可变静电电容元件,其静电电容可变,与上述第1可变静电电容元件电气连接,
在对上述第1可变静电电容元件和上述第2可变静电电容元件输入上述偏置电压和上述电压信号的情况下,将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为第1值,
将上述第1可变静电电容元件和上述第2可变静电电容元件的静电电容设为小于上述第1值的第2值来对上述电压信号进行放大。
25.根据权利要求24所述的滤波器,其特征在于,
还具备第3开关部,该第3开关部将上述放大部设定为输入上述电压信号之前的初始状态。
CN2007800013298A 2006-09-11 2007-09-04 放大器、放大方法以及滤波器 Expired - Fee Related CN101356725B (zh)

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
JP246171/2006 2006-09-11
JP2006246171 2006-09-11
JP345074/2006 2006-12-21
JP345075/2006 2006-12-21
JP2006345074A JP2008099224A (ja) 2006-09-11 2006-12-21 増幅器、増幅方法、およびフィルタ
JP2006345075A JP2008099225A (ja) 2006-09-11 2006-12-21 増幅器、およびフィルタ
PCT/JP2007/067196 WO2008032601A1 (fr) 2006-09-11 2007-09-04 Amplificateur, procédé d'amplification et filtre

Publications (2)

Publication Number Publication Date
CN101356725A true CN101356725A (zh) 2009-01-28
CN101356725B CN101356725B (zh) 2011-11-09

Family

ID=39183662

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007800013298A Expired - Fee Related CN101356725B (zh) 2006-09-11 2007-09-04 放大器、放大方法以及滤波器

Country Status (9)

Country Link
US (1) US7990210B2 (zh)
EP (1) EP1944865B1 (zh)
KR (1) KR20090051000A (zh)
CN (1) CN101356725B (zh)
AT (1) ATE490595T1 (zh)
BR (1) BRPI0706054A2 (zh)
DE (1) DE602007010893D1 (zh)
TW (1) TW200832891A (zh)
WO (1) WO2008032601A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2003293329A1 (en) * 2002-12-02 2004-06-23 The Trustees Of Columbia University In The City Ofnew York Mosfet parametric amplifier
US8273616B2 (en) 2010-02-19 2012-09-25 Taiwan Semiconductor Manufacturing Company, Ltd. Gated-varactors
US8203374B2 (en) * 2010-05-06 2012-06-19 Aeroflex Colorado Springs Inc. Electrically tunable continuous-time circuit and method for compensating a polynomial voltage-dependent characteristic of capacitance
JP5755850B2 (ja) 2010-07-28 2015-07-29 パナソニック株式会社 離散時間アナログ回路及びそれを用いた受信機
US9236466B1 (en) * 2011-10-07 2016-01-12 Mie Fujitsu Semiconductor Limited Analog circuits having improved insulated gate transistors, and methods therefor
US9876480B2 (en) 2013-10-22 2018-01-23 Infineon Technologies Ag System and method for a tunable capacitance circuit
US9264034B2 (en) * 2013-12-19 2016-02-16 Nxp B.V. Circuit and method for body biasing
US9385703B2 (en) 2013-12-19 2016-07-05 Nxp B.V. Circuit and method for body biasing
EP3796560A1 (en) 2019-09-17 2021-03-24 Imec VZW Pipelined successive approximation register analog-to-digital converter and method of analog-to-digital conversion

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3591848A (en) * 1968-07-25 1971-07-06 Gen Electric Parametric amplifier employing self-biased nonlinear diodes
JP3141453B2 (ja) * 1991-10-25 2001-03-05 日本電気株式会社 機械式増幅器
US5438293A (en) * 1993-10-04 1995-08-01 Regents Of The University Of California Low power analog absolute differencing circuit and architecture
AU2003293329A1 (en) 2002-12-02 2004-06-23 The Trustees Of Columbia University In The City Ofnew York Mosfet parametric amplifier
US6949451B2 (en) * 2003-03-10 2005-09-27 Taiwan Semiconductor Manufacturing Company, Ltd. SOI chip with recess-resistant buried insulator and method of manufacturing the same
GB0318611D0 (en) * 2003-08-08 2003-09-10 Koninkl Philips Electronics Nv Circuit for signal amplification and use of the same in active matrix devices
US7495515B1 (en) * 2007-08-24 2009-02-24 Freescale Semiconductor, Inc. Low-noise amplifier
US7688130B2 (en) * 2007-10-01 2010-03-30 Agere Systems Inc. Passive mixer having transconductance amplifier with source degeneration capacitance

Also Published As

Publication number Publication date
DE602007010893D1 (de) 2011-01-13
US7990210B2 (en) 2011-08-02
TW200832891A (en) 2008-08-01
KR20090051000A (ko) 2009-05-20
US20090219086A1 (en) 2009-09-03
ATE490595T1 (de) 2010-12-15
CN101356725B (zh) 2011-11-09
TWI341077B (zh) 2011-04-21
EP1944865B1 (en) 2010-12-01
EP1944865A4 (en) 2008-11-05
BRPI0706054A2 (pt) 2011-03-22
EP1944865A1 (en) 2008-07-16
WO2008032601A1 (fr) 2008-03-20

Similar Documents

Publication Publication Date Title
CN101356725B (zh) 放大器、放大方法以及滤波器
US5963156A (en) Sample and hold circuit and method with common mode differential signal feedback for converting single-ended signals to differential signals
US7034606B2 (en) VGA-CTF combination cell for 10 Gb/s serial data receivers
CN108141180A (zh) 基于互补电流场效应晶体管装置的低噪声跨阻抗放大器
Cheung et al. A 1-V CMOS switched-opamp switched-capacitor pseudo-2-path filter
Wang et al. A 2.5 mW inductorless wideband VGA with dual feedback DC-offset correction in 90nm CMOS technology
CN104321968B (zh) Cmos晶体管的线性化方法
Baschirotto A low-voltage sample-and-hold circuit in standard CMOS technology operating at 40 Ms/s
EP0933871A2 (en) Linearized charge sharing circuits with nonlinear capacitors
Chouia et al. 14 b, 50 MS/s CMOS front-end sample and hold module dedicated to a pipelined ADC
Pandey et al. Low-voltage highly linear floating gate MOSFET based source degenerated OTA and its applications
Kinget Designing analog and RF circuits for ultra-low supply voltages
JP2008099224A (ja) 増幅器、増幅方法、およびフィルタ
Kinget et al. Ultra-low voltage analog design techniques for nanoscale CMOS technologies
Singh et al. A wideband super source follower with improved performance and its application
US6963246B2 (en) Wideband amplifier
JP3930461B2 (ja) 増幅回路及びこれを用いた液晶ディスプレイ装置
Lee et al. 0.9 V low-power switched-opamp switched-capacitor bandpass filter for electroneurography acquisition systems
Fary et al. A 16 nm-FinFET 100 MHz 4 th-order Fully-Differential Super-Source-Follower Analog Filter
Tian et al. Design of high-performance analog circuits using wideband g m-enhanced MOS composite transistors
Jo et al. A 1.2 V, 10MHz, low-pass Gm-C filter with Gm-cells based on triode-biased MOS and passive resistor in 0.13/spl mu/m CMOS technology
Carvajal et al. High-speed high-precision CMOS analog rank order filter with O (n) complexity
Baswa et al. Low-voltage low-power super class-AB CMOS op-amp with rail-to-rail input/output swing
Otı́n et al. Digitally programmable CMOS transconductor for very high frequency
Gharbiya et al. Highly linear, tunable, pseudo differential transconductor circuit for the design of Gm-C filters

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20111109

Termination date: 20150904

EXPY Termination of patent right or utility model