CN101276563A - 液晶装置、液晶装置的驱动电路、驱动方法及电子设备 - Google Patents

液晶装置、液晶装置的驱动电路、驱动方法及电子设备 Download PDF

Info

Publication number
CN101276563A
CN101276563A CN200810087867.XA CN200810087867A CN101276563A CN 101276563 A CN101276563 A CN 101276563A CN 200810087867 A CN200810087867 A CN 200810087867A CN 101276563 A CN101276563 A CN 101276563A
Authority
CN
China
Prior art keywords
aforementioned
grayscale voltage
order bit
bit
data line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN200810087867.XA
Other languages
English (en)
Inventor
矢田部聪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of CN101276563A publication Critical patent/CN101276563A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0434Flat panel display in which a field is applied parallel to the display plane
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明涉及液晶装置、液晶装置的驱动电路、液晶装置的驱动方法及电子设备。在进行多灰度等级显示的液晶装置中,使数据线驱动电路的构成简单化,并且实现晶体管的低耐压化、数据线驱动电路的低消耗电力化。在1个像素,设置能够施加独立的灰度等级信号的一对液晶电极(2a、2b)。将图像数据分割成高位比特与低位比特,并分别使对应于高位比特的灰度等级电压(Da(i))及对应于低位比特的灰度等级电压(Db(i)),施加于液晶电极(2a、2b),通过各液晶电极的电压的差分(Da(i)-Db(i))对液晶(LC)进行驱动,对预期的灰度等级进行显示。

Description

液晶装置、液晶装置的驱动电路、驱动方法及电子设备
技术领域
本发明涉及液晶装置、液晶装置的驱动电路、液晶装置的驱动方法及电子设备。
背景技术
在液晶装置中,若显示灰度等级数增多则对数据线进行驱动的数据线驱动电路的构成会复杂化。例如,因为所需的灰度等级电压增大,所以灰度等级电压生成电路的构成会复杂化。并且,用于从多个灰度等级电压之中选择1个的开关的数量,相应于灰度等级数而增多。
并且,如果显示灰度等级数增加,则为了生成灰度等级电压,必需高电平的电源电压,为了得到必需的耐压,必须增大晶体管的尺寸。并且,如果电源电压的电平升高,则灰度等级电压生成电路中的消耗电力也将增大。
作为实现可以应对显示灰度等级数增多的数据线驱动电路的技术,例如有记载于专利文献1的技术。在专利文献1的技术中,在数据线驱动电路中,采用CDAC(电容D/A变换器),生成比相邻的灰度等级电位还精细的电位,由此谋求多灰度等级化。
并且,在专利文献2中记载着与本发明相关的技术。即,在专利文献2,记载着如下液晶装置:采用在一个像素设置连接于不同的数据线的一对转换开关和一对液晶电极的像素结构,通过2条数据线的差分的电压驱动1个像素的液晶。
【专利文献1】日本特开平9-198012号公报
【专利文献2】日本特开2003-302942号公报
在专利文献1的技术中,虽然灰度等级电压的数量能够减少,但是CDAC(电容D/A变换器)的构成复杂化,电路整体的电路简单化不足。
公开于专利文献2的技术中的像素结构自身,与本发明所使用的像素结构相同。可是,在专利文献2的情况下,施加于2条数据线的信号,为“相对于假想中值电位、差分的绝对值基本相同但极性不同的显示数据信号”、“固定电位与显示数据信号”、“以正写入与负写入而取2值的共用信号(com)信号与显示数据信号”之任一。在该情况下,能够实现预期的显示灰度等级。但是,并未直接联系于数据线驱动电路的构成的简单化、用于数据线驱动电路的晶体管的低耐压化、或者数据线驱动电路的低消耗电力化。
发明内容
本发明是基于这样的考察而发明的,其目的在于:在进行多灰度等级显示的液晶装置中,使数据线驱动电路的构成大幅度地简单化,并实现用于数据线驱动电路的晶体管的低耐压化以及数据线驱动电路的低消耗电力化。
(1)本发明的液晶装置的一个方式,具有:配置成n行m列的矩阵状的多个像素,其中,n及m为2以上的自然数;n条扫描线;
在前述多个像素的每1列设置成对的第1数据线及第2数据线而构成的2m条数据线;和数据线驱动电路,其生成对应于高位比特的第1灰度等级电压、并生成对应于低位比特的第2灰度等级电压,前述高位比特和前述低位比特是将多个比特的灰度等级数据分割成高位比特及低位比特所得到的;前述多个像素各自包括:通过共用的前述扫描线而被控制导通/截止的第1开关元件及第2开关元件,经由前述第1开关元件从前述第1数据线被供给前述第1或第2灰度等级电压的第1像素电极,和经由前述第2开关元件从前述第2数据线被供给前述第2或第1灰度等级电压的第2像素电极。
将多个比特的灰度等级数据分割成高位比特与低位比特,生成对应于高位比特及低位比特的第1及第2灰度等级电压,分别使第1及第2灰度等级电压,供给于设置于1个像素的一对液晶电极,由此实现多灰度等级显示。虽然若比特数增加,则灰度等级电压的数量(以及用于对该灰度等级电压进行选择的开关数)以2的幂指数而增大,但是若依照于本发明的构成,则因为灰度等级数据被分成高位比特与低位比特,所以比特数减半,由此,可大幅度地削减所需的灰度等级电压的数量(以及用于对该灰度等级电压进行选择的开关数)。因而,能够谋求数据线驱动电路的构成的简单化。并且,因为低位比特侧的灰度等级电压的变化范围(动态范围)小,所以在与低位比特侧的灰度等级电压的生成相关的电路,可以利用低耐压的元件,且该电路可以以低电源电压进行工作。从而,能够一并实现数据线驱动电路(以及液晶装置)的小型化、低消耗电力化、低成本化。
(2)在本发明的液晶装置的其他的方式中,前述数据线驱动电路,生成对应于k比特的高位比特的前述第1灰度等级电压,并生成对应于k比特的低位比特的前述第2灰度等级电压,其中,前述k比特的高位比特和前述k比特的低位比特是将2k比特的前述灰度等级数据分割成高位k比特及低位k比特所得到的,k为1以上的自然数。
虽然高位比特与低位比特的分割的方法有多种,并不限定于特定的方法,但是若灰度等级数据的总比特数为2k比特(k为1以上的自然数),则等分成各k比特最有效。通过高位比特而决定的灰度等级电压数与通过低位比特而决定的灰度等级电压数变得相等,容易实现对称的电路构成。并且,用于从多个灰度等级电压之中选择其一的开关数量,也变得高位用/低位用数量相同,成为对称的电路构成,容易实现最紧凑的布局。
(3)在本发明的液晶装置的其他的方式中,前述数据线驱动电路,生成对应于k比特的高位比特的前述第1灰度等级电压(Da(i)),并生成对应于k-1比特的低位比特的前述第2灰度等级电压(Db(i)),其中,前述k比特的高位比特和前述k-1比特的低位比特是将2k-1比特的前述灰度等级数据分割成高位k比特及低位k-1比特所得到的,k为2以上的自然数。
明确了在灰度等级数据的总比特数为奇数比特(即2k-1比特)的情况下,使灰度等级数据分割成高位/低位比特的方法的一个例子。即,在本方式中,分割成k比特的高位比特与(k-1)比特的低位比特。因为通过高位与低位的各比特数变得最接近地进行分割,能够将高位及低位各自的选择用的开关数减至最少,开关数之差也可最小化,所以容易紧密配置各开关,布局上有利。
(4)在本发明的液晶装置的其他的方式中,前述数据线驱动电路,生成对应于k-1比特的高位比特的前述第1灰度等级电压(Da(i)),并生成对应于k比特的低位比特的前述第2灰度等级电压(Db(i)),其中,前述k-1比特的高位比特和前述k比特的低位比特是将2k-1比特的前述灰度等级数据分割成高位k-1比特及低位k比特所得到的,k为2以上的自然数。
明确了在灰度等级数据的总比特数为奇数比特(即2k-1比特)的情况下,使灰度等级数据分割成高位比特/低位比特的方法的其他例子。即,在本方式中,分割成(k-1)比特的高位比特与k比特的低位比特。因为通过高位与低位的各比特数变得最接近地进行分割,能够将高位及低位各自的选择用的开关数减至最少,开关数之差也可最小化,所以容易紧密配置各开关,布局上有利。
(5)并且,在本发明的液晶装置的其他的方式中,前述数据线驱动电路,通过对相当于由前述k比特的高位比特而确定的灰度等级范围的电压进行2k-1分割,生成等电压间隔的2k个对应于高位比特的灰度等级电压;并且,生成满足如下电压关系的等电压间隔的2k个对应于低位比特的灰度等级电压,该电压关系为,当设对应于前述高位比特的灰度等级电压为VHp、设对应于前述低位比特的灰度等级电压为VLs时,VLs-VLs-1=(VHp-VHp-1)/2k,其中,p为从1到2k-1的整数,s为从1到2k-1的整数;选择性地使与前述2k个对应于高位比特的前述灰度等级电压各自对应设置的开关中的一个导通,将所选择的对应于前述高位比特的前述灰度等级电压,供给于前述第1数据线或前述第2数据线;选择性地使与前述2k个对应于低位比特的前述灰度等级电压各自对应设置的开关中的一个导通,将所选择的对应于前述低位比特的前述灰度等级电压,供给于前述第2数据线或前述第1数据线。
明确了上述(2)的液晶装置(灰度等级数据的总比特数为偶数、对高位与低位以等比特进行分割的方式的液晶装置)中的高位及低位的各灰度等级电压的生成方式,且明确了通过开关从所生成的高位及低位的灰度等级数据之中选择其一。灰度等级电压的生成,例如,能够通过从阶梯电阻(ladder resistors)并行引出多个分压电压而得到,在该情况下,可以进行电路构成的简单化、灰度等级电压的高速且有效的生成。并且,作为从多个灰度等级电压之中选择其一的开关,例如,若采用模拟开关等,则能够对预期的电平的灰度等级电压高速且正确地进行选择。
(6)在本发明的液晶装置的其他的方式中,前述数据线驱动电路,通过对相当于由前述k比特的高位比特而确定的灰度等级范围的电压进行2k-1分割,生成等电压间隔的2k个对应于高位比特的灰度等级电压;并且,生成满足如下电压关系的等电压间隔的2(k-1)个对应于低位比特的灰度等级电压,该电压关系为,当设对应于前述高位比特的灰度等级电压为VHp、设对应于前述低位比特的灰度等级电压为VLs时,VLs-VLs-1=(VHp-VHp-1)/2(k-1),其中,p为从1到2k-1的整数,s为从1到2(k-1)-1的整数;选择性地使与前述2k个对应于高位比特的灰度等级电压各自对应设置的开关中的一个导通,将所选择的对应于前述高位比特的前述灰度等级电压,供给于前述第1数据线或前述第2数据线;选择性地使与2(k-1)个对应于低位比特的前述灰度等级电压各自对应设置的开关中的一个导通,将所选择的对应于前述低位比特的前述灰度等级电压,供给于前述第2数据线或前述第1数据线。
明确了上述(3)的液晶装置(灰度等级数据的总比特数为奇数、将高位分割成k比特、将低位分割成k-1比特的方式的液晶装置)中的高位及低位的各灰度等级电压的生成方式,且明确了通过开关从所生成的高位及低位的灰度等级数据之中选择其一。
(7)并且,在本发明的液晶装置的其他的方式中,前述数据线驱动电路,通过对相当于由前述k-1比特的高位比特而确定的灰度等级范围的电压进行(2(k-1)-1)分割,生成等电压间隔的(2(k-1)-1)个对应于高位比特的灰度等级电压;并且,生成满足如下电压关系的等电压间隔的2k个对应于低位比特的灰度等级电压,该电压关系为,当设对应于前述高位比特的灰度等级电压为VHp、设对应于前述k比特的低位比特的灰度等级电压为VLs时,VLs-VLs-1=(VHp-VHp-1)/2k,其中,p为从1到(2(k-1)-1)的整数,s为从1到2k-1的整数;选择性地使与前述2(k-1)个对应于高位比特的灰度等级电压各自对应设置的开关中的一个导通,将所选择的对应于前述高位比特的灰度等级电压,供给于前述第1数据线或前述第2数据线;选择性地使与2k个对应于低位比特的灰度等级电压各自对应设置的开关中的一个导通,将所选择的对应于前述低位比特的灰度等级电压,供给于前述第2数据线或前述第1数据线。
明确了上述(4)的液晶装置(灰度等级数据的总比特数为奇数、将高位分割成k-1比特、将低位分割成k比特的方式的液晶装置)中的高位及低位的各灰度等级电压的生成方式,且明确了通过开关从所生成的高位及低位的灰度等级数据之中选择其一。
(8)在本发明的液晶装置的其他的方式中,前述数据线驱动电路,具有:生成前述第1灰度等级电压的第1灰度等级电压生成电路,和生成前述第2灰度等级电压的第2灰度等级电压生成电路。
分别对应于第1及第2灰度等级电压,单独设置灰度等级电压生成电路(第1及第2灰度等级电压生成电路)。通过设为单独的灰度等级电压生成电路,能够实现相应于高位/低位的比特数等的最佳的电路构成。
(9)在本发明的液晶装置的其他的方式中,前述数据线驱动电路,分别向前述第1数据线及前述第2数据线,周期性地交替供给前述第1灰度等级电压和前述第2灰度等级电压。
通过向1个像素的一对液晶电极交替地施加第1及第2灰度等级电压(交流化),可以防止液晶的图像残留,并且,也可得到使因馈通引起的施加于液晶的电压的变动相抵消而抑制显示质量降低的效果。
(10)在本发明的液晶装置的其他的方式中,前述数据线驱动电路,分别向前述第1数据线及前述第2数据线,按每1帧期间交替供给前述第1灰度等级电压和前述第2灰度等级电压。
明确了使液晶电极的交流驱动以1帧为单位而进行。每隔1个画面的交流化,因为不需要高速的电路工作,所以容易实现。
(11)在本发明的液晶装置的其他的方式中,前述数据线驱动电路,在关于第Q列的前述像素、向前述第1及第2数据线分别供给前述第1灰度等级电压和前述第2灰度等级电压的情况下,关于第Q+1列的像素,向前述第1及第2数据线分别供给前述第2灰度等级电压和前述第1灰度等级电压,其中,Q为从1到m-1的任意的整数。
通过对于在扫描线方向上相邻的像素交换施加于第1液晶电极与第2液晶电极的灰度等级电压的种类,能够减少闪烁。
(12)在本发明的液晶装置的其他的方式中,前述数据线驱动电路中的、参与了前述第2灰度等级电压的生成或者路径选择的晶体管的耐压,设定为低于参与了前述第1灰度等级电压的生成或者路径选择的晶体管的耐压。
因为低位比特侧的灰度等级电压的变化范围(动态范围)小,所以可以在与低位比特侧的灰度等级电压的生成、路径选择有关的电路,利用低耐压的元件(尺寸小的晶体管)。因而,能够对电路的占有面积的增大有效地进行抑制。
(13)在本发明的液晶装置的其他的方式中,前述数据线驱动电路中的、生成前述第2灰度等级电压的电路的高电平电源电压,设定为低于生成前述第1灰度等级电压的电路的高电平电源电压。
因为低位比特侧的灰度等级电压的变化范围(动态范围)小,所以与低位比特侧的灰度等级电压的生成有关的电路,相比于生成对应于高位比特的灰度等级电压的电路,可以以低电源电压进行工作。从而,能够谋求数据线驱动电路(以及液晶装置)的低消耗电力化、低成本化。
(14)本发明的电子设备,搭载本发明的液晶装置。
因为本发明的液晶装置在小型化、低消耗电力化、低成本化方面优异,所以也可达到电子设备的小型化、低消耗电力化、低成本化。
(15)本发明的数据线驱动电路的一方式,具有:第1灰度等级电压生成电路,其基于将多个比特的灰度等级数据分割成高位比特及低位比特所得到的前述高位比特,生成对应于前述高位比特的多个第1灰度等级电压;第2灰度等级电压生成电路,其基于前述低位比特,生成对应于前述低位比特的多个第2灰度等级电压;和输出电路,其包括用于从前述多个第1灰度等级电压之中选择其一的开关电路及用于从前述多个第2灰度等级电压之中选择其一的开关电路。
由此,能够得到小型、低消耗电力、低成本的数据线驱动电路。
(16)在本发明的数据线驱动电路的一方式中,进一步具有灰度等级数据数的变换电路。
由此,例如,可以一致于液晶的电光特性,不勉强地进行灵活的灰度系数校正。
(17)本发明的液晶装置的驱动方法之一方式,为有源矩阵型的具有多个像素的液晶装置的驱动方法,包括:基于将多个比特的灰度等级数据分割成高位比特及低位比特所得到的前述高位比特而生成第1灰度等级数据;基于前述低位比特而生成第2灰度等级数据;向设置于1个像素的第1液晶电极与第2液晶电极分别供给前述第1灰度等级电压及与前述第1灰度等级电压极性相反的前述第2灰度等级电压;并且,分别向前述第1液晶电极与前述第2液晶电极周期性地交替供给前述第1灰度等级电压及前述第2灰度等级电压。
由此,可实现在一对液晶电极的各自施加灰度等级电压的新的驱动方法。并且,通过使供给于一对液晶电极的灰度等级电压的种类交替而周期性地交换,可实现交流化。当交流化时,例如,在扫描线方向上相邻的像素中,通过使供给于一对液晶电极的灰度等级电压的种类相反,也可以用于谋求闪烁的减少。
若依照于本发明,则在进行多灰度等级显示的高清晰液晶装置中,使数据线驱动电路的构成大幅度地简单化,并能够实现用于数据线驱动电路的晶体管的低耐压化以及数据线驱动电路的低消耗电力化。
附图说明
图1是表示本发明的有源矩阵型液晶装置之一例的整体构成的图。
图2是表示图1的液晶装置的像素部中的各像素的构成之一例的图。
图3是表示像素的驱动定时的时序图。
图4(A)、(B)是表示分别供给于一对像素电极的各灰度等级电压各自的输入输出特性(相对于输入灰度等级的灰度等级电压)的图。
图5是表示第1实施方式中的数据线驱动电路(数据线驱动IC)的构成的框图。
图6是表示液晶的电光特性之一例(具有线性区域的特性)的图。
图7是表示担当高位比特的灰度等级电压生成电路的基本构成的电路图。
图8是表示担当低位比特的灰度等级电压生成电路的基本构成的电路图。
图9是表示设置于数据线驱动电路的输出电路的内部构成的电路图。
图10是表示液晶的电光特性的其他例(不具有线性区域的例)的图。
图11是表示第3实施方式中的数据线驱动电路(数据线驱动IC)的构成的框图。
图12是表示灰度系数校正用的查找表的内容之一例的图。
图13是表示显示灰度等级与输出电压电平的关系的图。
图14是用于说明在本发明的液晶驱动方式中能够通过交流化消除馈通的图。
图15是表示实现1024灰度等级的情况下的现有液晶装置的构成例的框图。
图16是表示搭载有本发明的液晶装置的投影机的整体构成的图。
图17是表示搭载有本发明的液晶装置的个人计算机的构成的立体图。
图18是表示搭载有本发明的液晶装置的便携终端的构成的立体图。
符号说明
1a、1b设置于1个像素的一对转换开关(NMOS TFT)
2a、2b 1个像素中液晶的一对电极
LC  液晶
10像素部
20扫描线驱动电路
21a担当高位比特的灰度等级电压生成电路
21b担当低位比特的灰度等级电压生成电路
30数据线驱动电路
40有源矩阵型液晶装置
50定时控制电路
具体实施方式
接下来,关于本发明的实施方式,参照附图而进行说明。在以下说明的本实施方式,并非要对本发明的记载于专利权利要求范围的内容不当地进行限定,本实施方式所说明所有构成,不一定必须作为本发明的解决方法。
第1实施方式
(液晶装置的整体构成)
液晶装置,具有夹着液晶所对向配置的一对基板,并在一方的基板的液晶侧的面,形成延伸于x方向而并排设置于y方向的扫描线GL和延伸于y方向而并排设置于x方向的数据线DL。
各扫描线GL,分别至少在其一端侧与扫描线驱动电路20相连接,通过该扫描线驱动电路20依次供给扫描线驱动信号G(1)、G(2)、……、G(n)。
并且,各数据线DL,分别至少在其一端侧与数据线驱动电路30相连接,通过该数据线驱动电路30,一致于各扫描线驱动信号G的供给定时地例如从图中左侧开始供给图像信号Da(1)、Db(1)、Da(2)、Db(2)、……、Da(m)、Db(m)。
将由互相相邻的一对扫描线GL、和作为供给图像信号Da、Db的数据线DL而互相相邻的一对数据线DL所包围的各区域作为像素,并使这些像素的集合体构成为像素部10。
从而,成为构成:对于n行m列的矩阵状的像素,具有n条扫描线GL、与2m条数据线DL。
并且,从定时控制电路50向扫描线驱动电路20及数据线驱动电路30,分别输入扫描线驱动控制信号21及数据线驱动控制信号31,使得输出前述扫描线驱动信号G及图像信号Da、Db。还有,符号51为电源、显示数据等的外部输入信号。
(像素的构成)
图2,是表示图1的液晶装置的像素部中的各像素的构成之一例的图。在各像素中,首先,配置有通过来自该扫描线GL的扫描线驱动信号G(i)(i=1、2、……)而控制导通/截止的一对薄膜晶体管(TFT:作为转换开关的NMOS晶体管)1a、1b。该薄膜晶体管1a、1b分别由MIS(metalinsulator semiconductor,金属绝缘体半导体)型的晶体管所构成,它们的栅电极连接于扫描线GL。
并且,薄膜晶体管1a除了栅电极之外的各电极之中一方的电极(为了方便有时会称为漏电极)连接于供给图像信号Da的数据线DL,薄膜晶体管1b除了栅电极之外的各电极之中一方的电极(为了方便有时会称为漏电极)连接于供给图像信号Db的数据线DL。
即,在1个像素,包括一对作为转换开关的TFT(1a、1b)。一对TFT(1a、1b)的各栅连接于共用的扫描线GL,各TFT的一端分别连接于一对数据线(Da(1)、Db(1)),各TFT的另一端,分别连接于液晶(LC)的一对像素电极(2a、2b)。
在像素电极2a与像素电极2b之间存在液晶LC,在由该像素电极2a与像素电极2b之间的电压差产生的电场的作用下液晶LC的分子的取向变化,光透射率变化。
例如,在像素电极2a,施加对应于灰度等级图像数据的高位比特的图像数据的图像电压;在像素电极2b,施加对应于灰度等级图像数据的低位比特的图像数据的图像电压(该点在后叙述)。
一对像素电极(2a、2b),通过独立的2条数据线(一对数据线)所驱动,且施加于各电极的灰度等级电压的极性必需周期性地进行反转。用于使一对液晶电极(2a、2b)交替地进行极性反转的像素结构,若采用2个电极(2a、2b)一起设置于一方的基板侧的所谓横向电场方式的液晶则容易实现(但是,并不限定于此)。
在横向电场方式的液晶中,包括IPS(平面内开关)方式的液晶。FFS(边缘场开关)方式的液晶,虽然被称为漏泄电场方式或者倾斜电场方式,但是在利用横向方向的电场对液晶分子的取向进行控制这一点,与IPS方式的液晶相同。从而,在本说明书中,在横向电场方式的液晶中,包括FFS方式的液晶。
(像素的驱动)
图3,是表示像素的驱动的定时的时序图。在图3中,VST为起始信号。VCK1及VCK2为时钟信号。它们包括在扫描线驱动控制信号21中。
扫描线驱动信号G(1)、G(2)、G(3)…同步于时钟信号VCK1及VCK2地相位按顺序进行变化。并且,在起始信号VST的每周期切换极性,谋求所谓的交流化。
从而,例如在由第1行的扫描线驱动信号G(1)所驱动的1个像素中,若在某帧,图像信号(灰度等级电压)Da、Db(即高位比特的图像信号与低位比特的图像信号)分别施加于电极2a、2b,则在接着的帧中,接收图像信号Da、Db的电极交换。由此,得到防止图像残留的效果。并且,也有降低因馈通引起的向液晶施加的电压变动的影响的效果(该点参照图14而后述)。
并且,优选:若例如在第m行n列的像素中,图像信号Da、Db(即高位比特的图像信号与低位比特的图像信号)分别施加于电极2a、2b,则在相邻的第(m+1)行n列的像素中,将图像信号Da、Db分别施加于电极2b、2a。即,通过在每相邻的像素(像点)使极性进行反转,能够谋求闪烁的减少。
并且,同样地,优选:在每1水平期间(1H)(即,每1扫描线)交换接收图像信号Da(i)、Db(i)的像素电极(切换液晶的极性)。用于谋求闪烁的减少。
(像素的驱动的具体例)
图4(A)、(B),是表示分别供给于一对像素电极的,与高位比特及低位比特对应的灰度等级电压各自(Vda’(i)以及Vdb’(i))的输入输出特性(相对于输入灰度等级的灰度等级电压)的图。
还有,在以下的说明中,存在将分别供给于一对像素电极的各灰度等级电压(Vda’(i)以及Vdb’(i))记作一对写入电压的情况。
图4(A)表示正极性写入时的输入输出特性,图4(B)表示负极性写入时的输入输出特性。分别施加于一对像素电极的、对应于高位比特及低位比特的灰度等级电压(Vda’(i)与Vdb’(i))之差分,成为施加于各像素的液晶(LC)的电压(VLC)。如上述地,能够通过使Vda’(i)与Vdb’(i)例如在每帧交换(对施加电极进行切换)而交流化。该交流化,不但具有防止图像残留的效果,而且也具有降低因馈通引起的影响的效果。
图14,是用于说明一对写入电压(Vda’(i)与Vdb’(i))的交流化产生的效果(降低由馈通引起的影响的效果)的图。所谓馈通,是指以下现象:若使作为转换开关的MOS晶体管的栅进行导通/截止,则电压变化分量经由寄生电容而传输于液晶(LC)侧,施加于液晶(LC)的施加电压变动。
在图14中,示出了:施加于实际的驱动状态下的像素电极2a、像素电极2b的图像信号(Da(i)、Db(i))的电压波形,转换开关(NMOS晶体管)的栅电压(VGate)的电压波形,和表示施加于像素电极2a以及像素电极2b的实质电压的时间变化的电压波形(V(2a)、V(2b))。V(2a)、V(2b),在图中以粗线所示。
在图14中,以粗线的箭头所示的VLC,是施加于液晶的两端的电压(液晶的驱动电压)VLC。在此应当注意:在期间T1(正极性写入期间)与期间T2(负极性写入期间)中,VLC的箭头的方向相反。
如图所示,虽然在转换开关(NMOS晶体管1a、1b)的栅从导通电平变成截止电平的定时,由于馈通,施加于像素电极2a以及像素电极2b的实质电压(V(2a)、V(2b))瞬时性地进行变动,但是因为在正极性写入期间(T1)与负极性写入期间(T2)中产生基本同量的变动,所以馈通的影响在时间上相抵消。如此地,通过使施加于一对像素电极2a、2b的图像信号(Da(i)、Db(i))例如在每1帧交换(进行极性反转),能够更有效地防止显示的劣化。
(数据线驱动电路的内部构成的一例(实现64灰度等级的情况))
接下来,关于数据线驱动电路30的内部构成而进行说明。图5,是表示数据线驱动电路(数据线驱动IC)的构成的框图。
如图示地,数据线驱动电路(数据线驱动IC)30,具有:控制电路9,2个灰度等级电压生成电路(21a、21b),对来自数据总线的各色(RGB)的各图像数据进行锁存的输入寄存器24,暂时性地存储各色的图相数据的存储寄存器25,电平转换器26,和输出电路27。
控制电路9,基于所输入的同步信号(Vsync、Hsync以及使能信号ENA)以及工作时钟(CLK),生成控制信号,并通过该控制信号对各部分的工作定时进行控制。
输入寄存器24,同步于工作时钟(CLK),按输出条数量取入每色的6比特的图像数据。
存储寄存器25,同样同步于工作时钟(CLK),并行锁存来自输入寄存器24的图像数据。
锁存于存储寄存器25的图像数据,在通过电平转换器26电平转换之后,输送到输出电路27。
灰度等级电压生成电路(21a、21b),分别基于3值的基准电源电压(Vref1、Vref2、vref3)生成64灰度等级量的灰度等级电压。灰度等级电压生成电路21a,生成对应于图像数据的高位比特的灰度等级电压。灰度等级电压生成电路21b,生成对应于图像数据的低位比特的灰度等级电压。还有,在以下的说明中,也存在将“灰度等级电压”称为“灰度等级电压”的情况。
由灰度等级电压生成电路(21a、21b)所生成的对应于高位比特以及低位比特的各灰度等级电压,经由电压总线(28a、28b)发送到输出电路27。
输出电路27,生成各色(RGB)用的一对图像信号Da(i)、Db(i)(即,Da(1)~Da(m)、Db(1)~Db(m)),朝向数据线(DL)进行输出。
图5的数据线驱动电路30的特征为:朝向数据线(DL)所输出的图像信号(灰度等级电压)对应于一对数据线而成为Da(i)、Db(i)2个系统;并且,对应于此,设置2个系统的灰度等级电压生成电路(21a、21b)。
图6,是表示液晶的电光特性之一例的图。图5的数据线驱动器9,使用具有图6所示的电光特性的液晶而实现64灰度等级。
如图示地,图6的液晶,具有光透射率相对于驱动电压(VLC)线性(理想的线性)地进行变化的区域(对应于液晶驱动电压Voff~Von的区域)。虽然实际的液晶并不具有如此理想的线性的电光特性,但是在此为了使本发明的液晶的原理性的工作容易理解而进行说明,假想是具有如图6的电光特性的液晶。
图5的数据线驱动器30,使用图6的液晶的线性区域(对应于液晶驱动电压Voff~Von的区域),实现64灰度等级。
(比特分割液晶驱动方式的原理)
为了实现64灰度等级,若简单地考虑,则必需64个灰度等级电压,但是在本发明中,在液晶(LC)的两极,同时施加对应于高位比特的灰度等级图像信号和低位比特的灰度等级图像信号,通过两电极的电压之差分对液晶(LC)进行驱动。
比特分割,如以下地进行。即,为了表现64(2的6次方)灰度等级,必需6比特宽度的图像数据。于是,在此,分割成高位3比特与低位3比特(并不特别限定)。
高位比特以及低位比特都是3比特,因而,只要分别对应于高位比特以及低位比特准备8个基准电压(灰度等级电压)即可,合计准备16个基准电压即可。因而,能够使基准电压数相比于现有的64个成为1/4。
然后,只要从第1基准电压组选择其一,从第2基准电压组选择其一,并取两者的差分,就能够自由地表现64种灰度等级。
在此,从第1基准电压组所选择的电压为Da(i),从第2基准电压组所选择的电压为Db(i)。
若在液晶(LC)的一方的电极2a例如施加Da(i),则在另一方的电极2b施加Db(i)。由此,在液晶(LC)施加灰度等级电压(Da(i)-Db(i)),从而实现预期的灰度等级的透射率。
(灰度等级驱动电压生成电路的内部构成例)
在本发明中,需要使对应于高位比特的灰度等级电压与对应于低位比特的灰度等级电压各自区别地生成。
图7是表示生成对应于高位比特的灰度等级电压的高位比特用灰度等级电压生成电路的构成之一例(采用阶梯电阻的例)的电路图。图8是表示生成对应于低位比特的灰度等级电压的低位比特用灰度等级电压生成电路的构成之一例(采用阶梯电阻的例)的电路图。
如图示地,高位比特用灰度等级电压生成电路21a及低位比特用灰度等级电压生成电路21b,具有在基准电压间串联地连接有多个电阻的阶梯电阻,从该阶梯电阻的各分压点引出各分压电压,由此生成需要的灰度等级电压。从而,可以使电路构成简单化、高速且有效地生成多个灰度等级电压。
还有,从所生成的多个灰度等级电压之中通过开关电路选择其一。如果开关电路采用模拟开关等,则能够高速且正确地选择预期电平的灰度等级电压(该点后述)。
为了使用图6的以Von和Voff所表示的看作线性的区间而表现64灰度等级,在图7的高位比特用灰度等级电压生成电路21a中,采用7(=23-1)个分压电阻R1将2个基准电压(Vref1与Vref2)之间7等分,由此,生成等电位间隔的8电平的灰度等级电压(VH0~VH7)。
在图7的电路中,因为作为灰度等级电压VH0能够直接使用基准电压Vref2,所以已经确保1个灰度等级电压,因而,只要将Vref1与Vref2之间分割成(23-1)份即可。
另一方面,在示于图8的低位比特用灰度等级电压生成电路21b中,采用8(=23)个分压电阻将vref3分割。还有,在图8中接地的分压电阻成为R3,其他的分压电阻成为R2。由此,生成等电位间隔的8电平的灰度等级电压(VL0~VL7)。
图7及图8的灰度等级电压生成电路的构成为一个例子,并非限定于该构成,可以进行各种变形、应用。
在此,Vref3,为相当于图7的高位比特用灰度等级电压(VH0~VH7)的相邻灰度等级电压的电压值之差分(VHp-VHp-1,p为1~7的任一个)的电压。
因而,图8的灰度等级电压生成电路21b,生成将2个基准电压(Vref1与Vref2)之间56(7×8)等分的、等电位间隔的低位比特用灰度等级电压(VL0~VL7)。
从而,在低位比特用灰度等级电压(VL0~VL7)中,相邻灰度等级电压的电压值之差分(VLs-VLs-1,s为1~7的任一个)成立(VHp-VHp-1)/8=(Vref1-Vref2)/56的关系式,其中,8=23
为了使用图6的看作线性的Von-Voff区间而实现64灰度等级,只要设定各基准电压Vref1~Vref3以满足以下的2个式子即可。
(Vref1-Vref2)=8/9(Von-Voff)
(Vref2-Vref3)=Voff
还有,在图7及图8中,AF(1)~AF(3),为用于产生各基准电压(Vref1~Vref3)的缓冲器。并且,BF0~BF6以及KF0~KF6,为用于输出由阶梯电极所得到的各分压电压的缓冲器。这些缓冲器,当不需要电流驱动能力时,也可以不设置。
例举在采用图7及图8的各灰度等级电压生成电路(21a、21b)而表现灰度等级时的灰度等级电压的选择例,如下。
1/64灰度等级:VH0及VL0
2/64灰度等级:VH0及VL1
.
.
7/64灰度等级:VH0及VL7
8/64灰度等级:VH1及VL0
9/64灰度等级:VH1及VL1
(输出电路的内部构成)
图9,是表示设置于数据线驱动电路的输出电路的、对应于1个像素的部分的电路构成的电路图。
如图示地,设置于数据线驱动电路30的输出电路27,从第1组灰度等级电压(VH0~VH7;Da(i))之中选择其一进行输出,并且,从第2组灰度等级电压(VL7~VL0;Db(i))之中选择其一进行输出。
如图9所示,分别在行L0~L7施加第1组灰度等级电压(VH0~VH7;Da(i));分别在行L10~L17施加第1组灰度等级电压(VL7~VL0;Db(i))。
为了从第1组灰度等级电压(VH0~VH7;Da(i))之中选择其一而设置开关SW1(具有单位开关S0~S7)。各单位开关S0~S7,通过来自控制电路9的切换控制信号Q0~Q7适当切换。
并且,为了从第2组灰度等级电压(VL7~VL0;Db(i))之中选择其一而设置开关SW2(具有单位开关ST7~ST0)。各单位开关ST7~ST0,通过来自控制电路9的切换控制信号J7~J0适当切换。
通过开关SW1所选择的第1组灰度等级电压(VH0~VH7)之中之一,被发送到输出缓冲器AS1(可以省略)。并且,通过开关SW2所选中的第2组灰度等级电压(VL7~VL0)之中之一,发送到输出缓冲器AS2(可以省略)。
在各输出缓冲器(AS1、AS2)的输出端,连接输出路径切换用的开关SW3以及开关SW4。
如上述地,优选:例如每隔1帧期间(1V期间),交换施加于1个像素的电极2a、2b的灰度等级电压(Da(i)、Db(i)),谋求防止图像残留、减轻馈通的影响(参照图14)。为了实现该灰度等级电压的交换,设置开关SW3与开关SW4。
在开关SW3中,使开关连接于端子a还是连接于端子b,通过来自控制电路9的极性切换信号(M)所控制。同样地,在开关SW4中,使开关连接于端子a还是连接于端子b,通过来自控制电路9的极性切换信号(M)所控制。由此,能够任意切换以使输出缓冲器(AS1、AS2)的各输出信号经由开关SW3及开关SW4中的某个输出。如此一来,用于供给于1个像素的电极2a、2b的灰度等级电压Da(i)、Db(i)(或者Db(i)、Da(i)),朝向一对数据线DL所输出。
还有,输出缓冲器(AS1、AS2),既可以设置于开关SW3及开关SW4之后,并且,如果不需要电流驱动能力也能够省略。
并且,如上述地,在相邻的像素间,为了使闪烁减少,优选:使Da(i)及Db(i)与输出缓冲器AS1及输出缓冲器AS2的关系,互相相反。
如此地,在图9的构成中,每1个像素合计使用18个单位开关(S0~S7的8个,ST0~ST7的8个,SW3与SW4的2个)。并且,每1个像素使用2个输出缓冲器(AS1、AS2)(但是,存在可以省略的情况)。
在图5的数据线驱动电路(数据线驱动IC)30中,沿其长边而布线VH7~VH0、VL7~VL0总计16条电压总线,设置18×m(m为扫描线方向的像素个数)个开关、和2×m个输出缓冲器(可以省略)。
以现有的方法取得同样的构成,则必需64条电压总线、64×m个开关、和m个输出缓冲器。从而,若依照于本实施方式,则能够实现数据线驱动器的大幅度的简单化。
并且,在担当低位比特的灰度等级电压生成电路21b中,因为对应于低位比特的灰度等级电压的范围小,所以基准电压电源Vref3,能够设定为低于担当高位比特的灰度等级电压生成电路21a的基准电压电源Vref1。
也就是说,因为Vref1>Vref3,Vref3为低电压,所以能够以低耐压晶体管构成灰度等级电压生成电路21b内的构成输出缓冲器(图8的AF(3))的晶体管。因而,可以实现晶体管尺寸的缩小(IC的占有面积的削减)。
并且,因为能够使输出缓冲器AF(3)的电源电压低电压化,所以也可实现消耗电力的削减。
并且,能够以低耐压晶体管作为构成图9的开关SW2(ST0~ST7)的晶体管和输出缓冲器AS2。因而,可以实现晶体管尺寸的缩小(IC的占有面积的削减)。
并且,因为能够使输出缓冲器AS2的电源电压低电压化,所以也可实现消耗电力的削减。
第2实施方式
在本实施方式中,具体考察将多个比特的灰度等级数据分割成高位比特与低位比特、生成分别对应于高位与低位的多个灰度等级电压时的各种情况。
(关于比特分割的考察)
以下,分成灰度等级数据的总比特数为偶数的情况和为奇数的情况而进行考察。
(1)灰度等级数据的总比特数为偶数(即,2k比特(k为1以上的自然数))的情况
虽然高位比特与低位比特的分割的方法有多种,并不限定于下述方法,但是若为2k比特(k为1以上的自然数)的灰度等级数据,则等分成各k比特最有效。通过高位比特而确定的灰度等级电压数与通过低位比特而决定的灰度等级电压数相等,容易实现对称的电路构成。并且,用于从多个灰度等级电压之中选择其一的开关数量,也变得高位用/低位用数量相同,成为对称的电路构成,容易实现最紧凑的布局。
即,担当高位比特的灰度等级电压生成电路21a、与担当低位比特的灰度等级电压生成电路21b能够以等同的电路构成。并且,设置于输出电路27的、用于从多个灰度等级电压之中选择其一的单位开关(S0~S7、ST0~ST7)的数量,也变得高位用/低位用数量相同,成为对称的电路构成,容易实现最紧凑的布局。
并且,如上述地,在数据线驱动电路30中,每1个像素设置(2k×2+2)个开关和2个输出缓冲器(可以省略)。开关数,相比于现有方式变得格外地少。
例如,如上述的例子所示,在实现64(2的6次方)灰度等级的情况下,将6比特等分地进行分割(即,分割成各3比特)。低位比特所担当的是8(2的3次方)灰度等级量的范围;高比特所担当的是56(64-8)灰度等级量的范围。
低位比特所担当的8灰度等级量的范围进一步精细地8(=2k)分割,对应于精细分割而得的各灰度等级的8个电压,成为担当低位比特的灰度等级电压生成电路21b输出的灰度等级电压。
高比特所担当的56灰度等级量的范围,被7(=2k-1)分割而得到8电平的灰度等级电压(担当高位比特的灰度等级电压生成电路21a输出的灰度等级电压)。
若使以上更加一般化,则如以下。若设所需的灰度等级数为(Z2),则取灰度等级数的平方根而求Z。该Z为低位比特的灰度等级范围,高位比特的灰度等级范围成为(Z2-Z)。低位比特的灰度等级范围,进一步Z分割,由此,确定担当低位比特的灰度等级电压生成电路21b进行输出的Z个灰度等级电压。并且,高位比特的灰度等级范围被(Z-1)分割,由此,确定担当高位比特的灰度等级电压生成电路21a进行输出的Z个灰度等级电压。
若归纳以上的说明,则如以下。
在灰度等级数据的总比特数为偶数(即,2k比特(k为1以上的自然数))的情形中,在采用等比特分割(分割成各k比特的方式)的情况下,图1的数据线驱动电路30,通过对相当于由k比特的高位比特而确定的电压进行(2k-1)分割,生成等电压间隔的2k个对应于高位比特的灰度等级电压(VH0~VH2k-1;Da(i))。
并且,生成满足如下电压关系的等电压间隔的2k个对应于低位比特的灰度等级电压(VL0~VL2k-1;Db(i)),该电压关系为,当设对应于高位比特的灰度等级电压为VHp(p为从1到2k-1的整数),设对应于低位比特的灰度等级电压为VLs(s为从1到2k-1的整数)时,VLs-VLs-1=(VHp-VHp-1)/2k
并且,数据线驱动电路30,选择性地使与2k个对应于高位比特的灰度等级电压(VH0~VH2k-1;Da(i))各自对应设置的开关(S0~S2k-1)之中之一导通,将所选择的对应于高位比特的灰度等级电压(VH0~VH2k-1;Da(i)),供给于第1数据线或第2数据线。
并且,选择性地使与2k个对应于低位比特的灰度等级电压(VL0~VL2k-1;Db(i))各自对应设置的开关(ST0~ST2k-1)之中之一导通,将所选择的对应于低位比特的灰度等级电压(VL0~VL2k-1;Db(i)),供给于第2数据线或第1数据线。
(2)灰度等级数据的总比特数为奇数比特((2k-1)比特)的情况
在该情况下,同样虽然比特分割的方法有各种,并非限定于下述方法,但是优选采用以下的分割方式。
即,优选:例如,分割成k比特的高位比特、与(k-1)比特的低位比特。并且,优选:分割成(k-1)比特的高位比特、与k比特的低位比特。
通过高位与低位的各比特数变得最接近地进行分割,能够将高位及低位各自的选择用的开关数减至最少,开关数之差也可最小化,所以容易紧密配置各开关,布局上有利。
即,在分割成高位k比特、低位(k-1)比特的情况下,数据线驱动电路30,通过对相当于由k比特的高位比特而确定的灰度等级范围的电压进行2k-1分割,生成等电压间隔的2k个对应于高位比特的灰度等级电压(VH0~VH2k-1;Da(i))。
并且,生成满足下述电压关系的等电压间隔的2k-1个对应于低位比特的灰度等级电压(VL0~VL2(k-1)-1;Db(i)),该电压关系为,当设对应于高位比特的灰度等级电压为VHp(p为从1到2k-1的整数),设对应于低位比特的灰度等级电压为VLs(s为从1到2(k-1)-1的整数)时,VLs-VLs-1=(VHp-VHp-1)/2k-1
而且,选择性地使与2k个对应于高位比特的灰度等级电压(VH0~VH2k-1;Da(i))各自对应设置的开关(S0~S2k-1)之中之一导通,将所选择的对应于高位比特的灰度等级电压(VH0~VH2k-1;Da(i)),供给于第1数据线或第2数据线;并选择性地使与2(k-1)个对应于低位比特的灰度等级电压(VL0~VL2(k-1)-1;Db(i))各自对应设置的开关(ST0~ST2(k-1)-1)之中之一导通,将所选择的对应于低位比特的灰度等级电压(VL0~VL2(k-1)-1;Db(i)),供给于第2数据线或第1数据线。
同样地,在分割成高位(k-1)比特、低位k比特的情况下,数据线驱动电路30,通过对相当于由k-1比特的高位比特而确定的灰度等级范围的电压进行2(k-1)-1分割,生成等电压间隔的2(k-1)-1个对应于高位比特的灰度等级电压(VH0~VH2(k-1)-1;Da(i))。
并且,生成满足下述电压关系的等电压间隔的2k个对应于低位比特的灰度等级电压(VL0~VL2k-1;Db(i)),该电压关系为,当设对应于高位比特的灰度等级电压为VHp(p为从1到(2(k-1)-1)的整数),设对应于k比特的低位比特的灰度等级电压为VLs(s为从1到2k-1的整数)时,VLs-VLs-1=(VHp-VHp-1)/2k
然后,选择性地使与2(k-1)个对应于高位比特的灰度等级电压(VH0~VH2(k-1)-1;Da(i))各自对应设置的开关(S0~S2(k-1)-1)之中之一导通,将所选择的对应于高位比特的灰度等级电压(VH0~VH2(k-1)-1;Da(i)),供给于第1数据线或第2数据线。
并且,选择性地使与2k个对应于低位比特的灰度等级电压(VL0~VL2k-1;Da(i))各自对应设置的开关(ST0~ST2k-1)之中之一导通,将所选择的对应于低位比特的灰度等级电压(VL0~VL2k-1;Db(i)),供给于第2数据线或第1数据线。
第3实施方式
在第1实施方式中,说明了液晶具有理想的线性特性的情况,但是实际上,液晶的电光特性难以为线性。
并且,实际上一般是切换而使用几种类型的灰度系数曲线(灰度系数校正特性)。或者,将同一数据线驱动电路共同使用于电光特性不同的几种类型的液晶,当实际使用时,对数据线驱动电路的特性进行微调整而使用,这种情况也常见。
并且,灰度等级数也不是64灰度等级,例如也有要求256灰度等级的情况。或者,因为RGB每种颜色的电光特性不同,所以也有按每种颜色使用不同电位电平的情况。
在如此的情况下,若采用现有方法(准备对应于必需的灰度等级数的灰度等级电压与开关,使某一开关导通而从灰度等级电压之中选择其一的方式),即使将液晶限于1种类型,例如,也必需256×3(RGB)×(灰度系数的种类的数量)条电压总线、和256×m×(灰度系数的种类的数量)个开关,数据线驱动电路30的电路规模变得庞大,在现实中难以实现。
虽然也考虑采用帧频控制(FRC:在液晶显示器中,表现比实际多的颜色数的方法),但是不能应对60fps程度的高速的动态画面。
即使在如此的情况下,通过应用本发明,也能够比较容易地进行应对。即,若依照于本发明,则即使灰度等级数多,数据线驱动电路的构成也能够在现实水平中实现。
由此,即便为了能够应对液晶的微妙的非线性特性,例如使用查找表进行灰度等级数的变换(灰度等级数的增加),数据线驱动电路30的规模也不会变得那么大。
在以下的说明中,假想是具有如图10的非线性电光特性的液晶。为了应对如图10的非线性的电光特性,必需将数据线驱动电路30中的输出电压与显示灰度等级数据的关系,设定为具有如图13所示的与液晶相反的特性。
图11,是表示本发明的第3实施方式所涉及的有源矩阵型液晶装置的、数据线驱动电路的构成的框图。在图11中,在与上述的附图相同的部分附加相同的参照符号。在图11的数据线驱动电路30中,除了图5的构成之外,还追加对应于RGB各色的查找表与译码器(DER)。
在图11的液晶装置中,为了对应于上述的高要求,在本实施方式中,将现实的显示灰度等级数(设为256),变换成例如4倍(=1024)的灰度等级数。
例如,通过图12所示的查找表(在该表中,能够得到与图10的液晶的电光特性相反的灰度系数特性地调整数据),对于RGB各色,将256灰度等级的图像数据,变换成1024电平。
然后,如上所述,通过担当高位比特的灰度等级电压生成电路21a、和担当低位比特的灰度等级电压生成电路21b,分别生成实质上对应于1024灰度等级的灰度等级电压(具有等间隔的电位电平),并将各灰度等级电压分别施加于各像素的像素电极2a、2b,通过施加于各电极的电压之差分(即,对应于高位比特与低位比特的灰度等级电压的差电压),实现预期的灰度等级显示。
以下,关于图11的液晶装置中的比特分割具体地进行考察。灰度等级变换后的灰度等级数为1024(=2的10次方),成为10比特的图像数据。因而,等分成高位比特与低位比特,成为各5比特的图像数据。
低位比特,担当32(=2的5次方)灰度等级量的范围;高位比特,担当992(=1024-32)量的灰度等级范围。
担当高位比特的灰度等级电压生成电路21a,对相当于992灰度等级量的范围的电源电压,进行31(=32-1)分割,生成32个高位比特用的灰度等级电压。并且,担当低位比特的灰度等级电压生成电路21b,将对应于32灰度等级量的范围的电压进行32分割,生成32个灰度等级电压。
在电平转换器26中,每1个像素只要设置64个(=32×2)电平转换电路即可,若设连接于1条扫描线的像素为m个,则电平转换电路的个数成为(64×m)个。
并且,输出电路27中每1个像素的开关数成为66个(32×2+2),若设连接于1条扫描线的像素为m个,则全部的开关数成为(66×m)个。
将现有方式的液晶装置的构成示于图15。在图15的现有的液晶装置中,必需1024条电压总线、1024×m个开关、256比特×10比特的3系统的查找表、和1024×m个电平转换器,需要非常大规模的电路。
在图11的本发明的液晶装置的情况下,数据线驱动电路30,能够由64条电压总线、66×m个开关、256×10比特构成的3系统的查找表、和64×m个电平转换器构成。因而,可以大幅度地简单化。
还有,在本实施方式中,将译码器(DER)设置于存储寄存器25与电平转换器26之间,但是并非限定于此,也可以设置于输入寄存器24与存储寄存器25之间、或者电平转换器26与输出电路27之间。
还有,在馈通的取消不充分的情况下,通过在上述的译码器的跟前设置加法器,相加、或者不相加相应于极性的值,由此可以进行极性差的校正。
第4实施方式
在本实施方式中,说明搭载有本发明的有源矩阵型液晶装置(电光装置)的电子设备的例子。
(投影机)
首先,说明将本发明的电光装置用作光阀的投影机。图16,是表示搭载有本发明的电光装置(反射型液晶装置)的投影机的整体构成的图。
如图所示,在投影机1100内部,沿系统光轴PL而配置偏振照明装置1110。在该偏振照明装置1110中,来自灯1112的出射光,通过反射器1114的反射而成为基本平行的光束,入射于第1积分器透镜(integrator lens)1120。由此,来自灯1112的出射光,被分割成多个中间光束。该分割的中间光束,通过在光入射侧具有第2积分器透镜的偏振变换元件1130,被变换成偏振方向基本一致的一种类型的偏振光束(s偏振光束),从偏振照明装置1100出射。
从偏振照明装置1110所出射的s偏振光束,通过偏振分光器1140的s偏振光束反射面1141所反射。该反射光束之中,蓝色光(B)的光束被分色镜1151的蓝色光反射层所反射,通过反射型的电光装置100B所调制。并且,在透射了分色镜1151的蓝色光反射层的光束之中,红色光(R)的光束,被分色镜1152的红色光反射层所反射,通过反射型的电光装置100R所调制。
另一方面,在透射了分色镜1151的蓝色光反射层的光束之中,绿色光(G)的光束,透射分色镜1152的红色光反射层,通过反射型的电光装置100G所调制。
如此一来,通过电光装置100R、100G、100B分别被色光调制的红色、绿色、蓝色的光,在通过分色镜1152、1151、偏振分光器1140依次合成之后,通过投影光学系统1160,投影于屏幕1170。还有,因为通过分色镜1151、1152,向电光装置100R、100B、及100G入射对应于R、G、B各原色的光束,所以不需要滤色器。
在本发明中,因为可谋求液晶装置的构成的简单化、小型化、低消耗电力化、低成本化,所以图16的投影机也能享有同样的优点,例如,有利于作为家庭影院用的投影机。还有,在上述的例中也可以为采用了反射型的液晶装置以及透射型的液晶装置的任一的投影机。
(便携型计算机)
接下来,说明将本发明的液晶装置(电光装置)应用于便携型的个人计算机的例子。图17,是表示搭载有本发明的电光设备的个人计算机的构成的立体图。
在图17中,计算机1200,由具备有键盘1202的主体部1204、和显示单元1206所构成。该显示单元1206,通过在上述的电光装置100的前面附加前光源所构成。还有,因为在该构成中,将电光装置100设为反射直视型,所以在像素电极118中,优选形成凹凸以使反射光散射于各个方向。
因为本发明的液晶装置,可谋求构成的简单化、小型化、低消耗电力化、低成本化,所以图17的便携型计算机也能享有同样的优点。因为低消耗电力性优异,所以也有能够使电池长寿命化的优点。
(便携终端)
图18,是表示搭载有本发明的液晶装置的便携终端(在此,为便携电话机终端)的构成的立体图。
在该图中,便携电话机1300,除了多个操作按钮1302之外,具备受话口1304、送话口1306、电光装置100。在该电光装置100,也相应于需要而在其前面设置前光源。并且,在该构成中,也因为电光装置100设为反射直视型,所以优选在像素电极118形成凹凸。
因为本发明的液晶装置,可谋求构成的简单化、小型化、低消耗电力化、低成本化,所以图18的便携终端也能享有同样的优点。因为低消耗电力性优异,所以也有能够使便携终端的电池长寿命化的优点。
还有,本发明,也可以应用于其他的电子设备(例如,液晶电视机,取景器型、监视器直视型的磁带录像机,汽车导航装置,呼机,电子笔记本,计算器,文字处理机,工作站,可视电话机,POS终端,具备有触摸面板的设备等)。通过本发明,能够得到可以进行高清晰的显示(多灰度等级显示)的小型且低成本的液晶装置。
这样根据本发明,通过将灰度等级数据分割成高位比特与低位比特,将2条数据线的差分施加于像素电极,由此能够大幅度地削减必需电位电平(灰度等级电压)数,能够使数据线驱动电路的构成简单化。
并且,因为低位比特侧的灰度等级电压的变化范围(动态范围)小,所以在与低位比特侧的灰度等级电压的生成相关的电路,可以利用低耐压的元件,且该电路可以通过低电源电压进行工作。从而,能够实现数据线驱动电路(以及液晶装置)的小型化、低消耗电力化、低成本化。
还有,虽然关于本实施方式进行了详述,但是对于本领域技术人员来说能够容易地理解:在不脱离本发明的新内容及效果的范围内,可以进行多种变形。从而,如此的变形例全都包括于本发明。
本发明,起到的效果是将数据线驱动电路简单化、实现数据线驱动IC的芯片面积的削减与低消耗电力化,从而最适于要求小型、轻量、低成本的便携终端等的用途。并且,本发明的技术思想,也能够应用于其他的电光装置。
这样,本发明适合作为液晶装置、液晶装置的驱动电路、液晶装置的驱动方法及电子设备。

Claims (17)

1.一种液晶装置,其特征在于,具有:
配置成n行m列的矩阵状的多个像素,其中,n及m为2以上的自然数;
n条扫描线;
在前述多个像素的每1列设置成对的第1数据线及第2数据线而构成的2m条数据线;和
数据线驱动电路,其生成对应于高位比特的第1灰度等级电压、并生成对应于低位比特的第2灰度等级电压,前述高位比特和前述低位比特是将多个比特的灰度等级数据分割成高位比特及低位比特所得到的;
前述多个像素各自包括:
通过共用的前述扫描线而被控制导通/截止的第1开关元件及第2开关元件,经由前述第1开关元件从前述第1数据线被供给前述第1或第2灰度等级电压的第1像素电极,和经由前述第2开关元件从前述第2数据线被供给前述第2或第1灰度等级电压的第2像素电极。
2.按照权利要求1所述的液晶装置,其特征在于:
前述数据线驱动电路,生成对应于k比特的高位比特的前述第1灰度等级电压,并生成对应于k比特的低位比特的前述第2灰度等级电压,其中,前述k比特的高位比特和前述k比特的低位比特是将2k比特的前述灰度等级数据分割成高位k比特及低位k比特所得到的,k为1以上的自然数。
3.按照权利要求1所述的液晶装置,其特征在于:
前述数据线驱动电路,生成对应于k比特的高位比特的前述第1灰度等级电压,并生成对应于k-1比特的低位比特的前述第2灰度等级电压,其中,前述k比特的高位比特和前述k-1比特的低位比特是将2k-1比特的前述灰度等级数据分割成高位k比特及低位k-1比特所得到的,k为2以上的自然数。
4.按照权利要求1所述的液晶装置,其特征在于:
前述数据线驱动电路,生成对应于k-1比特的高位比特的前述第1灰度等级电压,并生成对应于k比特的低位比特的前述第2灰度等级电压,其中,前述k-1比特的高位比特和前述k比特的低位比特是将2k-1比特的前述灰度等级数据分割成高位k-1比特及低位k比特所得到的,k为2以上的自然数。
5.按照权利要求2所述的液晶装置,其特征在于:
前述数据线驱动电路,
通过对相当于由前述k比特的高位比特而确定的灰度等级范围的电压进行2k-1分割,生成等电压间隔的2k个对应于高位比特的灰度等级电压;
并且,生成满足如下电压关系的等电压间隔的2k个对应于低位比特的灰度等级电压,该电压关系为,当设对应于前述高位比特的灰度等级电压为VHp、设对应于前述低位比特的灰度等级电压为VLs时,VLs-VLs-1=(VHp-VHp-1)/2k,其中,p为从1到2k-1的整数,s为从1到2k-1的整数;
选择性地使与前述2k个对应于高位比特的前述灰度等级电压各自对应设置的开关中的一个导通,将所选择的对应于前述高位比特的前述灰度等级电压,供给于前述第1数据线或前述第2数据线;
选择性地使与前述2k个对应于低位比特的前述灰度等级电压各自对应设置的开关中的一个导通,将所选择的对应于前述低位比特的前述灰度等级电压,供给于前述第2数据线或前述第1数据线。
6.按照权利要求3所述的液晶装置,其特征在于:
前述数据线驱动电路,
通过对相当于由前述k比特的高位比特而确定的灰度等级范围的电压进行2k-1分割,生成等电压间隔的2k个对应于高位比特的灰度等级电压;
并且,生成满足如下电压关系的等电压间隔的2(k-1)个对应于低位比特的灰度等级电压,该电压关系为,当设对应于前述高位比特的灰度等级电压为VHp、设对应于前述低位比特的灰度等级电压为VLs时,VLs-VLs -1=(VHp-VHp-1)/2(k-1),其中,p为从1到2k-1的整数,s为从1到2(k-1)-1的整数;
选择性地使与前述2k个对应于高位比特的灰度等级电压各自对应设置的开关中的一个导通,将所选择的对应于前述高位比特的前述灰度等级电压,供给于前述第1数据线或前述第2数据线;
选择性地使与2(k-1)个对应于低位比特的前述灰度等级电压各自对应设置的开关中的一个导通,将所选择的对应于前述低位比特的前述灰度等级电压,供给于前述第2数据线或前述第1数据线。
7.按照权利要求4所述的液晶装置,其特征在于:
前述数据线驱动电路,
通过对相当于由前述k-1比特的高位比特而确定的灰度等级范围的电压进行(2(k-1)-1)分割,生成等电压间隔的(2(k-1)-1)个对应于高位比特的灰度等级电压;
并且,生成满足如下电压关系的等电压间隔的2k个对应于低位比特的灰度等级电压,该电压关系为,当设对应于前述高位比特的灰度等级电压为VHp、设对应于前述k比特的低位比特的灰度等级电压为VLs时,VLs-VLs-1=(VHp-VHp-1)/2k,其中,p为从1到(2(k-1)-1)的整数,s为从1到2k-1的整数;
选择性地使与前述2(k-1)个对应于高位比特的灰度等级电压各自对应设置的开关中的一个导通,将所选择的对应于前述高位比特的灰度等级电压,供给于前述第1数据线或前述第2数据线;
选择性地使与2k个对应于低位比特的灰度等级电压各自对应设置的开关中的一个导通,将所选择的对应于前述低位比特的灰度等级电压,供给于前述第2数据线或前述第1数据线。
8.按照权利要求1~7中的任何一项所述的液晶装置,其特征在于,前述数据线驱动电路,具有:
生成前述第1灰度等级电压的第1灰度等级电压生成电路,和
生成前述第2灰度等级电压的第2灰度等级电压生成电路。
9.按照权利要求1~7中的任何一项所述的液晶装置,其特征在于:
前述数据线驱动电路,分别向前述第1数据线及前述第2数据线,周期性地交替供给前述第1灰度等级电压和前述第2灰度等级电压。
10.按照权利要求9所述的液晶装置,其特征在于:
前述数据线驱动电路,分别向前述第1数据线及前述第2数据线,按每1帧期间交替供给前述第1灰度等级电压和前述第2灰度等级电压。
11.按照权利要求1~10中的任何一项所述的液晶装置,其特征在于:
前述数据线驱动电路,
在关于第Q列的前述像素、向前述第1及第2数据线分别供给前述第1灰度等级电压和前述第2灰度等级电压的情况下,关于第Q+1列的像素,向前述第1及第2数据线分别供给前述第2灰度等级电压和前述第1灰度等级电压,其中,Q为从1到m-1的任意的整数。
12.按照权利要求1~11中的任何一项所述的液晶装置,其特征在于:
前述数据线驱动电路中的、参与了前述第2灰度等级电压的生成或者路径选择的晶体管的耐压,设定为低于参与了前述第1灰度等级电压的生成或者路径选择的晶体管的耐压。
13.按照权利要求1~12中的任何一项所述的液晶装置,其特征在于:
前述数据线驱动电路中的、生成前述第2灰度等级电压的电路的高电平电源电压,设定为低于生成前述第1灰度等级电压的电路的高电平电源电压。
14.一种电子设备,其特征在于:
搭载有权利要求1~13中的任何一项所述的液晶装置。
15.一种数据线驱动电路,其特征在于,具有:
第1灰度等级电压生成电路,其基于将多个比特的灰度等级数据分割成高位比特及低位比特所得到的前述高位比特,生成对应于前述高位比特的多个第1灰度等级电压;
第2灰度等级电压生成电路,其基于前述低位比特,生成对应于前述低位比特的多个第2灰度等级电压;和
输出电路,其包括用于从前述多个第1灰度等级电压之中选择其一的开关电路及用于从前述多个第2灰度等级电压之中选择其一的开关电路。
16.按照权利要求15所述的数据线驱动电路,其特征在于:
还具有灰度等级数据数的变换电路。
17.一种有源矩阵型的具有多个像素的液晶装置的驱动方法,其特征在于,包括:
基于将多个比特的灰度等级数据分割成高位比特及低位比特所得到的前述高位比特而生成第1灰度等级电压;
基于前述低位比特而生成第2灰度等级电压;
向设置于1个像素的第1液晶电极与第2液晶电极分别供给前述第1灰度等级电压及与前述第1灰度等级电压极性相反的前述第2灰度等级电压;
并且,分别向前述第1液晶电极与前述第2液晶电极周期性地交替供给前述第1灰度等级电压及前述第2灰度等级电压。
CN200810087867.XA 2007-03-30 2008-03-26 液晶装置、液晶装置的驱动电路、驱动方法及电子设备 Pending CN101276563A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP093098/2007 2007-03-30
JP2007093098A JP2008250118A (ja) 2007-03-30 2007-03-30 液晶装置、液晶装置の駆動回路、液晶装置の駆動方法および電子機器

Publications (1)

Publication Number Publication Date
CN101276563A true CN101276563A (zh) 2008-10-01

Family

ID=39793415

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200810087867.XA Pending CN101276563A (zh) 2007-03-30 2008-03-26 液晶装置、液晶装置的驱动电路、驱动方法及电子设备

Country Status (3)

Country Link
US (1) US8102343B2 (zh)
JP (1) JP2008250118A (zh)
CN (1) CN101276563A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102024418A (zh) * 2009-09-09 2011-04-20 伊格尼斯创新公司 用于有源矩阵显示器的驱动系统
CN103345912A (zh) * 2012-11-23 2013-10-09 友达光电股份有限公司 像素驱动电路
CN111417895A (zh) * 2017-12-22 2020-07-14 株式会社半导体能源研究所 显示装置
CN111566722A (zh) * 2018-01-19 2020-08-21 株式会社半导体能源研究所 显示装置

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2490858A1 (en) 2004-12-07 2006-06-07 Ignis Innovation Inc. Driving method for compensated voltage-programming of amoled displays
CN102663977B (zh) 2005-06-08 2015-11-18 伊格尼斯创新有限公司 用于驱动发光器件显示器的方法和系统
US9489891B2 (en) 2006-01-09 2016-11-08 Ignis Innovation Inc. Method and system for driving an active matrix display circuit
US9269322B2 (en) 2006-01-09 2016-02-23 Ignis Innovation Inc. Method and system for driving an active matrix display circuit
CN102057418B (zh) 2008-04-18 2014-11-12 伊格尼斯创新公司 用于发光器件显示器的系统和驱动方法
US8760479B2 (en) * 2008-06-16 2014-06-24 Samsung Display Co., Ltd. Liquid crystal display
JP2010020730A (ja) * 2008-07-14 2010-01-28 Fujitsu Component Ltd 入力検出回路、入力検出方法、入力検出プログラム、及び入力検出装置
CA2637343A1 (en) 2008-07-29 2010-01-29 Ignis Innovation Inc. Improving the display source driver
US9370075B2 (en) 2008-12-09 2016-06-14 Ignis Innovation Inc. System and method for fast compensation programming of pixels in a display
JP2010160373A (ja) * 2009-01-09 2010-07-22 Renesas Technology Corp 表示駆動装置及び表示装置
CN102334153B (zh) * 2009-03-18 2013-12-04 夏普株式会社 显示装置
CA2696778A1 (en) 2010-03-17 2011-09-17 Ignis Innovation Inc. Lifetime, uniformity, parameter extraction methods
JP5691758B2 (ja) * 2011-04-06 2015-04-01 株式会社Jvcケンウッド 液晶表示装置及びその駆動方法
US20140368491A1 (en) 2013-03-08 2014-12-18 Ignis Innovation Inc. Pixel circuits for amoled displays
US9886899B2 (en) 2011-05-17 2018-02-06 Ignis Innovation Inc. Pixel Circuits for AMOLED displays
US9351368B2 (en) 2013-03-08 2016-05-24 Ignis Innovation Inc. Pixel circuits for AMOLED displays
JP2014522506A (ja) 2011-05-28 2014-09-04 イグニス・イノベイション・インコーポレーテッド ディスプレイのピクセルの速い補償プログラミングためのシステムと方法
US9747834B2 (en) 2012-05-11 2017-08-29 Ignis Innovation Inc. Pixel circuits including feedback capacitors and reset capacitors, and display systems therefore
US9786223B2 (en) 2012-12-11 2017-10-10 Ignis Innovation Inc. Pixel circuits for AMOLED displays
US9336717B2 (en) 2012-12-11 2016-05-10 Ignis Innovation Inc. Pixel circuits for AMOLED displays
US9721505B2 (en) 2013-03-08 2017-08-01 Ignis Innovation Inc. Pixel circuits for AMOLED displays
CA2894717A1 (en) 2015-06-19 2016-12-19 Ignis Innovation Inc. Optoelectronic device characterization in array with shared sense line
CA2873476A1 (en) 2014-12-08 2016-06-08 Ignis Innovation Inc. Smart-pixel display architecture
CA2886862A1 (en) 2015-04-01 2016-10-01 Ignis Innovation Inc. Adjusting display brightness for avoiding overheating and/or accelerated aging
US10373554B2 (en) 2015-07-24 2019-08-06 Ignis Innovation Inc. Pixels and reference circuits and timing techniques
US10657895B2 (en) 2015-07-24 2020-05-19 Ignis Innovation Inc. Pixels and reference circuits and timing techniques
CA2898282A1 (en) 2015-07-24 2017-01-24 Ignis Innovation Inc. Hybrid calibration of current sources for current biased voltage progra mmed (cbvp) displays
CA2908285A1 (en) 2015-10-14 2017-04-14 Ignis Innovation Inc. Driver with multiple color pixel structure
US10930234B1 (en) * 2020-02-28 2021-02-23 A.U. Vista, Inc. Gray scale liquid crystal display panel with multiplexed analog gray levels

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0594154A (ja) * 1991-10-03 1993-04-16 Fuji Electric Co Ltd 液晶表示パネル装置
JPH09198012A (ja) 1996-01-24 1997-07-31 Hitachi Ltd 液晶表示装置
JP2003302942A (ja) * 2002-04-09 2003-10-24 Hitachi Displays Ltd 画像表示装置
JP4014955B2 (ja) * 2002-07-10 2007-11-28 三菱電機株式会社 液晶表示装置
JPWO2005059637A1 (ja) * 2003-12-18 2007-12-13 シャープ株式会社 表示装置
JP4720261B2 (ja) * 2005-04-07 2011-07-13 エプソンイメージングデバイス株式会社 電気光学装置、駆動方法および電子機器
KR101252854B1 (ko) * 2006-06-29 2013-04-09 엘지디스플레이 주식회사 액정 패널, 데이터 드라이버, 이를 구비한 액정표시장치 및그 구동 방법

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102024418A (zh) * 2009-09-09 2011-04-20 伊格尼斯创新公司 用于有源矩阵显示器的驱动系统
CN102024418B (zh) * 2009-09-09 2014-12-17 伊格尼斯创新公司 用于有源矩阵显示器的驱动系统
CN103345912A (zh) * 2012-11-23 2013-10-09 友达光电股份有限公司 像素驱动电路
CN103345912B (zh) * 2012-11-23 2016-01-20 友达光电股份有限公司 像素驱动电路
CN111417895A (zh) * 2017-12-22 2020-07-14 株式会社半导体能源研究所 显示装置
CN111566722A (zh) * 2018-01-19 2020-08-21 株式会社半导体能源研究所 显示装置
US11360363B2 (en) 2018-01-19 2022-06-14 Semiconductor Energy Laboratory Co., Ltd. Display apparatus having pixels connected to first and second wirings set to different potentials
CN111566722B (zh) * 2018-01-19 2022-07-15 株式会社半导体能源研究所 显示装置
US11815775B2 (en) 2018-01-19 2023-11-14 Semiconductor Energy Laboratory Co., Ltd. Display apparatus having pixels connected to first and second wirings set to different potentials

Also Published As

Publication number Publication date
US8102343B2 (en) 2012-01-24
US20080238842A1 (en) 2008-10-02
JP2008250118A (ja) 2008-10-16

Similar Documents

Publication Publication Date Title
CN101276563A (zh) 液晶装置、液晶装置的驱动电路、驱动方法及电子设备
KR100478576B1 (ko) 표시장치의구동방법및표시장치와,이표시장치를사용하는전자기기
US6670935B2 (en) Gray voltage generation circuit for driving a liquid crystal display rapidly
CN102842300B (zh) 电光装置、电光装置的驱动方法、电子设备
CN1806274B (zh) 具有主显示器和子显示器的显示装置的驱动方法
JP4891682B2 (ja) 液晶表示装置及びその駆動方法
US9495897B2 (en) Display device, method of driving display device, and electronic appliance
KR100585305B1 (ko) 휘도 편차의 보정 방법, 휘도 편차의 보정 회로, 전기광학 장치 및 전자기기
KR20070023159A (ko) 표시 장치 및 그 구동 방법
CN103293729A (zh) 液晶显示装置、驱动液晶显示装置的方法以及电子设备
JP2008089649A (ja) 表示装置の駆動方法及び表示装置
CN100468508C (zh) 驱动面内切换型液晶显示器件的公共电压驱动电路和方法
KR20060131036A (ko) 액정 표시 장치의 구동 장치 및 구동 방법
US7898534B2 (en) Electro-optical apparatus, method for driving electro-optical apparatus, method for monitoring voltage, and electronic device
CN100489953C (zh) 图像信号的校正方法、校正电路、电光装置及电子设备
JP2002072985A (ja) アクティブマトリックス型液晶表示装置、媒体及び情報集合体
CN113628588A (zh) 显示驱动模组、显示装置及显示方法
KR100716481B1 (ko) 화상신호의 보정방법, 보정회로, 전기광학장치 및 전자기기
JP2002169520A (ja) 電気光学装置、パターン発生回路および電子機器
JP4141185B2 (ja) 液晶表示装置
JP2006276119A (ja) データ信号供給回路、供給方法、電気光学装置および電子機器
US20080266274A1 (en) Method of driving a display panel
CN117975897A (zh) 显示面板及其驱动方法
JP2006267359A (ja) 電気光学装置および電子機器
JPH11202836A (ja) 電気光学装置の駆動方法、電気光学装置及び投射型表示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20081001