CN101201383A - 异步芯片同测装置及方法 - Google Patents
异步芯片同测装置及方法 Download PDFInfo
- Publication number
- CN101201383A CN101201383A CNA200610119390XA CN200610119390A CN101201383A CN 101201383 A CN101201383 A CN 101201383A CN A200610119390X A CNA200610119390X A CN A200610119390XA CN 200610119390 A CN200610119390 A CN 200610119390A CN 101201383 A CN101201383 A CN 101201383A
- Authority
- CN
- China
- Prior art keywords
- asynchronous
- signal
- chip
- module
- dedicated cpu
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
本发明公开了一种异步芯片同测装置及方法,在异步电路芯片设计中配置一专用电路,将异步信号存储在异步响应放置区寄存器模块中,专用CPU接受到信号输送出的专用指令后通过输出模块输出同步后的信号。本发明在有限的同测能力条件下提高测试效率,同时降低测试成本。
Description
技术领域
本发明属于集成电路测试系统,特别是涉及一种异步芯片同测装置及方法。
背景技术
在半导体测试行业中,如图1所示,异步芯片的芯片在测试过程,即使在施加相同指令的情况下,不同被测芯片(device under test DUT)的响应时间也有所不同。
在大规模量产测试过程中,由于受到芯片的响应和时钟不同步的限制,对大型测试仪设备提出了更高的要求。但是,由于成本和技术等方面的制约,大型测试仪并不支持异步芯片的多个DUT同测,一般只是支持2个或4个或8个,由于同测个数少,因此,大大降低了测试效率,同时加长测试时间,提高了测试成本。
因此,在此技术领域中,需要一种异步芯片测试系统,在有限的同测能力条件下提高测试效率,同时可以降低测试成本。
发明内容
本发明要解决的技术问题是提供一种异步芯片同测装置及方法,它可以使用同步电路的测试方式对异步电路芯片进行测试,提高测试效率。
为了解决上述技术问题,本发明异步芯片同测装置,其包括一专用电路,所述专用电路由一专用CPU、一异步响应放置区寄存器模块和一输出模块组成,所述专用CPU接受来自外部的异步信号,并将所述异步信号传输到所述异步响应放置区寄存器模块,所述输出模块与专用CPU相连或与异步响应放置区寄存器模块相连。所述专用电路包括一译码模块。
本发明所述的装置实现异步芯片同测的方法,包括如下步骤:a.异步电路的异步信号连接到专用CPU的输入端;b.用CPU的输出端将异步信号输出到异步响应放置区寄存器模块进行暂存;c.给芯片输入一个专用输出指令时,专用CPU接受所述专用输出指令后,从异步响应放置区寄存器模块中将同步后的信号通过与异步响应放置区寄存器模块相连的输出模块或调回到专用CPU,通过与专用CPU相连的输出模块输出所述的同步后的信号。所述专用输出指令是一个指令集。
根据本发明可以使用同步电路的测试方式对异步电路芯片进行测试,达到高同测数的效果,充分发挥了大型测试仪在多芯片同步测试的能力,提高测试效率的同时,降低了测试成本。
附图说明
下面结合附图与具体实施方式对本发明作进一步详细的说明:
图1是常见异步芯片测试测试过程示意图;
图2是本发明异步芯片测试过程示意图;
图3是本发明异步芯片测试电路流程图。
具体实施方式
异步电路芯片系统设计时,考虑到芯片在进行大规模量产测试时难以实现同测的问题,在异步电路中增加一个专用电路,将异步芯片测试中的响应信号存储在芯片的异步响应放置区寄存器模块中,而不是将异步信号直接输出,接收到专用输出指令后,通过输出模块输出同步后的信号。
该专用电路包括专用CPU、异步响应放置区寄存器模块和输出模块。外部的异步信号通过转用CPU的输入端输入到该专用CPU,该专用CPU接收异步信号之后,通过其输出端输出到异步响应放置区寄存器模块暂存其异步信号。
当芯片收到一个专用输出指令时,CPU接受指令之后,从异步响应放置区寄存器模块中将同步后的信号通过异步响应放置区寄存器模块相连的输出模块输出。同步后的信号也可以调回到专用CPU,通过专用CPU相连的输出模块输出同步后的信号。
专用CPU接收到专用输出指令后,对输出指令进行译码,在指令规定的时间后将同步后的信号通过输出模块输出。
如图3所示,在多个被测芯片的同测上,不同的芯片接收同步的操作指令后,开始工作,各个被测芯片工作完毕后,并不输出响应信号,而是在等待专用输出指令的到来,在规定时间T后,将通过输出模块输出同步后的信号。
该专用指令是一个复杂的指令集,不仅包括同步信号的输出请求,还包括CPU在接收到该指令后,需要经过多少个时钟之后才输出同步信号的指定时间。
Claims (4)
1.一种异步芯片同测装置,其特征在于:包括一专用电路,所述专用电路由一专用CPU、一异步响应放置区寄存器模块和一输出模块组成,所述专用CPU接受来自外部的异步信号,并将所述异步信号传输到所述异步响应放置区寄存器模块,所述输出模块与专用CPU相连或与异步响应放置区寄存器模块相连。
2.如权利要求1所述的异步芯片同测装置,其特征在于:所述专用电路包括一译码模块。
3.一种利用权利要求1所述的装置实现异步芯片同测的方法,其特征在于,包括如下步骤:
a.异步电路的异步信号连接到专用CPU的输入端;
b.专用CPU的输出端将异步信号输出到异步响应放置区寄存器模块进行暂存;
c.给芯片输入一个专用输出指令时,专用CPU接受所述专用输出指令后,从异步响应放置区寄存器模块中将同步后的信号通过与异步响应放置区寄存器模块相连的输出模块或调回到专用CPU,通过与专用CPU相连的输出模块输出所述的同步后的信号。
4.如权利要求3所述的一种异步芯片同测的方法,其特征在于:所述专用输出指令是一个指令集。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNA200610119390XA CN101201383A (zh) | 2006-12-11 | 2006-12-11 | 异步芯片同测装置及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNA200610119390XA CN101201383A (zh) | 2006-12-11 | 2006-12-11 | 异步芯片同测装置及方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101201383A true CN101201383A (zh) | 2008-06-18 |
Family
ID=39516649
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA200610119390XA Pending CN101201383A (zh) | 2006-12-11 | 2006-12-11 | 异步芯片同测装置及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101201383A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103376397A (zh) * | 2012-04-19 | 2013-10-30 | 安凯(广州)微电子技术有限公司 | 一种异步电路的检测系统 |
CN110907803A (zh) * | 2019-11-21 | 2020-03-24 | 北京中电华大电子设计有限责任公司 | 一种在ate上可实现7816接口通讯同步测试的方法 |
-
2006
- 2006-12-11 CN CNA200610119390XA patent/CN101201383A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103376397A (zh) * | 2012-04-19 | 2013-10-30 | 安凯(广州)微电子技术有限公司 | 一种异步电路的检测系统 |
CN110907803A (zh) * | 2019-11-21 | 2020-03-24 | 北京中电华大电子设计有限责任公司 | 一种在ate上可实现7816接口通讯同步测试的方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100442069C (zh) | 同步通讯芯片进行多芯片并行测试的方法 | |
CN104280638A (zh) | 一种多功能同步测试装置 | |
CN110954808A (zh) | 具有模拟测试总线的有限引脚测试接口 | |
KR910018812A (ko) | 다중 주파수 회로용 스캔 검사 회로 | |
CN104011553A (zh) | 测试信息的基于分组的传播 | |
CN100442070C (zh) | 同步通讯芯片并行测试的方法 | |
CN101435853B (zh) | 测试系统 | |
CN110955179B (zh) | 一种基于pci总线的双通道共享时钟触发调延装置 | |
CN103250065A (zh) | 反馈扫描隔离和扫描旁路架构 | |
CN101201383A (zh) | 异步芯片同测装置及方法 | |
KR102148043B1 (ko) | 유연성 있는 테스트 사이트 동기화 | |
CN104298150B (zh) | 一种基于fpga专用逻辑资源的tdc实现方法及其装置 | |
KR101996967B1 (ko) | 반도체 장치 | |
US20130002315A1 (en) | Asynchronous clock adapter | |
CN101452010B (zh) | 用于芯片测试的探针卡的测试方法 | |
JP2007141200A (ja) | データ処理装置 | |
CN113885655A (zh) | 一种信号同步器 | |
CN102305909B (zh) | 分布式测试节点链及其多链系统 | |
CN110907803A (zh) | 一种在ate上可实现7816接口通讯同步测试的方法 | |
CN100575975C (zh) | 异步芯片同测方法 | |
CN1779479A (zh) | 一种对异步通讯芯片实现多芯片并行测试的方法 | |
CN103605590A (zh) | 新颖的嵌入式系统存储器的测试结构及方法 | |
CN208424408U (zh) | 一种航空arinc429总线模块电路 | |
CN113157507B (zh) | 可编程逻辑芯片时钟网络资源的测试方法 | |
CN111506467B (zh) | 信号处理方法、电子设备和计算机可读存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Open date: 20080618 |