CN101159033A - 包括具有最小化的面积的安全装置的智能卡 - Google Patents
包括具有最小化的面积的安全装置的智能卡 Download PDFInfo
- Publication number
- CN101159033A CN101159033A CNA2007101403103A CN200710140310A CN101159033A CN 101159033 A CN101159033 A CN 101159033A CN A2007101403103 A CNA2007101403103 A CN A2007101403103A CN 200710140310 A CN200710140310 A CN 200710140310A CN 101159033 A CN101159033 A CN 101159033A
- Authority
- CN
- China
- Prior art keywords
- activated
- signal
- safe block
- smart card
- data processor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/70—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
- G06F21/71—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
- G06F21/77—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information in smart cards
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
- G06K19/077—Constructional details, e.g. mounting of circuits in the carrier
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/50—Monitoring users, programs or devices to maintain the integrity of platforms, e.g. of processors, firmware or operating systems
- G06F21/55—Detecting local intrusion or implementing counter-measures
- G06F21/554—Detecting local intrusion or implementing counter-measures involving event detection and direct action
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computer Security & Cryptography (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Integrated Circuits (AREA)
- Manipulation Of Pulses (AREA)
- Storage Device Security (AREA)
- Alarm Systems (AREA)
Abstract
一种智能卡中的安全装置,包括具有至少一个共享元件的多个安全块。每一安全块在被激活时产生指示各自所检测的参数在各自的容许范围内的对应的输出信号。选择单元将共享元件连接到所述安全块中被激活的一个块,从而使安全装置的面积和成本最小。
Description
本申请要求于2006年8月11日提交的第2006-76263号韩国专利申请的优先权,该申请公开于此以资参考。
技术领域
本发明通常涉及一种智能卡,更具体地讲,涉及一种智能卡中的安全装置,该安全装置具有使其面积最小化的至少一个共享元件。
背景技术
图1示出在现有技术的智能卡中的安全装置100的框图。安全装置100包括第一检测器102、第二检测器104和第三检测器106。检测器102、104和106中的每一个包括用于检测对应参数的电路,所述参数可指示是否有黑客(hacker)正在访问安全卡。
例如,检测器102、104和106中的每一个检测温度、频率或光强参数以获得电压。例如,第一检测器102从温度传感器接收第一输入信号IN1,第二检测器104从频率传感器接收第二输入信号IN2,第三检测器106从光传感器接收第三输入信号IN3。
第一检测器102包括第一测量单元108,该第一测量单元108具有第一MOSFET(金属氧化物半导体场效应晶体管)单元110、第一电阻器单元112、第一电容器单元114和第一专有块(unique block)116。第一测量单元108从第一输入信号IN1产生指示温度的大小的第一电压信号VI1。
第一电压信号VI1被输入到第一比较器118。第一比较器118比较第一电压信号VI1和第一参考电压Vref1,以产生第一检测信号DET1。当第一电压信号VI1大于第一参考电压Vref1时,第一检测信号DET1被激活(activate)为逻辑高状态;反之,第一检测信号DET1被反激活(deactivate)为逻辑低状态。
第二检测器104包括第二测量单元120,该第二测量单元120具有第二MOSFET单元122、第二电阻器单元124、第二电容器单元126和第二专有块128。第二测量单元120从第二输入信号IN2产生指示感测到的频率的大小的第二电压信号VI2。
第二电压信号VI2被输入到第二比较器130。第二比较器130比较第二电压信号VI2与第二参考电压Vref2,以产生第二检测信号DET2。当第二电压信号VI2大于第二参考电压Vref2时,第二检测信号DET2被激活为逻辑高状态;反之,第二检测信号DET2被反激活为逻辑低状态。
第三检测器106包括第三测量单元132,该第三测量单元132具有第三MOSFET单元134、第三电阻器单元136、第三电容器单元138和第三专有块140。第三测量单元132从第三输入信号IN3产生指示感测到的光的强度的第三电压信号VI3。
第三电压信号VI3被输入到第三比较器142。第三比较器142比较第三电压信号VI3和第三参考电压Vref3,以产生第三检测信号DET3。当第三电压信号VI3大于第三参考电压Vref3时,第三检测信号DET3被激活为逻辑高状态;反之,第三检测信号DET3被反激活为逻辑低状态。
安全装置100还包括复位控制单元144,该复位控制单元144从检测信号DET1、DET2和DET3产生复位信号RST。如果检测信号DET1、DET2和DET3中的任一个被激活,则复位控制单元144将复位信号RST激活为逻辑高状态。
专有块116、128和140中的每一个包括各自的分别用于产生电压信号VI1、VI2和VI3的电路元件。图2A示出了第一测量单元108的示例,该第一测量单元108具有PMOSFET(P沟道金属氧化物半导体场效应晶体管)MP1和NMOSFET(N沟道金属氧化物半导体场效应晶体管)MN1作为第一MOSFET单元110A和110B,具有电阻器R1作为第一电阻器单元112,并具有电容器C1作为第一电容器单元114。
图2B示出了第二测量单元120的示例,该第二测量单元120具有PMOSFET MP2和MP3以及NMOSFET MN2和MN3作为第二MOSFET单元122A和122B,具有电阻器R2和R3作为第二电阻器单元124,并具有电容器C2和C3作为第二电容器单元126。图2C示出了第三测量单元132的示例,该第三测量单元132具有PMOSFET MP4、MP5和MP6以及NMOSFETMN4、MN5和MN6作为第三MOSFET单元134A和134B,具有电阻器R4、R5和R6作为第三电阻器单元136,并具有电容器C4、C5和C6作为第三电容器单元138。
现有技术的智能卡中的安全装置100包括许多元件(包括具有各自的MOSFET单元、各自的电阻器单元、各自的电容器单元、各自的专有电路块以及各自的比较器的多个检测器102、104和106)。这么众多的元件不利地增加了现有技术的智能卡中的安全装置100的电路面积,并且增加了实现该安全装置100的成本。
发明内容
因此,在本发明的一般方面,智能卡的安全装置中的检测器共享至少一个元件,从而使电路面积和成本最小化。
根据本发明一般方面的智能卡内的安全装置包括多个安全块、至少一个共享元件和选择单元。每一安全块在被激活时产生指示各自所检测的参数在各自的容许范围内的对应的输出信号。选择单元将所述至少一个共享元件连接到所述安全块中被激活的一个安全块。
在本发明的另一实施例中,安全装置包括多个元件和切换单元,该切换单元用于确定将所述多个元件中的哪些元件连接到所述安全块中被激活的一个安全块。
在本发明的示例性实施例中,所述多个元件包括多个电阻器、多个电容器和多个晶体管。
在本发明的另一实施例中,所述安全装置包括切换单元,该切换单元选择来自所述安全块中被激活的一个安全块的对应的输出信号作为选择的输出信号。此外,共享比较器通过比较选择的输出信号与参考信号来产生比较器信号。此外,复位控制单元从所述比较器信号产生将被发送给微型计算机的复位信号。
在本发明的示例性实施例中,当复位信号被激活时,所述智能卡的至少一个寄存器被复位,并且/或者微型计算机的操作停止。
在本发明的另一实施例中,所述安全装置包括控制器,该控制器具有数据处理器和存储有指令序列的存储设备。通过由该数据处理器执行所述指令序列,使该数据处理器执行以下步骤:
A指示所述安全块中被激活的一个安全块;
B产生至少一个控制信号,所述控制信号用于将所述至少一个共享元件中被选择的一组元件连接到所述安全块中被激活的一个安全块;
C产生至少一个控制信号,所述控制信号用于控制切换单元选择所述安全块中被激活的一个安全块的对应的输出信号作为选择的输出信号;
D重复步骤A、B和C,以使每一个安全块循环作为所述安全块中被激活的一个安全块。
在本发明的示例性实施例中,通过由该数据处理器执行所述指令序列,使该数据处理器还执行步骤D,直到对智能卡的供电终止。
以这样的方式,由于在安全块之间共享元件,因此,以更少的元件实现安全装置,从而减小了智能卡的电路面积和成本。
通过下面参照附图对本发明的详细描述,将更好地理解本发明的这些和其它特点和优点。
附图说明
图1示出根据现有技术的智能卡中的安全装置的框图;
图2A、图2B和图2C示出图1中根据现有技术的安全装置的检测器中的场效应晶体管、电阻器和电容器单元的电路图;
图3示出具有根据本发明实施例的安全装置的智能卡的框图;
图4示出根据本发明实施例的具有检测器的安全装置的框图,所述检测器具有共享比较器;
图5示出根据本发明实施例的具有检测器的安全装置的框图,所述检测器具有共享块中的共享场效应晶体管、电阻器和电容器以及共享比较器;
图6示出根据本发明实施例的图5的共享块中的共享场效应晶体管、电阻器和电容器的电路图;
图7示出根据本发明实施例的图4、图5和图6中的安全装置的操作期间的控制信号的时序图;
图8示出根据本发明实施例的图4、图5和图6中的安全装置的操作期间的步骤的流程图。
出于说明的清晰的目的绘制这里所参照的附图,而不必要按比例绘制这些附图。图1至图8中的具有相同标号的部件表示具有相似结构和/或功能的部件。
具体实施方式
图3示出了具有根据本发明实施例的安全装置202的智能卡200的框图,该安全装置202具有至少一个在多个检测器(即,多个安全块)之间共享的元件。智能卡200还包括温度传感器204、频率传感器206、光传感器208以及寄存器和微型计算机单元210。
温度传感器204产生指示由温度传感器204感测到的温度的第一输入信号IN1。频率传感器206产生指示由频率传感器206感测到的信号的频率的第二输入信号IN2。光传感器208产生指示由光传感器208感测到的光的强度的第三输入信号IN3。
安全装置202接收传感器信号IN1、IN2和IN3,从这些信号IN1、IN2和IN3产生复位信号RST。如果传感器信号IN1、IN2和IN3中的任一个在各自期望的范围之外(这指示对智能卡200的黑客活动),则安全装置202激活复位信号RST。
智能卡200的微型计算机和寄存器接收复位信号。当复位信号RST被激活时,智能卡200的寄存器被复位,并且/或者微型计算机的操作停止,以便阻止对智能卡200的黑客活动。
图4示出根据本发明第一实施例的用作图3中的安全装置202的安全装置202A的框图。参照图4,安全装置202A包括检测器块212,检测器块212具有第一检测器214、第二检测器216和第三检测器218。
第一检测器214包括第一MOSFET(金属氧化物半导体场效应晶体管)单元220、第一电阻器单元222、第一电容器单元224和其它电路元件的第一专有块226。第一检测器214使用这些电路元件来从第一输入信号IN1产生指示温度的大小的第一电压信号VI1。
第二检测器216包括第二MOSFET单元228、第二电阻器单元230、第二电容器单元232和其它电路元件的第二专有块234。第二检测器216使用这些电路元件来从第二输入信号IN2产生指示感测到的频率的大小的第二电压信号VI2。
第三检测器218包括第三MOSFET单元236、第三电阻器单元238、第三电容器单元240和其它电路元件的第三专有块242。第三检测器218使用这些电路元件来从第三输入信号IN3产生指示感测到的光的强度的第三电压信号VI3。
第一电压信号VI1、第二电压信号VI2和第三电压信号VI3被输入到受来自控制器246的至少一个控制信号Si(如图7中所示的控制信号S1、S2和S3)控制的检测器电压复用器244(即,切换单元的示例)。控制器246包括数据处理器248和存储有指令序列(即,软件)的存储设备250。通过由数据处理器248执行这些指令序列,使数据处理器248执行如稍后将参照图8的流程图针对数据处理器248进行描述的任何步骤/操作。
来自控制器246的控制信号Si确定由检测器电压复用器244输出电压信号VI1、VI2和VI3之一作为选择的检测器电压VI。此外,安全装置202A还包括输入第一参考电压Vref1、第二参考电压Vref2和第三参考电压Vref3的参考电压复用器252。来自控制器246的控制信号Si确定由参考电压复用器252输出参考电压信号Vref1、Vref2和Vref3之一作为选择的参考电压Vref。
同时选择第一电压信号VI1和第一参考电压Vref1(如当图8中的索引i=1时,图7中的时间段T1期间)。可选地,同时选择第二电压信号VI2和第二参考电压Vref2(如当图8中的索引i=2时,图7中的时间段T2期间)。同样,同时选择第三电压信号VI3和第三参考电压Vref3(如当图8中的索引i=3时,图7中的时间段T3期间)。
安全装置202A还包括共享比较器254,该共享比较器254接收选择的检测器电压VI和选择的参考电压Vref以进行比较,从而产生比较器信号DET。如果选择的检测器电压VI大于选择的参考电压Vref,则比较器信号DET被激活为逻辑高状态;反之,则比较器信号DET被反激活为逻辑低状态。
此外,复位控制单元256从比较器信号DET产生复位信号RST。例如,如果比较器信号DET被激活为逻辑高状态,则复位信号RST被激活为逻辑高状态;反之,则复位信号RST被反激活。
图5示出根据本发明第二实施例的用作图3中的安全装置202的安全装置202B的框图。参照图5,安全装置202B包括共用检测器块260,该共用检测器块260具有共享晶体管、电阻器和电容器元件的共享块262以及专有块单元264。
专有块单元264包括第一专有块266、第二专有块268和第三专有块270(即,多个安全块)。第一专有块266具有对应的非共享电路元件,所述元件与共享块262的至少一部分电路元件一起使用以从第一传感器信号IN1产生第一电压信号VI1。
类似地,第二专有块268具有对应的非共享电路元件,所述元件与共享块262的至少一部分电路元件一起使用,以从第二传感器信号IN2产生第二电压信号VI2。同样地,第三专有块270具有对应的非共享电路元件,所述元件与共享块262的至少一部分电路元件一起使用,以从第三传感器信号IN3产生第三电压信号VI3。
共用检测器260还包括检测器电压复用器272(即,切换单元的示例)、参考电压复用器274和共享比较器276。安全装置202B还包括控制器278和复位控制单元280。
第一电压信号VI1、第二电压信号VI2和第三电压信号VI3被输入到受来自控制器278的至少一个控制信号Si控制的检测器电压复用器272。控制器278包括数据处理器282和存储有指令序列(即,软件)的存储设备284。通过由数据处理器282执行这些指令序列,使数据处理器282执行如稍后将参照图8的流程图针对数据处理器282进行描述的任何步骤/操作。
来自控制器278的控制信号Si确定由检测器电压复用器272输出电压信号VI1、VI2和VI3之一作为选择的检测器电压VI。参考电压复用器274输入第一参考电压Vref1、第二参考电压Vref2和第三参考电压Vref3。来自控制器278的控制信号Si确定由参考电压复用器274输出参考电压信号Vref1、Vref2和Vref3之一作为选择的参考电压Vref。
同时选择第一电压信号VI1和第一参考电压Vref1(如当图8中的索引i=1时,图7中的时间段T1期间)。可选地,同时选择第二电压信号VI2和第二参考电压Vref2(如当图8中的索引i=2时,图7中的时间段T2期间)。同样,同时选择第三电压信号VI3和第三参考电压Vref3(如当图8中的索引i=3时,图7中的时间段T3期间)。
共享比较器276接收选择的检测器电压VI和选择的参考电压Vref以进行比较,从而产生比较器信号DET。如果选择的检测器电压VI大于选择的参考电压Vref,则比较器信号DET被激活为逻辑高状态;反之,则比较器信号DET被反激活为逻辑低状态。复位控制单元280从比较器信号DET产生复位信号RST。例如,如果比较器信号DET被激活为逻辑高状态,则复位信号RST被激活为逻辑高状态;反之,则复位信号RST被反激活。
图6示出根据本发明实施例的共享块262的示例。共享块262包括第一共享MOSFET(金属氧化物半导体场效应晶体管)单元302,该第一共享MOSFET单元302具有第一PMOSFET(P沟道金属氧化物半导体场效应晶体管)MP1、第二PMOSFET MP2和第三PMOSFET MP3。共享块262还包括第二共享MOSFET单元304,该第二共享MOSFET单元304具有第一NMOSFET(N沟道金属氧化物半导体场效应晶体管)MN1、第二NMOSFETMN2和第三NMOSFET MN3。
PMOSFET MP1、MP2和MP3的栅极上施加了第一偏置电压P_bias。第一开关SW1连接在第一PMOSFET MP1和大功率电压源VDD之间,第二开关SW2连接在第二PMOSFET MP2和大功率电压源VDD之间,第三开关SW3连接在第三PMOSFET MP3和大功率电压源VDD之间。
NMOSFET MN1、MN2和MN3的栅极上施加了第二偏置电压N_bias。第四开关SW4连接在第一NMOSFET MN1和地节点之间,第五开关SW5连接在第二NMOSFET MN2和地节点之间,第六开关SW6连接在第三NMOSFET MN3和地节点之间。
共享块262还包括电容器单元306,该电容器单元306具有第一电容器C1、第二电容器C2和第三电容器C3。第一电容器C1连接在第七开关SW7和地节点之间,第二电容器C2连接在第八开关SW8和地节点之间,第三电容器C3连接在第九开关SW9和地节点之间。
共享块262还包括电阻器单元308,该电阻器单元308具有第一电阻器R1、第二电阻器R2和第三电阻器R3。第十开关SW10连接在第一电阻器R1两端,第十一开关SW11连接在第二电阻器R2两端,第十二开关SW12连接在第三电阻器R3两端。这些开关SW1、SW2、SW3、SW4、SW5、SW6、SW7、SW8、SW9、SW10、SW11和SW12形成开关单元,该开关单元被控制以确定共享块262中的哪些元件被选择连接到专有块266、268和270中的被激活的一个。
图7示出由控制器278产生的用于控制图6中的开关的控制信号S1、S2和S3。当第一控制信号S1被激活为逻辑高状态时,第一开关SW1、第四开关SW4和第七开关SW7受控制而闭合;反之,则第一开关SW1、第四开关SW4和第七开关SW7受控制而断开。当第一控制信号S1被反激活为逻辑低状态时,第十开关SW10受控制而闭合;反之,则第十开关SW10受控制而断开。
类似地,当第二控制信号S2被激活为逻辑高状态时,第二开关SW2、第五开关SW5和第八开关SW8受控制而闭合;反之,则第二开关SW2、第五开关SW5和第八开关SW8受控制而断开。当第二控制信号S2被反激活为逻辑低状态时,第十一开关SW11受控制而闭合;反之,则第十一开关SW11受控制而断开。
同样,当第三控制信号S3被激活为逻辑高状态时,第三开关SW3、第六开关SW6和第九开关SW9受控制而闭合;反之,则第三开关SW3、第六开关SW6和第九开关SW9受控制而断开。当第三控制信号S3被反激活为逻辑低状态时,第十二开关SW12受控制而闭合;反之,则第十二开关SW12受控制而断开。
共享块262还包括选择单元310,该选择单元310将第一MOSFET单元302和第二MOSFET单元304、共享电容器单元306以及共享电阻器单元308连接到专有块266、268和270中的根据控制信号S1、S2和S3而激活的一个。根据控制信号S1、S2和S3来激活专有块266、268和270之一。
例如,当仅第一控制信号S1被激活为逻辑高状态时(如当图8中的索引i=1时,图7中的时间段T1期间),第一专有块266被激活(而其它专有块268和270被反激活)。此外,在该时间段T1期间,选择单元310将第一PMOSFET MP1、第一NMOSFET MN1、第一电阻器R1和第一电容器C1连接到激活的第一专有块266,以便从第一传感器信号IN1产生第一电压信号VI1。此外,在图5中,在时间段T1期间,选择将第一电压信号VI1和第一参考信号Vref1输入共享比较器276。
可选地,当仅第一控制信号S1和第二控制信号S2被激活为逻辑高状态时(如当图8中的索引i=2时,图7中的时间段T2期间),第二专有块268被激活(而其它专有块266和270被反激活)。此外,在该时间段T2期间,选择单元310将第一PMOSFET MP1和第二PMOSFET MP2、第一NMOSFETMN1和第二NMOSFET MN2、第一电阻器R1和第二电阻器R2以及第一电容器C1和第二电容器C2连接到激活的第二专有块268,以便从第二传感器信号IN2产生第二电压信号VI2。此外,在图5中,在时间段T2期间,选择将第二电压信号VI2和第二参考信号Vref2输入共享比较器276。
此外,当第一控制信号S1、第二控制信号S2和第三控制信号S3都被激活为逻辑高状态时(如当图8中的索引i=3时,图7中的时间段T3期间),第三专有块270被激活(而其它专有块266和268被反激活)。此外,在该时间段T3期间,选择单元310将第一PMOSFET MP1、第二PMOSFET MP2和第三PMOSFET MP3、第一NMOSFET MN1、第二NMOSFET MN2和第三NMOSFET MN3、第一电阻器R1、第二电阻器R2和第三电阻器R3以及第一电容器C1、第二电容器C2和第三电容器C3连接到激活的第三专有块270,以便从第三传感器信号IN3产生第三电压信号VI3。此外,在图5中,在时间段T3期间,选择将第三电压信号VI3和第三参考信号Vref3输入共享比较器276。
图8示出图4中的安全装置202A或图5中的安全装置202B的操作期间的步骤的流程图。参照图4、图5和图8,当接通电源,智能卡200的寄存器复位时,安全装置202A或202B首先执行上电复位(图8的步骤S402)。之后,数据处理器248或282将索引i初始化为1(图8的步骤S404)。
如已经参照图4所描述的,索引i表示将选择电压信号VI1、VI2和VI3之一以及参考电压Vref1、Vref2和Vref3中的相应一个连接到图4中的共享比较器254(图8的步骤S406)。数据处理器248基于索引i来产生控制信号S1、S2和S3,以控制选择电压信号VI1、VI2和Vi3之一以及参考电压Vref1、Vref2和Vref中的相应一个连接到共享比较器254。
可选地,如已经参照图5、图6和图7所描述的,索引i表示共享PMOSFETMP1、MP2和MP3、共享NMOSFET MN1、MN2和MN3、共享电阻器R1、R2和R3以及共享电容器C1、C2和C3中的哪些被连接到专有块266、268和270中激活的一个(图8的步骤S406)。数据处理器282基于索引i来产生控制信号S1、S2和S3,以控制共享PMOSFET MP1、MP2和MP3、共享NMOSFET MN1、MN2和MN3、共享电阻器R1、R2和R3以及共享电容器C1、C2和C3中的哪些被连接到专有块266、268和270中激活的一个。
数据处理器248或282等待预定时间段(图8的步骤S408),以使得通过这样的元件选择所选的电压信号VIi稳定。然后,由共享比较器254或276以及复位控制单元256或280来执行对黑客活动的检测(图8的步骤S410)。
如果比较器信号DET被激活为逻辑高状态(图8的步骤S412),则复位控制单元256或280将复位信号RST激活为逻辑高状态(图8的步骤S414)。之后,如果供电终止(图8的步骤S415),则安全装置202A或202B的操作终止。反之,图8的流程返回到步骤S404,同时索引被重新初始化(i=1)以便继续监控黑客活动。
如果比较器信号DET没有被激活(图8的步骤S412),则在数据处理器248或282等待预定时间段之后,数据处理器248或282确定是否来自所有专有块(图4中的226、234和242,或者图5中的266、268和270)的所有电压信号VI1、VI2和VI3都被循环并进行了处理(图8的步骤S416)。如果不是所有电压信号VI1、VI2和VI3都被共享比较器254或276进行了处理,则数据处理器248或282将索引i加1(图8的步骤S418),相应地产生控制信号S1、S2和S3,以返回图8的步骤S406。
如果所有电压信号VI1、VI2和VI3都被共享比较器254或276进行了处理,并且供电终止(图8的步骤S415),则安全装置202A或202B的操作终止。反之,则图8的流程返回到步骤S404,同时索引被重新初始化(i=1),以继续监控黑客活动。
以这样的方式,所有电压信号VI1、VI2和VI3都被循环,从所有专有块(图4中的226、234和242,或者图5中的266、268和270)适当地产生,并被共享比较器254或276进行处理。因此,安全装置202A或202B通过共享元件来有效地监控对智能卡200的黑客活动,从而可以以较小的电路面积和较低的成本来实现安全装置202A或202B。
上面的描述仅是示例性的,而非出于限制的目的。例如,这里所描述和示出的元件的数量仅是示例。本发明仅由权利要求及其等同物限定。
Claims (25)
1.一种智能卡,包括:
微型计算机;
多个块,每一块在被激活时产生对应的输出信号;
至少一个共享元件;
选择单元,用于将所述至少一个共享元件连接到所述块中被激活的一个块;
复位控制单元,从所述对应的输出信号产生将发送给微型计算机的复位信号。
2.如权利要求1所述的智能卡,其中,所述块中被激活的一个块是安全块,该安全块用各自的输出信号来指示所检测的参数是否在容许范围内。
3.如权利要求2所述的智能卡,其中,当所述对应的输出信号指示所检测的参数不在容许范围之内时,所述复位控制单元激活复位信号。
4.如权利要求3所述的智能卡,还包括:
至少一个寄存器,当复位信号被激活时,所述寄存器接收该复位信号从而被复位。
5.如权利要求3所述的智能卡,其中,当复位信号被激活时,微型计算机的操作停止。
6.如权利要求1所述的智能卡,还包括:
多个元件;
切换单元,用于确定所述多个元件中的哪些元件将被连接到安全块中被激活的一个块。
7.如权利要求6所述的智能卡,还包括:
控制器,控制切换单元,并选择所述块中被激活的一个块。
8.如权利要求6所述的智能卡,其中,所述至少一个共享元件包括多个电阻器、多个电容器和多个晶体管。
9.如权利要求1所述的智能卡,还包括:
切换单元,选择来自所述块中被激活的一个块的对应的输出信号作为选择的输出信号;
共享比较器,通过比较选择的输出信号与参考信号来产生比较器信号,
其中,所述复位控制单元从所述比较器信号产生复位信号。
10.如权利要求9所述的智能卡,还包括:
控制器,包括数据处理器和存储有指令序列的存储设备,其中,通过由该数据处理器执行所述指令序列,使该数据处理器执行以下步骤:
A指示所述块中被激活的一个块;
B产生至少一个控制信号,所述控制信号用于将所述至少一个共享元件中被选择的一组元件连接到所述块中被激活的一个块;
C产生至少一个控制信号,所述控制信号用于控制切换单元选择所述块中被激活的一个块的对应的输出信号作为选择的输出信号;
D重复步骤A、B和C,以使每一个块循环作为所述块中被激活的一个块。
11.如权利要求10所述的智能卡,其中,通过由该数据处理器执行所述指令序列,使该数据处理器还执行以下步骤:
执行步骤D,直到对智能卡的供电终止。
12.如权利要求1所述的智能卡,其中,所述至少一个共享元件是比较器,所述比较器通过比较所述块中被激活的一个块的对应的输出信号与参考信号来产生比较器信号,
其中,所述复位控制单元从所述比较器信号产生复位信号。
13.如权利要求12所述的智能卡,其中,所述参考信号是用于所述块中被激活的一个块的对应的参考信号。
14.如权利要求1所述的智能卡,还包括数据处理器和存储有指令序列的存储设备,其中,通过由该数据处理器执行所述指令序列,使该数据处理器执行以下步骤:
A产生指示所述块中被激活的一个块的至少一个控制信号;
B重复步骤A,以使每一个块循环作为所述块中被激活的一个块。
15.一种智能卡中的安全装置,包括:
多个安全块,每一安全块在被激活时产生指示各自所检测的参数是否在各自的容许范围内的对应的输出信号;
至少一个共享元件;
选择单元,用于将所述至少一个共享元件连接到所述安全块中被激活的一个安全块。
16.如权利要求15所述的安全装置,还包括:
多个元件;
切换单元,用于确定所述多个元件中的哪些元件将被连接到所述安全块中被激活的一个安全块。
17.如权利要求16所述的安全装置,其中,所述多个元件包括多个电阻器、多个电容器和多个晶体管。
18.如权利要求15所述的安全装置,还包括:
切换单元,选择来自所述安全块中被激活的一个安全块的对应的输出信号作为选择的输出信号;
共享比较器,通过比较选择的输出信号与参考信号来产生比较器信号,
复位控制单元,从所述比较器信号产生将发送给微型计算机的复位信号。
19.如权利要求18所述的安全装置,其中,当复位信号被激活时,所述智能卡的至少一个寄存器被复位。
20.如权利要求18所述的安全装置,其中,当复位信号被激活时,微型计算机的操作停止。
21.如权利要求18所述的安全装置,还包括控制器,该控制器包括数据处理器和存储有指令序列的存储设备,其中,通过由该数据处理器执行所述指令序列,使该数据处理器执行以下步骤:
A指示所述安全块中被激活的一个安全块;
B产生至少一个控制信号,所述控制信号用于将所述至少一个共享元件中被选择的一组元件连接到所述安全块中被激活的一个安全块;
C产生至少一个控制信号,所述控制信号用于控制切换单元选择所述安全块中被激活的一个安全块的对应的输出信号作为选择的输出信号;
D重复步骤A、B和C,以使每一个安全块循环作为所述安全块中被激活的一个安全块。
22.如权利要求21所述的安全装置,其中,通过由该数据处理器执行所述指令序列,使该数据处理器还执行以下步骤:
执行步骤D,直到对智能卡的供电终止。
23.如权利要求15所述的安全装置,其中,所述至少一个共享元件是比较器,所述比较器通过比较对应的输出信号与参考信号来产生比较器信号。
24.如权利要求23所述的安全装置,其中,所述参考信号是用于所述安全块中被激活的一个安全块的对应的参考信号。
25.如权利要求15所述的安全装置,还包括控制器,该控制器包括数据处理器和存储有指令序列的存储设备,其中,通过由该数据处理器执行所述指令序列,使该数据处理器执行以下步骤:
A产生指示所述安全块中被激活的一个安全块的至少一个控制信号;
B重复步骤A,以使每一个安全块循环作为所述安全块中被激活的一个安全块。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060076263 | 2006-08-11 | ||
KR1020060076263A KR100816750B1 (ko) | 2006-08-11 | 2006-08-11 | 공유 블록 및 고유 블록을 갖는 스마트 카드, 검출기 및반도체 집적 회로 |
US11/606,600 | 2006-11-30 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101159033A true CN101159033A (zh) | 2008-04-09 |
Family
ID=39102895
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2007101403103A Pending CN101159033A (zh) | 2006-08-11 | 2007-08-09 | 包括具有最小化的面积的安全装置的智能卡 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20080047025A1 (zh) |
KR (1) | KR100816750B1 (zh) |
CN (1) | CN101159033A (zh) |
FR (1) | FR2939544A1 (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2985059B1 (fr) * | 2011-12-21 | 2014-01-10 | Oberthur Technologies | Dispositif de securisation d'un document electronique |
ITMI20120253A1 (it) * | 2012-02-20 | 2013-08-21 | E T G Elettronica Di G Terlisio | Dispositivo portatile di memorizzazione di dati di tipo protetto |
US9690344B2 (en) * | 2014-10-16 | 2017-06-27 | Stmicroelectronics International N.V. | System and method for a power sequencing circuit |
US11777483B1 (en) * | 2022-03-18 | 2023-10-03 | Nvidia Corporation | On-die techniques for asynchnorously comparing voltages |
US11619661B1 (en) | 2022-03-18 | 2023-04-04 | Nvidia Corporation | On-die techniques for converting currents to frequencies |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2649817B1 (fr) * | 1989-07-13 | 1993-12-24 | Gemplus Card International | Carte a microcircuit protegee contre l'intrusion |
JPH05135226A (ja) * | 1991-11-12 | 1993-06-01 | Hitachi Maxell Ltd | 非接触型情報媒体 |
US5442704A (en) * | 1994-01-14 | 1995-08-15 | Bull Nh Information Systems Inc. | Secure memory card with programmed controlled security access control |
US5493105A (en) * | 1994-04-19 | 1996-02-20 | Desai; Nimesh R. | Electronic business card system |
US5971282A (en) * | 1995-09-26 | 1999-10-26 | Intel Corporation | Personal token card with sensor |
US6615374B1 (en) * | 1999-08-30 | 2003-09-02 | Intel Corporation | First and next error identification for integrated circuit devices |
EP1081477B1 (en) * | 1999-08-31 | 2006-10-18 | STMicroelectronics S.r.l. | CMOS Temperature sensor |
KR100471147B1 (ko) * | 2002-02-05 | 2005-03-08 | 삼성전자주식회사 | 보안 기능을 갖는 반도체 집적 회로 |
JP4537680B2 (ja) * | 2003-08-04 | 2010-09-01 | 株式会社東芝 | 不揮発性半導体記憶装置及びその動作方法、製造方法、半導体集積回路及びシステム |
KR100649882B1 (ko) * | 2005-07-19 | 2006-11-27 | 삼성전자주식회사 | 비정상 조건 검출회로, 집적회로 카드, 및 cpu 작동방법 |
-
2006
- 2006-08-11 KR KR1020060076263A patent/KR100816750B1/ko not_active IP Right Cessation
- 2006-11-30 US US11/606,600 patent/US20080047025A1/en not_active Abandoned
-
2007
- 2007-08-09 CN CNA2007101403103A patent/CN101159033A/zh active Pending
- 2007-08-10 FR FR0757035A patent/FR2939544A1/fr not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
KR20080014479A (ko) | 2008-02-14 |
KR100816750B1 (ko) | 2008-03-27 |
US20080047025A1 (en) | 2008-02-21 |
FR2939544A1 (fr) | 2010-06-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101601097B (zh) | 用于进行时间测量的电荷保持电路 | |
CN101595530B (zh) | 读取用于进行时间测量的电荷保持元件的电路 | |
US5444656A (en) | Apparatus for fast internal reference cell trimming | |
CN101159033A (zh) | 包括具有最小化的面积的安全装置的智能卡 | |
CN103258226B (zh) | 用于感测物理量的电路和方法 | |
CN101595531B (zh) | 用于进行时间测量的电荷保持电路的编程 | |
CN101101911A (zh) | 温度检测方法,温度检测电路及半导体装置 | |
US20180083788A1 (en) | Semiconductor device and security system | |
CN101238566A (zh) | 器件识别方法、器件制造方法以及电子器件 | |
JP2012251772A (ja) | 半導体装置、電子機器、および半導体装置の検査方法 | |
US8570142B2 (en) | Facilities controlling system and method | |
CN107038130B (zh) | 半导体装置以及半导体晶片的认证方法 | |
CN101052862B (zh) | 红外线传感器及其驱动方法 | |
US20070115122A1 (en) | Test mode circuitry for a programmable tamper detection circuit | |
CN102971640A (zh) | 磁场检测微型计算机及磁场检测方法 | |
CN106292975A (zh) | 电源电压检测电路、半导体集成电路装置以及电子设备 | |
JP5308658B2 (ja) | 半導体集積回路の識別情報生成方法 | |
US6507183B1 (en) | Method and a device for measuring an analog voltage in a non-volatile memory | |
US7002377B2 (en) | Clock signal detection circuit and semiconductor integrated circuit using the same | |
US11728002B2 (en) | Memory device with analog measurement mode features | |
US6580370B2 (en) | Integrated circuit with protection device | |
KR20170033999A (ko) | 센싱 오프셋을 개선하는 지문 인식 센서 및 시스템 | |
US8504816B2 (en) | Integrated circuit device configuration | |
EP0945869B1 (en) | Method for reading a multiple-level memory cell | |
US11573122B2 (en) | Resistive element array circuit, resistive element array circuit unit, and infrared sensor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Open date: 20080409 |