CN101151809A - 提供精确的图像抑制的图像抑制混频器 - Google Patents

提供精确的图像抑制的图像抑制混频器 Download PDF

Info

Publication number
CN101151809A
CN101151809A CNA200680007695XA CN200680007695A CN101151809A CN 101151809 A CN101151809 A CN 101151809A CN A200680007695X A CNA200680007695X A CN A200680007695XA CN 200680007695 A CN200680007695 A CN 200680007695A CN 101151809 A CN101151809 A CN 101151809A
Authority
CN
China
Prior art keywords
mixer
signal
output
image rejection
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA200680007695XA
Other languages
English (en)
Inventor
迪迪埃·马尔盖拉兹
皮埃尔·法夫拉
阿兰-瑟奇·波雷
多米尼克·皮东
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xceive Corp
Original Assignee
Xceive Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xceive Corp filed Critical Xceive Corp
Publication of CN101151809A publication Critical patent/CN101151809A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/26Circuits for superheterodyne receivers
    • H04B1/28Circuits for superheterodyne receivers the receiver comprising at least one semiconductor device having three or more electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

本发明提供一种图像抑制混频器,其包括第一混频器、第二混频器、第一输出调整电路、及第二输出调整电路。所述第一混频器经耦合以接收输入RF信号和本机振荡器信号,并包括第一混频器级和第一输出负载级。所述第二混频器经耦合以接收所述输入RF信号和经相位转换的本机振荡器信号,并包括第二混频器级和第二输出负载级。所述第一输出调整电路耦合至所述第一输出负载级,以修改所述第一混频器的第一输出信号的信号波形。所述第二输出调整电路耦合至所述第二输出负载级,以修改所述第二混频器的第二输出信号的信号波形。通过这种方式,在最终的IF信号中可获得近乎完美的图像抑制效果。

Description

提供精确的图像抑制的图像抑制混频器
技术领域
本发明涉及图像抑制混频器,且更具体而言,涉及用于在电视调谐器中精确地抑制无用的图像频率的图像抑制混频器。
背景技术
为了接收所需频道,传统的电视接收器采用调谐器在给定频率范围(6MHz、7MHz或8MHz)中调谐或选择所需射频(RF)信号,以便排除所有其他信号。图1是可用于接收低VHF、VHF及UHF广播频道的传统调谐系统。参考图1,调谐系统10在输入端子1上接收RF输入信号。可通过地面广播或电缆传输来接收输入RF信号。输入RF信号耦合至RF输入电路,所述RF输入电路包括带通滤波器2、带阻滤波器3(又称为“陷波器或陷波滤波器”)及可在外部控制其增益的RF放大器4。RF输入电路的输出信号耦合至调谐器电路8一通常为集成电路,以将经滤波的输入RF信号调谐至所需的频率范围并产生具有中频的中频(IF)信号。调谐器8可包括由混频器5表示的一个或一个以上混频器,及由可变本机振荡器6表示的一个或一个以上可变本机振荡器。调谐器电路8中的调谐电压产生器7产生用于控制带通滤波器2、带阻滤波器3及可变本机振荡器6的控制信号,以用于调谐至所需频道。
在调谐器系统10中,通过使用一个或一个以上混频器5进行一个或一个以上频率转换,将用于所选定频道的输入RF信号转换成中频。根据分配给接收器的中频及所需频道来选择一个或一个以上本机振荡器6的频率。如果中频低于混频器的输入端的信号频率,则频率转换称为“降频转换”。此外,如果本机振荡器的频率低于输入RF信号的频率,则频率转换称为“低端混频”。另一方面,如果本机振荡器的频率高于输入RF信号的频率,则频率转换称为“高端混频”。
输入RF频率(fRF)、本机振荡器频率(fLO)及中频(fIF)之间的数学关系可如下所示:
方程式Ia.   fIF=fRF-fLO(降频转换,低端混频);
方程式IIa.  fIF=fLO-fRF(降频转换,高端混频)。
传统调谐器系统遇到的一个常见问题是随具有输入RF频率(fRF)的有用信号出现具有图像频率(f图像)的无用信号。调谐器电路中混频器的运行实际上将无用信号随有用信号一同转换。无用信号叠加于具有中频的有用信号上,从而产生干扰。下式给出了在降频转换和低端混频情况下图像频率(f图像)相对于本机振荡器频率(fLO)和中频(fIF)的关系:
方程式Ib.   f图像=fLO-fIF
下式给出了在降频转换和高端混频情况下图像频率(f图像)相对于本机振荡器频率(fLO)和中频(fIF)之间的关系:
方程式IIb.   f图像=fLO+fIF
图2是频域表示,其图解说明在降频转换、低端混频方案中由图像频率引入的干扰问题。参考图2,如上述方程式Ia所示,将输入信号的fRF频率降频转换成中频fIF。然而,如上述方程式Ib所示,还可将无用频率f图像降频转换成相同的fIF中频。在图2所示实例中,无用信号的振幅水平甚至高于有用信号的振幅,从而产生强干扰并损坏输入RF信号中所编码的信息。
已知在将RF信号转换成中频期间用于消除无用图像频率的方法。常规方法包括在频率转换之前滤除图像频率或者应用一图像抑制混频器。图像抑制混频器运行以区别并滤除无用的图像频率,使得在频率转换之后只保留具有输入RF频率(fRF)的有用信号。
图3是现有技术的图像抑制混频器的电路图。图像抑制混频器30在输入端子31上接收输入RF信号。具有频率fRf的输入RF信号耦合至两个混频器32a和32b,以转换成具有频率fIF的中频。可调谐压控振荡器(VCO)34提供本机频率,以用于调谐至所需广播频道。相位转换器33耦合在VCO 34和混频器32b之间。另一相位转换器35耦合在混频器32b与加法器(或减法器)36之间。加法器将来自混频器32a和混频器32b的混频信号相加,以产生具有频率fIF的IF信号。
下文给出了说明图3所示图像抑制混频器30的运行的数学方程式。在本说明中,图像抑制混频器30正以降频转换、低端混频方案运行。然而,所述方程式也适用于高端混频方案。
在A点处,输入RF信号如下式所示:
A=Vrf·sin(2·π·fRF·t)+V图像·sin·(2·π·f图像·t)
在B点处,VCO 34的信号如下式所示:
B=Vlo·sin[2·π·(fRF-fIF)·t]
在B′点处,在相位转换器33之后的VCO 34的信号如下式所示:
B′=Vlo·sin[2·π·(fRF-fIF)·t+90°]=…=
…=Vlo·cos[2·π·(fRF-fIF)·t]
假设g是混频器32a的转换增益,则混频器32a输出端(即C点)的信号如下式所示:
C = g · A · B = · · · =
= g · V rf · sin [ 2 · π · f RF · t ] · V lo · sin [ 2 · π · ( f RF - f IF ) · t ] + · · ·
Figure A2006800076950006Q3
= g · V rf · sin [ 2 · π · f RF · t ] · V lo · sin [ 2 · π · ( f RF - f IF ) · t ] + · · ·
Figure A2006800076950006Q5
= g · V lo · V rf · 1 2 · { cos [ 2 · π · f IF · t ] - cos [ 2 · π · ( f RF - f IF ) · t ] } + · · ·
在该点处,无需的频率被去除。因此,在C点处,信号如下式所示:
C = g · V lo · V rf · 1 2 · cos [ 2 · π · f IF · t ] + · · ·
Figure A2006800076950006Q9
Figure A2006800076950006Q10
可为混频器32b的输出端(即C’点)的信号写出相同的方程式,如下:
C ′ = g · A · B ′ = · · · =
= g · V rf · sin [ 2 · π · f RF · t ] · V lo · cos [ 2 · π · ( f RF - f IF ) · t ] + · · ·
Figure A2006800076950006Q13
= g · V rf · sin [ 2 · π · f RF · t ] · V lo · cos [ 2 · π · ( f RF - f IF ) · t ] + · · ·
Figure A2006800076950006Q15
= g · V lo · V rf · 1 2 · { sin [ 2 · π · f IF · t ] + sin [ 2 · π · ( f RF - f IF ) · t ] } + · · ·
Figure A2006800076950006Q17
在该点处,无需频率被去除。因此,在C’点处,信号如下式所示:
C ′ = g · V lo · V rf · 1 2 · sin [ 2 · π · f IF · t ] + · · ·
Figure A2006800076950006Q20
在D点处,在相位转换器35之后的信号如下式所示:
Figure A20068000769500071
· · · = g · V lo · V rf · 1 2 · cos [ 2 · π · f IF · t ] · · ·
Figure A20068000769500074
在E点处,在加法器36之后的信号(即IF信号)如下式所示:
E = C + D =
Figure A20068000769500076
Figure A20068000769500077
· · · = g · V lo · V rf · cos [ 2 · π · f IF · t ]
信号E的方程式从理论上阐释在E点(即图像抑制混频器30的输出端子)处可完全去除所述图像频率。
然而,在实际的实施方式中,图像抑制混频器的图像抑制质量并非完全令人满意。在大多数情况下,在实际实施方式中,图像抑制混频器不会去除所有无用的图像频率信号。这是由于图像抑制混频器对于形成混频器的装置的特性和用于制造混频器的过程的特性敏感。过程变化和装置失配均可导致不满意的图像抑制效果。
例如,参考图3,如果B点和B′点处的本机振荡器信号的相位或振幅不完全相同,或如果混频器32a和32b遭受装置失配从而使两个混频器在输出信号的相位或振幅方面表现出失配,则消除具有图像频率的信号是不完美的,且无用图像频率信号将会传播过而损坏经降频转换的有用RF信号。
图4是一波形图,其图解说明图3所示图像抑制混频器的C点和D点处的波形。如图4中所示,如果C点和D点处的图像频率信号在相位或振幅方面失衡,则由加法器(或减法器)36对其进行消除是不完美的。在图4中,所抑制的图像频率信号是波形“C-D”。如果在C点和D点的信号完全匹配,则所抑制的图像信号将为零。然而,如图4中所示,当在C点和D点处的信号失配时,仍然有残存的图像频率信号。图4中所示的残存的图像频率信号C-D干扰经频率转换的RF信号,且是极其有害的。因此,需要一种具有经改进的图像抑制效果的图像抑制混频器。
发明内容
根据本发明的一实施例,图像抑制混频器包括用于接收输入射频(RF)信号的输入端子、第一混频器、第一相位转换器、第二混频器、第一输出调整电路、第二输出调整电路、第二相位转换器和组合器。
第一混频器经耦合以接收输入RF信号和来自本机振荡器的信号,其中本机振荡器提供具有本机振荡器频率的信号。第一混频器包括第一混频器级和第一输出负载级,并提供第一输出信号。第一相位转换器经耦合以转换来自本机振荡器的信号的相位,并产生经相位转换的本机振荡器信号。第二混频器经耦合以接收输入RF信号和经相位转换的本机振荡器信号。第二混频器包括第二混频器级和第二输出负载级,并提供第二输出信号。第一输出调整电路耦合至第一混频器的第一输出负载级,以修改第一混频器的第一输出信号的信号波形,而第二输出调整电路耦合至第二混频器的第二输出负载级,以修改第二混频器的第二输出信号的信号波形。第二相位转换器经耦合以转换第二混频器的第二输出信号的相位,并产生经相位转换的输出信号。最后,组合器经耦合以接收第一输出信号和经相位转换的输出信号,并将第一输出信号与经相位转换的输出信号相组合以提供具有中频的输出信号。
在运行中,第一输出调整电路和第二输出调整电路运行以修改第一输出信号和经相位转换的输出信号的信号波形,以差不多消除在具有中频的输出信号中所有具有图像频率的信号分量。
考虑下文的详细说明和附图将能更好地理解本发明。
附图说明
图1是一传统的调谐系统,所述调谐系统可用于接收低VHF、VHF和UHF广播频道。
图2是频域表示,其图解说明在降频转换、低端混频方案中由图像频率信号引入的干扰问题。
图3是传统图像抑制混频器的电路图。
图4是一波形图,其图解说明图3所示图像抑制混频器的C点和D点处的波形。
图5是根据本发明的第一实施例的图像抑制混频器的示意图。
图6是根据本发明的第二实施例的图像抑制混频器的示意图。
图7是根据本发明的第三实施例的图像抑制混频器的示意图。
具体实施方式
根据本发明的原理,图像抑制混频器并入有耦合至图像抑制混频器电路中的第一和第二混频器的输出调整电路,由此使所述输出调整电路运行以修改来自所述混频器的混频信号,以获得近乎完美的图像信号抑制。更具体而言,所述输出调整电路修改所述混频器的混频信号,以使混频信号得到完美地平衡,从而在组合这两个混频信号时实现近乎完美的图像抑制。在一实施例中,输出调整电路包括可切换地连接的无源组件-例如电阻器和电容器,以调整第一和第二混频器中每一者的增益和相移,以实现近乎完美的图像频率信号消除。在另一实施例中,可切换式低通滤波器也可用在输出调整电路中。通过使用可切换式连接的元件,由此使输出调整电路可编程,且可随时间修改增益和相移调整量,以确保一致的图像抑制效果。
图5是根据本发明的第一实施例的图像抑制混频器的示意图。图5所示图像抑制混频器是以与图3所示的图像抑制混频器30类似的方式构建。图3和图5中相同的元件具有相同的参考编号,以简化论述。参考图5,图像抑制混频器100在输入端子31上接收输入RF信号。具有频率fRF的输入RF信号耦合至第一混频器132a和第二混频器132b,以转换成具有中频fIF的中频(IF)信号。可调谐式压控振荡器(VCO)34提供本机频率,以用于调谐至所需广播频道。第一相位转换器33耦合于VCO 34和第二混频器132b之间。第二相位转换器35耦合于第二混频器132b和加法器(或减法器)36之间。加法器36将来自第一混频器132a和第二混频器132b的混频信号相加,以产生具有频率fIF的IF信号。
在图5中,将第一和第二混频器132a、132b图解说明为各包括耦合至混频器电路的输出负载级。混频器固有地包括混频器电路和耦合至混频器电路的输出负载级,以用作一负载并以所需格式提供混频输出信号(电压或电流信号)。例如,输出负载级可以是电阻器。当在电路图中图解说明一混频器时,通常不单独图解说明输出负载级,而是固有地存在输出负载级。然而,在本发明的说明中,单独图解说明输出负载级以便于说明本发明。因此,在图5中,将第一混频器132a图解说明为具有混频器级150a和输出负载级152a,而将第二混频器132b图解说明为具有混频器级150b和输出负载级152b。应了解,显示为各包括混频器级和输出负载级的混频器132a和混频器132b具有与图3中所示混频器32a和混频器32b相同的构造。
在传统的图像抑制混频器中(例如图像抑制混频器30),两个混频器的输出负载级的装置的失配可导致混频输出信号具有不同的相移或不同的增益。因此,不能获得精确的图像抑制效果。根据本发明,输出调整电路包含于图像抑制混频器的第一和第二混频器的每一者中,以使经混频输出信号几乎完美地平衡。通过这种方式,图像抑制混频器的图像抑制质量得到改进。
在图5所示的图像抑制混频器100中,输出调整电路180a耦合至第一混频器132a,且输出调整电路180b耦合至第二混频器132b。具体而言,输出调整电路180a并联耦合至第一混频器132a的输出负载级152a,而输出调整电路180b并联耦合至第二混频器132b的输出负载级152b。输出调整电路180a、180b的每一电路包括一组可切换式连接地无源组件。在本实施例中,输出调整电路180a包括电容器Cta和电阻器Rta,两者均可分别通过开关S1a和S2a切换式并联连接至输出负载级152a。另一方面,输出调整电路180b包括电容器Ctb和电阻器Rtb,两者均可分别通过开关S1b和S2b切换式并联连接至输出负载级152b。可以许多方式构建开关S1a、S2a、S1b及S2b,且在一实施例中,所述开关是MOSFET开关。
在本实施例中,输出调整电路180a、180b的每一者仅包括一个电容器和一个电阻器。这仅用于例示,且在其他实施例中,输出调整电路通常包括一组用于引入所需阻抗的无源组件。所述一组无源组件可包括一个或一个以上电容器及/或一个或一个以上电阻器。多个电容器和电阻器可具有相同的电容/电阻值或不同电容/电阻值。
输出调整电路180a和180b修改由混频器132a和132b提供的经混频信号,以消除这两个混频信号之间的任何失衡。具体而言,可通过引入与输出负载级的一者或两者并联的适宜电阻来消除混频器132a与混频器132b之间的增益失配。通过增加适宜的电阻,可略微修改每一混频器的增益,以使两个混频器的增益匹配。另一方面,可通过引入与输出负载级的一者或两者并联的适宜电容来消除混频器132a与混频器132b之间的相移失配。通过增加适宜的电容量,可略微修改每一混频器的相移,以使两个混频器的相移匹配。
通过使用本发明的输出调整电路,可通过选择开关中的一个或一个以上开关,将所需阻抗(例如电阻、电容或电感)添加至每一混频器的输出负载级。通过在图像抑制混频器外部的控制电路可实现对开关的编程。当引入所需电阻及/或电容时,可使C点和D点处的混频信号完全匹配,从而允许进行精确的图像抑制。
本发明的输出调整电路的一个特征是,通过使用可编程开关,所引入的电阻及/或电容的量可随时间变化,以根据需要提供不同增益及/或相移调整。因此,由于在系统中应用图像抑制混频器,所以可确保图像抑制混频器在所述装置的运行寿命期间的性能。
混频器132a和132b的输出电压可如下文所述。第一,假设所有开关S1a、S2a、S1b和S2b断开,以不通过输出调整电路引入额外的阻抗,则混频器132a和132b的每一者处的输出电压均如下所示:
方程式IIIa.   V=i·负载,
其中,“负载”表示各输出负载级(152a或152b)的阻抗,且“i”表示每一混频器的输出端处的电流。
此时,假设在输出调整电路180a中的开关S2a是闭合的,则混频器132a的输出电压成为:
方程式IIIb.  V=i1·负载+i2·Rta,
其中电流i1表示流过输出负载级152a的电流且电流i2表示流过电阻器Rta的电流。
另一方面,假设输出调整电路180a中的开关S1a是闭合的,则混频器132a的输出电压成为:
方程式IIIc.  V=i1·负载+i3·j·ω·Cta,
其中电流i1表示流过输出负载级152a的电流,且电流i3表示流过电容器Cta的电流。
通过检验方程式IIIa至IIIc,可以看出,通过使用开关S1a和S1b引入阻抗,可从起始条件(方程式IIIa)修改混频器132a的输出电压。例如,通过如上述方程式IIIb所示引入电阻,可修改混频器132a的输出端处的信号波形的振幅。通过如上述方程式IIIb所示引入电容,可修改混频器132a的输出端处的信号波形的相位。通过在输出调整电路180b中使用开关S1b和S2b,可将相同的信号波形修改应用于混频器132b。
在一实施例中,通过检测在图像抑制混频器的输出信号(即IP信号)处是否存在具有图像频率的信号来确定要增加的阻抗的量。在检测到具有图像频率的信号之后,然后便可通过应用一个或一个以上开关提供适当校正,以向所述混频器的输出负载级添加所需的电阻和电容量。
根据本发明的另一方面,将要耦合至图像抑制混频器中混频器输出负载级的输出调整电路配置为低通滤波器。图6是根据本发明第二实施例的图像抑制混频器的示意图。图7是根据本发明第三实施例的图像抑制混频器的示意图。为了简化说明,图5-7中的相同元件用相同的参考编号表示。
参考图6,输出调整电路182a耦合至混频器132a的输出端子(C点),而输出调整电路182b耦合至混频器132b的输出端子(在耦合至C’点的相位转换器35的输出端处)。在本实施例中,将输出调整电路182a、182b的每一者配置为低通滤波器。具体而言,输出调整电路182a包括连接在混频器132a的输出端子(C点)与节点190a之间的电阻器R1a,节点190a耦合至加法器(或减法器)36的第一输入端子。一组电容器C1a和C2a可切换地并联连接至节点190a。电阻器R1a及一个或一个以上电容器C1a和C2a的组合形成低通滤波器,用于对混频器132a的输出信号波形进行低通滤波。输出调整电路182b以与输出调整电路182a类似的方式构建,其中电阻器R1b连接在相位转换器35的输出端子与节点190b之间,且一组电容器C1b和C2b可切换地并联连接至节点190b,从而形成低通滤波器。
参考图7,将输出调整电路184a和184b的每一者配置成具有可切换式连接的电阻器和电容器元件的低通滤波器。通过包括可切换式电阻器元件,可对低通滤波器的运行参数进行微调,以提供精确的输出电压修改。
在图6中,每一输出调整电路182a和182b中的低通滤波器均包括一组两个可切换式连接的电容器。在图7中,每一输出调整电路184a和184b中的低通滤波器均包括一组可切换式连接的电容器和一个可切换式连接的电阻器。应了解,图6和图7中所示的实施例仅为例示性实施例,且在其他实施例中,在输出调整电路中的低通滤波器可包括一个或一个以上可切换式连接的电阻器及/或一个或一个以上可切换式连接的电容器。多个电阻器和电容器可具有相同或不同的电阻/电容值。
注意混频器132a和132b通常经构建以提供不同的输出信号是有益的。为了便于例示,在图5-7中将混频器电路图解说明为具有仅一个输出信号。应了解,图5-7中的混频器132a和132b可在C点和C’点处具有不同的输出信号。在此种情况下,为每一不同的输出信号提供一单独的输出调整电路。
提供上述详细说明旨在图解说明本发明的具体实施例,而非旨在进行限制。可以在本发明的范畴之内进行诸多修改和改变。本发明由随附的权利要求书界定。

Claims (14)

1.一种图像抑制混频器,其包括:
输入端子,其用于接收输入射频(RF)信号;
第一混频器,其经耦合以接收所述输入RF信号和来自本机振荡器的信号,所述本机振荡器提供具有本机振荡器频率的信号,所述第一混频器包括第一混频器级和第一输出负载级,并提供第一输出信号;
第一相位转换器,其经耦合以转换来自所述本机振荡器的所述信号的相位,并产生经相位转换的本机振荡器信号;
第二混频器,其经耦合以接收所述输入RF信号和所述经相位转换的本机振荡器信号,所述第二混频器包括第二混频器级和第二输出负载级并提供第二输出信号;
第一输出调整电路,其耦合至所述第一混频器的所述第一输出负载级,以修改所述第一混频器的所述第一输出信号的信号波形;
第二输出调整电路,其耦合至所述第二混频器的所述第二输出负载级,以修改所述第二混频器的所述第二输出信号的信号波形;
第二相位转换器,其经耦合以转换所述第二混频器的所述第二输出信号的相位,并产生经相位转换的输出信号;及
组合器,其经耦合以接收所述第一输出信号和所述经相位转换的输出信号,并组合所述第一输出信号和所述经相位转换的输出信号,以提供具有中频的输出信号,
其中所述第一输出调整电路和所述第二输出调整电路运行以修改所述第一输出信号和所述相位转换器输出信号的信号波形,以消除具有中频的所述输出信号中几乎所有具有图像频率的信号分量。
2.如权利要求1所述的图像抑制混频器,其中所述第一和第二输出调整电路的所述每一者包括一个或一个以上可切换式连接的无源电气组件,所述一个或一个以上可切换式连接的无源电气组件彼此并联连接且与所述各自混频器的各自输出负载级并联连接,并运行以修改所述各自混频器的各自输出负载级的阻抗。
3.如权利要求2所述的图像抑制混频器,其中所述一个或一个以上可切换式连接的无源电气组件包括一个或一个以上可切换式连接的电阻器。
4.如权利要求3所述的图像抑制混频器,其中所述一个或一个以上可切换式连接的电阻器包括具有相同电阻值的电阻器。
5.如权利要求3所述的图像抑制混频器,其中所述一个或一个以上可切换式连接的电阻器包括具有不同电阻值的电阻器。
6.如权利要求2所述的图像抑制混频器,其中所述一个或一个以上可切换式连接的无源电气组件包括一个或一个以上可切换式连接的电容器。
7.如权利要求3所述的图像抑制混频器,其中所述一个或一个以上可切换式连接的电容器包括具有相同电容值的电容器。
8.如权利要求3所述的图像抑制混频器,其中所述一个或一个以上可切换式连接的电容器包括具有不同电容值的电容器。
9.如权利要求1所述的图像抑制混频器,其中所述第一和第二输出调整电路的所述每一者包括低通滤波器,所述低通滤波器经耦合以接收所述第一混频器的第一输出信号和所述第二混频器的所述经相位转换的输出信号的各一者,所述低通滤波器向所述组合器提供经滤波的输出信号。
10.如权利要求9所述的图像抑制混频器,其中所述低通滤波器包括:
输入节点,其接收所述第一混频器的第一输出信号和所述第二混频器的所述经相位转换的输出信号中的各一者;
第一电阻器,其连接在所述输入节点和输出节点之间;及
一个或一个以上可切换式连接的无源电气组件,其并联连接在所述输出节点与电源节点之间。
11.如权利要求10所述的图像抑制混频器,其中所述一个或一个以上可切换式连接的无源电气组件包括一个或一个以上可切换式连接的电阻器。
12.如权利要求10所述的图像抑制混频器,其中所述一个或一个以上可切换式连接的无源电气组件包括一个或一个以上可切换式连接的电容器。
13.如权利要求1所述的图像抑制混频器,其中所述第一相位转换器提供90°相位转换,且所述第二相位转换器提供-90°相位转换。
14.如权利要求1所述的图像抑制混频器,其中所述组合器包括加法器和减法器中的一者。
CNA200680007695XA 2005-03-10 2006-03-02 提供精确的图像抑制的图像抑制混频器 Pending CN101151809A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/077,629 2005-03-10
US11/077,629 US7369835B2 (en) 2005-03-10 2005-03-10 Image rejection mixer providing precision image rejection

Publications (1)

Publication Number Publication Date
CN101151809A true CN101151809A (zh) 2008-03-26

Family

ID=36971685

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA200680007695XA Pending CN101151809A (zh) 2005-03-10 2006-03-02 提供精确的图像抑制的图像抑制混频器

Country Status (6)

Country Link
US (1) US7369835B2 (zh)
EP (1) EP1856808A2 (zh)
JP (1) JP2008533817A (zh)
CN (1) CN101151809A (zh)
TW (1) TWI406496B (zh)
WO (1) WO2006098924A2 (zh)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7848453B2 (en) * 2005-06-29 2010-12-07 Broadcom Corporation Independent LO IQ tuning for improved image rejection
DE102009011549B4 (de) * 2009-03-06 2018-01-18 Atmel Corp. Schaltung und Verfahren zur Spiegelfrequenzunterdrückung
US8385867B2 (en) * 2009-06-29 2013-02-26 Silicon Laboratories Inc. Tracking filter for a television tuner
US8576343B2 (en) * 2009-06-29 2013-11-05 Silicon Laboratories Inc. Digital signal processor (DSP) architecture for a hybrid television tuner
US8275338B2 (en) * 2009-07-10 2012-09-25 Theta S.A. Passive high frequency image reject mixer
US8331896B2 (en) 2009-07-10 2012-12-11 Theta S.A. Method of operation of a passive high-frequency image reject mixer
US8228431B2 (en) * 2009-08-31 2012-07-24 Silicon Laboratories Inc. Digital phase lock loop configurable as a frequency estimator
US8341486B2 (en) 2010-03-31 2012-12-25 Silicon Laboratories Inc. Reducing power consumption in an iterative decoder
US8433970B2 (en) 2010-03-31 2013-04-30 Silicon Laboratories Inc. Techniques to control power consumption in an iterative decoder by control of node configurations
US8237869B2 (en) 2010-03-31 2012-08-07 Silicon Laboratories Inc. Multi-standard digital demodulator for TV signals broadcast over cable, satellite and terrestrial networks
US8555131B2 (en) 2010-03-31 2013-10-08 Silicon Laboratories Inc. Techniques to control power consumption in an iterative decoder by control of node configurations
US8346202B2 (en) 2010-06-28 2013-01-01 Silicon Laboratories Inc. Digital intensive baseband chain of a receiver
US8837611B2 (en) 2011-02-09 2014-09-16 Silicon Laboratories Inc. Memory-aided synchronization in a receiver
US8644370B2 (en) 2012-01-25 2014-02-04 Silicon Laboratories Providing slope values for a demapper
US8959274B2 (en) 2012-09-06 2015-02-17 Silicon Laboratories Inc. Providing a serial download path to devices
US9819524B2 (en) * 2014-11-21 2017-11-14 Silicon Laboratories Inc. Image rejection calibration with a passive network
US10727887B1 (en) * 2019-12-23 2020-07-28 U-Blox Ag Super-heterodyne radio receiver with improved image rejection
US11296802B1 (en) 2020-09-24 2022-04-05 Apple Inc. Wireless circuitry with self-calibrated harmonic rejection mixers

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2148064B (en) 1983-10-14 1986-11-19 Philips Electronic Associated Image rejection mixer circuit
US5060297A (en) * 1988-04-04 1991-10-22 Ma John Y TVRO receiver system with tracking filter for rejection of image frequencies
FR2742620B1 (fr) * 1995-12-15 1998-02-20 Matra Communication Dispositif melangeur a rejection de frequence image
US5870670A (en) 1996-09-23 1999-02-09 Motorola, Inc. Integrated image reject mixer
US6725463B1 (en) * 1997-08-01 2004-04-20 Microtune (Texas), L.P. Dual mode tuner for co-existing digital and analog television signals
US6127962A (en) * 1998-06-15 2000-10-03 Bel-Tronics Company Image rejection mixer
JP3665714B2 (ja) * 1998-06-30 2005-06-29 株式会社東芝 周波数変換器
US6226509B1 (en) * 1998-09-15 2001-05-01 Nortel Networks Limited Image reject mixer, circuit, and method for image rejection
US6529719B1 (en) * 2000-06-30 2003-03-04 International Business Machines Corporation Image reject mixer
JP2003298355A (ja) * 2002-03-29 2003-10-17 Kawasaki Microelectronics Kk ミキサおよび差動アンプ
US6959178B2 (en) * 2002-04-22 2005-10-25 Ipr Licensing Inc. Tunable upconverter mixer with image rejection
JP4170052B2 (ja) * 2002-09-10 2008-10-22 シャープ株式会社 ミキサ回路

Also Published As

Publication number Publication date
JP2008533817A (ja) 2008-08-21
WO2006098924A3 (en) 2007-11-08
TW200644403A (en) 2006-12-16
US7369835B2 (en) 2008-05-06
US20060205377A1 (en) 2006-09-14
TWI406496B (zh) 2013-08-21
EP1856808A2 (en) 2007-11-21
WO2006098924A2 (en) 2006-09-21

Similar Documents

Publication Publication Date Title
CN101151809A (zh) 提供精确的图像抑制的图像抑制混频器
US6978125B2 (en) Methods and apparatus for tuning pre-selection filters in radio receivers
US8103233B2 (en) Tuner
US7336939B2 (en) Integrated tracking filters for direct conversion and low-IF single conversion broadband filters
US8515371B2 (en) Programmable IF output receiver, and applications thereof
US7577413B2 (en) Method and apparatus for calibrating a filter of a receiver
US7418247B2 (en) Radio-frequency receiver
US6415001B1 (en) System and process for shared frequency source multi-band transmitters and receivers
US7231192B2 (en) High frequency receiver
WO2002101947A1 (fr) Recepteur et circuit integre
KR20080104306A (ko) 무선 주파수 수신기 회로와 신호 수신 및 변환 방법
EP1652312A1 (en) Broadband single conversion tuner integrated circuits
US20060262230A1 (en) Receiver if system having image rejection mixer and band-pass filter
US7509104B2 (en) Method and apparatus for tuning radio frequency
US6985710B1 (en) Image rejection mixer for broadband signal reception
WO1999039447A2 (en) Global tuner
US8718591B2 (en) Discrete time polyphase mixer
US9432610B2 (en) Receiver apparatus, tuner, and circuit
US8831549B2 (en) Receiver circuit and associated method
US8525937B2 (en) Apparatus and method for calibrating audio-visual signal
US20050157826A1 (en) Filtering signals
AU759701B2 (en) Radio receiver equipment
JP2004357174A (ja) 電子チューナの入力回路
JP4705443B2 (ja) 受信システム
WO2002089326A1 (en) Receiver front-end filter tuning

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Open date: 20080326