CN101149690A - 包括引导独立系统管理操作的设备的计算机系统及方法 - Google Patents

包括引导独立系统管理操作的设备的计算机系统及方法 Download PDF

Info

Publication number
CN101149690A
CN101149690A CNA2007101485796A CN200710148579A CN101149690A CN 101149690 A CN101149690 A CN 101149690A CN A2007101485796 A CNA2007101485796 A CN A2007101485796A CN 200710148579 A CN200710148579 A CN 200710148579A CN 101149690 A CN101149690 A CN 101149690A
Authority
CN
China
Prior art keywords
equipment
smm
mode
processor
computer system
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2007101485796A
Other languages
English (en)
Inventor
李东根
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN101149690A publication Critical patent/CN101149690A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/48Program initiating; Program switching, e.g. by interrupt
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units

Abstract

本发明涉及一种计算机系统和其的控制方法。计算机系统包括响应系统管理事件的中断产生器以产生中断;处理器,存储要被执行的操作系统(OS)的状态,并且当执行执行操作系统(OS)命令时,如果输入了中断则进入到系统管理模式;和至少一个IO设备,其从中断产生器接收中断,并引导对应中断的预定的系统管理操作。这样,本发明提供了一种计算机系统和控制方法,其改善了系统管理的可靠性和稳定性,还改善了系统性能。

Description

包括引导独立系统管理操作的设备的计算机系统及方法
技术领域
本发明涉及计算机系统,更具体地,涉及计算机系统以及在系统管理模式下操作的控制方法
背景技术
一般来说,如图1所示,计算机系统1包括处理器,即中央处理器(CPU)11、耦合到主机总线(未示出)的北桥12和南桥13。北桥12将CPU 11、图形/显示子系统14和主存储器15连接在一起。南桥13包括诸如周边元件扩展接口(PCI)总线、低接脚数(LPC)总线等的外围总线,并与诸如PCI设备16、存储了系统基本输入/输出启动指令(BIOS)的闪存存储器17、微型计算机18等的外围设备连接在一起。PCI设备16包括声卡、调制解调器、网卡等。微型计算机18引导系统管理,并通过热监视传感器单元19、电池20等管理诸如热监视器操作、电源操作等的附加的操作。也就是说,微型计算机18完成有关操作系统(OS)所需的系统信息的操作,并将其结果传输给安装在主存储器15中的操作系统(OS)。
以下将描述在如图1中所示的这种计算机系统1中通常的系统管理操作。首先,操作系统(OS)请求存储在在闪存存储器17的系统基本输入/输出启动指令(系统BIOS)中涉及系统的预定数据(以下称之为“系统数据”)。如果系统数据能够直接从在闪存存储器17中的BIOS所获取,则BIOS直接与操作系统(OS)通信。
然而,如果通过微型计算机18获取系统数据(诸如“电池信息”、“温度信息”等),则使用系统管理模式(这里称之为“SMM”)。系统管理模式为由英特尔公司所注册的Intel3866TM、i486、CeleronTM或奔腾7处理器中的任意一种所支持的操作模式中的一种。在系统管理模式中,挂起包括操作系统(OS)操作的所有正常执行,并根据中断而执行预定的特定顺序。SMM可以由独立的事件触发或当处理器从指定的输入/输出(IO)设备请求特定的读/写操作时也可以使其被触发。
参考图1,如果发生了系统管理中断(SMI),则南桥13断言SMI#接脚提供给了CPU 11。因此,CPU 11从保护模式或运行操作系统(OS)的实地址模式进入到系统管理模式(SMM)。如果进入了SMM,则CPU 11在系统管理RAM(SMRAM)中存储处理器的当前状态,并执行提供给SMRAM的预定区域的SMI处理程序代码(这里称之为“SMM代码”)。通常,SMM代码存储在闪存存储器17中,并在系统引导(启动)期间通过BIOS加载到SMRAM中。
如果执行了SMM代码,则CPU 11确认SMI产生并告知微型计算机18进入了SMM。因此,微型计算机18在预定存储器中存储诸如涉及操作系统(OS)寄存器值等的当前状态。
接着,BIOS从微型计算机18接收系统数据,并在存储器单元15的预定区域中存储同样内容。之后,通过执行SMM代码,微型计算机18被告知进入了SMM,并且微型计算机18基于所存储的涉及操作系统(OS)的寄存器值重新存储涉及操作系统(OS)的寄存器。
接着,南桥13设置SMI的结束(EOS)以不再断言SMI#。因此,CPU11读取在SMRAM中所存储的状态以重新存储先前状态,并且操作系统(OS)恢复工作。操作系统(OS)获取了存储在存储器单元15的特定区域中的系统数据。
如结合图1所述,为了通过使用SMM从诸如微型计算机18等的输入/输出(IO)设备或外围设备获得系统数据,应当告知外围设备CPU11进入了SMM,以便外围设备可以存储当前的数据。由于诸如微型计算机18等的外围设备恰恰在进入SMM之前与操作系统(OS)的设备驱动器通信,特别是如果在这样的通信期间突然输入涉及SMM的信息,则这样的外围设备可能出现故障。
但是,在通常的计算机系统1中,如图1中所示,由于SMI#接脚仅提供给CPU11,并且如果产生SMI,则CPU11应当通过预定的方式单独告知外围设备是否CPU11已进入了SMM。通常,由于外围设备告知操作由SMM代码来执行,因此在SMM中的持续时间会变长。如果在SMM中的持续时间变长了,则系统性能将变得不那么可靠并可能下降。在硬件方面,则不存在性能的不同。但是,在软件方面,由于SMM是操作系统(OS)不能够识别的附加操作,因此系统性能可能下降。
发明内容
本发明的几个方面和示例性实施例提供了一种计算机系统和控制方法,改善了系统管理的可靠性和稳定性,并改善了系统性能以及外围设备或IO设备的电源管理。
本发明的另一方面提供了一种计算机系统和控制方法,通过高效地执行作为系统管理的可靠性和稳定性所必须的IO设备操作的操作系统(OS)状态的独立操作而改善了诸如操作系统(OS)的稳定性等的系统性能。
本发明的另一方面仍然提供了一种计算机系统和控制方法,其由于SMM操作而更加动态地转换成SMM以最小化诸如操作系统(OS)操作的较差的系统性能。
本发明的其他方面将部分地根据以下的描述而形成,并且部分地将从以下的描述中而变得明显,或根据本发明的实践所教会。
根据本发明示例性实施例,计算机系统包括:中断产生器,其响应系统管理事件而产生中断;处理器,其存储要被执行的操作系统(OS)的状态,并且如果当执行操作系统(OS)命令时输入了中断,则进入系统管理模式;至少一个输入/输出(IO)设备,其从中断产生器接收中断,并相应于该中断而引导预定的系统管理操作。
根据本发明的一个方面,中断包括系统管理中断(SML),而系统管理模式包括系统管理模式(SMM)。
根据本发明的一个方面,系统管理操作包括电源管理和热量监控操作中的至少一个。
根据本发明的一个方面,如果输入了中断,则处理器执行预定的SMM代码,并且IO设备存储与操作系统(OS)有关的操作状态,并且如果输入了中断,则通过执行SMM代码引导通信的准备操作。
根据本发明的一个方面,与操作系统(OS)有关的操作状态包括有关寄存器和涉及操作系统(OS)的I/O端口的至少一个的值。
根据本发明的一个方面,如果结束SMM,则中断产生器告知处理器和IO设备SMM结束,并且如果中断产生器告知IO设备SMM结束,则IO设备基于所存储的涉及操作系统(OS)的操作状态引导恢复操作。
根据本发明的一个方面,在正常模式下一旦接收了中断,IO设备就进入电源节省模式。
根据本发明的一个方面,电源节省模式包括基于高级配置电源接口(ACPI)的状态D2或状态D3。
根据本发明的一个方面,如果结束了SMM,则中断产生器告知处理器和IO设备SMM结束,并且如果中断产生器告知IO设备SMM结束,则IO设备从电源节省模式恢复到正常模式。
根据本发明的另一示例性实施例,包括处理器和至少一个IO设备的计算机系统的控制方法,包括:根据系统管理事件产生中断,并将中断输入给处理器和IO设备;存储要在处理器中执行的操作系统(OS)的状态,并且如果当在处理器执行操作系统(OS)指令时输入中断则让处理器进入到系统管理模式;在IO设备接收中断并相应于在IO设备的中断引导预定的系统管理操作。
根据本发明的一方面,中断包括系统管理中断(SMI),而系统管理模式包括系统管理模式(SMM)。
根据本发明的一个方面,系统管理操作包括电源管理操作和热量监视操作中的至少一个。
根据本发明的一个方面,系统管理模式进入阶段包括,如果在处理器中输入中断,则执行预定的SMM代码,并且系统管理操作引导阶段包括存储与操作系统(OS)有关的操作状态,并且如果在IO设备中输入了中断则通过执行SMM代码引导通信的准备操作。
根据本发明的一个方面,涉及操作系统(OS)的操作状态包括寄存器和涉及操作系统(OS)的I/O端口中的至少一个。
根据本发明的一个方面,计算机系统的控制方法还包括如果结束了SMM则告知处理器和IO设备SMM结束,并且系统管理操作引导阶段包括,如果告知了IO设备SMM结束,则在IO设备基于所存储的涉及操作系统(OS)的操作状态引导恢复操作。
根据本发明的一个方面,系统管理操作引导阶段包括,如果在正常模式下通过中断而输入IO设备,则IO设备进入电源节省模式。
根据本发明的一个方面,电源节省模式包括基于高级配置电源接口(ACPI)的状态D2或状态D3。
根据本发明的一个方面,计算机系统的控制方法还包括,如果SMM结束了,则告知处理器和IO设备SMM结束,并且系统管理操作引导阶段包括,如果告知IO设备SMM结束了,则IO设备从电源节省模式恢复到正常模式。
根据本发明的另一示例性实施例,计算机系统包括:中断产生器,以响应系统管理事件而产生中断;一旦接收了中断就耦合到系统管理模式(SMM)中操作的处理器;和耦合来与处理器同时接收中断的至少一个IO设备,以便一旦接收了中断就执行预定的系统管理操作。
根据本发明的一个方面,处理器被配置来进入系统管理模式(SMM)并执行预定的SMM代码,而IO设备被配置来单独存储在主存储器中所存储的操作系统(OS)的当前状态,并与存储在闪存存储器中的系统BIOS通信。
根据本发明的一个方面,IO设备存储有关涉及存储在主存储器中的操作系统(OS)的寄存器和IO端口的信息,并与存储在闪存存储器中的系统BIOS通信。
根据本发明的一个方面,系统BIOS从IO设备获取系统数据并在主存储器中的预定区域中存储系统数据,并且当中断结束时,处理器恢复操作系统(OS)的状态,而IO设备恢复操作状态。
根据本发明的一个方面,处理器被配置来进入系统管理模式(SMM)并执行预定的SMM代码,而IO设备被配置来进入电源节省模式。
根据本发明的一个方面,当结束中断时,处理器恢复操作系统(OS)的状态,而IO设备设定到正常模式。
附图说明
从结合形成本发明公开文本各个部分的附图而作出的示例性实施例和权利要求的详细描述中使本发明更好的理解变得很清晰。虽然以下的行文以及所示的公开都着重于公开本发明的示例性实施例,但,应当很清楚地理解,其仅仅是示意及示例性的,并且本发明并不限于此。本发明的精神和范围仅由所附权利要求各项限定。以下简要描述附图,其中:
图1是显示通常的计算机系统配置的结构图;
图2是显示根据本发明示例性实施例的计算机系统的配置的结构图;
图3是显示根据本发明示例性实施例的计算机系统的操作的流程图;
图4是显示根据本发明另一示例性实施例的计算机系统的操作的流程图。
具体实施方式
以下将参考在附图中所示的实施例详细描述本发明的实施例,其中相同的参考数字始终指示相同的元件。以下所描述的实施例仅为了通过参考附图说明本发明。
图2是显示根据本发明的示例性实施例的计算机系统的配置的结构图。如在图2中所示,计算机系统100包括CPU 101、耦合到主总线(未示出)的北桥102和南桥103。北桥102将CPU 101、图形/显示子系统104和主存储器105连接在一起。
CPU 101为常见的商业上可得的处理器,诸如英特尔公司的PENTIUM处理器、PowerPC微处理器、SPARC处理器、PA-RISC处理器、M68000系列微处理器或MIPS处理器。以及可以买到的很多其他处理器。
图形/显示子系统104可以包括,例如,图形控制器或加速图形端口(AGP)图形卡、本地存储器和显示监视器(例如,阴极射线管“CRT”监视器、液晶显示“LCD”监视器和平面显示器“FPD”监视器)。主存储器105可以相应于动态随机访问存储器(DRAM),但也可以替换为只读存储器(ROM)、视频随机访问存储器(VRAM)、同步动态随机访问存储器(SDRAM)等。这样的存储器105可以包括诸如只读存储器(ROM)等的非易失性存储器,其存储由CPU 101所使用的操作系统(OS),和诸如随机访问存储器(RAM)或静态随机访问存储器(SRAM)等的易失性存储器,其存储由CPU 101所使用的临时信息。操作系统(OS)可以包括由CPU 101所使用的任意类型的OS,包括但不限于,Berkeley Software Development System公司的(BBDI)O.S.(基于Unix)、微软硬盘操作系统(DOS)、苹果MacintoshOS、WINDOWS 95、WINDOWS 98、WINDOWSNT、SYSTEM 7、SOLAIS、Novell的NetWare、InternetWare、IRIX或AT&T的UNIX操作系统(WINDOWS是微软公司的注册商标、SYSTEM 7是苹果公司的注册商标、Solaris是Sun微系统公司的注册商标、IRIX是Silicon Graphics公司的注册商标、MIPS是MIPS技术公司的注册商标以及NetWare和InternetWare是Novell公司的注册商标)。
南桥103作为输入/输出(IO)控制器集线器以为各种IO设备等提供接口,包括诸如外围元件互连(PCI)总线(PCI局部总线特别修改版本2.2由PCI特殊利益集团(SIG)在1998年12月指定)等的外围总线,以支持诸如PCI设备106等的一个或多个外围设备,以及低接脚数(LPC)总线以支持例如闪存存储器107和微型计算机108。
南桥103包括SMI端口(未示出),并且如果预定事件涉及系统(也称之为“系统管理事件”)则断言SMI#,也就是说,产生SMI。此外,如果系统管理模式(SMM)结束了,则南桥103不再断言。根据本发明的示例性实施例,南桥103作为中断产生器的实例。但,其他的元件也可以用作中断产生器。
PCI设备106包括声卡、调制解调器、网络接口卡(NIC)、应答器、扫描仪、个人数字助理(PDA)等。
闪存存储器107(例如,ROM和EEPROM)可以包含一组系统基本输入/输出启动指令(系统BIOS)以及在加载操作系统(OS)之前的引导(启动)期间执行的其他应用程序,包括根据高级电源管理(APM)规范和/或高级配置和电源接口(ACPI)规范的用于全工、待机和睡眠的电源节省指令。在闪存存储器107中编码的系统BIOS还包括运行期代码(初始化、配置和参数)码表(未示出),其包含了配置连接到计算机系统100的各种I/O设备所必须的所有配置信息。可选地,系统BIOS和ACPI电源节省指令还可以在主存储器105的非易失性存储器(ROM)中与操作系统(OS)一起编码。
微型机算计108引导系统管理。微型计算机108通过热量监视传感器109、电池110等引导诸如热量监视操作、电源管理操作等的附加操作。也就是说,微型计算机108完成有关操作系统(OS)所需的系统信息,并将其结果传输给操作系统(OS)。
根据本发明的示例性实施例,诸如PCI设备106、微型计算机108等的外围设备(以下称之为“IO设备”)以及CPU 101包括用来接收南桥103的SMI#信号的输入端口。这些IO设备的输入端口连接到南桥103以接收南桥103的SMI#信号。CPU 101为根据本发明的实施例所使用的处理器的实例,而诸如PCI设备106和微型计算机108等的外围设备为根据本发明实施例的IO设备。此外,北桥102和南桥103可以根据在单个主芯片组上的固件集线器一起实施。为了增强功能图形/显示子系统104甚至可以集成到北桥102。
根据本发明示例性实施例的IO设备还可以是与存储在BIOS存储器107中用于系统管理的BIOS一起操作的任意设备。例如,如果进入了SMM,则微型计算机108通过南桥103的SMI#信号直接告知CPU 101是否进入了SMM。因此,微型机算计108可以独立并平滑地引导系统管理操作而无需执行SMM代码。
微型机算计108可以包括用于通过南桥103的SMI#信号而将模式转换到SMM的单独的硬件逻辑。如果通过南桥103输入SMI#信号,则微型机算计108存储有关用于与BIOS通信的寄存器、I/O端口等的信息。此后,如果不再断言SMI#,则微型机算计108基于所存储的信息恢复寄存器、I/O端口等。
对于另一示例性实施例,南桥103的SMI#信号输出端口可以连接到IO设备的睡眠信号输入端口(称之为SLP#)。例如,如果结束了SMM,则PCI设备106通过SLP#直接告知。因此,如果CPU 101进入了SMM,则PCI设备106从状态“D0”转换到状态“D2”或状态“D3”(称之为高级配置电源接口(ACPI)规格)。由于PCI设备106与操作系统(OS)一起操作,因此PCI设备106在操作系统(OS)不操作的SMM下动态地转换到电源节省模式,例如,状态“D2”或状态“D3”,从而提高电源管理。
计算机系统100还可以包括硬件模块化逻辑(未示出),以防止南桥103和CPU 101之间通信中断,或安排来协调操作电压的一个或多个晶体管(未示出)。
现回到图3,其显示了根据本发明示例性实施例的计算机系统100。首先,在由CPU 101运行的操作系统(OS)的状态下,例如,在保护模式下,南桥103确定在块S101是否出现系统管理中断(SMI)。如果确定出现了SMI,则南桥103在块S102断言SMI#。因此,将SMI#输入到CPU 101和指定的IO设备,即,微型机算计108连接到南桥103。
接着,在块103,CPU101在系统管理RAM(SMRAM)的预定区域中存储当前状态,并在子块S103a进入SMM以执行预定的SMM代码。另一方面,独立于CPU 101的运行,微型计算机108存储涉及操作系统(OS)的当前状态,并通过在块S 103b执行SMM代码而引导用来与存储在闪存存储器107中的BIOS通信的准备操作。例如,微型机算计108存储有关涉及操作系统(OS)的寄存器、I/O端口等的信息,并准备与存储在闪存存储器107中的BIOS通信。
接着,存储在闪存存储器107中的BIOS从微型计算机108获取系统数据,并且在块S104,在主存储器105的预定区域中存储系统数据。接着,如果结束SMM,则南桥103在块S105不再断言SMI#。因此,在块S106,CPU 101读取在SMRAM中所存储的状态,并在子块S106a恢复以前的状态。因此,操作系统(OS)恢复与以前的状态相同状态下的操作。此外,在块S106b微型计算机108基于所存储的操作状态(OS)恢复寄存器、I/O端口等。在块S107,BIOS将在主存储器105的预定区域中所存储的系统数据传输给操作系统(OS),以便操作系统(OS)可以使用系统数据。
图4是显示根据本发明另一示例性实施例的计算机系统的操作。首先,块S201与在图3中所示的块S101相同。在块S202,如果产生了SMI,则南桥103断言SMI#。在此,在块S202,SMI#输入到CPU 101以及能够管理电源的IO设备的睡眠信号输入端口。例如,PCI设备(106)通过SLP#接收SMI#信号。
接着,在块S203,子块S203a与在图3中的子块S103a相同。另一方面,在子块S203b,独立于CPU 101的运行,IO设备从正常模式转换为电源节省模式。例如,PCI设备106根据高级电源管理(APM)规范和/或高级配置和电源接口(ACPI)规范从状态“D0”转换为状态“D2”或状态“D3”。
接着,如果在块S204结束SMM,则在块205,南桥103不再断言SMI#。接着,在块S206,子块S206a与子块S106a相同。另一方面,在子块S206b,IO设备从电源节省模式恢复回正常模式。例如,PCI设备106根据高级电源管理(APM)规范和/或高级配置和电源接口(ACPI)规范从状态“D2”或状态“D3”恢复到状态“D0”。
在块S101至S107和S201至S206,除了相同的子块外,在图3中所示的示例性实施例的任何块都可以加入到在图4中所示的示例性实施例,反之亦然。例如,块S103b、S104、S106b和S107都阿以加入到块S201至S206。
如上所述,本发明提供了计算机系统和控制方法,其能改善系统管理的可靠性和稳定性,还能改善系统的性能。当将SMI#传输到CPU以及IO设备时,可以防止与存储在主存储器105中的操作系统(OS)以及与存储在闪存存储器107中的系统BIOS的虚假及疏忽的设备通信。另一方面,当进入SMM时,通过独立地引导用于与系统BIOS通信的单独的操作而无需依靠执行SMM代码,可以显著地最小化SMM的执行时间。因此,能提高系统性能。此外,通过将SMI#信号传输给IO设备以及CPU,IO设备可以立即从SMM转换到电源节省模式,从而最小化了功率消耗。
虽然已经参考本发明的示例性实施例进行了显示和描述,但本领域的技术人员可以理解,随着技术的发展,也可以作出各种改变和修改,并且在不背离本发明真实精神下可以用等同物来替换其中的元件。可以作出很多修改、置换、添加和子组合使本发明的教益适于特定的情况而不背离其范围。例如,控制方法可以出现使诸如晶体管控制等的硬件和软件结合。这样的实施可以包括在专用芯片(ASICS等)以及各种ROM(ROM、EPROM、EPROM等)上硬件和软件的组合。此外,软件可以用高级语言(C、JAVA、Visual Basic等)编写,以对控制方法编码并且除了从外部介质加载外,还可以存储在诸如各种ROM和RAM等的各种介质中。因此,本发明并不限于所公开的各种示例性实施例,本发明可以包括落在所附权利要求范围内的所有实施例。

Claims (24)

1.一种计算机系统,包括:
中断产生器,响应系统管理事件产生中断;
处理器,存储要被执行的操作系统OS的状态,并且在接收到中断后,以系统管理模式操作;和
至少一个IO设备,在接收到中断后,执行预定的系统管理操作。
2.根据权利要求所述1的计算机系统,其中,所述中断包括系统管理中断SMI、而所述系统管理模式包括系统管理模式SMM。
3.根据权利要求1所述的计算机系统,其中,所述系统管理操作包括电源管理和热监视器操作中的至少一个。
4.根据权利要求2所述的计算机系统,其中:
所述处理器在接收到所述中断后执行预定的SMM代码,和
所述IO设备存储有关操作系统OS的操作状态,并在接收到所述中断后,通过执行SMM代码而准备与系统BIOS通信。
5.根据权利要求4所述的计算机系统,其中,与操作系统OS有关的操作状态包括至少一个寄存器和有关所述操作系统的I/O端口的值。
6.根据权利要求4的计算机系统,其中,如果结束了SMM,则所述中断产生器告知所述处理器和所述IO设备SMM结束,并且如果所述IO设备通过所述中断产生器被告知所述SMM结束了,则所述IO设备基于所存储的有关所述操作系统(OS)的操作状态恢复操作。
7.根据权利要求2的计算机系统,其中,如果所述IO设备在正常模式下接收到了所述中断,则所述IO设备进入电源节省模式。
8.根据权利要求7的计算机系统,其中,所述电源节省模式包括基于高级配置电源接口ACPI规范的状态“D2”或状态“D3”。
9.根据权利要求7的计算机系统,其中,如果结束了SMM,则所述中断产生器告知所述处理器和所述IO设备SMM结束,并且如果所述IO设备通过所述中断产生器被告知所述SMM结束了,则所述IO设备从电源省电模式恢复到正常模式。
10.一种包括了处理器和至少一个IO设备的计算机系统的控制方法,包括:
响应系统管理事件产生中断,并且将所述中断同时输入给所述处理器和所述IO设备;
在要被执行的所述处理器存储操作系统OS的状态,并在接收到所述中断后使所述处理器进入到系统管理模式;和
在接收到了所述中断后,IO设备引导对应所述中断的预定的系统管理操作。
11.根据权利要求10所述的控制方法,其中,所述中断包括系统管理中断SMI,而所述系统管理模式包括系统管理模式SMM。
12.根据权利要求10所述的控制方法,其中,所述系统管理操作包括电源管理和热监视器操作中的至少一个。
13.根据权利要求11所述的控制方法,其中,当进入所述系统管理模式时,在所述处理器执行预定的SMM代码,并且当引导所述系统管理操作时,存储与所述操作系统OS有关的操作状态,并且在IO设备执行所述SMM代码。
14.根据权利要求13所述的控制方法,其中,与所述操作系统有关的操作状态包括至少一个寄存器和有关所述操作系统(OS)的I/O端口的值。
15.根据权利要求13所述的控制方法,还包括:
如果结束了SMM则告知所处处理器和所述IO设备所述SMM结束;
所述系统管理操作引导阶段还包括,如果告知所述IO设备所述SMM结束了,则IO设备基于所存储的有关所述操作系统OS的操作状态恢复操作。
16.根据权利要求11所述的控制方法,其中,所述系统管理操作引导阶段还包括,如果所述IO设备在正常模式操作期间接收到了所述中断,则IO设备进入电源节省模式。
17.根据权利要求16所述的控制方法,其中,所述电源节省模式包括基于高级配置电源接口ACPI规范的状态“D2”或状态“D3”。
18.根据权利要求16所述的控制方法,还包括:
如果结束了SMM则告知所处处理器和所述IO设备所述SMM结束;
所述系统管理操作引导阶段还包括,如果告知所述IO设备所述SMM结束了,则IO设备从电源节省模式恢复到正常模式。
19.一种计算机系统,包括:
中断产生器,响应系统管理事件产生中断;
连接的处理器,在接收到所述中断后在系统管理模式SMM下操作;和
连接的至少一个IO设备,其与所述处理器同时接收到所述中断,在接收到所述中断后执行预定的系统管理操作。
20.根据权利要求19所述的计算机系统,其中,所述处理器被配置来进入所述系统管理模式SMM并执行预定的SMM代码,而所述IO设备被配置来单独存储在主存储器中所存储的操作系统OS的当前状态,并与存储在闪存存储器中的系统BIOS通信。
21.根据权利要求20所述的计算机系统,其中,所述IO设备存储有关涉及存储在主存储器中的所述操作系统OS的寄存器和IO端口的信息,并与存储在闪存存储器中的系统BIOS通信。
22.根据权利要求20所述的计算机系统,其中,所述系统BIOS从所述IO设备获取系统数据并在主存储器中的预定区域中存储所述系统数据,并且当中断结束时,所述处理器恢复所述操作系统OS的状态而所述IO设备恢复操作状态。
23.根据权利要求19所述的计算机系统,其中,所述处理器被配置来进入所述系统管理模式SMM并执行预定的SMM代码,而所述IO设备被配置来进入电源节省模式。
24.根据权利要求23所述的计算机系统,其中,当结束所述中断时,所处处理器恢复所述操作系统OS的状态而所述IO设备恢复到正常模式。
CNA2007101485796A 2006-09-22 2007-08-29 包括引导独立系统管理操作的设备的计算机系统及方法 Pending CN101149690A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020060092366 2006-09-22
KR1020060092366A KR20080027006A (ko) 2006-09-22 2006-09-22 별도의 시스템관리동작의 수행이 가능한 디바이스를 구비한컴퓨터시스템 및 그 제어방법

Publications (1)

Publication Number Publication Date
CN101149690A true CN101149690A (zh) 2008-03-26

Family

ID=39226376

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2007101485796A Pending CN101149690A (zh) 2006-09-22 2007-08-29 包括引导独立系统管理操作的设备的计算机系统及方法

Country Status (3)

Country Link
US (1) US20080077723A1 (zh)
KR (1) KR20080027006A (zh)
CN (1) CN101149690A (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102789397A (zh) * 2011-05-18 2012-11-21 华硕电脑股份有限公司 电脑系统中的多操作系统切换方法
CN103310033A (zh) * 2012-02-07 2013-09-18 株式会社理光 编辑系统
US8874889B2 (en) 2011-05-18 2014-10-28 Asustek Computer Inc. Method of switching between multiple operating systems of computer system
CN104641352A (zh) * 2012-08-02 2015-05-20 西门子公司 用于周期控制系统的流水线操作
CN105229610A (zh) * 2013-03-14 2016-01-06 微软技术许可有限责任公司 管理以及实现web应用数据快照
CN106845238A (zh) * 2017-02-13 2017-06-13 郑州云海信息技术有限公司 一种云主机操作系统加固方法
CN108181983A (zh) * 2013-12-28 2018-06-19 英特尔公司 具有控制器进入低功率模式的电子设备
CN113064643A (zh) * 2021-03-16 2021-07-02 山东英信计算机技术有限公司 一种即时生效的修改bios设定值的方法、系统及介质

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI461885B (zh) * 2009-02-27 2014-11-21 Asustek Comp Inc 超頻控制裝置及超頻控制方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5764999A (en) * 1995-10-10 1998-06-09 Cyrix Corporation Enhanced system management mode with nesting
US6446153B2 (en) * 1997-03-14 2002-09-03 Intel Corporation Shared embedded microcontroller interface
US6968410B2 (en) * 2001-02-28 2005-11-22 Intel Corporation Multi-threaded processing of system management interrupts
TW498213B (en) * 2001-04-18 2002-08-11 Via Tech Inc Method and chipset for supporting interrupts of system management mode in multiple-CPU system
US6775728B2 (en) * 2001-11-15 2004-08-10 Intel Corporation Method and system for concurrent handler execution in an SMI and PMI-based dispatch-execution framework
US6792491B2 (en) * 2001-12-21 2004-09-14 Intel Corporation Invoking ACPI source language code from interrupt handler
US7721034B2 (en) * 2006-09-29 2010-05-18 Dell Products L.P. System and method for managing system management interrupts in a multiprocessor computer system

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102789397B (zh) * 2011-05-18 2015-04-15 华硕电脑股份有限公司 电脑系统中的多操作系统切换方法
CN102789397A (zh) * 2011-05-18 2012-11-21 华硕电脑股份有限公司 电脑系统中的多操作系统切换方法
US8874889B2 (en) 2011-05-18 2014-10-28 Asustek Computer Inc. Method of switching between multiple operating systems of computer system
CN103310033B (zh) * 2012-02-07 2016-03-23 株式会社理光 编辑系统和编辑方法
CN103310033A (zh) * 2012-02-07 2013-09-18 株式会社理光 编辑系统
CN104641352A (zh) * 2012-08-02 2015-05-20 西门子公司 用于周期控制系统的流水线操作
CN104641352B (zh) * 2012-08-02 2018-06-29 西门子公司 用于周期控制系统的流水线操作
US10281892B2 (en) 2012-08-02 2019-05-07 Siemens Aktiengesellschaft Pipelining for cyclic control systems
CN105229610A (zh) * 2013-03-14 2016-01-06 微软技术许可有限责任公司 管理以及实现web应用数据快照
CN105229610B (zh) * 2013-03-14 2019-08-06 微软技术许可有限责任公司 管理以及实现web应用数据快照
CN108181983A (zh) * 2013-12-28 2018-06-19 英特尔公司 具有控制器进入低功率模式的电子设备
CN108181983B (zh) * 2013-12-28 2022-04-19 英特尔公司 具有控制器进入低功率模式的电子设备
CN106845238A (zh) * 2017-02-13 2017-06-13 郑州云海信息技术有限公司 一种云主机操作系统加固方法
CN113064643A (zh) * 2021-03-16 2021-07-02 山东英信计算机技术有限公司 一种即时生效的修改bios设定值的方法、系统及介质
CN113064643B (zh) * 2021-03-16 2023-03-17 山东英信计算机技术有限公司 一种即时生效的修改bios设定值的方法、系统及介质

Also Published As

Publication number Publication date
KR20080027006A (ko) 2008-03-26
US20080077723A1 (en) 2008-03-27

Similar Documents

Publication Publication Date Title
CN101149690A (zh) 包括引导独立系统管理操作的设备的计算机系统及方法
JP5734505B2 (ja) ポータブルコンピューティングデバイスのマルチコアプロセッサにおける複数のコアへの電力を動的に制御するための方法およびシステム
US8756448B2 (en) Computer system and control method thereof
US6404077B1 (en) Automatic power supply selector for ACPI-compliant PCI devices
US6509657B1 (en) Battery backup unit system and interface
US10317984B2 (en) System on chip, method of managing power thereof, and electronic device
US20060041767A1 (en) Methods, devices and computer program products for controlling power supplied to devices coupled to an uninterruptible power supply (UPS)
US7065663B2 (en) Methods and apparatus to control power state transitions
US20060288243A1 (en) Automatically controlling processor mode of multi-core processor
EP2661661B1 (en) Method and system for managing sleep states of interrupt controllers in a portable computing device
US8230237B2 (en) Pre-boot environment power management
US20030188115A1 (en) System and method for backing up data from a quiesced storage device
KR20060047693A (ko) 스카시 및 사스 하드웨어 검증시스템 및 방법
US9285856B2 (en) Method and system for rapid entry into and for rapid exiting from sleep states for processors of a portable computing device
KR101739501B1 (ko) 컴퓨터 시스템의 대기전력 차단 및 에너지 절감 방법
US8151124B2 (en) Apparatus and method for forcibly shutting down system
US7716504B2 (en) System for retaining power management settings across sleep states
US11086390B2 (en) Method and apparatus for improving power management by controlling a system input current in a power supply unit
KR101321432B1 (ko) 컴퓨터시스템 및 그 제어방법
CN111176958B (zh) 信息监测方法、系统和存储介质
JPH11191026A (ja) 電源及びハードウェア障害の切り分け装置及びその方法
US7290172B2 (en) Computer system maintenance and diagnostics techniques
US20020124125A1 (en) Method and apparatus to permit a peripheral device to become the default system bus master
US20210096624A1 (en) Electronic apparatus and operation information output method
JP2009004958A (ja) 情報処理装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication