CN101123433B - 锁相回路 - Google Patents

锁相回路 Download PDF

Info

Publication number
CN101123433B
CN101123433B CN2006101157161A CN200610115716A CN101123433B CN 101123433 B CN101123433 B CN 101123433B CN 2006101157161 A CN2006101157161 A CN 2006101157161A CN 200610115716 A CN200610115716 A CN 200610115716A CN 101123433 B CN101123433 B CN 101123433B
Authority
CN
China
Prior art keywords
current source
current
phase
electrically connected
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2006101157161A
Other languages
English (en)
Other versions
CN101123433A (zh
Inventor
童彦彰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sunplus Technology Co Ltd
Original Assignee
Sunplus Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sunplus Technology Co Ltd filed Critical Sunplus Technology Co Ltd
Priority to CN2006101157161A priority Critical patent/CN101123433B/zh
Publication of CN101123433A publication Critical patent/CN101123433A/zh
Application granted granted Critical
Publication of CN101123433B publication Critical patent/CN101123433B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

一种锁相回路,包括相位比较器、充放电单元、低通滤波器、受控振荡器以及回授单元。充放电单元根据相位比较器的结果输出控制信号。充放电单元包含补偿单元,用以依据补偿值来补偿控制信号。受控振荡器电性连接低通滤波器并输出输出信号。受控振荡器包含复制单元,该复制单元电性连接于补偿单元,用以依据受控振荡器的内部电流来决定补偿值。

Description

锁相回路
技术领域
本发明涉及一种锁相回路,并特别涉及一种具有自动调整参数功能的锁相回路。
背景技术
锁相回路(Phase-Locked Loop,PLL)是一种比较输出相位和输入相位的回路系统,现今锁相的概念被广泛地应用在电子和通信领域里。其应用包括调频(FM)与调幅(AM)解调制器、频率合成器、频率倍频器、时脉恢复电路等等。
图1为熟知的锁相回路的基本结构图。锁相回路100包含了相位比较器101、充放电单元103、低通滤波器105、电压控制振荡器107以及回授单元109。一般锁相回路在工作过程中,一开始为频率获取,内部频率会追至目标频率的百分之九十,当内部频率与目标频率相差在百分之十内之后,即进入频率锁定阶段。接着为相位获取,最终则达成相位与频率锁定。因为不同的锁定频率有不同的控制电压,对于锁相回路将反映出不同的回路控制参数,进而影响稳定度。
若要稳定输出频率,熟知的一种方式是先增加一个模拟数字转换器,将模拟数字转换器连接低通滤波器,去侦测低通滤波器上的电压,再将模拟数字转换器所输出的数值,经处理器判断后,输出一组数据给数字模拟转换器,再转成模拟信号,直接去控制锁相回路的模拟部分,或是直接以处理器输出的控制信号对电压控制振荡器或其它部分作回路参数的调变,使回路稳定度能保持一致,进而达成最佳化。详细内容请参见美国专利号6,661,267B2。
另一种方式则是除了在低通滤波器加上模拟数字转换器,对其控制电压作侦测之外,另外再加上数字频率侦测器以侦测输出频率大小,将二种侦测结果,经由处理器判断后,输出一组控制信号,对电压控制振荡器和其它回路参数作调变。详细内容请参见美国专利号6,426,680B1。
然而,以上所述的熟知技术虽然以自动调整锁相回路的方式,改善了输出频率稳定的问题,但是因为皆必须增加模拟数字转换器及复杂的数字控制器,因此增加了芯片面积与消耗功率,不但造成成本提高而降低竞争力,同时也增加了设计上的复杂性。
发明内容
本发明的目的就是提供一种锁相回路,以锁相回路内的一个功能区块,去微调另一功能区块,采取直接以模拟方式进行控制,去除模拟与数字信号间的转换,达到改善输出频率稳定性的目的。
本发明的另一目的是提供一种锁相回路,通过锁相回路中的一个模拟信号,直接对其它模拟区块作调变,达成简化电路、减小芯片面积与消耗功率的目的。
基于上述及其它目的,本发明提出一种锁相回路,包括相位比较器、充放电单元、低通滤波器、受控振荡器以及回授单元。其中相位比较器用以接收输入信号与回授信号,并比较二者的相位。充放电单元电性连接相位比较器,并根据相位比较器的比较结果输出控制信号,其中充放电单元包含补偿单元,用以依据第一补偿值来补偿控制信号。低通滤波器则电性连接充放电单元。受控振荡器电性连接低通滤波器,其用以将经低通滤波器过滤的控制信号转换成一控制电流,以根据控制电流来决定输出信号的频率并输出输出信号,其中受控振荡器包含复制单元,复制单元电性连接于补偿单元,且复制单元藉由控制电流的复制来产生多个候选电流,并参照所述多个候选电流来产生第一补偿值。回授单元电性连接至受控振荡器,用以依据输出信号提供回授信号给相位比较器。
依照本发明的较佳实施例所述的锁相回路,上述的补偿单元还包括第一转换电路,用以将控制信号转换为回馈电流,并将回馈电流传送至第二电流源的第一端。
从另一观点来看,本发明提出了一种锁相回路,包括相位比较器、充放电单元、低通滤波器、受控振荡器以及回授单元。其中充放电单元包括充放电控制器及补偿单元。充放电控制器电性连接相位比较器,并包括充电电源与放电电源,该充放电控制器根据相位比较器的比较结果输出控制信号。补偿单元电性连接充放电控制器并接收控制信号,根据该控制信号来调整所述充电电源与所述放电电源,以决定充放电控制器所输出控制信号的补偿量。
本发明乃是以锁相回路的一个模拟信号,直接对其它模拟区块作调变,达成自动调变的功能,去除了原先技术中模拟与数字信号间的转换,可节省线路面积及所消耗的功率。
为了使本发明的上述和其它目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合附图,作详细说明如下。
附图说明
图1为熟知的锁相回路的基本结构图。
图2为依照本发明的较佳实施例的锁相回路的结构图。
图3为图2中锁相回路的部分结构图。
图4A~4D为图2的复制单元输出的不同实施方式的电路图。
图5A是依据本发明说明的另一种锁相回路的实施例。
图5B为依据本发明实施例说明的图5A的锁相回路的部分电路图。
图5C为依照本发明另一较佳实施例的锁相回路的部分结构图。
图6为本发明较佳实施例中受控振荡器的控制电压与输出信号频率关系图。
图7为本发明较佳实施例中受控振荡器的控制电压与增益关系图。
图8为本发明较佳实施例中控制电压与输出电流关系图。
图9为熟知的控制电压与回路参数变化量的曲线图。
图10为本发明较佳实施例中充放电控制器电流与控制电压的变化曲线图。
图11为本发明较佳实施例中控制电压与回路参数变化量的曲线图。
附图标记的说明
100:锁相回路
101:相位比较器
103:充放电单元
105:低通滤波器
107:电压控制振荡器
109:回授单元
200、500:锁相回路
210、510:相位比较器
220、520:充放电控制单元
222、322、522:补偿单元
224、324、524:充放电控制器
230、330、530:低通滤波器
240、340、540:受控振荡器
242、342、542:第二转换电路
244、344、544:复制单元
246、346、546:流控振荡电路
250、550:回授单元
326、526:第一开关
328、528:第二开关
523:第一转换电路
C1:第一电容
C2:第二电容
I1:第一电流源
I2:第二电流源
I3:第三电流源
I4:第四电流源
I5:第五电流源
I6:第六电流源
IP:充电电流源
IN:放电电流源
R:电阻
Sc:控制信号
Sf:回授信号
Sin:输入信号
Sout:输出信号
Vcc:电源电压
具体实施方式
锁相回路的设计参数主要包括有相位比较器的增益、输入低通滤波器的电流、低通滤波器的增益、电压控制振荡器的增益等,而这些参数中,以低通滤波器的增益,对回路稳定度影响最大,因此应尽量保持低通滤波器的增益稳定性。
图2为依照本发明的较佳实施例的锁相回路的结构图。请参见图2,锁相回路200包含相位比较器210、充放电控制单元220、低通滤波器230、受控振荡器240以及回授单元250。其中充放电控制单元220包含补偿单元222及充放电控制器224,受控振荡器240包含转换电路242、复制单元244以及流控振荡电路246。相位比较器210用以接收输入信号Sin以及回授信号Sf,并比较二者的相位。充放电控制单元220连接相位比较器210,并根据相位比较器210的比较结果输出控制信号Sc,其中补偿单元222依据补偿值补偿控制信号Sc。
低通滤波器230电性连接充放电单元220。受控振荡器240电性连接低通滤波器230。受控振荡器240接收经低通滤波器230过滤后的控制信号Sc,以决定输出信号Sout的频率并输出输出信号Sout,其中复制单元244电性连接于补偿单元222,依据受控振荡器240的内部电流而决定出补偿值给补偿单元222。而回授单元250则电性连接至受控振荡器240,并依据输出信号Sout提供回授信号Sf给相位比较器210。因此,复制单元244可根据控制信号Sc转换后的内部电流,决定出补偿值,将补偿值传送给补偿单元222,进而视需要来调整充放电单元220输出的控制信号Sc,达成自动调变的功能。
与熟知技术相比较,本实施例以锁相回路中受控振荡器的一个模拟信号,直接对充放电控制器的输出作调变,达成自动调变的功能。自动调变可使锁相回路在不同的操作频率下,有相同的稳定度,有时为了特殊功能亦可针对所需来改变调变结果。在特殊的设计下,不同的操作频率需要不同的稳定度,可通过此方法改变稳定度,以符合不同的需求。此外,本发明与熟知技术不同,因为不需增加模拟数字转换器及复杂的数字控制器,因此减小了芯片面积与消耗功率,不但降低成本而提高竞争力,同时也简化了设计上的复杂性。
图3为图2的锁相回路的部分结构图。请参见图3,本结构中包含补偿单元322、充放电控制器324、低通滤波器330以及受控振荡器340。补偿单元322包含多个电流源,在本实施例中以第一电流源I1、第二电流源I2、第三电流源I3及第四电流源I4为例,实际上可视需要做不同设计。
充放电控制器324则包含第一开关326、第二开关328及充电电流源IP与放电电流源IN,其中第一开关326的一端连接至电源电压Vcc,第二开关328的一端接地。充放电控制器324电性连接于相位比较器(未示出)、补偿单元322与低通滤波器330。低通滤波器330则包含电阻R、第一电容C1及第二电容C2,低通滤波器330电性连接于受控振荡器340。受控振荡器340则包含转换电路342、复制单元344以及流控振荡电路346,并且受控振荡器340产生输出信号Sout。其中转换电路342以包含第五电流源I5为例,复制单元344以包含第六电流源I6为例,实际上可视需要做不同设计。
请继续参见图3,首先,充放电单元324根据相位比较器(未示出,可参考图2)的比较结果,决定第一开关326、第二开关328的连接状态,并以充电电流源IP或放电电流源IN的电流作为控制信号Sc的输出。低通滤波器330接收控制信号Sc并过滤掉高频的噪声。经低通滤波器330过滤的控制信号Sc再经由转换电路342转换为控制电流,在本实施例中转换电路342以包含第五电流源I5为例,实际上可视需要做不同设计。第五电流源I5的一端连接至电源电压Vcc,其电流值则是依据控制信号Sc而决定。流控振荡电路346便依据转换电路342的转换结果来决定输出信号Sout的频率,并将输出信号Sout输出。而流控振荡电路346例如可以是由奇数个非门组成,这些非门相互串接成非门串,非门串的输入端电性连接至非门串的输出端,而非门串的输出端提供输出信号Sout,且这些非门的操作速度由控制电流决定。
复制单元344则对第五电流源I5做复制,在本实施例中转换电路344以包含第六电流源I6为例,实际上可视需要做不同设计。根据第五电流源I5,来决定第六电流源I6的电流值大小,也就是补偿值,将此补偿值输入补偿单元322,进而补偿充放电控制器324所输出的控制信号Sc,进而达成自动调变的功能。
在本实施例中,调整第六电流源I6大小的方式,例如可以通过将复制单元344与转换电路342组合为一个电流镜,如此便可根据第五电流源I5来调整第六电流源I6的大小,然而实际上调整方式并不以此为限。第六电流源I6的电流将输入至补偿单元322。在补偿单元322中,第一电流源I1可以是一个参考电流,也就是其电流值可以依需要设计,而第一电流源I1与第六电流源I6的电流总和即为第二电流源I2的电流。第三电流源I3的电流值依据第二电流源I2的电流值而决定。在本实施例中亦可通过将第三电流源I3与第二电流源I2组合为一个电流镜的方式来实施。而第四电流源I4的一端连接至电源电压Vcc,另一端连接至第三电流源I3
而充电电流源IP电性连接至第四电流源I4,放电电流源IN电性连接至第二电流源I2。例如,电流源IP与I4可以参照图4A来实施,亦即使用N型金属氧化物半导体(NMOS)晶体管401、403来实施电流源IP与I4。在此将充电电流源IP与第四电流源I4组合为一个电流镜结构。另外,电流源I2、I3与IN可以参照图4B来实施,亦即使用P型金属氧化物半导体(PMOS)晶体管405、407、409,将第二电流源I2、第三电流源I3与放电电流源IN组合为另一个电流镜结构。由此可知,充电电流源IP依据第四电流源I4的电流值来决定其电流值,而放电电流源IN则是依据第二电流源I2的电流值来决定其电流值。
由于低通滤波器330上的电压,将经由受控振荡器340中的转换电路342转换成控制电流,再提供给流控振荡电路,因此可直接将此控制电流复制出另一电流,再以此复制出的电流控制锁相回路其它部分,进而调整锁相回路的回路参数,以对受控振荡器340及低通滤波器330的增益作自动补偿,使回路在不同状态下都能输出受控制的稳定频率,同时也不会影响低通滤波器330上的控制电压。
值得一提的是,复制单元344所输出电流值的大小除了可以利用上述的电流镜结构来调整以外,第二种实施方式请参见图4C,在此将复制单元344设计为由多个电流源所组成,而且可通过控制信号来决定要选择哪一个电流源,因此复制单元344中电流源I6的大小便有多种选择,因而增加了选择的空间。第三种实施方式请参见图4D,复制单元344除了由多个电流源所组成外,并经由各自的开关控制每一个电流源,因此可通过控制信号来决定要选择哪几个电流源,而复制单元344所输出电流值的大小便为这些被选出的电流值之和,因此也能增加输出电流的变化性。然而上述复制单元344中的不同组成方式,仅为举例方便说明之用,实际上自当不以此为限。
本发明的实施并不限于上述方式。例如,图5A是依据本发明说明的另一种锁相回路的实施例。请参见图5A,锁相回路500包含相位比较器510、充放电控制单元520、低通滤波器530、受控振荡器540以及回授单元550。其中充放电控制单元520包含补偿单元522及充放电控制器524,另外受控振荡器540则包含转换电路542以及流控振荡电路546。相位比较器510用以接收输入信号Sin以及回授信号Sf,并比较二者的相位。充放电控制单元520连接相位比较器510,并根据相位比较器510的比较结果输出控制信号Sc,其中补偿单元522依据补偿值来补偿控制信号Sc。低通滤波器530电性连接充放电单元520,用以过滤充放电单元520所输出的控制信号Sc。
上述充放电控制器524电性连接于相位比较器510与低通滤波器530,并根据相位比较器510的比较结果输出控制信号Sc给低通滤波器530。补偿单元522电性连接充放电控制器524与低通滤波器530,并依据经低通滤波器530过滤的控制信号来决定出补偿值给补偿单元522。补偿单元522依据补偿值而对充放电控制器524所输出的控制信号Sc进行补偿。受控振荡器540电性连接低通滤波器530。受控振荡器540接收经低通滤波器530过滤后的控制信号,以决定输出信号Sout的频率并输出输出信号Sout。
转换电路542将经低通滤波器530过滤的控制信号转换为控制电流。流控振荡电路546电性连接转换电路542,并依据前述控制电流来决定输出信号Sout的频率。回授单元550则电性连接于受控振荡器540与相位比较器510之间,并依据输出信号Sout提供回授信号Sf给相位比较器510。
与熟知技术相比较,在本实施例的锁相回路500中通过补偿单元522,而以低通滤波器530的一个模拟信号直接对充放电控制器524的输出作调变,达成自动调变的功能。此外,本发明因为不需增加模拟数字转换器及复杂的数字控制器,因此减小了芯片面积与消耗功率,不但降低成本而提高竞争力,同时也简化了设计上的复杂性。
图5B为依据本发明实施例说明的图5A的锁相回路的部分电路图。请参见图5B,补偿单元522包含多个电流源,在本实施例中以第一电流源I1、第二电流源I2、第三电流源I3及第四电流源I4为例,实际上可视需要做不同设计。在本实施例中,充放电控制器524与低通滤波器530可以参照图3的充放电控制器324与低通滤波器330来实施,故不再赘述。充放电控制器524电性连接于相位比较器(未示出)、补偿单元522与低通滤波器530。低通滤波器530电性连接于受控振荡器540。受控振荡器540则包含第二转换电路542以及流控振荡电路546。其中转换电路542以包含第五电流源I5为例,实际上可视需要做不同设计。
首先,充放电单元524根据相位比较器(未示出,可参考图5A)的比较结果,决定第一开关526、第二开关528的连接状态,并以充电电流源IP或放电电流源IN的电流作为控制信号Sc的输出。低通滤波器530接收控制信号Sc并过滤掉高频的噪声。经低通滤波器530过滤的控制信号Sc再经由转换电路542转换为控制电流。第五电流源I5所输出的控制电流值依据控制信号Sc而决定。流控振荡电路546便依据转换电路542的转换结果来决定输出信号Sout的频率,并将输出信号Sout输出。在本实施例中,流控振荡电路546可以参照图3的流控振荡电路346来实施,故不再赘述。
在补偿单元522中,第一转换电路523将控制信号Sc转换为回馈电流并将其输出。在本实施例中,转换电路523包含第七电流源I7。第一电流源I1可以是一个参考电流,也就是其电流值可以依需要设计。第一电流源I1与第七电流源I7的电流总和即为第二电流源I2的电流。第三电流源I3的电流值依据第二电流源I2的电流值而决定。在本实施例中亦可通过将第三电流源I3与第二电流源I2组合为一个电流镜的方式来实施。而第四电流源I4的一端连接至电源电压Vcc,另一端连接至第三电流源I3
请继续参照图5B,充电电流源IP电性连接至第四电流源I4,放电电流源IN电性连接至第二电流源I2。电流源IP与I4可以参照图4A来实施。在此将充电电流源IP与第四电流源I4组合为一个电流镜结构。另外,电流源I2、I3与IN可以参照图4B来实施。由此可知,充电电流源IP依据第四电流源I4的电流值来决定其电流值,而放电电流源IN则依据第二电流源I2的电流值来决定其电流值。
低通滤波器530上的电压,将经由受控振荡器540中的转换电路542转换成控制电流,再提供给流控振荡电路546。在本实施例中低通滤波器530上的电压直接控制第七电流源I7,因此我们可直接依据经低通滤波器530过滤的控制信号来决定第七电流源I7的电流量,再以此电流决定对充放电控制器524所输出控制信号Sc的补偿量,进而调整锁相回路500的回路参数,以对受控振荡器540及低通滤波器530的增益作自动补偿,使回路在不同状态下都能输出受控制的稳定频率,同时也不会影响低通滤波器530上的控制电压。
图5C为依照本发明另一较佳实施例的锁相回路的部分结构图。本实施例与之前图3实施例的主要差异在于补偿单元522还包括第一转换电路523。在本实施例中,转换电路523包含第七电流源I7。转换电路523电性连接于低通滤波器,并将低通滤波器所过滤的控制信号转换为回馈电流,即本实施例中的第七电流源I7。因此第二电流源I2的电流即为第一电流源I1、第六电流源I6及第七电流源I7的电流总和。如此一来影响第二电流源I2电流值的大小的因素,除了复制单元544输出的第六电流源I6之外,另外还包括转换电路523的第七电流源I7,因此增加了自动调变的调变函数,使回路在不同状态下都能输出受控制的稳定频率。
图6为受控振荡器对不同输入控制电压的频率变化曲线图。理论上我们可以近似归纳出,当控制电压越高时,频率与电压比的斜率越小。图7为受控振荡器对不同输入控制电压的增益变化曲线图,可简单地归纳出控制电压与受控振荡器的增益呈现近似于反比的关系。图8为受控振荡器对不同输入控制电压的输出电流变化,我们使用控制电压与输出电流约略成正比的电压电流转换电路。图9为低通滤波器上不同控制电压,相对于开回路参数的变化,我们可依所需作初略修正,或分为各区段使用不同校正参数。
由图7可知电压控制振荡器增益高低的变化约为1.8倍,由图8可知输出电流为0至35毫安,如果充放电控制器的电流目标值为10毫安,本实施例可将充放电控制器电流改为7.14毫安,受控振荡器中输出复制电流为0至5.71毫安,因此,充放电控制器电流变动于7.14毫安至12.85毫安之间,如此就可完成自动补偿。图10为依照本发明的较佳实施例的充放电控制器电流,相对于不同控制电压的变化。图11为依照本发明的较佳实施例的低通滤波器上,不同控制电压相对于回路参数的变化。将图9与图11做比对,可以发现回路参数从原本图9的大约百分之三十的变化量,降低至图11的大约百分之八的变化量,由此可见本发明确实可使回路的稳定度大幅改善。
综上所述,本发明在锁相回路(PLL)内加入自动侦测线路,能自动调整锁相回路操作,这种自动控制方式简洁,不需增加模拟数字转换器(ADC)、数字模拟转换器(DAC)及复杂的数字控制电路,即可达成自动控制的功能,简化了设计问题。另一方面由于采取模拟控制方式,还可减小数字信号造成的干扰。
虽然本发明已经以较佳实施例公开如上,然而其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围应以后附的权利要求范围所界定者为准。

Claims (24)

1.一种锁相回路,包括:
相位比较器,用以接收输入信号与回授信号并比较二者的相位;
充放电单元,其电性连接该相位比较器,并根据该相位比较器的比较结果输出控制信号,其中,该充放电单元包含补偿单元,用以依据第一补偿值来补偿该控制信号;
低通滤波器,其电性连接该充放电单元,用以过滤该充放电单元所输出的该控制信号;
受控振荡器,其电性连接该低通滤波器,用以将经该低通滤波器过滤的该控制信号转换成一控制电流,以根据该控制电流来决定输出信号的频率并输出该输出信号,其中该受控振荡器包含复制单元,该复制单元电性连接于该补偿单元,且该复制单元藉由该控制电流的复制来产生多个候选电流,并参照所述多个候选电流来产生该第一补偿值;以及
回授单元,其电性连接至该受控振荡器,用以依据该输出信号提供该回授单元而产生该回授信号给该相位比较器。
2.如权利要求1所述的锁相回路,其中,该充放电单元还包含充放电控制器,其电性连接该补偿单元、该相位比较器与该低通滤波器,用以根据该相位比较器的比较结果与该补偿单元的输出来决定并产生该控制信号。
3.如权利要求2所述的锁相回路,其中,该充放电控制器包含:
第一开关,该第一开关的第一端电性连接至第一电压,其中该第一开关依据该相位比较器的比较结果来决定该第一开关的连接状态;
充电电流源,该充电电流源的第一端连接至该第一开关的第二端,而该充电电流源的第二端的信号作为该控制信号,其中,该充电电流源依据该补偿单元的输出来决定其电流值;
放电电流源,该放电电流源的第一端连接至该充电电流源的第二端,其中,该放电电流源依据该补偿单元的输出来决定其电流值;以及
第二开关,其第一端电性连接至该放电电流源的第二端,而该第二开关的第二端电性连接至第二电压,其中该第二开关依据该相位比较器的比较结果来决定其连接状态。
4.如权利要求3所述的锁相回路,其中,该第一电压为电源电压,而该第二电压为接地电压。
5.如权利要求3所述的锁相回路,其中,该补偿单元包含:
第一电流源,该第一电流源的第一端连接至该第一电压;
第二电流源,该第二电流源的第一端连接至该第一电流源的第二端与该复制单元的输出,而该第二电流源的第二端电性连接至该第二电压;
第三电流源,该第三电流源的第二端电性连接至该第二电压,其中,该第三电流源依据该第二电流源来决定其电流值;以及
第四电流源,该第四电流源的第一端连接至该第一电压,而该第四电流源的第二端电性连接至该第三电流源的第一端;
其中,该充电电流源依据该第四电流源来决定其电流值,而该放电电流源则依据该第二电流源来决定其电流值。
6.如权利要求5所述的锁相回路,其中,该补偿单元还包括:
第一转换电路,其电性连接于该第二电流源的第一端与该低通滤波器之间,用以将经该低通滤波器过滤的该控制信号转换为回馈电流,并将该回馈电流传送至该第二电流源的第一端。
7.如权利要求1所述的锁相回路,其中,该低通滤波器包含:
电阻,该电阻的第一端电性连接于该充放电单元与该受控振荡器之间;
第一电容,该第一电容的第一端电性连接至该电阻的第二端,而该第一电容的第二端电性连接至第三电压;以及
第二电容,该第二电容的第一端电性连接至该电阻的第一端,而该第二电容的第二端电性连接至该第三电压。
8.如权利要求7所述的锁相回路,其中,该第三电压为接地电压。
9.如权利要求1所述的锁相回路,其中,该受控振荡器还包含:
第二转换电路,用以将经该低通滤波器所过滤的该控制信号转换为该控制电流;以及
流控振荡电路,其电性连接该第二转换电路,用以依据该控制电流决定该输出信号的频率,并输出该输出信号;
其中,该复制单元电性连接至该第二转换电路,用以复制该控制电流以作为该第一补偿值。
10.如权利要求9所述的锁相回路,其中,该第二转换电路包括:
第五电流源,该第五电流源的第一端电性连接至第四电压,其用以输出该控制电流,其中,该第五电流源依据该控制信号来决定其电流值。
11.如权利要求10所述的锁相回路,其中,该第四电压为电源电压。
12.如权利要求9所述的锁相回路,其中,该流控振荡电路包括:
奇数个非门,该些非门相互串接成非门串,该非门串的输入端电性连接至该非门串的输出端,而该非门串的输出端提供该输出信号,其中该些非门的操作速度由该控制电流所决定。
13.如权利要求9所述的锁相回路,其中,该复制单元包括:
多个候选电流源,其耦接至该第二转换电路,其中该每一候选电流源依据该控制电流来各自决定其本身的输出电流值,以产生所述多个候选电流;以及
多工器,其电性连接该些候选电流源,其中该多工器根据另一控制信号选择该些候选电流的其中之一作为该第一补偿值。
14.如权利要求9所述的锁相回路,其中,该复制单元包括:
多个候选电流源,其耦接至该第二转换电路,其中该每一候选电流源依据该控制电流来各自决定其本身的输出电流值,以产生所述多个候选电流;以及
多个候选开关,分别电性连接于该些候选电流源的其中之一,其中,该每一候选开关各自根据另一控制信号来决定其本身的导通状态;
其中,通过该些候选开关的导通状态来决定该复制单元选择至少一个该候选电流,并以被选择的候选电流的总和作为该第一补偿值。
15.一种锁相回路,包括:
低通滤波器;
相位比较器,用以接收输入信号与回授信号并比较二者的相位;
充放电单元,包括:
充放电控制器,其电性连接于该相位比较器与该低通滤波器,并包括充电电流源与放电电流源,其中所述充放电控制器根据该相位比较器的比较结果输出控制信号给该低通滤波器;以及
补偿单元,其电性连接该充放电控制器与该低通滤波器,并依据经该低通滤波器过滤的控制信号来调整所述充电电流源与所述放电电流源,以决定对该充放电控制器所输出该控制信号的补偿量;
受控振荡器,其电性连接该低通滤波器,用以接收经该低通滤波器过滤的该控制信号以产生输出信号并决定该输出信号的频率;以及
回授单元,其电性连接至该受控振荡器,用以依据该输出信号来产生该回授信号给该相位比较器。
16.如权利要求15所述的锁相回路,其中,该充放电控制器包括:
第一开关,该第一开关的第一端电性连接至第一电压,其中,该第一开关依据该相位比较器的比较结果来决定其连接状态;以及
第二开关,该第二开关的第一端电性连接至该放电电流源的第二端,而该第二开关的第二端电性连接至第二电压,其中,该第二开关依据该相位比较器的比较结果来决定其连接状态,
其中,所述充电电流源的第一端连接至该第一开关的第二端,而所述充电电流源的第二端的信号作为该控制信号,其中,所述充电电流源依据该补偿单元的输出来决定其电流值,
所述放电电流源的第一端连接至该充电电流源的第二端,其中,所述放电电流源依据该补偿单元的输出来决定其电流值。
17.如权利要求16所述的锁相回路,其中,该第一电压为电源电压,而该第二电压为接地电压。
18.如权利要求16所述的锁相回路,其中,该补偿单元包括:
第一转换电路,用以将该控制信号转换为回馈电流并将其输出;
第一电流源,该第一电流源的第一端连接至该第一电压;
第二电流源,该第二电流源的第一端连接至该第一电流源的第二端与该第一转换电路的输出,而该第二电流源的第二端电性连接至该第二电压;
第三电流源,该第三电流源的第二端电性连接至该第二电压,其中,该第三电流源依据该第二电流源的电流值来决定其电流值;以及
第四电流源,该第四电流源的第一端连接至该第一电压,而该第四电流源的第二端电性连接至该第三电流源的第一端;
其中,该充电电流源依据该第四电流源的电流值来决定其电流值,而该放电电流源则依据该第二电流源的电流值来决定其电流值。
19.如权利要求15所述的锁相回路,其中,该低通滤波器包含:
电阻,该电阻的第一端电性连接于该充放电单元与该受控振荡器之间;
第一电容,该第一电容的第一端电性连接至该电阻的第二端,而该第一电容的第二端电性连接至第三电压;以及
第二电容,该第二电容的第一端电性连接至该电阻的第一端,而该第二电容的第二端电性连接至该第三电压。
20.如权利要求19所述的锁相回路,其中,该第三电压为接地电压。
21.如权利要求15所述的锁相回路,其中,该受控振荡器包含:
第二转换电路,用以将经该低通滤波器过滤的该控制信号转换为控制电流;以及
流控振荡电路,其电性连接该第二转换电路,用以输出该输出信号,其中,该输出信号的频率依据该控制电流来决定。
22.如权利要求21所述的锁相回路,其中,该第二转换电路包括:
第五电流源,该第五电流源的第一端电性连接至第四电压,其第二端输出该控制电流,其中,该第五电流源依据该控制信号来决定其电流值。
23.如权利要求22所述的锁相回路,其中,该第四电压为电源电压。
24.如权利要求21所述的锁相回路,其中,该流控振荡电路包括:
奇数个非门,该些非门相互串接成非门串,该非门串的输入端电性连接至该非门串的输出端,而该非门串的输出端提供该输出信号,其中,该些非门的操作速度由该控制电流所决定。
CN2006101157161A 2006-08-11 2006-08-11 锁相回路 Expired - Fee Related CN101123433B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2006101157161A CN101123433B (zh) 2006-08-11 2006-08-11 锁相回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2006101157161A CN101123433B (zh) 2006-08-11 2006-08-11 锁相回路

Publications (2)

Publication Number Publication Date
CN101123433A CN101123433A (zh) 2008-02-13
CN101123433B true CN101123433B (zh) 2012-02-01

Family

ID=39085634

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2006101157161A Expired - Fee Related CN101123433B (zh) 2006-08-11 2006-08-11 锁相回路

Country Status (1)

Country Link
CN (1) CN101123433B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101674081B (zh) * 2009-10-15 2012-04-25 凌阳科技股份有限公司 具自我校正回路稳定性与频宽的频率合成系统
CN103929174B (zh) * 2013-01-15 2017-09-29 中芯国际集成电路制造(上海)有限公司 一种锁相环电路
CN109450442A (zh) * 2018-11-14 2019-03-08 四川长虹电器股份有限公司 一种内置电流源的锁相环

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1234925A (zh) * 1996-09-25 1999-11-10 诺基亚电信公司 电压控制振荡器的控制
CN1677866A (zh) * 2004-04-01 2005-10-05 联发科技股份有限公司 具控频灵敏度补偿能力的锁相回路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1234925A (zh) * 1996-09-25 1999-11-10 诺基亚电信公司 电压控制振荡器的控制
CN1677866A (zh) * 2004-04-01 2005-10-05 联发科技股份有限公司 具控频灵敏度补偿能力的锁相回路

Also Published As

Publication number Publication date
CN101123433A (zh) 2008-02-13

Similar Documents

Publication Publication Date Title
EP1689088B1 (en) Spread spectrum clock generation circuit and a method of controlling thereof
US6553089B2 (en) Fractional-N frequency synthesizer with fractional compensation method
US7327182B2 (en) Switched capacitor filter and feedback system
Yang et al. A low jitter 0.3-165 MHz CMOS PLL frequency synthesizer for 3 V/5 V operation
US7443254B2 (en) Relaxation oscillator with propagation delay compensation for improving the linearity and maximum frequency
KR20130019428A (ko) 바이어스 노드들에 대한 감소된 커플링을 갖는 pll 전하 펌프
CN102684685B (zh) 锁相回路及其方法
JP4216075B2 (ja) フラクショナル補償法(fractionalcompensationmethod)を使用するフラクショナルn周波数シンセサイザ(fractional−nfrequencysynthesizer)
US8305155B2 (en) Phase locked loop circuit with variable voltage sources
US7446595B2 (en) Charge pump circuit with power management
CN101123433B (zh) 锁相回路
JPWO2003090358A1 (ja) デュアルループpll
CN104956591A (zh) 锁相回路和用于操作该锁相回路的方法
Elmallah et al. A 3.2-GHz 405 fs rms Jitter–237.2 dB FoM JIT ring-based fractional-N synthesizer
US20030085743A1 (en) Phase locked loop circuit
US7042278B2 (en) Voltage reference circuit with reduced power consumption
CN103001629B (zh) 自适应可变带宽锁相环
US7639087B2 (en) Phase-locked loop
JPH0993125A (ja) Pllシンセサイザ回路
US10756739B1 (en) Charge pump and active loop filter with shared unity gain buffer
US10715156B1 (en) PLL for continuous-time delta-sigma modulator based ADCs
US8373465B1 (en) Electronic device and method for phase locked loop
Lai et al. A 10-GHz CMOS PLL with an agile VCO calibration
KR102316443B1 (ko) 지연 잠금 루프의 지연 범위를 제어하는 지연 잠금 회로 및 방법
US20050266816A1 (en) PLL synthesizer

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120201

Termination date: 20160811