CN101098162A - 一种长扰码相位偏移码字生成的方法和装置 - Google Patents

一种长扰码相位偏移码字生成的方法和装置 Download PDF

Info

Publication number
CN101098162A
CN101098162A CNA2006100904478A CN200610090447A CN101098162A CN 101098162 A CN101098162 A CN 101098162A CN A2006100904478 A CNA2006100904478 A CN A2006100904478A CN 200610090447 A CN200610090447 A CN 200610090447A CN 101098162 A CN101098162 A CN 101098162A
Authority
CN
China
Prior art keywords
long
phase
phase deviation
scrambling code
sequence
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2006100904478A
Other languages
English (en)
Other versions
CN101098162B (zh
Inventor
冯立国
陈月峰
梁戈超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Priority to CN2006100904478A priority Critical patent/CN101098162B/zh
Priority to PCT/CN2007/000534 priority patent/WO2008003199A1/zh
Publication of CN101098162A publication Critical patent/CN101098162A/zh
Application granted granted Critical
Publication of CN101098162B publication Critical patent/CN101098162B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/10Code generation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/0074Code shifting or hopping

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Mram Or Spin Memory Techniques (AREA)

Abstract

本发明公开了一种长扰码相位偏移码字生成的方法和装置,其包括以下步骤:由长扰码码字相位偏移量确定长扰码序列X、Y的相位旋转矩阵;根据所述步骤A确定的相位旋转矩阵及生成向量旋转得到相位偏移生成向量;根据所述步骤B确定的相位偏移生成向量以及长扰码序列X、Y旋转得到相位偏移后的序列值;生成相位偏移后的序列值,生成相位偏移后的长扰码码字。本发明方法和装置由于只使用了4个列向量就完成了长扰码相位偏移码字的生成,与寄存器移位和矩阵旋转长扰码序列相位这两种方法相比,使用的数据量大大减少,而且可以快速得到相位偏移后的长扰码码字,系统设计也相对简单,易于实现。

Description

一种长扰码相位偏移码字生成的方法和装置
技术领域
本发明涉及一种移动通信领域的方法和装置,尤其涉及的是一种宽带码分多址系统中长扰码相位偏移码字的生成方法和装置。
背景技术
在现有技术的宽带码分多址通信系统中,为了抗干扰、抗多径、抗截获、保密、多址通信、实现同步等,采用一个伪随机码序列对信号进行加密,也就是对扩频信号进行加扰。
当基站通过射频接收得到用户发送的基带信号时,需要对接收到的基带信号进行加扰的逆操作也就是解扰。在宽带码分多址通信系统中,上行链路通常采用Gold码的长扰码实现信号的加扰,所以基站也相应采用Gold码的长扰码对基带信号进行解扰。
用于加扰和解扰的Gold长扰码是复数扰码,3GPP TS 25.213协议中介绍Gold码的长扰码码字生成和长扰码序列相位偏移方法如图1所示。复数长扰码码字Clong,n(i)是由Clong,1,n(i)和Clong,2,n(i),i=0,1,2,...,38399两个序列按照下面的公式生成:
Clong,n(i)=clong,1,n(i)(1+j(-1)iclong,2,n(2i/2))
这里,i=0,1,...,38399,表示取最近的较小的整数。
Clong,1,n和Clong,2,n序列是由两个二进制m序列的38400个码片的模2加产生的,这两个二进制m序列是由25阶生成多项式产生的,命X和Y代表两个m序列,X序列是由生成多项式X25+X3+1产生的,Y序列是由生成多项式Y25+Y3+Y2+Y+1产生的,两个序列共同构成Gold序列。
图1所示给出了现有技术的3GPP TS 25.213协议中描述的长扰码码字生成和长扰码序列相位偏移的方法,这种长扰码序列相位偏移的方法的缺点是每次只能移动长扰码序列一个相位,对于长扰码码字相位偏移量较大时需要多次移位才能完成。
在宽带码分多址系统中,上行解扰装置在对基带信号进行解扰时,有时需要从一个无线帧即38400个码片的某个中间位置开始解扰,那么就需要根据长扰码序列的初始值得到38400个码片的某个中间位置开始的长扰码码字,如果采用图1所示的方法,需要将长扰码序列的初始值经过多次移位,才能得到相位偏移后的长扰码码字,这样做效率比较低,而且硬件设计复杂。
从图1中可以看出,每次生成长扰码码字使用的长扰码序列X、Y都是25比特的,从长扰码序列X、Y抽出特定的比特模2相加得到Clong,1,n和Clong,2,n这两个序列的值,然后由公式得到当前相位长扰码序列X、Y对应的长扰码码字。
如果想得到下个相位的长扰码码字,就要根据长扰码序列生成多项式得到新的相位的长扰码序列X1、Y1,进而得到下个相位的Clong,1,n和Clong,2,n这两个序列的值,最后得到下个相位的长扰码码字。从长扰码序列的初始值开始,一共要生成38400个不同相位的复数长扰码码字,这样也就有38400组不同相位的长扰码序列X、Y以及Clong,1,n和Clong,2,n序列值。
在宽带码分多址系统中,经常需要根据当前相位的长扰码序列X、Y来得到相位偏移n个相位后的复数长扰码码字,也就是要产生相位偏移的长扰码码字。
目前长扰码相位偏移码字的生成方法主要有两种,第一种方法是使用寄存器,按照3GPP TS 25.213协议中所描述的方法对长扰码序列X、Y进行移位,得到相位偏移后的长扰码序列X′、Y′,然后按照长扰码生成公式得到相位偏移后长扰码码字;第二种方法是使用矩阵对长扰码序列X、Y进行旋转,得到相位旋转后的长扰码序列X′、Y′,然后按照长扰码生成公式得到相位偏移后长扰码码字。
上述第一种方法对于相位偏移量较大时,需要多次移位才能完成长扰码序列X、Y的相位旋转,系统处理延时较大,设计也比较复杂,资源用量也比较大。第二种方法虽然对于相位偏移量较大时可以通过矩阵快速完成长扰码序列X、Y的相位旋转,但是由于长扰码序列相位旋转矩阵是2个25行25列的矩阵,而且对于不同的相位偏移量需要不同的旋转矩阵,这样在进行长扰码序列的相位旋转时需要2×25×25=1250比特的数据,这些数据在进行相位旋转时必须并行使用,因为如果串行的话,无法满足解扰器的实时处理要求。
这样需要存储的数据位宽太宽,而对于一般的存储器来说,其基本的存储器单元存储的数据宽度一般都有最大值,超过这个值,就要多块基本存储单元去拼凑这个数据宽度,一般的宽度在100个比特以内,所以存储旋转矩阵参数要耗费的存储器资源比较多。
因此找到一种快速实现长扰码相位偏移码字生成的方法和装置,降低系统设计的复杂性,提高硬件系统的可实现性是十分必要的。
发明内容
本发明目的在于提供一种长扰码相位偏移码字生成的方法和装置,克服上述长扰码相位偏移码字生成方法存在的资源消耗量较大,系统设计复杂的缺点。
本发明的技术方案包括:
一种长扰码相位偏移码字生成的方法,其包括以下步骤:
A:由长扰码码字相位偏移量确定长扰码序列X、Y的相位旋转矩阵;
B:根据所述步骤A确定的相位旋转矩阵及Clong,1,x,n、Clong,2,x,n、Clong,1,y,n、Clong,2,y,n生成向量旋转得到Clong,1,x,n、Clong,2,x,n、Clong,1,y,n、Clong,2,y,n相位偏移生成向量;
C:根据所述步骤B确定的Clong,1,x,n、Clong,2,x,n、Clong,1,y,n、Clong,2,y,n相位偏移生成向量以及长扰码序列X、Y旋转得到相位偏移后的Clong,1,x,n、Clong,2,x,n、Clong,1,y,n、Clong,2,y,n序列值;
D:根据所述步骤C得到的相位偏移后的Clong,1,x,n、Clong,2,x,n、Clong,1,y,n、Clong,2,y,n序列值生成相位偏移后的Clong,1,n和Clong,2,n序列值;
E:根据所述步骤D得到的相位偏移后的Clong,1,n和Clong,2,n序列值生成相位偏移后的长扰码码字;
其中,Clong,1,x,n是长扰码序列X的第0比特,Clong,2,x,n是由长扰码序列X的第4,7,18比特模2相加得到;Clong,1,y,n是长扰码序列Y的第0比特,Clong,2,y,n是由长扰码序列Y的第4,6,17比特模2相加得到。
一种长扰码相位偏移码字生成的装置,其中,包括以下输入数据和功能模块,所述输入数据包括:长扰码码字相位偏移值、长扰码序列X、长扰码序列Y;
所述功能模块包括:长扰码码字相位偏移值判断模块,Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器地址生成模块,Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器地址生成模块,Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器模块,Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器模块,Clong,1,n、Clong,2,n序列生成模块,长扰码码字生成模块;
其中,Clong,1,x,n是长扰码序列X的第0比特,Clong,2,x,n是由长扰码序列X的第4,7,18比特模2相加得到;Clong,1,y,n是长扰码序列Y的第0比特,Clong,2,y,n是由长扰码序列Y的第4,6,17比特模2相加得到。
所述的装置,其中,所述长扰码码字相位偏移值用于输入到长扰码码字相位偏移值判断模块,由长扰码码字相位偏移值判断模块进行长扰码码字相位偏移值的判断,并输出有效长扰码码字相位偏移值到Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器地址生成模块和Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器地址生成模块。
所述的装置,其中,所述Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器地址生成模块和Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器地址生成模块用于生成Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器和Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器的读地址,并根据这两个读地址分别从Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器模块和Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器模块中,读出Clong,1,x,n、Clong,2,x,n相位偏移生成向量和Clong,1,y,n、Clong,2,y,n相位偏移生成向量,并输入到Clong,1,n、Clong,2,n序列生成模块。
所述的装置,其中,所述Clong,1,n、Clong,2,n序列生成模块用于根据Clong,1,x,n、Clong,2,x,n相位偏移生成向量和Clong,1,y,n、Clong,2,y,n相位偏移生成向量以及长扰码序列X、长扰码序列Y旋转得到相位偏移后的Clong,1,n和Clong,2,n序列值,将相位偏移后的Clong,1,n和Clong,2,n序列输入到长扰码码字生成模块,得到相位偏移后的长扰码码字。
本发明所提供的一种长扰码相位偏移码字生成的方法和装置,由于只使用了4个列向量就完成了长扰码相位偏移码字的生成,与寄存器移位和矩阵旋转长扰码序列相位这两种方法相比,使用的数据量大大减少,而且可以快速得到相位偏移后的长扰码码字,系统设计也相对简单,易于实现。
附图说明
图1为现有技术的3GPP TS 25.213协议中长扰码码字生成和长扰码序列相位偏移的原理图;
图2为本发明的长扰码相位偏移码字生成方法的流程图;
图3为本发明的长扰码相位偏移码字生成装置的结构框图;
具体实施方式
下面结合附图和实施例对本发明做进一步详细说明。
采用本发明的长扰码相位偏移码字生成方法可以通过长扰码序列初始值做一次旋转就可以直接得到相位偏移后的长扰码码字。本发明方法的核心思想是:从当前相位的长扰码序列X、Y直接旋转得到相位偏移后长扰码码字的Clong,l,n和Clong,2,n序列。
由图1可以看到Clong,1,n和Clong,2,n序列是由长扰码序列X、Y的若干比特模2相加得到的,可设Clong,1,n由X序列的若干抽头模2相加结果Clong,1,x,n和Y序列的若干抽头模2相加结果Clong,1,y,n模2相加得到,Clong,2,n由X序列的若干抽头模2相加结果Clong,2,x,n和Y序列的若干抽头模2相加结果Clong,2,y,n模2相加得到。
本发明方法可以利用相位旋转矩阵对Clong,1,x,n、Clong,2,x,n、Clong,1,y,n和Clong,2,y,n生成列向量进行旋转得到4个与长扰码码字相位偏移量对应的Clong,1,x,n、Clong,2,x,n、Clong,1,y,n和Clong,2,y,n的相位偏移生成列向量,再根据Clong,1,x,n、Clong,2,x,n、Clong,1,y,n和Clong,2,y,n相位偏移生成列向量对长扰码序列X、Y进行旋转,就可以得到相位偏移后的Glong,1,x,n、Clong,2,x,n、Clong,1,y,n和Clong,2,y,n序列值,进而可以生成Clong,1,n和Clong,2,n序列,然后得到长扰码码字数据。
本发明的所述长扰码相位偏移码字生成方法包括以下步骤:
A:由长扰码码字相位偏移量确定长扰码序列X、Y的相位旋转矩阵。
B:根据步骤A确定的相位旋转矩阵及Clong,1,x,n、Clong,2,x,n、Clong,1,y,n、Clong,2,y,n生成向量旋转得到Clong,1,x,n、Clong,2,x,n、Clong,1,y,n、Clong,2,y,n相位偏移生成向量。
C:根据步骤B确定的Clong,1,x,n、Clong,2,x,n、Clong,l,y,n、Clong,2,y,n相位偏移生成向量以及长扰码序列X、Y旋转得到相位偏移后的Clong,1,x,n、Clong,2,x,n、Clong,l,y,n、Clong,2,y,n序列值。
D:根据步骤C得到的相位偏移后的Clong,1,x,n、Clong,2,x,n、Clong,1,y,n、Clong,2,y,n序列值生成相位偏移后的Clong,1,n和Clong,2,n序列值。
E:根据步骤D得到的相位偏移后的Clong,1,n和Clong,2,n序列值生成相位偏移后的长扰码码字。
上述宽带码分多址系统中的长扰码相位偏移码字生成步骤,给出了一种快速完成长扰码相位偏移码字生成的方法。
本发明的长扰码相位偏移码字生成装置结构如图3所示,长扰码相位偏移码字生成装置包括3个输入数据和7个功能模块,所述输入数据包括:长扰码码字相位偏移值、长扰码序列X、长扰码序列Y;所述功能模块包括:长扰码码字相位偏移值判断模块,Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器地址生成模块,Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器地址生成模块,Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器模块,Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器模块,Clong,1,n、Clong,2,n序列生成模块,长扰码码字生成模块。
首先,将长扰码码字相位偏移值输入到长扰码码字相位偏移值判断模块,由长扰码码字相位偏移值判断模块进行长扰码码字相位偏移值的判断,并输出有效长扰码码字相位偏移值到Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器地址生成模块和Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器地址生成模块;
Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器地址生成模块和Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器地址生成模块生成Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器和Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器的读地址,根据这两个读地址分别从Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器模块和Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器模块中读出Clong,1,x,n、Clong,2,x,n相位偏移生成向量和Clong,1,y,n、Clong,2,y,n相位偏移生成向量,并输入到Clong,1,n、Clong,2,n序列生成模块;
Clong,1,n、Clong,2,n序列生成模块根据Clong,l,x,n、Clong,2,x,n相位偏移生成向量和Clong,1,y,n、Clong,2,y,n相位偏移生成向量,以及长扰码序列X、长扰码序列Y旋转得到相位偏移后的Clong,1,n和Clong,2,n序列值,将相位偏移后的Clong,1,n和Clong,2,n序列值输入到长扰码码字生成模块,得到相位偏移后的长扰码码字。
以下将对本发明的较佳实施例进行更详细的说明,本发明的长扰码相位偏移码字生成方法中,相位偏移矩阵XT和YT的生成方法为:
对于X序列,由X序列的生成多项式可知,偏移一个相位后得到的序列X1的23到0比特是X序列的24到1比特,序列X1的第24比特为X序列第0比特和第3比特的模2相加的结果,所以相位偏移矩阵XT的第24列参数中第23行为1其余行为0,第23列参数中第22行为1其余行为0,...,第1列参数中第0行为1其余行为0,第0列参数中第24行和21行为1其余行为0;
对于Y序列,由X序列的生成多项式可知,偏移一个相位后得到的序列Y1的23到0比特是Y序列的24到1比特,序列Y1的第24比特为Y序列第0比特、第1比特、第2比特和第3比特的模2相加的结果,所以相位偏移矩阵YT的第24列参数中第23行为1其余行为0,第23列参数中第22行为1其余行为0,...,第1列参数中第0行为1其余行为0,第0列参数中第24行、23行、22行和21行为1其余行为0。所述相位偏移矩阵XT和YT参数如下:
Figure A20061009044700111
Figure A20061009044700121
本发明的长扰码相位偏移码字生成方法中,Clong,1,x,n、Clong,2,x,n生成向量和Clong,1,y,n、Clong,2,y,n生成向量生成方法为:Clong,1,x,n是长扰码序列X的第0比特,所以Clong,1,x,n生成向量为[0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,1]T,Clong,2,x,n是由长扰码序列X的第4,7,18比特模2相加得到,所以Clong,2,x,n生成向量为[0,0,0,0,0,0,1,0,0,0,0,0,0,0,0,0,0,1,0,0,1,0,0,0,0]T,Clong,1,y,n是长扰码序列Y的第0比特,所以Clong,1,y,n生成向量为[0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,1]T,Clong,2,y,n是由长扰码序列Y的第4,6,17比特模2相加得到,所以Clong,2,y,n生成向量为[0,0,0,0,0,0,0,1,0,0,0,0,0,0,0,0,0,0,1,0,1,0,0,0,0]T
如图2所示为本发明的长扰码相位偏移码字生成方法的流程图。由于3GPP TS 25.213协议中的加法运算都是模2相加的加法,所以以下运算中涉及到的加法都是模2相加的。由长扰码码字相位偏移量n分别计算XT和YT矩阵的n次幂,然后将Clong,1,x,n、Clong,2,x,n的生成向量作为列向量右乘XT的n次幂得到偏移n个相位后的Clong,1,x,n、Clong,2,x,n的相位偏移生成向量。
同理,将Clong,1,y,n、Clong,2,y,n的生成向量作为列向量右乘YT的n次幂得到偏移n个相位后的Clong,1,y,n、Clong,2,y,n的相位偏移生成向量,将长扰码序列X作为行向量左乘偏移n个相位后的Clong,l,x,n、Clong,2,x,n的相位偏移生成列向量,得到偏移n个相位后的Clong,1,x,n、Clong,2,x,n序列值,然后将长扰码序列Y作为行向量左乘偏移n个相位后的Clong,1,y,n、Clong,2,y,n的相位偏移生成列向量,得到偏移n个相位后的Clong,1,y,n、Clong,2,y,n序列值,这样由Clong,1,x,n、Clong,2,x,n、Clong,1,y,n、Clong,2,y,n序列值计算得到了相位偏移n个相位后的Clong,1,n和Clong,2,n序列值,进而可以得到偏移n个相位后的长扰码码字。
在宽带码分多址系统中,每个无线帧包含38400个码片数据,分为15个时隙,每个时隙包含2560个码片数据。在上行解扰器中,一般都是从15个时隙中的某个时隙的起始处开始进行解扰,也就是说长扰码码字的相位偏移量一般为2560×n(n=0,1,2,...,13,14)。
为了简化设计,减少矩阵之间的乘法而造成的资源消耗,使用本发明所述的方法预先计算得到相位偏移量为2560×n(n=0,1,2,...,13,14)的Clong,1,x,n、Clong,2,x,n相位偏移生成列向量和Clong,1,y,n、Clong,2,y,n相位偏移生成列向量共60个列相量,将与序列X有关的生成相量存储在一个存储器中,将与序列Y有关的生成相量存储在另一个存储器中,由于每个存储器只是存储30个25比特的列向量,所以每个储存器的容量很小。
当长扰码相位偏移码字生成装置需要产生相位偏移的长扰码码字时,只需要根据相位偏移量的值来产生这两个存储器的读地址,得到与相位偏移量对应的Clong,1,x,n、Clong,2,x,n、Clong,1,y,n、Clong,2,y,n相位偏移生成列相量,将长扰码序列X、Y分别与Clong,1,x,n、Clong,2,x,n、Clong,1,y,n、Clong,2,y,n相位偏移生成相量相乘得到相位偏移后的Clong,1,n和Clong,2,n序列值,进而可以得到相位偏移后的长扰码码字。这样只利用了两块小容量存储器和一次简单的矩阵乘法就完成了长扰码相位偏移码字的生成,节省了硬件资源。
如图3所示为本发明的长扰码相位偏移码字生成装置实施例的结构框图。所述长扰码相位偏移码字生成装置首先判断长扰码码字相位偏移量的值,如果长扰码相位偏移量的值为2560×n(n=0,1,2,...,13,14),则作为有效偏移量值输送给Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器地址生成模块和Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器地址生成模块,生成其读地址,根据这两个读地址分别从Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器模块和Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器模块中读出Clong,1,x,n、Clong,2,x,n相位偏移生成向量和Clong,1,y,n、Clong,2,y,n相位偏移生成向量,并输入到Clong,1,n、Clong,2,n序列生成模块。
Clong,1,n、Clong,2,n序列生成模块根据Clong,1,x,n、Clong,2,x,n相位偏移生成向量和Clong,1,y,n、Clong,2,y,n相位偏移生成向量以及长扰码序列X、长扰码序列Y计算得到相位偏移后的Clong,1,n和Clong,2,n序列值,将相位偏移后的相位偏移后的Clong,1,n和Clong,2,n序列值输入到长扰码码字生成模块,得到相位偏移后的长扰码码字。
如果长扰码相位偏移量的值不在2560×n(n=0,1,2,...,13,14)这15值内,则认为是无效相位偏移值。由于矩阵中的元素只有1或0两种值,X、Y序列元素也只有1或0两种值,乘法用逻辑与、模2加法用逻辑异或在硬件电路中都很容易实现。
下面根据图3,举实例说明本发明装置的工作方式。例如,Gold扰码号为32,即X=[1,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,0,1,0,0,0,0,0],Y=[1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1,1],长扰码相位偏移量为2560,则长扰码相位偏移值判断模块将这个偏移值作为有效偏移值输送给Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器地址生成模块和Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器地址生成模块生成Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器和Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器的读地址,然后根据这两个读地址分别读出相位偏移量为2560的Clong,1,x,n、Clong,2,x,n、Clong,1,y,n、Clong,2,y,n相位偏移生成向量;Clong,1,n、Clong,2,n序列生成模块根据Clong,1,x,n、Clong,2,x,n相位偏移生成向量和Clong,1,y,n、Clong,2,y,n相位偏移生成向量以及长扰码序列X、长扰码序列Y计算得到相位偏移后的Clong,1,n(2560)和Clong,2,n(2560)序列值。
对于本例Clong,1,x,n相位偏移生成向量为[1,1,0,1,1,1,0,0,0,0,0,1,1,1,0,0,1,1,0,1,0,1,0,0,0]T,Clong,2,x,n相位偏移生成向量为[1,0,0,1,0,0,1,1,1,1,0,1,1,1,1,1,0,0,0,0,1,0,0,0,0]T Clong,1,y,n相位偏移生成向量为[0,0,0,0,0,0,1,1,0,0,1,1,1,0,0,1,1,1,0,0,1,0,1,1,0]T,Clong,2,y,n相位偏移生成向量为[0,1,1,0,1,0,1,1,1,1,1,1,1,1,1,0,0,0,0,1,0,0,0,0,1]T,长扰码序列X与Clong,1,x,n相位偏移生成向量相乘得到Clong,l,x,n为0,长扰码序列X与Clong,2,x,n相位偏移生成向量相乘得到Clong,2,x,n为1,长扰码序列Y与Clong,1,y,n相位偏移生成向量相乘得到Clong,1,y,n为1,长扰码序列Y与Clong,2,y,n相位偏移生成向量相乘得到Clong,2,y,n为0,Clong,1,n(2560)为Clong,l,x,n与Clong,1,y,n模2相加结果为1,Clong,2,n(25 60)为Clong,2,x,n与Clong,2,y,n模2相加结果为1,由长扰码生成公式可得到Clong,n(2560)等于1+j1。
通过采用本发明上述的方法和装置,与现有技术相比,本发明只使用了4个列向量就完成了长扰码相位偏移码字的生成,与寄存器移位和矩阵旋转长扰码序列相位这两种方法相比,使用的数据量大大减少,而且可以快速得到相位偏移后的长扰码码字,系统设计也相对简单,易于实现。
例如在长扰码相位的偏移量为2560,如果使用寄存器移位的方法则需要2560次移位才能完成长扰码序列的相位偏移,进而才能得到计算相位偏移码字的Clong,1,n和Clong,2,n序列,硬件资源消耗量很大,而且系统处理延时很大;使用矩阵旋转长扰码序列的方法,需要两个长扰码序列旋转矩阵,每个矩阵的数据量为25行25列,两个长扰码序列旋转矩阵共需要1250个数据点,进而才能得到计算相位偏移码字的Clong,1,n和Clong,2,n序列,需要的数据量很大,而且乘法运算的计算量很大。
而采用本发明所述的方法和装置,只需要4个25比特的列向量就可以完成相位偏移码字的生成,将预先计算得到的相位偏移量为2560的Clong,1,x,n、Clong,2,x,n相位偏移生成向量以及C1ong,1,y,n、Clong,2,y,n相位偏移生成向量存储在存储器中,生成相位偏移的长扰码码字时,只需要从存储器中读出Clong,1,x,n、Clong,2,x,n相位偏移生成向量以及Clong,1,y,n、Clong,2,y,n相位偏移生成向量,用长扰码序列X、Y作为行向量与Clong,1,x,n、Clong,2,x,n相位偏移生成向量和Clong,1,y,n、Clong,2,y,n相位偏移生成向量作一次旋转,就可以得到计算相位偏移码字的Clong,1,n和Clong,2,n序列,进而可以快速得到相位偏移为2560的长扰码码字。这样本发明系统设计的复杂性大大降低了,也节省大量的硬件资源。
应当理解的是,上述针对具体实施例的描述较为详细,但不能因此而理解为对本发明专利保护范围的限制,本发明的专利保护范围应以所附权利要求为准。

Claims (5)

1、一种长扰码相位偏移码字生成的方法,其包括以下步骤:
A:由长扰码码字相位偏移量确定长扰码序列X、Y的相位旋转矩阵;
B:根据所述相位旋转矩阵及Clong,1,x,n、Clong,2,x,n、Clong,1,y,n、Clong,2,y,n生成向量旋转得到Clong,1,x,n、Clong,2,x,n、Clong,1,y,n、Clong,2,y,n相位偏移生成向量;
C:根据所述Clong,1,x,n、Clong,2,x,n、Clong,1,y,n、Clong,2,y,n相位偏移生成向量以及长扰码序列X、Y旋转得到相位偏移后的Clong,1,x,n、Clong,2,x,n、Clong,1,y,n、Clong,2,y,n序列值;
D:根据所述相位偏移后的Clong,1,x,n、Clong,2,x,n、Clong,1,y,n、Clong,2,y,n序列值生成相位偏移后的Clong,1,n和Clong,2,n序列值;
E:根据所述相位偏移后的Clong,1,n和Clong,2,n序列值生成相位偏移后的长扰码码字;
其中,Clong,1,x,n是长扰码序列X的第0比特,Clong,2,x,n是由长扰码序列X的第4,7,18比特模2相加得到;Clong,1,y,n是长扰码序列Y的第0比特,Clong,2,y,n是由长扰码序列Y的第4,6,17比特模2相加得到,n为长扰码码字相位偏移量。
2、一种长扰码相位偏移码字生成的装置,其特征在于,包括以下输入数据和功能模块,所述输入数据包括:长扰码码字相位偏移值、长扰码序列X、长扰码序列Y;
所述功能模块包括:长扰码码字相位偏移值判断模块,Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器地址生成模块,Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器地址生成模块,Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器模块,Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器模块,Clong,1,n、Clong,2,n序列生成模块,长扰码码字生成模块;
其中,Clong,1,x,n是长扰码序列X的第0比特,Clong,2,x,n是由长扰码序列X的第4,7,18比特模2相加得到;Clong,1,y,n是长扰码序列Y的第0比特,Clong,2,y,n是由长扰码序列Y的第4,6,17比特模2相加得到。
3、根据权利要求2所述的装置,其特征在于,所述长扰码码字相位偏移值用于输入到长扰码码字相位偏移值判断模块,由长扰码码字相位偏移值判断模块进行长扰码码字相位偏移值的判断,并输出有效长扰码码字相位偏移值到Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器地址生成模块和Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器地址生成模块。
4、根据权利要求3所述的装置,其特征在于,所述Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器地址生成模块和Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器地址生成模块用于生成Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器和Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器的读地址,并根据这两个读地址分别从Clong,1,x,n、Clong,2,x,n相位偏移生成向量存储器模块和Clong,1,y,n、Clong,2,y,n相位偏移生成向量存储器模块中,读出Clong,1,x,n、Clong,2,x,n相位偏移生成向量和Clong,1,y,n、Clong,2,y,n相位偏移生成向量,并输入到Clong,1,n、Clong,2,n序列生成模块。
5、根据权利要求4所述的装置,其特征在于,所述Clong,1,n、Clong,2,n序列生成模块用于根据Clong,1,x,n、Clong,2,x,n相位偏移生成向量和Clong,1,y,n、Clong,2,y,n相位偏移生成向量以及长扰码序列X、长扰码序列Y旋转得到相位偏移后的Clong,1,n和Clong,2,n序列值,将相位偏移后的Clong,1,n和Clong,2,n序列输入到长扰码码字生成模块,得到相位偏移后的长扰码码字。
CN2006100904478A 2006-06-27 2006-06-27 一种长扰码相位偏移码字生成的方法和装置 Expired - Fee Related CN101098162B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN2006100904478A CN101098162B (zh) 2006-06-27 2006-06-27 一种长扰码相位偏移码字生成的方法和装置
PCT/CN2007/000534 WO2008003199A1 (fr) 2006-06-27 2007-02-14 Procédé et appareil de génération de symboles de codes de déphasage pour code d'embrouillage long

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2006100904478A CN101098162B (zh) 2006-06-27 2006-06-27 一种长扰码相位偏移码字生成的方法和装置

Publications (2)

Publication Number Publication Date
CN101098162A true CN101098162A (zh) 2008-01-02
CN101098162B CN101098162B (zh) 2010-08-18

Family

ID=38894176

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2006100904478A Expired - Fee Related CN101098162B (zh) 2006-06-27 2006-06-27 一种长扰码相位偏移码字生成的方法和装置

Country Status (2)

Country Link
CN (1) CN101098162B (zh)
WO (1) WO2008003199A1 (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011017977A1 (zh) * 2009-08-12 2011-02-17 中兴通讯股份有限公司 生成扰码的方法及装置
CN102238575A (zh) * 2010-04-30 2011-11-09 中兴通讯股份有限公司 一种建立上行无线链路的方法和系统
WO2012106895A1 (zh) * 2011-07-18 2012-08-16 华为技术有限公司 用于生成伪随机序列数据的数据序列的生成方法及设备
CN102891726A (zh) * 2012-09-10 2013-01-23 华为技术有限公司 一种产生Gold序列的方法及芯片
WO2013155785A1 (zh) * 2012-04-17 2013-10-24 中兴通讯股份有限公司 扰码的生成方法、装置和扰码的处理装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2379140B (en) * 2001-08-22 2004-11-10 Ubinetics Ltd Code generation
CN1642038A (zh) * 2003-07-11 2005-07-20 港湾网络有限公司 光同步数字传输系统并行帧同步加解扰码器的实现方法
CN1254132C (zh) * 2003-11-13 2006-04-26 西安交通大学 基于扰码的cdma—blast空时编码发射与接收方法
CN1787415B (zh) * 2004-12-08 2011-05-25 中兴通讯股份有限公司 实现伪随机码相位偏移的装置及其生成伪随机码的方法

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011017977A1 (zh) * 2009-08-12 2011-02-17 中兴通讯股份有限公司 生成扰码的方法及装置
CN101997570A (zh) * 2009-08-12 2011-03-30 中兴通讯股份有限公司 生成扰码的方法及装置
US8665925B2 (en) 2009-08-12 2014-03-04 Zte Corporation Method and device for generating scrambling code
CN101997570B (zh) * 2009-08-12 2014-04-30 中兴通讯股份有限公司 生成扰码的方法及装置
CN102238575A (zh) * 2010-04-30 2011-11-09 中兴通讯股份有限公司 一种建立上行无线链路的方法和系统
CN102238575B (zh) * 2010-04-30 2016-01-20 中兴通讯股份有限公司 一种建立上行无线链路的方法和系统
WO2012106895A1 (zh) * 2011-07-18 2012-08-16 华为技术有限公司 用于生成伪随机序列数据的数据序列的生成方法及设备
WO2013155785A1 (zh) * 2012-04-17 2013-10-24 中兴通讯股份有限公司 扰码的生成方法、装置和扰码的处理装置
CN103378917A (zh) * 2012-04-17 2013-10-30 中兴通讯股份有限公司 扰码的生成方法、装置和扰码的处理装置
CN103378917B (zh) * 2012-04-17 2016-01-20 中兴通讯股份有限公司 扰码的生成方法、装置和扰码的处理装置
CN102891726A (zh) * 2012-09-10 2013-01-23 华为技术有限公司 一种产生Gold序列的方法及芯片
CN102891726B (zh) * 2012-09-10 2015-04-08 华为技术有限公司 一种产生Gold序列的方法及芯片

Also Published As

Publication number Publication date
CN101098162B (zh) 2010-08-18
WO2008003199A1 (fr) 2008-01-10

Similar Documents

Publication Publication Date Title
CN101098162B (zh) 一种长扰码相位偏移码字生成的方法和装置
CN101072098A (zh) 宽带码分多址系统的长扰码序列相位偏移方法和装置
CN1144407C (zh) 码分多址通讯系统的信号接收装置
JP4119247B2 (ja) 通信システムにおける受信信号の処理方法及び装置
EP1241817A1 (en) Receiver
CN101610122B (zh) 一种并行帧同步的扰码装置及其解扰码装置
CN1237297A (zh) 同时多代码序列产生器和采用其的码分多址无线接收机
US20040062298A1 (en) System and method for detecting direct sequence spread spectrum signals using pipelined vector processing
CN103378917B (zh) 扰码的生成方法、装置和扰码的处理装置
CN101320084A (zh) 卫星定位信号的实时处理方法
CN101098325B (zh) 一种宽带码分多址系统长扰码码字并行生成方法和装置
CN105978595A (zh) 多模接收装置、多模发送装置和多模收发方法
CN1298123C (zh) 频移电路及频移方法
EP1847029B1 (en) Method and apparatus for despreading data in a wireless communication system
CN1250341A (zh) 用于码分多址移动终端的高位信道接收的设备和方法
CN101997570B (zh) 生成扰码的方法及装置
CN1691656B (zh) 在数字通信系统中生成扰码的方法及其装置
CN1925377B (zh) 一种wcdma下行多扰码生成的装置和方法
CN201541257U (zh) 移动通信系统用串行解扰解扩装置
CN101667844B (zh) 用于移动通信系统串行解扰解扩的装置及其方法
CN100428698C (zh) 测试hsdpa信道的传输性能的方法
CN1929320B (zh) 一种wcdma系统中实时产生辅助同步码的方法和装置
CN100530993C (zh) Wcdma小区搜索中多扰码并行产生器及其方法
Tell et al. A low area and low power programmable baseband processor architecture
CN100571054C (zh) 宽带码分多址通信系统中下行链路多径搜索方法及其装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100818

Termination date: 20150627

EXPY Termination of patent right or utility model