CN101009076B - 液晶显示器及液晶显示器驱动方法 - Google Patents

液晶显示器及液晶显示器驱动方法 Download PDF

Info

Publication number
CN101009076B
CN101009076B CN2006101317777A CN200610131777A CN101009076B CN 101009076 B CN101009076 B CN 101009076B CN 2006101317777 A CN2006101317777 A CN 2006101317777A CN 200610131777 A CN200610131777 A CN 200610131777A CN 101009076 B CN101009076 B CN 101009076B
Authority
CN
China
Prior art keywords
data driver
data
pixel data
driver
pulse signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2006101317777A
Other languages
English (en)
Other versions
CN101009076A (zh
Inventor
辜宗尧
蔡永裕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chi Mei Optoelectronics Corp
Original Assignee
Chi Mei Optoelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chi Mei Optoelectronics Corp filed Critical Chi Mei Optoelectronics Corp
Priority to CN2006101317777A priority Critical patent/CN101009076B/zh
Publication of CN101009076A publication Critical patent/CN101009076A/zh
Application granted granted Critical
Publication of CN101009076B publication Critical patent/CN101009076B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开一种液晶显示器,包括阵列式像素电路以及多个数据驱动器。数据驱动器用以驱动像素电路。数据驱动器包括第一数据驱动器以及第二数据驱动器。第一数据驱动器用以根据第一时钟脉冲频率接收像素数据,并根据第二时钟脉冲频率将部分的像素数据传送至第二数据驱动器,且第二时钟脉冲频率不同于第一时钟脉冲频率。

Description

液晶显示器及液晶显示器驱动方法
技术领域
本发明涉及一种平面显示器,尤其涉及一种使用晶体管对晶体管逻辑(Transistor to Transistor Logic,TTL)传输模式的平面显示器,以及显示器驱动方法。
背景技术
图1示出一种平面显示器100包括显示面板110以及印刷电路板120。显示面板110具有主动显示区(active display area)124,且主动显示区124具有阵列式像素电路,用以显示像素图像。每一像素例如是包括红色子像素,绿色子像素以及蓝色子像素,而且每一像素电路对应一个子像素。像素电路由对应的数据驱动器112所驱动。像素电路配置于玻璃基板126上,且数据驱动器112设置于主动显示区124以外邻近玻璃基板126的边缘处。印刷电路板120包括时序控制器122,用以传送像素数据、控制信号以及时钟脉冲信号至数据驱动器112。
印刷电路板120设置于玻璃基板126的后方以降低显示器100的宽度。时序控制器122透过悬挂于玻璃基板边缘的软性电路板(FPC)130与数据驱动器112之间传送例如是RSDS信号。
然而,由于这种玻璃覆晶(Chip On Glass,COG)传输架构必须使用多条软性电路板130来传送RSDS信号,因而增加整个平面显示器100的重量以及制造成本。另外,若为了降低平面显示器的重量及成本而使用玻璃走线(Wire OnArray,WOA)传输架构,直接在玻璃基板上配置数据驱动器之间的传输线来传送RSDS信号,又会产生信号线阻抗过大的问题,严重影响平面显示器的成品率。
发明内容
有鉴于此,本发明的目的就是在提供一种液晶显示器及液晶显示器驱动方法。可有效降低数据驱动器的信号线阻抗,达到降低显示器宽度以及制造成本的目的。
根据本发明的目的,提出一种液晶显示器,包括一阵列像素电路以及多个数据驱动器。数据驱动器用以驱动像素电路。数据驱动器包括第一数据驱动器以及第二数据驱动器。第一数据驱动器用以根据第一时钟脉冲频率接收像素数据,并根据第二时钟脉冲频率将部分像素数据传送至第二数据驱动器,且第二时钟脉冲频率不同于第一时钟脉冲频率。
根据本发明的目的,提出一种液晶显示器,包括一阵列像素电路、第一数据驱动器以及第二数据驱动器。第一数据驱动器用以接收来自时序控制器的像素数据,并利用像素数据驱动第一部分的像素电路,其中第一数据驱动器同时接收来自时序控制器另外的像素数据,且第一数据驱动器并未使用此些另外的像素数据来驱动像素电路。第二数据驱动器,用以自第一数据驱动器接收此些另外的像素数据,并使用此些另外的像素数据来驱动第二部分的像素电路。
根据本发明的目的,提出一种液晶显示器,包括一阵列像素电路以及多个数据驱动器.数据驱动器用以驱动像素电路.数据驱动器包括第一数据驱动器以及第二数据驱动器.第一数据驱动器用以通过第一数目的信号线接收像素数据,并通过第二数目的信号线将部分的像素数据传送至第二数据驱动器.第二数目不同于第一数目,且第二数据驱动器使用接收到的像素数据来驱动对应的像素电路.
根据本发明的目的,提出一种液晶显示器,包括基板、一阵列像素电路、时序控制器、第一数据驱动器、第二数据驱动器以及第三数据驱动器。像素电路设置于基板上。时序控制器用以输出像素数据、第一时钟脉冲信号、第二时钟脉冲信号以及第三时钟脉冲信号。第二时钟脉冲信号及第三时钟脉冲信号的频率小于第一时钟脉冲信号的频率。第一数据驱动器用以驱动对应的像素电路。第二数据驱动器用以驱动对应的像素电路。第三数据驱动器用以驱动对应的像素电路。在第一周期中,第一数据驱动器根据第一时钟脉冲信号接收来自时序控制器的像素数据,并将像素数据储存于一缓冲器;在第二周期中,第一数据驱动器根据第一时钟脉冲信号接收来自时序控制器的像素数据,根据第二时钟脉冲信号传送部分的像素数据至第二数据驱动器,并根据第三时钟脉冲信号传送部分的像素数据至第三数据驱动器,其中第二数据驱动器及第三数据驱动器皆储存接收到的像素数据于一缓冲器中。
根据本发明的目的,提出一种液晶显示器驱动方法,包括以第一时钟脉冲频率由时序控制器传送像素数据至第一数据驱动器;以及以第二时钟脉冲频率由第一数据驱动器传送此些像素数据至第二数据驱动器,其中第二时钟脉冲频率不同于第一时钟脉冲频率。
根据本发明的目的,提出一种液晶显示器驱动方法,包括通过第一数目的信号线由时序控制器传送像素数据至第一数据驱动器;以及通过第二数目的信号线由第一数据驱动器传送此些像素数据至第二数据驱动器,其中第一数目不同于第二数目。
根据本发明的目的,提出一种液晶显示器驱动方法,包括自时序控制器传送第一像素数据至第一数据驱动器;自时序控制器传送第二像素数据至第一数据驱动器;自第一数据驱动器传送第二像素数据至第二数据驱动器;自时序控制器传送第三像素数据至第一数据驱动器;以及自第一数据驱动器传送第三像素数据至第三数据驱动器。
附图说明
为让本发明的上述目的、特征、和优点能更明显易懂,下文特举一较佳实施例,并配合附图作详细说明,其中:
图1是现有平面显示器的示意图。
图2示出依照本发明一较佳实施例的一种平面显示器结构方块图。
图3示出包括时序控制器以及多个数据驱动器的显示器方块图。
图4为图3显示器的时序图。
图5示出包括时序控制器以及多个数据驱动器的显示器方块图。
图6为图5显示器的时序图。
图7示出时序控制器与多个数据驱动器的信号传输。
图8示出一种数据驱动器的结构方块图。
图9是TTL信号以单时钟脉冲边缘及双时钟脉冲边缘触发的时序图。
图10是利用走线凸块制程于玻璃基板上设置数据驱动器以及传输线的剖面结构图。
图11示出根据本发明一实施例的平面显示器结构示意图。
图12是包括时序控制器及多个数据驱动器的显示器方块图。
图13是图12显示器的时序图。
图14是包括时序控制器及个数据驱动器的显示器方块图。
图15是图14显示器的时序图。
图16是一种数据驱动器的方块图。
图17是包括时序控制器及个数据驱动器的显示器方块图。
图中主要元件符号说明如下:
100、200、280、282、310、310a、310b:平面显示器
110:显示面板
112、230:数据驱动器
120、240:印刷电路板
122、242:时序控制器
124:主动显示区
126、210:玻璃基板
130、250、306、308:软性电路板
132、138、330、350:时序图
220:像素阵列
230a~230c:数据驱动器
234a、234b、234c:TTL接收器
236a、236b、236c:TTL传送器
232:传输线
244、306a、306b:信号线
246:TTL接口
260a~260e、262a~262e:数据驱动器
264、268:左输入端
266、270:右输入端
284:数据信号
286:时钟脉冲信号
288:控制信号
300a~300e、302a~302e:数据驱动器
312:电源信号线
314:时钟脉冲信号线
316:控制信号线
340、342:脉冲
360a:左TTL接收器
360b:右TTL传送器
362a、362b:收发器
364:总线开关
366:移位暂存器
402:电位转换器
400:线缓冲器
404:数模转换器(DAC)
406:缓冲器
408:输出多工器
602:铝垫
604:保护层
606:金导电层
608:金接触块
具体实施方式
下面几个实施例的平面显示器,例如是液晶显示器,用以由时序控制器传送像素数据至指定的数据驱动器,再由此指定的数据驱动器传送像素数据至其它数据驱动器。
请参照图2,其示出依照本发明一较佳实施例的一种平面显示器结构方块图。平面显示器200,例如是液晶显示器,其包括玻璃基板210、像素阵列(pixelmatrix)220、数据驱动器230以及印刷电路板240。像素阵列220包括配置于玻璃基板210的阵列式像素电路,用以显示图像。数据驱动器230以金接触块(gold contact bump)技术(容后叙述)设置于玻璃基板210上。数据驱动器间的传输线232以WOA传输结构直接设置于玻璃基板210上。数据驱动器230输出像素数据Dp至像素阵列220以驱动像素电路。
印刷电路板240设置于玻璃基板210的后方,且印刷电路板240包括时序控制器242,用以通过软性电路板250上的信号线244来传送控制信号、时钟脉冲信号以及像素数据至数据驱动器230。软性电路板250悬挂于玻璃基板210的边缘且与玻璃基板210以及印刷电路板240的信号线相连接。
如图3所示,显示器280包括时序控制器242以及五个数据驱动器260a~260e。时序控制器242传送所有像素数据至指定的数据驱动器,亦即第一数据驱动器260a。第一数据驱动器260a保留所需的一部分像素数据,并将其余的像素数据传给其它数据驱动器260b~260e。第二数据驱动器260b保留所需的一部分像素数据并将其余的像素数据传给第四数据驱动器260d。第三数据驱动器260c保留所需的一部分像素数据并将其余的像素数据传给第五数据驱动器260d。当所有的数据驱动器260a~260e接收到各自的像素数据时,数据驱动器260a~260e同时驱动对应的像素电路。在一些实施例中,数据驱动器260a~260e同时驱动一整列的像素,并重复上述的程序以驱动其它列像素。
用以传送时序信号的信号线并未显示于图3中。在本实施例中,时序控制器242产生一个时钟脉冲信号,以clk1表示。指定的数据驱动器,亦即第一数据驱动器260a根据时钟脉冲信号clk1而接收来自时序控制器242的像素数据D1。也就是说,像素数据利用第一时钟脉冲信号clk1来同步传送至第一数据驱动器260a。像素数据D1用以提供给第一数据驱动器260a。
第一数据驱动器260a包括一分频器(未显示于图中),用以分隔时钟脉冲信号clk1以产生第二时钟脉冲信号clk2以及第三时钟脉冲信号clk3.第二时钟脉冲信号clk2以及第三时钟脉冲信号clk3的频率皆为第一时钟脉冲信号clk1的一半.第一数据驱动器260a根据第一时钟脉冲信号clk1接收欲传给数据驱动器260a与260b的像素数据D2与D3,并根据第二时钟脉冲信号clk2以及第三时钟脉冲信号clk3分别传送像素数据D2及D3至数据驱动器260b及260c.
在本实施例中,假设像素数据包括了一个像素中6位的红色、绿色以及蓝色像素数据。因此,每一个像素总共具有18位。9条信号线用来传送像素数据(红色、绿色及蓝色像素数据分别使用三条信号线来传送)。18位的像素数据在二个时序周期中由时序控制器242传送到指定的数据驱动器(260a),其中每个时序周期传送9位数据。
每个数据驱动器260a~260e具有预设的通道个数,且每个通道用以驱动一个像素电路(每个像素电路对应一个子像素)。在本实施例中,每个数据驱动器260a~260e可驱动384个通道。因为每个像素数据有6位,数据驱动器总共使用384*6/9=256个时序周期来传送像素数据以驱动384个像素电路。
图4示出传送像素数据至数据驱动器260a、260b及260c的时序图。如时序图132所示,在时间T1(前256个时序周期)中,欲传送至第一数据驱动器260a的像素数据D1根据时钟脉冲信号clk1传送至数据驱动器260a。在时间T2(接下来的512个时序周期)中,欲传送至数据驱动器260b及260c的像素数据D2及D3根据时钟脉冲信号clk1传送至第一数据驱动器260a。同时在时间T2中,第一数据驱动器260a根据第二时钟脉冲信号clk2传送像素数据D2至第二数据驱动器260b,并根据第三时钟脉冲信号clk3传送像素数据D3至第三数据驱动器260c。
在第一数据驱动器260a接收欲送至第二数据驱动器260b(或第三数据驱动器260c)的像素数据D2(或D3)的时间点与第一数据驱动器260a输出像素数据D2(或D3)至第二数据驱动器260b(或第三数据驱动器260c)的时间点可能会有延迟情况(未显示于图中),且此延迟时间可能达到一个时序周期。
在接下来的512个时序周期(未显示于图中)内,欲传送至数据驱动器260d及260e的像素数据D4及D5根据第一时钟脉冲信号clk1传送至第一数据驱动器260a。第一数据驱动器260a根据第二时钟脉冲信号clk2传送像素数据D4至第二数据驱动器260b,并根据第三时钟脉冲信号clk3传送像素数据D5至第三数据驱动器260c。第二数据驱动器260b根据第二时钟脉冲信号clk2传送像素数据D4至第四数据驱动器260d,且第三数据驱动器260c根据第三时钟脉冲信号clk3传送像素数据D5至第五数据驱动器260e。
在第二数据驱动器260b(或第三数据驱动器260c)接收欲送至第四数据驱动器260d(或第五数据驱动器260e)的像素数据D4(或D5)的时间点与第二数据驱动器260b(或第三数据驱动器260c)输出像素数据D4(或D5)至第四数据驱动器260d(或第五数据驱动器260e)的时间点之间可能会有延迟情况,且此延迟时间可能达到一个时序周期。
第二及第三时钟脉冲信号clk2及clk3加以设计而能与第一时钟脉冲信号clk1的交替脉波重叠。因此,第一数据驱动器260a可交替地传送像素数据至第二数据驱动器260b及第三数据驱动器260c。第二及第三时钟脉冲信号clk2及clk3的频率为第一时钟脉冲信号clk1的一半。因此,数据驱动器之间像素数据以时序控制器242传送数据至指定数据驱动器260a的一半频率来传送。
在数据驱动器间使用较低时钟脉冲频率传送数据的优点在于可降低显示器中高频信号所导致的电磁波干扰.
如图5所示,显示器282包括时序控制器242以及5个数据驱动器262a~262e。与图3的显示器280相似,显示器282的时序控制器242将所有像素数据传送至指定的数据驱动器,亦即第一数据驱动器262a。第一数据驱动器262a储存欲传至第一数据驱动器262a的部分像素数据D1,并将其余的像素数据(D2~D5)传送至其它数据驱动器262b~262e。不同于图3的显示器280,显示器282使用10条信号线自时序控制器242传送像素数据至第一数据驱动器262a,并使用5条信号线自其中一个数据驱动器(例如是262a)传送数据至另一个数据驱动器(例如是262b或262c)。
第一数据驱动器262a具有左输入端264以及右输入端266。时序控制器242于每个时钟脉冲周期中传送5位的数据至左输入端264,并传送5位的数据至右输入端。
传送时钟脉冲信号的时钟脉冲信号线并未显示于图5中。在本实施例中,时序控制器242产生一个时钟脉冲信号clk1。第一数据驱动器262a根据第一时钟脉冲信号clk1接收来自时序控制器242的像素数据。第一数据驱动器262a亦根据时钟脉冲信号clk1传送像素数据至数据驱动器262b及262c。
在本实施例中假设显示器282的每个数据驱动器262a~262e可以驱动384个通道。
图6示出传送像素数据至数据驱动器262a、262b及262c的时序图。如时序图138所示,在时间T1(前256个时序周期)中,欲传送至第一数据驱动器262a的像素数据D1根据时钟脉冲信号clk1传送至数据驱动器262a。因为总共有384*6位的像素数据通过10条信号线来传送,因此实际上仅使用了231个时序周期来传送384*6位的像素数据至第一数据驱动器262a。
在时间T2(接下来的512个时序周期)中,欲传送至数据驱动器262b及262c的像素数据D2及D3根据时钟脉冲信号clk1传送至数据驱动器262a。第一数据驱动器262a根据时钟脉冲信号clk1于左输入端264接收像素数据D2,并于左输出端268输出像素数据D2至第二数据驱动器262b。第一数据驱动器262a根据时钟脉冲信号clk1于右输入端266接收像素数据D3,并于右输出端270输出像素数据D3至第三数据驱动器260c。因为是使用5条信号线来传送像素数据D2及D3,由第一数据驱动器262a传送像素数据D2及D3至第二及第三数据驱动器262b及262c仅需461时序周期。
第一数据驱动器262a接收像素数据D2(或D3)的时间与第一数据驱动器262a输出像素数据D2(或D3)至第二数据驱动器262b(或第三数据驱动器262c)的时间延迟约一个时序周期。
在接下来的512个时序周期(未显示于图中)内,欲传送至数据驱动器262d及262e的像素数据D4及D5根据时钟脉冲信号clk1分别通过左输入端264及右输入端266传送至第一数据驱动器262a。第一数据驱动器262a根据时钟脉冲信号clk1经由左输出端268传送像素数据D4至第二数据驱动器262b,而第二数据驱动器262b再根据时钟脉冲信号clk1将像素数据D4传送至第四数据驱动器262d。同时,第一数据驱动器262a根据时钟脉冲信号clk1通过右输出端270传送像素数据D5至第三数据驱动器262c,接着又根据时钟脉冲信号clk1再传送至第五数据驱动器262e。
图5的显示器282使用5条数据信号线,而上述显示器280使用9条数据信号线于数据驱动器间传送数据.因此,玻璃基板上的主动显示区外所需配置数据信号线的面积可以减小,因而可降低显示器282的边框宽度.值得注意的是,图3及图5中皆未标示时钟脉冲信号及控制信号线.
在一些实施例中,由时序控制器242传送至数据驱动器的信号为TTL信号。TTL信号的振幅可达3.3V。TTL信号的电位大于3.3*0.7=2.31V时就视为一高电位信号,而TTL信号的电位小于3.3*0.3=0.99V时就视为一低电位信号。因此,低电位信号的电压介于0V至0.99V,而高电位信号的电压则介于2.31V至3.3V。
图2的传输线232直接附在玻璃基板(例如是210)上会比设置于软性电路板(例如是250)的信号线具有较高的阻抗。通过传输线232传送的信号衰减速度较快,因此相较于软性电路板250,传输线232所传送的信号经过某一距离后的信号品质会比较差。
使用TTL信号于数据驱动器间传送数据及控制信号的优点在于TTL信号具有较高的容忍度,且TTL信号的电位亦较容易辨别。
图7示出时序控制器242、三个数据驱动器230a~230c以及上述元件间传送的信号。时序控制器242包括TTL接口246用以通过TTL传输线244输出TTL信号,例如是数据信号284、一个或多个时钟脉冲信号286以及一个或多个控制信号288。第一数据驱动器230a包括一个TTL接收器234a以及二个TTL传送器236a。第二数据驱动器230b包括一个TTL接收器234b以及一个TTL传送器236b。第三数据驱动器230c包括一个TTL接收器234c以及一个TTL传送器236c。第一数据驱动器230a具有二个TTL传送器236a,用以输出TTL信号(数据、时钟脉冲及控制信号)至相邻数据驱动器230b及230c的TTL接收器234b及234c。第二数据驱动器230b具有一个TTL传送器236b,用以传送TTL信号(数据、时钟脉冲及控制信号)至相邻的数据驱动器。第三数据驱动器230c具有一个TTL传送器236c,用以传送TTL信号(数据、时钟脉冲及控制信号)至相邻的数据驱动器。
在数据驱动器接收各自的像素数据Dp之后,数据驱动器输出像素数据Dp以驱动像素电路。
在图8中,数据驱动器230c包括TTL接收器234c、TTL传送器236c、线缓冲器400、电位转换器402、数模转换器(DAC)404、缓冲器406以及输出多工器408。线缓冲器400耦接TTL接收器234c以及TTL传送器236c。线缓冲器400可储存来自TTL接收器234c的像素数据或将接收到的像素数据、时钟脉冲及控制信号经由TTL传送器236c继续传给下一个数据驱动器(未显示于图中)。
线缓冲器400根据时钟脉冲信号以及控制信号将储存的像素数据传送至电位转换器402以进行电位转换操作。像素数据经由DAC 404转换为模拟信号,并暂存于缓冲器406中,再经由输出多工器408输出为像素数据Dp。缓冲器406具有较高驱动功率且能驱动数据线以传送像素数据Dp。
数据驱动器230a的结构除了具有两个TTL传送器236a之外,其余皆类似数据驱动器230c。
请参照图9,TTL信号的接收及传送可由单一时钟脉冲信号来触发,例如是在一个时序周期的每一个上升边缘(rising edge)来撷取数据。或者TTL信号的接收及传送也可以由双时钟脉冲边缘来触发,亦即在一个时序周期的上升边缘及下降边缘(falling edge)皆可撷取数据.使用上升边缘及下降边缘来触发数据的接收及传送所得到的数据量是使用单一上升边缘的两倍.因此,在相同的时钟脉冲频率下,使用上升及下降时钟脉冲边缘来触发数据的接收及传送时,可降低配置于玻璃基板210的传输线数目.玻璃基板上主动显示区之外用来配置传输线的区域面积也可以缩小,使得显示器200具有更薄的外框.
图10是利用走线凸块(post-passivation)工艺于玻璃基板210上设置数据驱动器230以及传输线232的剖面结构图。铝垫602设置于数据驱动器230下方并连接至数据驱动器230的信号线。铝垫602之间通过保护层604来加以绝缘。金导电层606设置在铝垫602以及保护层604的下方,用以连接铝垫602以及金接触块608。金接触块608连接于相邻数据驱动器间的传输线。利用上述的结构,当其中一个数据驱动器传送像素数据至另一个数据驱动器时,传送像素数据的信号线阻抗便可有效降低。
本发明上述实施例所揭露的平面显示器具有下列几个优点:
1.相较于其它例如是使用mini-CVDS或whisper-bus信号的传输方式,由于TTL信号具有较大的振幅,且较不易受杂讯干扰,就功率稳定度而言,使用TTL信号于数据驱动器间传送时钟脉冲、数据及控制信号会有较佳的效果。
2.相较于使用像是whisper-bus信号传送数据的数据驱动器而言,传送及接收TTL信号的数据驱动器具有较简单的结构以及较低的功率损耗。
3.相较于现有使用单一时钟脉冲边缘触发方式,使用双时钟脉冲边缘触发的TTL信号(如图9所示),可以降低时钟脉冲频率(进而降低杂讯),或者降低数据驱动器间信号线的数目。因此,可降低显示器宽度,进而缩小显示器的边框。
4.在WOA传输结构(传输线直接配置于玻璃基板上)应用上,当数据驱动器利用上述走线凸块制程配置于玻璃基板时,可降低传输线的阻抗。
图11示出根据本发明一实施例的平面显示器结构示意图。平面显示器310具有时序控制器242以及十个数据驱动器300a~300e以及302a~302e。时序控制器242通过软性电路板306来传送数据、控制及时钟脉冲信号至数据驱动器300c。数据驱动器300c通过(使用WOA结构)配置于玻璃基板210的传输线来传送数据、控制及时钟脉冲信号至数据驱动器300a、300b、300d及300e。时序控制器242通过软性电路板308来传送数据、控制及时钟脉冲信号至数据驱动器302c。数据驱动器302c通过(使用WOA结构)配置于玻璃基板210的传输线来传送数据、控制及时钟脉冲信号至数据驱动器302a、302b、302d及302e。
在本实施例中,显示器310为17时SXGA显示幕,具有1280*1024的解析度以及60Hz的刷新率。根据VESA标准,若考虑空白线的话,SXGA显示器具有1688*1066的解析度。显示器310使用具有60*1688*1066/2=54MHz的时钟脉冲信号频率自时序控制器242传送像素数据至第三数据驱动器300c以及第八数据驱动器302c。第三数据驱动器300c根据频率为54/2=27MHz的时钟脉冲信号来传送像素数据至第二及第四数据驱动器300b及300d。同样的,第八数据驱动器302c亦根据频率为54/2=27MHz的时钟脉冲信号来传送像素数据至第七及第九数据驱动器302b及302d。
假设每一个数据驱动器具有384个通道,驱动1280*3个像素所需的数据驱动器数目为1280*3/384=10。传送每一列像素数据至数据驱动器所需的时间为6*384*2.5/18+2=322个时序周期。
有两种时序控制器242与数据驱动器300c及302c之间的配置方式.第一种配置方式为图12及图13所示的显示器310a.时序控制器242以第一时钟脉冲频率传送像素数据D1~D5至数据驱动器300c(或302c),且数据驱动器300c(或302c)再以第二时钟脉冲频率,将像素数据D1、D2、D4及D5传送至数据驱动器300b及300d(或302b及302d).第二种配置方式如图14及图15所示的显示器310b所示,时序控制器通过36条信号线传送像素数据D1~D5至数据驱动器300c(或302c),且数据驱动器300c(或302c)再通过18条信号线将像素数据D1、D2、D4及D5传送至数据驱动器300b及300d(或302b及302d).
如图12所示,显示器310a具有软性电路板306,且软性电路板306包括电源信号线312(用以携带例如是Vcc、Vaa及接地电压信号)、时钟脉冲信号线314(用以携带例如是时钟脉冲信号clkDD1~clkDD5)、控制信号线316(用以携带例如是TP1、STH、POL控制信号)以及用以传送数据驱动器300a~300c所需像素数据的18条数据线。
电压信号Vcc大约为3.3V作为数据驱动器及扫描驱动器的逻辑高电位参考电压。扫描驱动器用以驱动像素电路的扫描线(或叫做闸极线)。电压信号Vaa大约10V作为玻璃基板上薄膜晶体管的模拟高电位参考电压。接地电压信号提供数据驱动器及扫描驱动器的逻辑接地参考电压。
控制信号STH表示开始传送一列像素数据。控制信号TP1触发数据驱动器以使用接收到的像素数据,进而驱动对应的像素电路。控制信号POL用以进行极性反转。因为在相邻两画面的像素数据信号必须进行极性反转,使用Vcom信号作参考以避免液晶分子固定于特定方向。举例来说,若Vcom信号为4V且数据信号是5V,称为“正极性”,而当数据信号是3V时,则称为“负极性”。
图13示出像素数据如何传送至数据驱动器300a~300e的时序图。在STH控制信号线上的脉冲340表示开始数据的传输。如时序图330所示,在时间T1(前128时序周期),欲传送至第三数据驱动器300c的像素数据D3根据时钟脉冲信号clkDD3并通过18条数据信号线传送至数据驱动器300c。因为通过18条信号线传送的像素数据量为386*6位,将像素数据D3传送至第三数据驱动器300c使用128个时序周期。
在时间T2(接下来的256时序周期)中,欲传送至数据驱动器300b及300d的像素数据D2及D4根据时钟脉冲信号clkDD3传送至第三数据驱动器300c。第三数据驱动器300c根据时钟脉冲信号clkDD2并通过左输出端将像素数据D2输出至第二数据驱动器300b,其中时钟脉冲信号clkDD2的频率为时钟脉冲信号clkDD3的一半。第三数据驱动器300c根据时钟脉冲信号clkDD4并通过右输出端将像素数据D4输出至第四数据驱动器300d,其中时钟脉冲信号clkDD4的频率为时钟脉冲信号clkDD3的一半。
第三数据驱动器300c接收像素数据D2及D4的时间与第二及第四数据驱动器300b及300d接收像素数据D2及D4的时间之间会有一个时序周期的延迟。第三数据驱动器300c接收像素数据D1及D5的时间与第一及第五数据驱动器300a及300e接收像素数据D1及D5的时间之间会有两个时序周期的延迟。
在时间T3(接下来的256个时序周期)中,欲传送至数据驱动器300a及300e的像素数据D1及D5根据时钟脉冲信号clkDD3传送至数据驱动器300a及300e.第三数据驱动器300c根据时钟脉冲信号clkDD1将像素数据D1传给第二数据驱动器300b,而第二数据驱动器300b再根据时钟脉冲信号clkDD1将像素数据D1传给第一数据驱动器.第三数据驱动器300c根据时钟脉冲信号clkDD5将像素数据D5传给第四数据驱动器300d,而第四数据驱动器300d再根据时钟脉冲信号clkDD5将像素数据D5传给第五数据驱动器300e.时钟脉冲信号clkDD4及clkDD5的频率皆为时钟脉冲信号clkDD3的一半.
TP1控制信号线上的一脉冲342触发数据驱动器300a~300e使用接收到的像素数据来驱动对应的像素电路。
时序控制器242传送像素数据D6~D10至数据驱动器302a~302e与时序控制器242传送像素数据D1~D5至数据驱动器300a~300e的方式相似。
如图14所示,显示器310b具有软性电路板306,且软性电路板306包括二组信号线306a及306b。每一组信号线306a或306b包括电源信号线312、时钟脉冲信号线314、控制信号线316及数据线318。第一组信号线306a用以传送像素数据D1、D2及一半的D3至数据驱动器300c的左输入端,而像素数据D1及D2并继续传送至数据驱动器300a及300b。第二组信号线306b用以传送像素数据D4、D5及另一半的D3至数据驱动器300c的右输入端,而像素数据D4及D5再继续传送至数据驱动器300d及300e。
通过第一组信号线306a的电源信号线312及控制信号线316所传送的信号与第12图的信号相似。显示器310b使用一个不同于图12显示器310a的时钟脉冲信号。在显示器310b中,时序控制器242根据时钟脉冲信号clk传送像素数据D1~D5至第三数据驱动器300c。相同的时钟脉冲信号clk也用来同步进行数据驱动器间的像素数据传输。
图15示出显示器310b中像素数据如何传送至数据驱动器300a~300e的时序图。在STH控制信号线的一脉冲340表示开始数据传输。如时序图350所示,在时间T1(前64个时序周期)中,欲传送至第三数据驱动器300c的像素数据D3根据时钟脉冲信号clk并通过36条数据信号线传送至数据驱动器300c的左输入端及右输入端。因为通过36条信号线传送的像素数据为384*6位,传送像素数据D3至数据驱动器300c需使用64个时序周期。
在时间T2(接下来的128个时序周期)中,欲传送至数据驱动器300b及300d的像素数据D2及D4根据时钟脉冲信号clk传送第三数据驱动器300c。第三数据驱动器300c根据时钟脉冲信号clk并通过左输出端及右输出端将像素数据D2及D4传送至数据驱动器第二及第四数据驱动器300b及300d。
在时间T3(接下来的128个时序周期)中,欲传送至数据驱动器300a及300e的像素数据D1及D5根据时钟脉冲信号clk传送至第三数据驱动器300c。第三数据驱动器300c根据时钟脉冲信号clk将像素数据D1传送至第二数据驱动器300b,接着又根据时钟脉冲信号clk将像素数据D1传送至第一数据驱动器。第三数据驱动器300c根据时钟脉冲信号clk将像素数据D5传送至第四数据驱动器300d,再继续根据时钟脉冲信号clk传送至第五数据驱动器300e。
TP1控制信号线上的一脉冲342触发数据驱动器300a~300e使用接收到的像素数据来驱动对应的像素电路。
时序控制器242传送像素数据D6~D10至数据驱动器302a~302e与时序控制器242传送像素数据D1~D5至数据驱动器300a~300e的方式相似。
第三数据驱动器300c接收像素数据D2及D4的时间与第二及第四数据驱动器300b及300d接收像素数据D2及D4的时间之间会有一个时序周期的延迟.第三数据驱动器300c接收像素数据D1及D5的时间与第一及第五数据驱动器300a及300e接收像素数据D1及D5的时间之间会有两个时序周期的延迟.
第16图示出第14图显示器310b中数据驱动器300c的结构方块图。数据驱动器300c包括左TTL接收器360a及左TTL接收器360b,用以接收来自时序控制器242的数据、控制及时钟脉冲信号。收发器(transceiver)362a及362b分别用以与邻近的数据驱动器300b及300d进行通讯。数据驱动器300c包括线缓冲器400、电位转换器402、DAC 404、缓冲器406以及输出多工器408,这些元件的操作方式与第8图对应的元件相似。
总线开关(bus switch)364用以传送从时序控制器242接收到的像素数据至附近的数据驱动器(300b及300d)或线缓冲器400。像素数据从时序控制器242以串行位方式传送至数据驱动器300c。当总线开关364将像素数据传送至线缓冲器400时,移位暂存器366接收来自时序控制器的串行式像素数据,并将像素数据输出至线缓冲器400。线缓冲器400以并行方式输出一条像素数据至电位转换器402。
除了上述所讨论的实施例之外,其它可能的实施方式及应用亦落入本发明的专利申请范围。例如,平面显示器可以是有机发光二极管(OLED)显示器、等离子显示器或场放射(field emission)显示器等具有薄外框的显示器。数据驱动器之间传送信号不一定要是TTL信号,也可以是使用差动式信号传输,例如是低电压差动信号传输(LVDS)。像是显示器上像素数目、数据驱动器数目、每一个数据驱动器驱动的通道数目以及时钟脉冲频率等参数皆可调整。
如图17所示,显示器310的第三种配置方式,以显示器310c来表示。软性电路板306包括两组信号线306a及306b。每一组包括电源信号线312、时钟脉冲信号线314、控制信号线316及数据线318。每一组信号线306a或306b包括9条信号线。第一组信号线306a用以传送像素数据D1、D2及一半的D3至数据驱动器300c的左输入端,而像素数据D1及D2并继续传送至数据驱动器300a及300b。第二组信号线306b用以传送像素数据D4、D5及另一半的D3至数据驱动器300c的右输入端,而像素数据D4及D5再继续传送至数据驱动器300d及300e。
通过第一组信号线306a的电源信号线312及控制信号线316所传送的信号与第14图的信号相似。显示器310b使用一个不同于图14显示器310a的时钟脉冲信号。在显示器310c中,时序控制器242根据时钟脉冲信号clk传送像素数据D1~D5至第三数据驱动器300c。时序控制器242与第三数据驱动器300c间TTL信号的接收及传送由双时钟脉冲边缘来触发,以便同时在一个时序周期的上升边缘及下降边缘撷取数据。另一方面,数据驱动器间TTL信号的接收及传送由时钟脉冲信号的单一边缘来触发。在本实施例中,使用了18条信号线来进行数据驱动器间的像素数据传输,并使用9条信号来进行时序控制器242与第三数据驱动器300c间的像素数据传输。
使用双时钟脉冲边缘来进行时序控制器与数据驱动器的像素数据传输的优点如下:由于相较于第14图可使用较少的接脚,因此降低第三数据驱动器300c与时序控制器242的制造成本。并且相较于第14图可使用较少的信号线,因此降低软性电路板的制造成本。
综上所述,虽然本发明已以一较佳实施例揭露如上,然其并非用以限定本发明。本发明所属技术领域中普通技术人员,在不脱离本发明的精神和范围内,当可作各种的等效修改和替换。因此,本发明的保护范围当以所附的权利要求书所界定的为准。

Claims (30)

1.一种液晶显示器,包括:
一阵列像素电路;以及
数个数据驱动器,用以驱动所述像素电路,其特征在于,
所述数据驱动器包括一第一数据驱动器以及一第二数据驱动器,该第一数据驱动器用以根据一第一时钟脉冲频率接收像素数据,并根据一第二时钟脉冲频率将部分的所述像素数据传送至该第二数据驱动器,且该第二时钟脉冲频率不同于该第一时钟脉冲频率。
2.如权利要求1所述的液晶显示器,其特征在于,该第一数据驱动器在交替的时序周期中交替地将不同部分的所述像素数据传送至该第二数据驱动器以及一第三数据驱动器。
3.如权利要求1所述的液晶显示器,其特征在于,该第二时钟脉冲频率小于该第一时钟脉冲频率。
4.如权利要求1所述的液晶显示器,其特征在于,还包括数条传输线,设置于一玻璃基板上,用以由该第一数据驱动器传送像素数据至该第二数据驱动器。
5.如权利要求1所述的液晶显示器,其特征在于,该第一数据驱动器包括一晶体管-晶体管逻辑接口,用以传送所述像素数据至该第二数据驱动器。
6.如权利要求1所述的液晶显示器,其特征在于,该第一数据驱动器包括一差动信号传输接口,用以传送所述像素数据至该第二数据驱动器。
7.如权利要求1所述的液晶显示器,其特征在于,该第二数据驱动器包括一第一TTL接口以及一第二TTL接口,该第一TTL接口用以接收来自第一数据驱动器的部分的所述像素数据,且第二TTL接口用以将部分的所述像素数据继续传送至一第三数据驱动器。
8.如权利要求1所述的液晶显示器,其特征在于,还包括一时序控制器,用以输出具有数个脉冲的一第一时钟脉冲信号、具有数个脉冲的一第二时钟脉冲信号以及具有数个脉冲的一第三时钟脉冲信号,该第二时钟脉冲信号的所述脉冲对应至该第一时钟脉冲信号的奇数脉冲,且该第三时钟脉冲信号的所述脉冲对应至该第一时钟脉冲信号的偶数脉冲。
9.如权利要求8所述的液晶显示器,其特征在于,该第一数据驱动器根据该第二时钟脉冲信号传送部分的所述像素数据至该第二数据驱动器,并根据该第三时钟脉冲信号传送部分的所述像素数据至该第三数据驱动器。
10.一种液晶显示器,包括:
一阵列的像素电路;
一第一数据驱动器,用以接收来自一时序控制器的像素数据,并利用所述像素数据驱动一第一部分的所述像素电路,其特征在于,
该第一数据驱动器同时接收来自该时序控制器另外的像素数据,且该第一数据驱动器并未使用所述另外的像素数据来驱动所述像素电路;以及
一第二数据驱动器,用以自该第一数据驱动器接收所述另外的像素数据,并使用所述另外的像素数据来驱动一第二部分的所述像素电路。
11.如权利要求10所述的液晶显示器,其特征在于,该第一数据驱动器通过设置于该液晶显示器的一玻璃基板的数条信号线将所述另外的像素数据传送至该第二数据驱动器。
12.如权利要求10所述的液晶显示器,其特征在于,该第一数据驱动器根据一第一时钟脉冲频率自该时序控制器接收所述另外的像素数据,并根据一第二时钟脉冲频率将所述另外的像素数据传送至该第二数据驱动器,其中该第二时钟脉冲频率不同于该第一时钟脉冲频率.
13.如权利要求10所述的液晶显示器,其特征在于,该第一数据驱动器通过一第一数目的信号线,接收来自该时序控制器的所述像素数据以驱动该第一部分的所述像素电路,且该第一数据驱动器通过一第二数目的信号线接收来自该时序控制器欲传送到该第二数据驱动器的所述另外的像素数据,其中该第一数目不同于该第二数目。
14.如权利要求10所述的液晶显示器,其特征在于,该第一数据驱动器包括一TTL接口,用以将所述另外的像素数据传送至该第二数据驱动器。
15.如权利要求10所述的液晶显示器,其特征在于,该第一数据驱动器包括一差动信号传输接口,用以将所述另外的像素数据传送至该第二数据驱动器。
16.一种液晶显示器,包括:
一阵列的像素电路;
数个数据驱动器,用以驱动所述像素电路,所述数据驱动器包括一第一数据驱动器以及一第二数据驱动器,该第一数据驱动器用以通过一第一数目的信号线接收像素数据,并通过一第二数目的信号线将部分的所述像素数据传送至该第二数据驱动器,该第二数目不同于该第一数目,且该第二数据驱动器使用接收到的像素数据来驱动对应的所述像素电路。
17.如权利要求16所述的液晶显示器,其特征在于,该第一数据驱动器同时传送不同部分的所述像素数据至该第二数据驱动器以及一第三数据驱动器。
18.如权利要求16所述的液晶显示器,其特征在于,该第二数目小于该第一数目。
19.如权利要求16所述的液晶显示器,其特征在于,该第二数目的信号线设置于一玻璃基板上。
20.如权利要求16所述的液晶显示器,其特征在于,该第一数据驱动器包括一TTL接口,用以传送所述像素数据至该第二数据驱动器,且该第二数据驱动器包括一TTL接口,用以接收所述像素数据。
21.一种液晶显示器,包括:
一基板;
一阵列的像素电路,设置于该基板上;
一时序控制器,用以输出像素数据、一第一时钟脉冲信号、一第二时钟脉冲信号以及一第三时钟脉冲信号,该第二时钟脉冲信号及该第三时钟脉冲信号的频率小于该第一时钟脉冲信号的频率;
一第一数据驱动器,用以驱动对应的所述像素电路;
一第二数据驱动器,用以驱动对应的所述像素电路;以及
一第三数据驱动器用以驱动对应的所述像素电路;
其中,在一第一周期中,该第一数据驱动器根据该第一时钟脉冲信号接收来自该时序控制器的像素数据,并将所述像素数据储存于一缓冲器;在一第二周期中,该第一数据驱动器根据该第一时钟脉冲信号接收来自该时序控制器的像素数据,根据该第二时钟脉冲信号传送部分的所述像素数据至第二数据驱动器,并根据该第三时钟脉冲信号传送部分的所述像素数据至该第三数据驱动器,其中该第二数据驱动器及该第三数据驱动器皆储存接收到的所述像素数据于一缓冲器中。
22.如权利要求21所述的液晶显示器,其特征在于,还包括一第四数据驱动器以及一第五数据驱动器,其中在一第三周期中,该第二数据驱动器及该第三数据驱动器接收来自该第一数据驱动器的像素数据,并将接收到的所述像素数据分别传送至该第四数据驱动器以及该第五数据驱动器,其中该第四数据驱动器及该第五数据驱动器皆将接收到的所述像素数据储存于一缓冲器中。
23.如权利要求22所述的液晶显示器,其特征在于,在一第五周期中,该第一数据驱动器、该第二数据驱动器、该第三数据驱动器、该第四数据驱动器以及该第五数据驱动器根据在各自的所述缓冲器所储存的所述像素数据来驱动对应的所述像素电路。
24.一种液晶显示器驱动方法,包括:
以一第一时钟脉冲频率由一时序控制器传送像素数据至一第一数据驱动器;以及
以一第二时钟脉冲频率由该第一数据驱动器传送所述像素数据至一第二数据驱动器,其中该第二时钟脉冲频率不同于该第一时钟脉冲频率。
25.如权利要求24所述的液晶显示器驱动方法,其特征在于,还包括根据该第二数据驱动器所接收的所述像素数据来驱动像素电路。
26.一种液晶显示器驱动方法,包括:
通过一第一数目的信号线由一时序控制器传送像素数据至一第一数据驱动器;以及
通过一第二数目的信号线由该第一数据驱动器传送所述像素数据至一第二数据驱动器,其中该第一数目不同于该第二数目。
27.如权利要求26所述的液晶显示器驱动方法,其特征在于,还包括根据该第二数据驱动器所接收的所述像素数据来驱动像素电路。
28.一种液晶显示器驱动方法,该液晶显示器包括一阵列像素电路,该方法包括:
自一时序控制器传送第一像素数据至一第一数据驱动器;
自该时序控制器传送第二像素数据至该第一数据驱动器;
自该第一数据驱动器传送该第二像素数据至一第二数据驱动器;
自该时序控制器传送第三像素数据至该第一数据驱动器;以及
自该第一数据驱动器传送第三像素数据至一第三数据驱动器。
29.如权利要求28所述的液晶显示器驱动方法,其特征在于,自该第一数据驱动器传送该第二像素数据至该第二数据驱动器的该步骤还包括通过设置于一玻璃基板上的信号线,自该第一数据驱动器传送该第二像素数据至该第二数据驱动器。
30.如权利要求28所述的液晶显示器驱动方法,其特征在于,该第一像素数据具有一第一部分的一列像素电路的色度值数据,且该第二像素数据具有一第二部分的该列像素电路的色度值数据。
CN2006101317777A 2006-01-27 2006-10-09 液晶显示器及液晶显示器驱动方法 Expired - Fee Related CN101009076B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2006101317777A CN101009076B (zh) 2006-01-27 2006-10-09 液晶显示器及液晶显示器驱动方法

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN200610004654 2006-01-27
CN200610004654.7 2006-01-27
CN2006101317777A CN101009076B (zh) 2006-01-27 2006-10-09 液晶显示器及液晶显示器驱动方法

Publications (2)

Publication Number Publication Date
CN101009076A CN101009076A (zh) 2007-08-01
CN101009076B true CN101009076B (zh) 2010-05-12

Family

ID=38697481

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2006101317777A Expired - Fee Related CN101009076B (zh) 2006-01-27 2006-10-09 液晶显示器及液晶显示器驱动方法

Country Status (1)

Country Link
CN (1) CN101009076B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102810302A (zh) * 2011-06-03 2012-12-05 瑞鼎科技股份有限公司 驱动电路及其运作方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7990990B2 (en) * 2007-12-11 2011-08-02 Macronix International Co., Ltd. Circuit and method for transmitting data stream
CN113781945A (zh) * 2021-08-24 2021-12-10 Tcl华星光电技术有限公司 显示装置驱动控制电路组件以及显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6121950A (en) * 1990-12-31 2000-09-19 Kopin Corporation Control system for display panels
CN1416110A (zh) * 2001-10-03 2003-05-07 日本电气株式会社 显示装置
CN1442839A (zh) * 2002-03-04 2003-09-17 日本电气株式会社 驱动液晶显示器的方法和使用该驱动方法的液晶显示器

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6121950A (en) * 1990-12-31 2000-09-19 Kopin Corporation Control system for display panels
CN1416110A (zh) * 2001-10-03 2003-05-07 日本电气株式会社 显示装置
CN1442839A (zh) * 2002-03-04 2003-09-17 日本电气株式会社 驱动液晶显示器的方法和使用该驱动方法的液晶显示器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102810302A (zh) * 2011-06-03 2012-12-05 瑞鼎科技股份有限公司 驱动电路及其运作方法
CN102810302B (zh) * 2011-06-03 2014-06-18 瑞鼎科技股份有限公司 驱动电路及其运作方法

Also Published As

Publication number Publication date
CN101009076A (zh) 2007-08-01

Similar Documents

Publication Publication Date Title
US10698515B2 (en) Touch display device having a gate off modulation voltage and method of driving the same
TWI345214B (en) Display and driving method thereof
JP4982028B2 (ja) 液晶表示装置及びその駆動方法
KR101192781B1 (ko) 액정표시장치의 구동회로 및 이의 구동방법
CN102117659B (zh) 移位寄存器和使用移位寄存器的显示设备
KR101333519B1 (ko) 액정표시장치 및 그 구동 방법
US8922539B2 (en) Display device and clock embedding method
KR101410955B1 (ko) 표시장치 및 표시장치의 구동방법
KR102396469B1 (ko) 디스플레이 장치
US8497855B2 (en) Scan driving apparatus and driving method for the same
JP4427038B2 (ja) 液晶表示装置の駆動回路及びその駆動方法
CN102385835A (zh) 双向扫描驱动器及利用该双向扫描驱动器的显示设备
KR101839328B1 (ko) 평판표시장치 및 이의 구동회로
US20150138176A1 (en) Scanning signal line drive circuit and display device provided with same
US6756959B2 (en) Display driving apparatus and display apparatus module
KR102023939B1 (ko) 영상 표시장치 및 그 구동방법
US20190156730A1 (en) Shift register and display device comprising the same
KR101803575B1 (ko) 표시장치와 그 구동 방법
US20100073275A1 (en) Backlight device and method of driving same
US20100171725A1 (en) Method of driving scan lines of flat panel display
CN101009076B (zh) 液晶显示器及液晶显示器驱动方法
KR102106856B1 (ko) 타이밍 제어부 및 이를 포함하는 표시 장치
CN103426398A (zh) 有机发光二极管显示器及其驱动方法
KR20140124607A (ko) 주사 구동부 및 이를 포함하는 유기전계발광 표시장치
CN116386515A (zh) 显示面板的驱动器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100512

Termination date: 20181009