CN100555404C - 影像调整电路及其内插电路与内插方法 - Google Patents
影像调整电路及其内插电路与内插方法 Download PDFInfo
- Publication number
- CN100555404C CN100555404C CNB200710104003XA CN200710104003A CN100555404C CN 100555404 C CN100555404 C CN 100555404C CN B200710104003X A CNB200710104003X A CN B200710104003XA CN 200710104003 A CN200710104003 A CN 200710104003A CN 100555404 C CN100555404 C CN 100555404C
- Authority
- CN
- China
- Prior art keywords
- circuit
- image
- data
- interpolation
- adjusted
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Abstract
一种影像调整电路及其内插电路与方法,其包含多个数据移位循环电路、一控制器、一选择单元与一运算电路,每一数据移位循环电路皆储存有多个数据旗标,且会依序循环输出这些数据旗标;控制器会依据一输入影像之一原始解析度与一目标显示器解析度发出相对应之一选择信号与一驱动信号,选择单元依据选择信号对应输出一内插对照值至运算电路,而驱动信号用于驱动与此内插对照值相对应之一数据移位循环电路,运算电路则依据内插对照值与受驱动的数据移位循环电路所依序输出的数据旗标,对输入影像进行内插运算而产生对应目标显示器解析度之一输出影像。
Description
【技术领域】
本发明系有关于一种影像调整的电路及方法,特别是指一种影像调整电路及其内插电路与内插方法。
【背景技术】
随着数字显示器的技术快速发展,数字显示器的画质已大幅提升,而渐渐取代传统显示器。现今的数字显示器,如液晶显示器、等离子显示器等,其画质的好坏取决于影像的解析度。数字显示器的画面是由许多光点所构成的,这些光点称为像素(pixel)。而数字显示器的解析度代表的就是这些像素的数量。例如:一般常说显示器的解析度为1024X768,意味着显示器于显示画面时,画面具有768条垂直线,每一条垂直线具有1024点水平像素,所以显示器所显示的画面的总像素数即为768条垂直线与1024点水平像素的乘积。
数字显示器于显示画面时,由于传输至数字显示器的输入影像的解析度需相容于数字显示器显示影像的解析度,所以数字显示器大都会放大或缩小所接收到的输入影像,也就是调整输入影像的解析度,以符合目前数字显示器显示影像的解析度。数字显示器于调整影像时,必须利用内插方式,以放大或是缩小输入影像。
请参阅图1,其为习知影像放大的调整示意图;如图所示,假设输入影像A所包含的像素点总数为4点,当输入影像A进行放大而欲产生包含有8像素点的输出影像B时,则需要利用内插方式产生新像素点而产生输出影像B。产生新像素点时,必须先计算出新像素点的位置,之后再依据输入影像A的原像素点的值利用内插法求出新像素点的值。习知技术的内插方式,系以虚拟点或是虚拟距离参数进行内插,以产生所需的内插点。习知技术运用上述方式产生这些内插点,实际上需要额外的硬体计算电路进行计算,因而增加数字影像显示器的制作成本,且影响调整影像的效率。
故,若能够不需额外的硬体计算电路产生内插点,即可提升调整影像的速率,更能减少数字影像显示器的制作成本,因此可解决上述的问题。
【发明内容】
本发明的目的在于提供一种影像调整电路及其内插电路及方法,其通过提供内插对照值,而依据内插对照值对输入影像进行内插运算而产生输出影像,如此可使数字显示器不需额外的硬体计算电路即可决定内插点位置,不但减少数字影像显示器的制造成本,更提升调整影像的速率,进而提升数字显示器的效能。
本发明的影像调整电路包含一垂直内插电路与一水平内插电路,两内插电路皆包含多个数据移位循环电路、一控制器、一选择单元与一运算电路,每一数据移位循环电路皆储存有多个数据旗标,当这些数据移位循环电路之一受控制器驱动时,则会依序循环输出这些数据旗标;控制器依据一输入影像之一原始解析度与一目标显示器解析度而发出相对应之一选择信号与一驱动信号,驱动信号用于驱动这些数据移位循环电路之一,而选择信号则发送至选择单元,以供选择单元依据选择信号对应输出一内插对照值,内插对照值与受驱动的数据移位循环电路相对应;运算电路依序依据数据旗标并对应内插对照值,而对输入影像进行内插运算,而产生对应目标显示器解析度之一输出影像。
本发明的影像调整电路的内插方法主要包括:依据一输入影像之一原始解析度与一目标显示器解析度,选择相对应之一内插对照值与多个数据旗标;以及依序依据这些数据旗标并对应该内插对照值,而对该输入影像进行内插运算,产生对应该目标显示器解析度之一输出影像。
【附图说明】
图1为习知影像放大的调整示意图。
图2为本发明的影像调整电路的方块图。
图3为本发明较佳实施例的内插对照值。
图4为本发明较佳实施例的权重对照图。
图5为本发明的内插电路的较佳实施例的方块图。
图6为本发明较佳实施例的流程图。
【具体实施方式】
请参阅图2,其为本发明的影像调整电路的方块图。如图所示,影像调整电路10包含有一检测电路12,其用以检测一输入影像,以得知输入影像之一原始解析度并传输至一垂直内插电路14与一水平内插电路16,之后再通过影像调整电路10的垂直内插电路14与水平内插电路16,依据输入影像的原始解析度与欲显示影像之一目标显示器解析度,而对输入影像做内插运算,以产生符合目标显示器解析度之一输出影像,并传送至一显示单元18以显示影像。
垂直内插电路14会先依据输入影像的原始解析度的垂直解析度与目标显示器解析度的垂直解析度对输入影像的垂直画素数据进行内插运算而产生新画素数据。之后,垂直内插电路14会把新画素数据传输至水平内插电路16,让水平内插电路16依据目标显示器解析度的水平解析度对新画素数据的水平画素数据进行内插运算,而产生符合目标显示器解析度的输出影像。
由于现今一般所使用的影像解析度大都为特定几种解析度,例如水平解析度为640、720、800、1024、1152、1280与1440等,而垂直解析度为350、400、480、600、768、864、900与1024等,所以本发明系依据此几种解析度而预先建立多个内插对照值,以供垂直内插电路14与水平内插电路16对照相对应的内插对照值进行内插运算,如此只需对照内插对照值即可得知内插点的位置而不需再另外计算,故可解决习用技术所遭遇的问题。
请参阅图3,其为本发明之一较佳实施例的内插对照值。以下系以调整原始水平解析度为1024的影像为1280作为例子,而对本发明进行详尽说明。如图所示,此内插对照值为原始水平解析度为1024而欲调整为1280的内插对照值。本发明的内插对照值包含有一原始点信息、一内插点个数信息、一预测点信息、一取样点信息、一数据旗标信息、一输出点信息以及一运算点信息。
本发明的内插对照值是通过第一比例因子与第二比例因子所建立成。原始解析度与第一比例因子的乘积会等于目标显示器解析度与第二比例因子的乘积。第一比例因子与第二比例因子分别为内插对照值中的内插点个数信息与取样点间隔信息(图未示)。图3的内插对照值的第一比例因子与第二比例因子分别为10与8,也就是1024X10等于1280X8。所谓内插点个数信息就是输入影像的每数据必须调整的数量。以图3的内插对照值为例,每原始水平像素点必须调整扩大为10点像素点。
上述所谓取样间隔信息为取样前述调整后的像素点的间隔数;以图3的内插对照值为例,由于内插点间隔信息为8,也就是每间隔8则取样一点。如图3的内插对照值的取样点信息与输出点信息所示,第1输出点也就是第1个取样点,其系取样调整第1原始像素点后的像素点的第1点;第2输出点也就是第2个取样点,其系取样调整第1原始像素点后的像素点的第9点,第1取样点与第2取样点相间隔为8,也就是为取样间隔信息;第3输出点也就是第3个取样点,其系取样调整第2原始像素点后的像素点的第3点,以下取样点系依此类推。本发明的内插对照值的数据旗标信息系与输出点信息相对应。
由于本发明的内插对照值的第一比例因子与第二比例因子的比为整数比,于此实施例来说也就是10∶8,所以每当间隔8个内插像素点之后,即取样第9个像素点,而取样的像素点对应的相关信息系关于此第9个像素点。此实施例于进行内插运算时,系一次跳过8个内插预测数据进行数据循环,即一次跳过8个调整后的像素点,而依据查表内插运算得到输出点后再接续跳过8个内插预测数据,上次最后一个数据为接续内插的第1个起始数据,也就是会以此次所取样的数据为接续内插的第1个起始数据。此外,内插对照值中的预测点信息则用于表示取样调整原始像素点后的像素点所剩余的像素点。
当获知取样点位置后,即依据对应的运算点信息进行内插运算,以得知取样点的数值。举例来说,第1个取样点的值即依据所对应的运算点信息(1)进行内插运算所得的值,由于第1个取样点对应的运算点信息为1,也就是表示第1取样点的值即为第1原始像素点的值。第2个取样点所对应的运算点信息为1,2,也就是说第2个取样点位于第1原始像素点与第2原始像素点的间,所以第2个取样点的值必须依据第1原始像素点与第2原始像素点的值进行内插运算而得知。
此外,在进行内插运算时,系必须获知取样点所对应的权重值,方可利用内插方程式求得取样点的值。本发明即依据取样点信息对照一权重对照图,以得知相对应之一权重值,而代入内插方程式进而运算得知取样点的值。不同内插法所相对应的权重对照图系不相同,一般常用的内插法有线性插补法(Linear Interpolation)、正弦函数插补法(Sinc Interpolation)以及一立方回旋插补法(Cubic ConvolutionInterpolation)。
请参阅图4,其为本发明进行内插运算所用的权重对照图的实施例之一。图4所示的权重对照图为线性插补法所对应的权重对照图。假设本发明运用线性插补法进行内插运算而得知输出点的值。当内插运算第1输出点时,依据第1输出点所对应的取样点信息(1)而对照权重对照图即可得知相对应的权重值为1;内插运算第2输出点时,则依据第2输出点所对应的取样点信息(9)而对照权重对照图即可得知相对应的权重值为0.11;同理,运算其余输出点时,皆可依据所对应的取样点信息而对照权重对照图表即可得知对应的权重值。
由于本发明的内插对照值是通过第一比例因子与第二比例因子所建立成,而原始解析度与第一比例因子的乘积会等于目标显示器解析度与第二比例因子的乘积,所以本发明的内插对照值可循环对照。以图3的实施例来说,于取样第5个取样点后,依照预测点信息所示系会剩下7个调整后的像素点,又进行6次取样时会以第5个取样点为接续内插的第1个起始像素点,所以间隔8个像素点后所取样到的第6个取样像素点会是第5个原始像素点,故第5个原始像素点即可作为接续内插运算的第1个原始像素点,而依照此内插对照值接续进行内插运算。上述的内插对照值的循环起始点会随着解析度的不同而有所不同,也就是不同比例因子会有不同的循环起始点。
本发明由于预先提供多个内插对照值,所以于进行内插运算时,可立即对照内插对照值而得知相对应的信息,以方便内插运算输入影像而产生输出影像,所以可简化用于调整影像的调整电路,而降低计算电路的成本,并可提高调整影像的效率,且可循环对照进行内插运算。另外,由于本发明的内插对照值中的信息皆为整数,所以于进行内插运算时可简化运算,如此可不需使用复杂的运算电路即可进行内插运算,以达增进调整影像的效率的目的。
请参阅图5,其为本发明的内插电路的较佳实施例的方块图。图5所示的内插电路20系运用于图2的垂直内插电路14与水平内插电路16。如图所示,本发明的内插电路20,其包含一储存单元30、多个数据移位循环电路40、一控制器50、一选择单元60、一运算电路70、一时钟产生器80与一影像线暂存器90。储存单元30用以储存多个内插对照值,不同的内插对照值分别对应不同解析度。这些数据移位循环电路40各储存有一组数据旗标,每组数据旗标皆有差异而对应于不同的内插对照值,每组数据旗标皆包含有多个数据旗标,而对应于内插对照值的数据旗标。这些数据移位循环电路40的任一受控制器50驱动时,将会依序循环输出该等数据旗标。
控制器50,其依据目标显示器解析度与检测电路12所传送的原始解析度,而分别发出相对应之一选择信号与一驱动信号至选择单元60与这些数据移位循环电路40之一。选择单元60会依据选择信号选择输出储存单元30的内插对照值至运算电路70。控制器50所发送的驱动信号系用于驱动该等数据移位循环电路40之一,控制器50所驱动的数据移位循环电路40系对应于选择单元60所输出的内插对照值。时钟产生器80,用于产生一同步脉波信号并传送至该等数据移位循环电路40与运算电路70。
承接上述,数据移位循环电路40会依据同步脉波信号依序输出数据旗标至运算电路70,而运算电路70会依据同步脉波信号内插运算影像线暂存器90所暂存的输入影像,而产生输出影像。运算电路70于内插运算输入影像时,系依序根据数据移位循环电路40所输出的数据旗标与选择单元60输出的内插对照值,而内插运算输出影像以符合目标显示器解析度的影像需求规格。举例来说,当运算电路70接收的数据旗标为1时,即依据数据旗标为1所对应的内插对照值进行内插运算;当运算电路70接收的数据旗标为2时,即依据数据旗标为2所对应的内插对照值进行内插运算。本发明的运算电路70依据一线性插补法(Linear Interpolation)、一正弦函数插补法(Sinc Interpolation)以及一立方回旋插补法(Cubic Convolution Interpolation)的其中之一进行内插运算。
图5实施例的内插电路20系运用于水平内插电路16(参阅图2),所以影像线暂存器90所储存的数据为垂直内插电路14(参阅图2)所传送的新画素数据,而运算电路70所产生的影像数据即传送至显示单元18,进而显示。运用于垂直内插电路14的内插电路20,其影像线暂存器90所暂存的影像数据为传送至显示器欲显示的输入影像数据,而运算电路70所产生的输出影像为垂直画素数据,且会传送至水平内插电路16而暂存于水平内插电路16的影像线暂存器90。此外,垂直内插电路14的运算电路70于进行内插运算时,系依据输入影像的原始解析度的垂直解析度与目标显示器解析度的垂直解析度而选择对应的内插对照值与数据旗标,而水平内插电路16的运算电路70则依据输入影像的原始解析度的水平解析度与目标显示器解析度的水平解析度而选择对应的内插对照值与数据旗标。
请参阅图6,其为本发明较佳实施例的流程图。如图所示,根据本发明的影像调整的内插方法,首先,如步骤S0所示,提供多个内插对照值与相对应的多个组数据旗标,每组数据旗标皆包含有多个数据旗标,即多个数据移位循环电路40所储存的数据旗标;之后,检测电路12进行步骤S1,检测输入影像而得知输入影像的原始解析度并传送至控制器50;随后,控制器50进行步骤S2,依据输入影像的原始解析度与目标显示器解析度,分别发送相对应的选择信号与驱动信号至选择单元60与该等数据移位循环电路40之一,以选择相对应的内插对照值与多个数据旗标。
然后,运算电路70进行步骤S3,依序依据这些数据旗标并对照内插对照值,而对输入影像进行内插运算,产生符合目标显示器解析度的输出影像。此外,为了避免这些数据移位循环电路40输出数据旗标的时序与运算电路70内插运算输入影像的时序没有同步,所以于运算电路70进行此步骤时,时钟产生器80会产生同步时钟信号并传送至这些数据移位循环电路40与运算电路70,如此数据移位循环电路40即会依据同步时钟信号依序输出数据旗标,运算电路70则会依据同步时钟信号同步根据数据旗标与内插对照值,而运算输入影像以产生输出影像。
综上所述,本发明影像调整电路的内插电路及内插方法,其通过控制器依据目标显示器解析度与输入影像的原始解析度发出相对应的选择信号与驱动信号至选择单元与多个数据移位循环电路,以选择相对应的内插对照值与多个数据旗标,让运算电路依据依序输出的数据旗标并对照内插值,而对输入影像进行内插运算以产生符合目标显示器解析度的输出影像,如此即可快速调整影像,提高调整影像的效率。
以上所述者,仅为本发明的较佳实施例而已,并非用来限定本发明的范围,举凡依本发明申请专利范围所述的形状、构造、特征及精神所为的均等变化与修饰,均应包括于本发明的权利范围内。
Claims (42)
1.一种影像调整电路的内插电路,其包含:
多个数据移位循环电路,每一该数据移位循环电路皆储存有多个数据旗标,这些数据移位循环电路受驱动而依序循环输出这些数据旗标;
一控制器,其依据一输入影像之一原始解析度与一目标显示器解析度发出相对应之一选择信号与一驱动信号,该驱动信号对应于这些数据移位循环电路之一,以驱动对应的该数据移位循环电路;
一选择单元,其依据该选择信号对应输出一内插对照值,该内插对照值与接收该驱动信号的该数据移位循环电路相对应;以及
一运算电路,其接收该输入影像,并依据该内插对照值与受驱动的该数据移位循环电路所依序输出的这些数据旗标,对该输入影像进行内插运算而产生对应该目标显示器解析度之一输出影像。
2.根据权利要求1所述的影像调整电路的内插电路,其特征在于,该影像调整电路更包含一检测电路,该检测电路与该控制器耦接,该检测电路用于检测该输入影像得知该原始解析度并传送至该控制器。
3.根据权利要求1所述的影像调整电路的内插电路,其特征在于,其另包含:
一影像线暂存器,其耦接于该运算电路,该影像线暂存器接收并暂存该输入影像供该运算电路读取。
4.根据权利要求1所述的影像调整电路的内插电路,其特征在于,其另包含:
一时钟产生器,其产生一同步时钟信号并传送至该运算电路与这些数据移位循环电路,驱使该数据移位循环电路依序且循环输出这些数据
旗标并驱使该运算电路运算该输入影像。
5.根据权利要求1所述的影像调整电路的内插电路,其特征在于,其另包含:
一储存单元,其耦接于该选择单元,该储存单元储存多个该内插对照值。
6.根据权利要求1所述的影像调整电路的内插电路,其特征在于,该内插对照值包含有一内插点个数信息、一取样点信息以及一运算点信息。
7.根据权利要求6所述的影像调整电路的内插电路,其特征在于,该内插点个数信息、该取样点信息以及该运算点信息所包含的信息的数值皆为整数。
8.根据权利要求6所述的影像调整电路的内插电路,其特征在于,该取样点信息与该运算点信息所包含的信息系依序对应于这些数据旗标。
9.根据权利要求6所述的影像调整电路的内插电路,其特征在于,该内插点个数信息与该原始解析度的乘积等于一取样点间隔信息与该目标显示器解析度的乘积。
10.根据权利要求9所述的影像调整电路的内插电路,其特征在于,该取样点间隔信息所包含的信息的数值为整数。
11.根据权利要求1所述的影像调整电路的内插电路,其特征在于,该内插对照值包含一输出点信息,该输出点信息所包含的信息系依序对应于这些数据旗标。
12.根据权利要求1所述的影调整像电路的内插电路,其特征在于,该影像调整电路的该内插电路为一水平内插电路或一垂直内插电路,该输入影像包含水平画素数据与垂直画素数据。
13.根据权利要求1所述的影像调整电路的内插电路,其特征在于,该运算电路依据一线性插补法(Linear Interpolation)、一正弦函数插补法(Sinc Interpolation)以及一立方回旋插补法(Cubic Convolution Interpolation)的其中之一进行内插运算。
14.一种影像调整电路的内插方法,其包含下列步骤:
(a)依据一输入影像之一原始解析度与一目标显示器解析度,选择对应之一内插对照值与多个数据旗标,该内插对照值与这些数据旗标相对应;以及
(b)依序依据这些数据旗标并对应该内插对照值,而对该输入影像进行内插运算,产生对应该目标显示器解析度之一输出影像;
其中,产生一同步时钟信号,依据该同步时钟信号依序输出这些数据旗标且运算该输入影像。
15.根据权利要求14所述的影像调整电路的内插方法,其特征在于,其另包含:
于步骤(a)的前,检测该输入影像得知该原始解析度。
16.根据权利要求14所述的影像调整电路的内插方法,其特征在于,其另包含:
提供多个内插对照值与相对应的多个组数据旗标,每组该数据旗标皆包含有这些数据旗标。
17.根据权利要求14所述的影像调整电路的内插方法,其特征在于,该内插对照值包含有一内插点个数信息、一取样点信息以及一运算点信息。
18.根据权利要求17所述的影像调整电路的内插方法,其特征在于,该内插点个数信息、该取样点信息以及该运算点信息所包含的信息的数值皆为整数。
19.根据权利要求17所述的影像调整电路的内插方法,其特征在于,该取样点信息与该运算点信息所包含的信息系依序对应于这些数据旗标。
20.根据权利要求17所述的影像调整电路的内插方法,其特征在于,该内插点个数信息与该原始解析度的乘积等于一取样点间隔信息与该目标显示器解析度的乘积。
21.根据权利要求20所述的影像调整电路的内插方法,其特征在于,该取样点间隔信息所包含的信息的数值为整数。
22.根据权利要求14所述的影像调整电路的内插方法,其特征在于,该内插对照值包含一输出点信息,该输出点信息所包含的信息系依序对应于这些数据旗标。
23.根据权利要求14所述的影像调整电路的内插方法,其特征在于,系运用于该影像调整电路之一水平内插电路或一垂直内插电路,该输入影像包含水平画素数据与垂直画素数据。
24.根据权利要求14所述的影像调整电路的内插方法,其特征在于,于(b)步骤,系依据一线性插补法(Linear Interpolation)、一正弦函数插补法(SincInterpolation)以及一立方回旋插补法(Cubic Convolution Interpolation)的其中之一进行内插运算。
25.一种影像调整电路,包含:
一检测电路,检测一输入影像得知该输入影像之一原始解析度;
一垂直内插电路,储存有多个第一内插对照值与相对应的多个第一数据旗标组,每个该第一数据旗标组皆包含有多个第一数据旗标,该垂直内插电路依据该原始解析度与一目标显示器解析度的垂直解析度,于这些第一内插对照值与这些第一数据旗标组中选择对应之一第一内插对照值与一第一数据旗标组,并依序依据所选择的该第一数据旗标组的这些第一数据旗标与所选择的该第一内插对照值,对该输入影像进行内插运算,而产生对应该目标显示器解析度的该垂直解析度之一第一输出影像;以及
一水平内插电路,储存有多个第二内插对照值与相对应的多个第二数据旗标组,每个该第二数据旗标组皆包含有多个第二数据旗标,该水平内插电路依据该原始解析度与该目标显示器解析度的水平解析度,于这些第二内插对照值与这些第二数据旗标组中选择对应之一第二内插对照值与一第二数据旗标组,并依序依据所选择的该第二数据旗标组的这些第二数据旗标与所选择的该第二内插对照值,对该第一输出影像进行内插运算,而产生对应该目标显示器解析度的该水平解析度之一第二输出影像。
26.根据权利要求25所述的影像调整电路,其特征在于,该垂直内插电路另包含:
多个数据移位循环电路,分别储存这些第一数据旗标组,每该数据移位循环电路系依序循环输出这些第一数据旗标;
一控制器,其依据该输入影像的该原始解析度与该目标显示器解析度的垂直解析度发出相对应之一选择信号与一驱动信号,该驱动信号对应于这些数据移位循环电路之一,以驱动对应的该数据移位循环电路;
一选择单元,其依据该选择信号对应输出该第一内插对照值,该第一内插对照值与接收该驱动信号的该数据移位循环电路相对应;以及
一运算电路,其接收该输入影像,并依据该内插对照值与受驱动的该数据移位循环电路所依序输出的这些第一数据旗标,对该输入影像进行内插运算而产生该第一输出影像。
27.根据权利要求26所述的影像调整电路,其特征在于,该垂直内插电路另包含:
一时钟产生器,其产生一同步时钟信号并传送至该运算电路与该数据移位循环电路,驱使该数据移位循环电路依序且循环输出这些第一数据旗标并驱使该运算电路运算该输入影像。
28.根据权利要求25所述的影像调整电路,其特征在于,该水平内插电路另包含:
多个数据移位循环电路,分别储存这些第二数据旗标组,每该数据移位循环电路系依序循环输出这些第二数据旗标;
一控制器,其依据该输入影像的该原始解析度与该目标显示器解析度的水平解析度发出相对应之一选择信号与一驱动信号,该驱动信号对应于这些数据移位循环电路之一,以驱动对应的该数据移位循环电路;
一选择单元,其依据该选择信号对应输出该第二内插对照值,该第二内插对照值与接收该驱动信号的该数据移位循环电路相对应;以及
一运算电路,其接收该第一输出影像,并依据该第二内插对照值与受驱动的该数据移位循环电路所依序输出的这些第二数据旗标,对该第一输出影像进行内插运算而产生该第二输出影像。
29.根据权利要求28所述的影像调整电路,其特征在于,该水平内插电路另包含:
一时钟产生器,其产生一同步时钟信号并传送至该运算电路与这些数据移位循环电路,驱使该数据移位循环电路依序且循环输出这些第二数据旗标并驱使该运算电路运算该第一输出影像。
30.根据权利要求25所述的影像调整电路,其特征在于,该垂直内插电路另包含:
一影像线暂存器,其接收并暂存该输入影像。
31.根据权利要求25所述的影像调整电路,其特征在于,该水平内插电路另包含:
一影像线暂存器,其接收并暂存该第一输出影像。
32.根据权利要求25所述的影像调整电路,其特征在于,该垂直内插电路另包含:
一储存单元,储存这些第一内插对照值。
33.根据权利要求25所述的影像调整电路,其特征在于,该水平内插电路另包含:
一储存单元,储存这些第二内插对照值。
34.根据权利要求25所述的影像调整电路,其特征在于,该第一内插对照值与该第二内插对照值皆包含有一内插点个数信息、一取样点信息以及一运算点信息。
35.根据权利要求34所述的影像调整电路,其特征在于,该内插点个数信息、该取样点信息以及该运算点信息所包含的信息的数值皆为整数。
36.根据权利要求34所述的影像调整电路,其特征在于,第一内插对照值与该第二内插对照值的该取样点信息与该运算点信息所包含的信息系分别依序对应于这些第一数据旗标与这些第二数据旗标。
37.根据权利要求34所述的影像调整电路,其特征在于,该第一内插对照值的该内插点个数信息与该原始解析度的垂直解析度的乘积等于一取样点间隔信息与该目标显示器解析度的垂直解析度的乘积。
38.根据权利要求34所述的影像调整电路,其特征在于,该第二内插对照值的该内插点个数信息与该原始解析度的水平解析度的乘积等于一取样点间隔信息与该目标显示器解析度的水平解析度的乘积。
39.根据权利要求37或38所述的影像调整电路,其特征在于,该取样点间隔信息所包含的信息的数值为整数。
40.根据权利要求25所述的影像调整电路,其特征在于,该第一内插对照值包含一输出点信息,该输出点信息所包含的信息系依序对应于这些第一数据旗标。
41.根据权利要求25所述的影像调整电路,其特征在于,该第二内插对照值包含一输出点信息,该输出点信息所包含的信息系依序对应于这些第二数据旗标。
42.根据权利要求25所述的影像调整电路,其特征在于,该垂直内插电路与该水平内插电路依据一线性插补法(Linear Interpolation)、一正弦函数插补法(SincInterpolation)以及一立方回旋插补法(Cubic Convolution Interpolation)的其中之一进行内插运算。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB200710104003XA CN100555404C (zh) | 2007-04-29 | 2007-04-29 | 影像调整电路及其内插电路与内插方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB200710104003XA CN100555404C (zh) | 2007-04-29 | 2007-04-29 | 影像调整电路及其内插电路与内插方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101055713A CN101055713A (zh) | 2007-10-17 |
CN100555404C true CN100555404C (zh) | 2009-10-28 |
Family
ID=38795520
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB200710104003XA Active CN100555404C (zh) | 2007-04-29 | 2007-04-29 | 影像调整电路及其内插电路与内插方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN100555404C (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103152540B (zh) * | 2013-03-11 | 2016-01-20 | 深圳创维-Rgb电子有限公司 | 分辨率转换方法及装置、超高清电视机 |
CN107180014B (zh) * | 2017-04-28 | 2018-10-23 | 华讯方舟科技有限公司 | 一种快速sinc插值方法及系统 |
-
2007
- 2007-04-29 CN CNB200710104003XA patent/CN100555404C/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN101055713A (zh) | 2007-10-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100543568C (zh) | 用于驱动液晶显示器件的器件和方法 | |
CN102543018B (zh) | 液晶显示装置及其驱动方法 | |
CN102568413A (zh) | 液晶显示设备及其驱动方法 | |
KR101452972B1 (ko) | 타이밍 컨트롤러, 이를 구비한 표시 장치 및 이의신호처리방법 | |
US20070025644A1 (en) | Two stage interpolation apparatus and method for up-scaling an image on display device | |
CN101894362A (zh) | 一种图像放大装置及方法 | |
CN114245029B (zh) | 基于fpga的数据流处理方法、装置及pg设备 | |
CN103632643A (zh) | 图像数据处理电路和显示系统 | |
CN1227365A (zh) | 制造转换视频格式查找表的方法和应用它的扫描格式转换器 | |
CN104717442A (zh) | 多视频格式向VESA协议1600X1200分辨率60Hz帧率视频的自动转换方法 | |
CN113077743A (zh) | 提高显示面板刷新率的驱动方法、驱动器及显示装置 | |
CN101001388A (zh) | 摄影系统 | |
US8884976B2 (en) | Image processing apparatus that enables to reduce memory capacity and memory bandwidth | |
CN107948634A (zh) | 一种图像坏点检测方法、装置和图像处理芯片 | |
CN100555404C (zh) | 影像调整电路及其内插电路与内插方法 | |
JPH09504911A (ja) | 画像を変換する方法およびデバイス | |
CN102217311B (zh) | 图像发送器和图像接收器 | |
CN111261088B (zh) | 一种图像绘制方法、装置及显示装置 | |
JP2010081024A (ja) | 画像補間処理装置 | |
CN103024470A (zh) | 图像显示方法、服务器及图像显示系统 | |
CN101266760B (zh) | 在液晶显示器中整合反交错及过驱动以处理影像数据的方法及系统 | |
US6567925B1 (en) | Image signal processing method and image signal processor | |
CN103718548B (zh) | 3d图像信号处理设备 | |
CN101252665B (zh) | 接口装置 | |
TW200841321A (en) | An image adjusting circuit, an interpolating circuit and a method thereof are provided |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |