CN100469114C - 具有多个信号路径的cmos集成的超外差电视接收器 - Google Patents

具有多个信号路径的cmos集成的超外差电视接收器 Download PDF

Info

Publication number
CN100469114C
CN100469114C CNB2006100656834A CN200610065683A CN100469114C CN 100469114 C CN100469114 C CN 100469114C CN B2006100656834 A CNB2006100656834 A CN B2006100656834A CN 200610065683 A CN200610065683 A CN 200610065683A CN 100469114 C CN100469114 C CN 100469114C
Authority
CN
China
Prior art keywords
cmos
integrated circuit
signal
low noise
filter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CNB2006100656834A
Other languages
English (en)
Other versions
CN101009783A (zh
Inventor
戴光耀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lanqi Technology Co., Ltd.
Original Assignee
Acrospeed Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Acrospeed Inc filed Critical Acrospeed Inc
Publication of CN101009783A publication Critical patent/CN101009783A/zh
Application granted granted Critical
Publication of CN100469114C publication Critical patent/CN100469114C/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/72Gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Superheterodyne Receivers (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
  • Amplifiers (AREA)

Abstract

使用CMOS技术来实施具有多个信号路径的集成的超外差电视接收器。一种集成电路,其包括:多个CMOS(互补型金属氧化物半导体)低噪声放大器;一可调整的频率源;和一个或一个以上降频转换混频器,其与所述可调整的频率源和所述多个CMOS低噪声放大器耦接,以在输入到所述多个CMOS低噪声放大器的一输入与来自一个或一个以上降频转换混频器的一输出之间形成多个超外差接收路径;其中所述集成电路实施在半导体衬底的一单一芯片上。

Description

具有多个信号路径的CMOS集成的超外差电视接收器
技术领域
本发明的至少某些实施例大体上涉及电视接收器,且更具体而言涉及集成的超外差电视接收器。
背景技术
在外差过程中可混合两个频率以产生和与差。超外差接收器使高频输入信号与在接收器中产生的本振频率混合,以产生具有输入信号的频率与在接收器中产生的本振频率之间的差值的频率的信号。通常将所产生的信号设计为具有称为中频(IF)的预定频率,以使得具有较高输入频率的信号可经过降频转换而用于在预定中频(IF)下的处理。可对本振频率进行调整,使得在所要频率信道中接收的信号可降频转换到中频(IF),以供选择所用并用于在固定中频下进一步进行处理。
通常,电视调谐器模块使用一个或一个以上集成电路和安装在印刷电路板上的例如低噪声放大器的许多离散组件。
Bud Taddiken等人在IEEE射频集成电路会议2000年论文集“Broadband Tuneron a chip for cable modem,HDTV,and legacy analog standards(Invited),第17-20页,2000年”中提供了一种在芯片上的宽带调谐器。在Bud Taddiken等人的宽带调谐器中,对芯片进行了硅BiCMOS处理。Bud Taddiken等人的芯片中的低噪声放大器(LNA)使用了双极晶体管。
晶体管主要有两大种类:双极晶体管和场效晶体管(FET)。基于FET的硅芯片比其双极对应物更容易构造。FET的切换通常比双极晶体管缓慢,但耗用功率更少。
金属氧化物半导体FET(MOSFET)包括基于n-信道的NMOS和基于p-信道的PMOS。在芯片上,可将NMOS和PMOS晶体管以互补的形式一起构造,从而产生互补型金属氧化物半导体(CMOS)门,所述互补型金属氧化物半导体(CMOS)门比其双极等同物显著地消耗更少的功率。CMOS门在晶体管切换前几乎不消耗功率。
双极结型晶体管(BJT)通常用于高功率应用和达到千兆赫范围内的高射频(RF)应用。双极晶体管可用作个别整装的离散组件,也可用于集成电路芯片上。BiCMOS为同时使用双极技术和CMOS技术的集成电路类型。
为方便起见,应了解在本描述中没有将BiCMOS芯片当作CMOS芯片。
Mark Dawkins等人使用双极技术提供了一种用于数字地面电视的单芯片调谐器,见“A single-chip tuner for DVB-T,IEEE Journal of Solid-State Circuits,第38卷,第8期,2003年8月”。
发明内容
本文中描述了使用CMOS技术实施的具有多个信号路径的集成的超外差电视接收器。本部分中概述本发明的某些实施例。
在本发明的一个实施例中,一种集成电路包括多个CMOS(互补型金属氧化物半导体)低噪声放大器;一可调整的频率源;和一个或一个以上降频转换混频器,其与所述可调整的频率源和所述多个CMOS低噪声放大器耦接,以在到所述多个CMOS低噪声放大器的输入与来自一个或一个以上降频转换混频器的输出之间形成多个超外差接收路径;其中所述集成电路实施在半导体衬底的一单一芯片上。
在本发明的一个实施例中,所述集成电路中的半导体衬底的所述单一芯片上没有实施双极晶体管。半导体衬底的所述单一芯片为CMOS集成电路芯片。
在本发明的一个实施例中,所述集成电路包括多个可变增益CMOS放大器,其耦接在分别位于所述多个路径上的所述多个CMOS低噪声放大器与一个或一个以上降频转换混频器之间。
在本发明的一个实施例中,所述集成电路进一步包括多个固定增益CMOS放大器,其耦接在分别位于所述多个路径上的所述多个CMOS低噪声放大器与一个或一个以上降频转换混频器之间。
在本发明的一个实施例中,所述集成电路进一步包括一滤波器,其与所述输出耦接以供信道选择。所述滤波器为低通滤波器、带通滤波器和复合滤波器中的一者。
在本发明的一个实施例中,所述集成电路进一步包括一与所述滤波器耦接的又一CMOS放大器。所述滤波器与所述又一CMOS放大器共享电路的一部分。
在本发明的一个实施例中,所述集成电路包括分别与所述多个CMOS低噪声放大器的输入耦接的多个切换元件。当所述多个切换元件中的选定一个允许来自所述输入的信号通过所述多个CMOS低噪声放大器中的一个时,除所选定的一个以外的切换元件阻止来自所述输入的信号通过所述多个CMOS低噪声放大器。
在本发明的一个实施例中,所述集成电路进一步包括多个切换元件,其分别与所述一个或一个以上降频转换混频器的输出耦接,以选择性地从一个或一个以上降频转换混频器中的一个输出。
在本发明的一个实施例中,当一个或一个以上降频转换混频器中的一个选定混频器处于提供信号到所述输出的状态时,将除所选定的一个以外的一个或一个以上降频转换混频器切换到高阻抗状态。
在本发明的一个实施例中,一种集成电视调谐器包括一CMOS(互补型金属氧化物半导体)集成电路,其中所述CMOS集成电路包括:一锁相环;多个信号路径,所述信号路径中的每一个包括一低噪声放大器、一第一滤波器和一与所述锁相环耦接的降频转换混频器;和一第二滤波器;其中所述降频转换混频器中至多有一个提供信号到所述第二滤波器,以输出接近一预定频率的信号。
在本发明的一个实施例中,所述信号路径中的每一个在所述集成的电视调谐器中进一步包括一可变增益跨导和一固定增益跨导。
在本发明的一个实施例中,所述信号路径中的每一个包括至少一个切换元件,以基于所述集成的电视调谐器中的所述锁相环的输出的频率来选择性地打开或关闭相应的信号路径。
在本发明的一个实施例中,所述CMOS集成电路实施在所述集成的电视调谐器中的硅半导体衬底的一单一芯片上。
在本发明的一个实施例中,一种电视接收器包括一显示装置;一用于提供输入到所述显示装置的CMOS(互补型金属氧化物半导体)集成电路,其中所述CMOS集成电路包括:一锁相环;多个信号路径,所述信号路径中的每一个包括:一低噪声放大器、一第一滤波器、一与所述锁相环耦接的降频转换混频器和一用于将所述信号路径中的相应一个以所述锁相环的输出的频率的函数而选择性地打开或关闭的切换元件;和一第二滤波器,其用于接收来自所述多个信号路径中的选定一个的信号以提供接近一预定频率的信号。
在本发明的一个实施例中,所述电视接收器包括一显示控制器,其耦接到所述CMOS集成电路和所述显示装置,以根据从所述CMOS集成电路产生的信号来驱动所述显示装置。所述CMOS集成电路进一步包括一信号解调器。
本发明包括方法和执行这些方法的设备,所述设备包括执行这些方法的数据处理系统和当在数据处理系统上执行时使所述系统执行这些方法的计算机可读取媒体。
根据附图和下面的详细描述,本发明的其它特征将显而易见。
附图说明
本发明通过实例描述且并不限制于附图中的图形,在附图中,类似的参考数字表示类似的元件。
图1展示根据本发明的一个实施例的集成的超外差电视接收器。
图2-3说明根据本发明实施例的超外差电视接收器的集成电路的方块图的实例。
图4展示用于在根据本发明的一个实施例的超外差电视接收器的集成电路中的多个信号路径的多个低噪声放大器的实例。
图5展示可用于根据本发明的一个实施例的超外差电视接收器的集成电路中的低噪声放大器的实例。
图6展示根据本发明的一个实施例的电视机。
具体实施方式
以下描述和图式说明了本发明,而不应被解释为限制了本发明。大量具体细节的描述旨在提供对本发明的彻底理解。然而,在某些实例中,没有描述熟知或常规的细节,以免模糊对本发明的描述。对本揭示中的一个或一实施例的参考未必是对相同实施例的参考;且所述参考意指至少一个。
本发明的一个实施例提供具有多个信号路径的CMOS集成的超外差电视接收器。单一CMOS芯片用于实施调谐器/接收器的多数组件,包括低噪声放大器和降频转换混频器。
根据本发明的实施例的集成的超外差电视接收器可用于地面电视或电缆电视应用中。将各种组件集成到根据本发明的实施例的单一CMOS芯片上大大降低了电视接收器的成本。
电视接收器可用于接收来自地面源或电缆源的数字或模拟信号。过去使用离散组件来实施接收器。最近,已使用双极、砷化镓或bi-CMOS技术开发了集成接收器。这些接收器的成本较高。
本发明的一个实施例使用CMOS集成电路芯片来降低电视接收器的成本。CMOS技术具有较差的线性度,这在过去阻止了对接收器的成功集成。为实施集成的CMOS电视接收器,本发明的一个实施例处理了用于调谐器/接收器部分的CMOS放大器的线性度问题。
本发明的一个实施例使用多个信号路径来处理不同频带下的信号。每一信号路径使用一系列放大器和滤波器来改进相应频带中的噪声抑制能力和线性度。
CMOS技术提供的线性度比双极技术差。超外差电视接收器的传统实施要求在电视信号的宽带中具有足够线性度的放大阶段(例如,从50MHz到960MHz)。通常使用例如离散双极组件、单独的双极集成电路、BiCMOS集成电路等等的双极技术来实施所述放大阶段。尚没有使用CMOS技术成功地集成传统的接收器。
本发明的一个实施例对不同频带使用多个信号路径,以使得信号路径的每一个中的CMOS放大器可具有用于相应频带的足够的线性度。即使当使用多个信号路径时,根据本发明的实施例的CMOS实施的成本也可比传统的双极(例如,BiCMOS)实施更低且不会损害性能。根据本发明的一个实施例,可在单一CMOS芯片上实施多个LNA和混频器且仍然具有成本效率。
因此,对不同频带使用多个信号路径,根据本发明的实施例的低成本和高性能的CMOS电视接收器/调谐器可集成进单一CMOS集成电路芯片中。所述单一CMOS集成电路芯片可用于满足对低成本和高性能的电视接收器的不断增长的需求,而不必使用双极或bi-CMOS技术来实施电视接收器。
图1展示了根据本发明的一个实施例的集成的超外差电视接收器。
在图1中,来自输入(101)的宽带信号提供到信号路径(例如,103或113,等等)中的选定一个;且所选定的信号路径的输出提供到基带电路(111),用以在预定的中频下(例如,低于宽带电视信号)进行处理。
在本发明的一个实施例中,基带电路包括一信道选择滤波器。基带电路可进一步包括一信号解调器。基带电路可进一步包括模拟到数字转换器和数字信号处理器(DSP)。
在一个实施例中,信号路径(例如,103、113,等等)中的每一个经过设计以处理特定频带的信号(例如,甚高频(VHF)带、超高频(UHF)带或VHF或UHF的子带,等等)。
在一个实施例中,信号路径(例如,103、113,等等)中的每一个包括一前置放大器(例如,105)和一降频转换混频器(例如,109)。降频转换混频器(109)耦接到本地振荡器(107)的输出,以便对来自相应信号路径的信号的频率进行降频转换。可对本地振荡器(107)的频率进行调整,以便在基带电路的频率下对所要的频率信道处的信号进行降频转换。因为基带电路中的信道选择滤波器经过设计以用于选择基带电路的频率中的信号,所以选定了所要的频率信道中的信号。
因为信号路径设计成仅处理电视信号的宽带的一个子带,所以为了获得高性能,可使用CMOS技术来实施每一信号路径的前置放大器以具有足够的线性度。来自电视信号的宽带的不同子带的信号通过不同的信号路径到达基带电路。在一个实施例中,信号路径为有源的,以一次产生一个输出;且经过设计以处理所要的频率信道的信号路径被打开,以产生输出到基带电路(111)。
在一个实施例中,输入信号(例如,来自天线或电视电缆)一次提供到一个信号路径。经过设计以处理所要的频率信道的信号路径具备输入信号。
在一个实施例中,每一信号路径包括一个或一个以上滤波器,以降低或限制对除所要频带中的信号以外的信号进行前置放大时的增益。因此,前置放大器(105)的输出提供用于所要频带中的信号的增益的足够的线性度,且限制所要频带外的信号的增益或滤去所要频带外的信号。因此,在经过降频转换后,可对输入信号进行过滤以供信道选择。
在一个实施例中,单一CMOS芯片实施信号路径(例如,103、113,等等)和可进一步包括数字信号处理器(DSP)的基带电路。
图2-3说明了根据本发明实施例的超外差电视接收器的集成电路的方块图的实例。
在图2中,单一CMOS集成电路(201)包括从切换元件(211、221、...、231)到切换元件(219、229、...、239)的多个信号路径、一锁相环(PLL)(203)、一基带滤波器(207)和一基带放大器(209)。
在图2中,信号路径中的每一个包括一低噪声放大器(例如,213、223、...或233)、一个或一个以上滤波器(例如,215、225、...或235)和一降频转换混频器(例如,217、227、...或237)。
在一个实施例中,信号路径中的每一个进一步包括一个或一个以上可变增益放大器(跨导)和/或一个或一个以上固定增益放大器(跨导)。
信号路径中的每一个经过设计以具有用于宽带电视信号的一个子带的充分的线性度,同时限制宽带电视信号的其它子带的增益或抑制宽带电视信号的其它子带。
在图2中,信号路径中的每一个包括一切换元件(例如,211、221、...、231),以选择性地将输入信号馈入到经过设计以接收所要信道的信号的有源路径。举例来说,当接收器/调谐器将接收在通过低噪声放大器(213)、滤波器(215)和降频转换混频器(217)的路径的子带中的信道时,所述路径的切换元件(211)提供输入(205)到低噪声放大器(213),同时其它切换元件(221、...、231)使到其它混频器(227、...、237)的路径与输入(205)隔断。
在图2中,信号路径中的每一个进一步包括一切换元件(例如,219、229、...、239),以选择性地从信号路径的一个输出到基带滤波器(207)。举例来说,当接收器/调谐器将接收在通过低噪声放大器(213)、滤波器(215)和降频转换混频器(217)的路径的子带中的信道时,所述路径的切换元件(219)提供输入(205)到基带滤波器(207),同时其它切换元件(229、...、239)使到其它混频器(227、...、237)的路径与基带滤波器(207)隔断。
或者,当混频器的输出为电流时,可将混频器的输出以如图3中所说明的方式直接连接(合并)到负载。在图3中,将不是用于选定信道的信号路径的混频器的输出切换到高阻抗状态。
或者,一次可输出一个以上的信号路径。来自信号路径的组合的输出的和经过设计,以提供用于宽带电视信号的充分的线性度。举例来说,当将接收器/调谐器调谐到所要的信道时,所有(或选定数目的)信号路径都可输出。来自不同信号路径的输出的组合经过设计,以使得多个路径的总输出提供足够的线性度。
在图2(或图3)中,基带滤波器(207)可包括一低通滤波器、一带通滤波器和/或一复合滤波器。来自选定混频器(或混频器的和)的输出提供到基带滤波器(207)以供信道选择。
在图2(或图3)中,具有可变或固定增益的基带放大器(209)放置在滤波器之后。或者,基带放大器(209)可放置在滤波器之前。或者,一个放大器(209)可放置在滤波器之前,而另一个可放置在滤波器之后。
在一个实施例中,基带放大器(209)和基带滤波器(207)可共享电路的一部分。举例来说,放大器可实施部分滤波动作。
在一个实施例中,接收器的输入信号通过切换元件传递到信号路径的两个或两个以上低噪声放大器(LNA)。因为当输入装置关闭时沿着信号路径将没有输入,所以LNA的输入装置可被视为切换元件的形式。
在一个实施例中,使用多个低噪声放大器,使得每一放大器可处理不同的频率范围。因此,当组合多个低噪声放大器时,可改善系统的线性度和噪声抑制能力。
在一个实施例中,每一低噪声放大器之后有一系列可变增益放大器,用以改善系统的动态范围。也对可变增益放大器进行调谐,以便提高线性度和噪声抑制能力。因为每一信号路径仅处理接收器的输入处的信号频率中的一小部分,所以可放宽对每一个别放大器的线性度要求而不会对总的性能产生任何影响。
在一个实施例中,信号路径中的每一个具有一输出到相应的个别降频转换正交混频器的可变增益放大器。降频转换正交混频器的输出合并到一起,以提供输入到基带滤波器。
在图3中,在运行期间将一个信号路径作为有源路径而打开,同时由耦接到输入(205)的切换元件关闭其它信号路径。对有源路径上的信号带进行降频转换,即使降频转换混频器的输出似乎合并到一起。
在图2(或图3)中,有源混频器的输出包括预定中频下的所要信道的信号,所述预定中频低于电视信号的原始频率。有源混频器的输出还可包含来自其它更高频率信道的信号。为了选择来自所要的电视信道(其被降频转换到中频)的信号,通过低通滤波器、带通滤波器或复合带通滤波器对来自混频器的信号进行滤波。
根据本发明的一个实施例,宽带电视信号由为不同频率信道带设计的多个信号路径来处理,使得宽带电视信号的不同子带可由不同电路来处理。多个信号路径的组合提供系统的所要的总线性度。此外,在一个实施例中,用于在多个频带中的运行的电路集成到单一电路芯片上。
尽管图2和图3展示了本发明的实施例,其中信号路径中的每一个包括一个单独的降频转换混频器,但是应了解,多个信号路径(或所有信号路径)可共享一个降频转换混频器。举例来说,信号路径可共享一个降频转换混频器,其选择性地耦接到一有源路径以对来自所述有源路径的信号进行降频转换。
图4展示了用于根据本发明的一个实施例的超外差电视接收器的集成电路中的多个信号路径的多个低噪声放大器的实例。
在图4中,每一信号路径包括一低噪声放大器(例如,303或313)、一滤波器(例如,301或311)和一可变或固定增益放大器(例如,305或315)和一切换元件(例如,307或317)。在图4中,信号路径的放大器的输出选择性地耦接到输出(309),所述输出(309)可用于提供输入到多个信号路径所共享的降频转换混频器(在图4中未图示)。
图5展示了可用于根据本发明的一个实施例的超外差电视接收器的集成电路中的低噪声放大器的实例。
在图5中,一低噪声放大器包括门(403和407)、电阻器(401)和电容器(405)。所述低噪声放大器使用了电阻性负载,尽管也可使用电感器。电阻性负载比电感器小得多,且因此节省了晶粒面积。
在图5中,具有电容器(405)的电阻性负载用于提供负载的滤波效应。因此,滤波器和低噪声放大器共享电路的一部分。
图2-5展示了本发明的具体的示范实施例。一般来说,可使用任何种类的低噪声放大器。本发明并不限于任何具体的实施例。
图6展示了根据本发明的一个实施例的电视机。
在图6中,电视信号(例如,用于电缆数字视频广播(DVB-C)或地面数字视频广播(DVB-T))接收在单一芯片CMOS集成的调谐器/接收器(501)中,其调谐到具体的信道并使用数字信号处理器来处理信号以输出数字电视信号。
在图6中,来自单一芯片CMOS集成的调谐器/接收器(501)的数字电视信号用于驱动控制显示装置(505)以播放电视节目的显示控制器(503)。所述显示装置可为液晶显示(LCD)监视器、等离子面板、投影仪或其它。
在一个实施例中,电视机可进一步包括一微处理器和存储用于在所述微处理器上执行的指令的存储器(在图6中未图示)。单一芯片CMOS集成的调谐器/接收器(501)的数字电视信号可进一步由微处理器来处理以驱动显示控制器。举例来说,电视机可使用计算机的结构。
在一个实施例中,单一芯片CMOS集成的调谐器/接收器(501)可进一步包括微处理器和存储器。
在前述说明书中,已参考本发明的具体示范性实施例对本发明进行了描述。显然,在不脱离本发明的如在所附权利要求书中所主张的更广泛的精神和范畴的情况下,可对本发明进行各种修改。因此,应认为说明书和图式是说明性的而不是限制性的。

Claims (20)

1.一种集成电路,其包括:
多个CMOS低噪声放大器;
一可调整的频率源;和
一个或一个以上降频转换混频器,其与所述可调整的频率源和所述多个CMOS低噪声放大器耦接,以在到所述多个CMOS低噪声放大器的一个输入与来自一个或一个以上降频转换混频器的一个输出之间形成多个超外差接收路径;
其中所述集成电路实施在半导体衬底的一单一芯片上。
2.根据权利要求1所述的集成电路,其中在半导体衬底的所述单一芯片上没有实施双极晶体管。
3.根据权利要求1所述的集成电路,其中半导体衬底的所述单一芯片为一CMOS集成电路芯片。
4.根据权利要求1所述的集成电路,其进一步包括:
多个可变增益CMOS放大器,其耦接在分别位于所述多个路径上的所述多个CMOS低噪声放大器与一个或一个以上降频转换混频器之间。
5.根据权利要求4所述的集成电路,其进一步包括:
多个固定增益CMOS放大器,其耦接在分别位于所述多个路径上的所述多个CMOS低噪声放大器与一个或一个以上降频转换混频器之间。
6.根据权利要求5所述的集成电路,其进一步包括:
一与所述输出耦接以供信道选择的滤波器。
7.根据权利要求6所述的集成电路,其中所述滤波器为以下中的一个:
一低通滤波器;
一带通滤波器;和
一复合滤波器。
8.根据权利要求6所述的集成电路,其进一步包括:
一与所述滤波器耦接的又一CMOS放大器。
9.根据权利要求8所述的集成电路,其中所述滤波器和所述又一CMOS放大器共享电路的一部分。
10.根据权利要求1所述的集成电路,其进一步包括:
多个切换元件,其分别与所述多个CMOS低噪声放大器的多个输入耦接。
11.根据权利要求10所述的集成电路,其中当所述多个切换元件中的选定一个允许来自所述多个CMOS低噪声放大器的一个输入的信号通过所述多个CMOS低噪声放大器中的一个时,除所述选定的一个以外的所述切换元件阻止来自所述多个CMOS低噪声放大器的一个输入的所述信号通过所述多个CMOS低噪声放大器。
12.根据权利要求1所述的集成电路,其进一步包括:
多个切换元件,其分别与所述一个或一个以上降频转换混频器的输出耦接,以选择性地从一个或一个以上降频转换混频器中的一个输出。
13.根据权利要求1所述的集成电路,其中当一个或一个以上降频转换混频器中的选定一个处于一提供信号到所述输出的状态时,除所述选定一个以外的所述一个或一个以上降频转换混频器切换到一高阻抗状态。
14.一种集成电视调谐器,其包括一CMOS集成电路,所述CMOS集成电路包括:
一锁相环;
多个信号路径,所述信号路径中的每一个包括一低噪声放大器、一第一滤波器和一与所述锁相环耦接的降频转换混频器;和
一第二滤波器;
其中所述降频转换混频器中的至多一个提供信号到所述第二滤波器,以输出接近一预定频率的信号。
15.根据权利要求14所述的集成电视调谐器,其中所述信号路径中的每一个进一步包括一可变增益跨导和一固定增益跨导。
16.根据权利要求14所述的集成电视调谐器,其中所述信号路径中的每一个包括至少一个切换元件,以基于所述锁相环的一输出的一频率来选择性地打开或关闭一相应的信号路径。
17.根据权利要求14所述的集成电视调谐器,其中所述CMOS集成电路实施在硅半导体衬底的一单一芯片上。
18.一种电视接收器,其包括:
一显示装置;
一用于提供输入到所述显示装置的CMOS集成电路,所述CMOS集成电路包括:
一锁相环;
多个信号路径,所述信号路径中的每一个包括:一低噪声放大器、一第一滤波器、一与所述锁相环耦接的降频转换混频器和一用于将所述信号路径中相应一个以所述锁相环的一输出的一频率的一函数选择性地打开或关闭的切换元件;和
一第二滤波器,其用于接收来自所述多个信号路径中的选定一个的信号,以提供接近一预定频率的信号。
19.根据权利要求18所述的电视接收器,其进一步包括:
一显示控制器,其耦接到所述CMOS集成电路和所述显示装置,以根据从所述CMOS集成电路产生的信号来驱动所述显示装置。
20.根据权利要求19所述的电视接收器,其中所述CMOS集成电路进一步包括一信号解调器。
CNB2006100656834A 2006-01-24 2006-03-23 具有多个信号路径的cmos集成的超外差电视接收器 Active CN100469114C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/338,872 US7639311B2 (en) 2006-01-24 2006-01-24 CMOS integrated super-heterodyne television receiver with multiple signal paths
US11/338,872 2006-01-24

Publications (2)

Publication Number Publication Date
CN101009783A CN101009783A (zh) 2007-08-01
CN100469114C true CN100469114C (zh) 2009-03-11

Family

ID=38309670

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2006100656834A Active CN100469114C (zh) 2006-01-24 2006-03-23 具有多个信号路径的cmos集成的超外差电视接收器

Country Status (4)

Country Link
US (1) US7639311B2 (zh)
CN (1) CN100469114C (zh)
TW (1) TW200731794A (zh)
WO (1) WO2007086939A2 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4760701B2 (ja) * 2006-12-26 2011-08-31 ソニー株式会社 フロントエンド集積回路
EP2187619A1 (en) 2008-11-05 2010-05-19 Harris Corporation Improved method, system and apparatus for synchronizing signals
US20140015607A1 (en) * 2012-07-10 2014-01-16 Mstar Semiconductor, Inc. Low noise amplifiers for multiple radio standards
US9190975B2 (en) * 2013-09-27 2015-11-17 Silicon Laboratories Inc. Receiver chip with multiple independent loop-through paths
WO2019191522A1 (en) 2018-03-28 2019-10-03 Senko Advanced Components Inc Small form factor fiber optic connector with multi-purpose boot
US10756686B2 (en) * 2018-11-07 2020-08-25 Mediatek Inc. Band sharing technique of receiver

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4494082A (en) * 1982-08-18 1985-01-15 Northern Telecom Limited Switched-capacitor variable equalizer
US5032900A (en) * 1990-04-30 1991-07-16 Thomson Consumer Electronics, Inc. Television receiver with auxiliary input connector for video signals of a separated y-c format

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7167686B2 (en) * 2002-01-25 2007-01-23 Qualcomm Incorporated Wireless communications transceiver: transmitter using a harmonic rejection mixer and an RF output offset phase-locked loop in a two-step up-conversion architecture and receiver using direct conversion architecture
US6949979B2 (en) * 2002-12-05 2005-09-27 Memetics Technology Co. LTD Designing methods and circuits for multi-band electronic circuits
US7444166B2 (en) * 2004-02-12 2008-10-28 Qualcomm Incorporated Wireless diversity receiver with shared receive path
US7046068B2 (en) * 2004-04-27 2006-05-16 Broadcom Corporation CMOS-based receiver for communications applications

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4494082A (en) * 1982-08-18 1985-01-15 Northern Telecom Limited Switched-capacitor variable equalizer
US5032900A (en) * 1990-04-30 1991-07-16 Thomson Consumer Electronics, Inc. Television receiver with auxiliary input connector for video signals of a separated y-c format

Also Published As

Publication number Publication date
US20080012986A1 (en) 2008-01-17
WO2007086939A3 (en) 2007-10-11
TW200731794A (en) 2007-08-16
CN101009783A (zh) 2007-08-01
WO2007086939A2 (en) 2007-08-02
US7639311B2 (en) 2009-12-29

Similar Documents

Publication Publication Date Title
EP2263314B1 (en) Integrated wideband rf tracking filter with parallel band switched tuned amplifiers
US7816990B2 (en) Variable gain amplification circuit
US7764942B2 (en) Tuning circuitry utilizing frequency translation of an impedance from a fixed-filter frequency response
US20090096935A1 (en) Integrated Programmable Tuner
CN100469114C (zh) 具有多个信号路径的cmos集成的超外差电视接收器
TW201019618A (en) Programmable if output receiver, and applications thereof
US7180553B2 (en) Dual mode television tuner capable of processing both digital and satellite television signals and method thereof
US20040257478A1 (en) Harmonic mixer based television tuner and method of processing a received rf signal
JP4235560B2 (ja) チューナ用の自動利得制御
JP5393703B2 (ja) 制御可能な減衰段を有するifフィルタを備えるチューナおよび個別のチューナを備える受信機
JP2003535544A (ja) 低雑音、低歪みのマックス可能なギルバートミキサ信号処理システムおよびagc機能による方法
JP2007135192A (ja) 切替可能な固定利得lnaを備える低雑音・高直線性テレビチューナー
CN101378248A (zh) 低噪声放大器以及包括该低噪声放大器的调谐器
US20090201428A1 (en) Mixer circuit, semiconductor apparatus including the same, communication device including the same, and electronic device including the same
US9094634B2 (en) Amplifier for television tuner chip and method therefor
CN101465630A (zh) 频率转换装置、双转换频率装置、调谐器及其调制方法
US7486338B1 (en) Fully integrated terrestrial TV tuner architecture
Jeon et al. A wideband digital TV receiver front-end with on-chip notch filter
US20080182535A1 (en) Rf filter and digital broadcast receiving tuner and rf signal processing device using rf filter
US20040031064A1 (en) Cable receiver having in-band and out-of-band tuners
US20090027563A1 (en) Low noise amplifier
Birleson et al. Silicon single-chip television tuner technology
US20090102980A1 (en) Tuner
US20070178863A1 (en) AM/FM tuner saw filter-less architecture using AM frequency band up-conversion
JP2005303962A (ja) 受信装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
REG Reference to a national code

Ref country code: HK

Ref legal event code: DE

Ref document number: 1106377

Country of ref document: HK

C14 Grant of patent or utility model
GR01 Patent grant
REG Reference to a national code

Ref country code: HK

Ref legal event code: WD

Ref document number: 1106377

Country of ref document: HK

CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: Building A6, 900 Yishan Road, Xuhui District, Shanghai

Patentee after: Lanqi Technology Co., Ltd.

Address before: Room 406, Venture Center Building, 680 Guiping Road, Shanghai

Patentee before: Acrospeed, Inc.