CN100442109C - 电压准位转换电路及转换方法 - Google Patents
电压准位转换电路及转换方法 Download PDFInfo
- Publication number
- CN100442109C CN100442109C CNB2004100778372A CN200410077837A CN100442109C CN 100442109 C CN100442109 C CN 100442109C CN B2004100778372 A CNB2004100778372 A CN B2004100778372A CN 200410077837 A CN200410077837 A CN 200410077837A CN 100442109 C CN100442109 C CN 100442109C
- Authority
- CN
- China
- Prior art keywords
- mentioned
- transistor
- voltage
- quasi position
- voltage quasi
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
一种电压准位转换电路,适用于液晶显示面板,包括一第一及第二电源供应器、以及一第一及第二高压晶体管;第一电源供应器提供第一电压准位;第一高压晶体管的栅极耦接第一电源供应器,其第一电极耦接一具有第一电压准位以及一第二电压准位的信号,其第二电极耦接一节点;第二电源供应器提供第三电压准位;第二高压晶体管的第一电极耦接第二电源供应器,其第二电极耦接节点;当信号为第一电压准位时,节点的电压准位约等于第三电压准位;当信号为第二电压准位时,节点的电压准位约等于第二电压准位。
Description
技术领域
本发明是有关于一种薄膜晶体管液晶显示(TFT LCD)装置,特别是有关于一种TFT LCD栅极驱动器的输出准位转换器。
背景技术
主动式矩阵液晶显示(LCD)装置具有一显示面板,以及驱动该显示面板的驱动电路。驱动电路具有一栅极驱动器(gate driver)以及一源极驱动器(source driver)。栅极驱动器用以选择某一列的栅极线,而源极驱动器透过源极线提供像素信号予对应于被选择的栅极线的像素。由于栅极驱动器操作在多重电压(mixed-voltage)的环境中,因此需要利用一转换电路,用以提供不同的电压准位予栅极驱动器。
图1A为习知栅极驱动器的方块图。在XGA/SXGA显示系统中,栅极驱动器10具有256个输出沟道OUT1~OUT256。栅极驱动器10包括一输入准位转换器11、移位缓存器12、控制单元13、输出准位转换器14、以及输出缓冲器15。输入准位转换器11转换来自LCD控制ASIC(application specificintegrated circuit;应用特定集成电路)的输入信号的电压准位。如图所示,输入准位转换器11的输入信号包括控制信号、时序信号SCLK、以及数据信号。上述控制信号包含左/右移控制信号LR、输出致能信号OE、以及总体控制信号XON。而上述数据信号包含右数据输入/输出信号DIOR以及左数据输入/输出信号DIOL。移位缓存器12在信号SCLK为上升边缘时,根据信号LR而移动信号DIOR或DIOL的起始脉冲。控制单元13透过信号OE及XON,对移位缓存器12的信号进行译码,并控制栅极驱动器10的操作模式。输出准位转换器14转换控制单元13的信号电压准位,以驱动显示面板。
图1B显示栅极驱动器所使用的不同电压准位。输入准位转换器11的输入信号具有第一电压准位范围,由VSS到VDD,例如由0V到3.6V。输入准位转换器11将第一电压准位范围转换到第二电压准位范围。第二电压准位范围系由VEE到VAA,例如由-10V到(-10+(3.6~5))V。输入准位转换器11、移位缓存器12、以及控制单元13均系使用第二电压准位范围。输出准位转换器14将第二电压准位范围转换到第三电压准位范围。第三电压准位范围系由VEE到VCOM,例如由-10V到25V。输出准位转换器14以及输出缓冲器15均使用第三电压准位范围。
美国早期公开案号20020135555的标题为应用于TFT-LCD栅极驱动器的单一结束高压准位转换器(以下简称引证案555)。如图1C所示,准位转换器51输出二种准位的输出信号OUT。准位转换器51包括高压晶体管M1和M2,用以转换输入信号的电压准位。当部分电路511并入准位转换器51后,可减小芯片面积。另外,部分电路512具有两个高压晶体管M11及M12,其中,晶体管M11及M12系由控制信号XON2及XON3所控制,用以防止准位转换器51发生巨大的静态电源损耗。另外,准位转换器51需额外增加准位转换器,用以产生电压准位作为信号XON2及XON3。因此,造成准位转换器51的结构复杂,并占据大部分的芯片面积。
发明内容
本发明的主要目的在于应用一种电路及方法,用以缩小准位转换器所使用的空间。
为了达到上述目的,本发明提供一种电压准位转换电路,适用于液晶显示面板,包括一第一及第二电源供应器、以及一第一及第二高压晶体管。第一电源供应器,用以提供第一电压准位。第一高压晶体管,其栅极耦接第一电源供应器,其第一电极耦接一具有第一电压准位以及一第二电压准位的信号,其第二电极耦接一节点。第二电源供应器,用以提供第三电压准位。第二高压晶体管,其第一电极耦接第二电源供应器,其第二电极耦接节点。当信号为第一电压准位时,节点的电压准位约等于第三电压准位;当信号为第二电压准位时,节点的电压准位约等于第二电压准位。
本发明另提供一种驱动电路,适用于液晶显示面板,包括一电流源以及复数电压准位转换电路。电流源提供一参考电压。每一电压准位转换电路具有一第一及第二电源供应器、以及一第一及第二高压晶体管。第一电源供应器,用以提供第一电压准位。第一高压晶体管,其栅极耦接第一电源供应器,其第一电极耦接一具有第一电压准位以及一第二电压准位的信号,其第二电极耦接一节点。第二电源供应器,用以提供第三电压准位。第二高压晶体管,其第一电极耦接第二电源供应器,其第二电极耦接节点。当信号为第一电压准位时,节点的电压准位约等于第三电压准位;当信号为第二电压准位时,节点的电压准位约等于第二电压准位。
本发明另提供一种电压准位转换电路,适用于一液晶显示面板,包括第二、第三及第四电源供应器、第三、第四及第五晶体管、第一、第二及第三单元、以及译码器。第二、第三及第四电源供应器分别提供第三、第二及第四电压准位。第三、第四及第五晶体管的电极分别耦接第二、第三及第四电源供应器。第一及第二单元分别根据第一及第二输入信号的状态,决定导通或截止第三及第四晶体管。译码器用以译码第一及第二输入信号,并输出译码信号。第三单元根据译码信号的第一或第二状态,决定导通或截止第五晶体管。
为达到上述目的,本发明提供一种电压准位转换方法,适用于一液晶显示面板。首先,提供一电流源以产生一参考电压以及一具有一第一电压准位以及一第二电压准位的信号。接着,提供一第一电源供应器,用以输出第一电压准位。再提供一第一高压晶体管,其栅极耦接第一电源供应器,其第一电极接收信号,其第二电极耦接一节点。提供一第二电源供应器,用以输出一第三电压准位。提供一第二高压晶体管,其栅极接收参考电压,其第一电极耦接第二电源供应器,其第二电极耦接节点。当信号为第一电压准位时,节点的电压准位约等于第三电压准位。当信号为第二电压准位时,节点的电压准位约等于第二电压准位。
本发明另提供一种电压准位转换方法。首先,提供一第三、第二及第四电压准位。接着,提供一第三、第四及第五晶体管,其中,各晶体管的一电极分别接收第三、第二及第四电压准位。再提供一第一及第二输入信号,均具有一第一及第二状态。提供一输出信号。接着,提供一第一及第二单元,根据第一及第二输入信号的状态,决定导通或截止第三及第四晶体管。提供一译码器,用以译码第一及第二输入信号,并输出一译码信号。最后,提供一第三单元,根据译码信号的状态,决定导通或截止第五晶体管。
附图说明
图1A为习知栅极驱动器的方块图。
图1B显示栅极驱动器所使用的不同电压准位。
图1C显示习知准位转换电路。
图2显示本发明的电压准位转换电路的第一实施例。
图3显示本发明的电压准位转换电路的第二实施例。
图4显示本发明的电压准位转换电路的第三实施例。
图5显示本发明的电压准位转换电路的第四实施例。
符号说明:
10:栅极驱动器;
11:输入准位转换器;
12、22:移位缓存器;
13:控制单元;
14:输出准位转换器;
15、26、76:输出缓冲器;
20、30、40、70:电压准位转换电路;
24、74:准位转换器;
22-2、72-2:闩锁装置;
22-4、72-4、72-6、74-2:反相器;
24-2:第一高压晶体管;24-4:第二高压晶体管;
26-2:第一晶体管;26-4:第二晶体管;
32-2、M1、M6:晶体管;
M1C:第三晶体管;M2C:第四晶体管;
M3C:第五晶体管;
M1A:第六晶体管;M2A:第八晶体管;
M3A:第十晶体管;
M1B:第七晶体管;M2B:第九晶体管;
M3B:第十一晶体管;
27:第一电源供应器;
28:第二电源供应器;
29:第三电源供应器;
32:电压产生器;
34、42、72:位移缓存器及控制单元;
32-4:电流源;
34-2:AND闸;
34-4:NOR闸;
72-8:译码器。
具体实施方式
为让本发明的上述和其它目的、特征、和优点能更明显易懂,下文特举出较佳实施例,并配合所附图式,作详细说明如下:
图2显示本发明的电压准位转换电路的第一实施例。电压准位转换电路20根据具有二种准位的输入信号VIN,而提供具有二种准位的输出信号VOUT。例如将输出信号VOUT提供予栅极驱动器(未图标)的256个输出沟道的其中一个沟道。电压准位转换电路20具有一移位缓存器22、一准位转换器24、以及一输出缓冲器26。移位缓存器22包括一闩锁装置(latch device)22-2以及反相器22-4;其中,闩锁装置22-2可为D型正反器。输入信号VIN具有第一电压准位VAA及第二电压准位VEE。反相器22-4用以将输入信号VIN反相后,输出至A点。
准位转换器24具有第一高压晶体管24-2及第二高压晶体管24-4。第一高压晶体管24-2的栅极(未标号)接收第一电源供应器27所提供的第一电压准位VAA,其第一电极(未标号)耦接A点,其第二电极(未标号)耦接B点。第二高压晶体管24-4的栅极耦接参考电压VR,其第一电极(未标号)接收第二电源供应器28所提供的第三电压准位VCOM,其第二电极(未标号)耦接B点;参考电压VR是由一电流源所产生的,用以提供给栅极驱动器的256个输出沟道,并且其电压准位需足够导通第二高压晶体管24-4。
在本实施例中,第一高压晶体管24-2是一高压n沟道金属氧化半导体(NMOS)晶体管,而第二高压晶体管24-4是一高压p沟道金属氧化半导体(PMOS)晶体管;其中,第一高压晶体管24-2作为开关,而第二高压晶体管24-4作为提升装置。第一高压晶体管24-2及第二高压晶体管24-4的优点在于,其体积可被设计的比较小。
输出缓冲器26更包括由第一晶体管26-2以及第二晶体管26-4所组成的互补式反相器。第一晶体管26-2是PMOS晶体管,第二晶体管26-4是NMOS晶体管。第一晶体管26-2的栅极耦接B点,其第一电极(未标号)耦接第二电源供应器28所提供的第三电压准位VCOM,其第二电极(未标号)耦接C点,作为电压准位转换电路20的输出端。第二晶体管26-4的栅极(未标号)耦接B点,其第一电极(未标号)耦接C点,其第二电极(未标号)接收第三电源供应器29所提供的第二电压准位VEE。
当输入信号VIN为第一电压准位VAA或是位于A点的反相信号为第二电压准位VEE时,则导通第一高压晶体管24-2。B点的电压准位约等于第二电压准位VEE,使得第一晶体管26-2被导通,而第二晶体管26-4被截止。在C点的电压准位VOUT约等于第三电压准位VCOM。
当输入信号VIN为第二电压准位VEE或是位于A点的反相信号为第一电压准位VAA时,则截止第一高压晶体管24-2。B点的电压准位约等于第三电压准位VCOM,使得第一晶体管26-2被截止,而第二晶体管26-4被导通。因此C点的电压准位VOUT约等于第二电压准位VEE。由上述可知,输入信号VIN的第一电压准位VAA及第二电压准位VEE已分别被转换成输出信号VOUT的第三电压准位VCOM及第二电压准位VEE。
图3显示本发明的电压准位转换电路的第二实施例。电压准位转换电路30具有一电压产生器32、一位移缓存器及控制单元34、一准位转换器24、以及一输出缓冲器26。电压产生器32具有高压晶体管32-2及电流源32-4,用以提供参考电压予栅极驱动器的所有输出沟道。晶体管32-2的栅极(未标号)耦接第二高压晶体管24-4的栅极,其第一电极(未标号)耦接第二电源供应器28所提供第三电压准位VCOM,其第二电极(未标号)耦接电流源32-4。移位缓存器及控制单元34有一闩锁装置22-2、一AND闸34-2、以及一NOR闸34-4。电压准位转换电路30根据二种准位的输入信号VIN,输出二种准位的输出信号VOUT。例如将输出信号VOUT输出至栅极驱动器的256个输出沟道的其中一个沟道。
栅极驱动器的操作模式包括一般模式(normal mode)、关闭模式(offmode)、以及开启模式(on mode),由第一控制信号XON及第二控制信号OE选择栅极驱动器的操作模式,其中,第一控制信号XON及第二控制信号OE均具有第一电压准位VAA及第二电压准位VEE。当第一控制信号XON为电压准位VEE,而第二控制信号OE为第一电压准位VAA时,栅极驱动器为一般模式。在此模式中,当输入信号VIN为第一电压准位VAA时,则输出信号VOUT约等于第三电压准位VCOM;当输入信号VIN为第二电压准位VEE时,则输出信号VOUT约等于第二电压准位VEE。
当第一控制信号XON及第二控制信号OE均为第二电压准位VEE时,栅极驱动器为关闭模式。在此模式中,不论输入信号VIN的准位为何,AND闸34-2将输出低逻辑准位或是第二电压准位VEE。由于第一控制信号XON及第二控制信号OE均为第二电压准位VEE,因此,NOR闸34-4输出一高逻辑准位。使得输出电压准位VOUT约等于第二电压准位VEE。
当第一控制信号XON为第一电压准位VAA时,不论第二控制信号OE及输入信号VIN的准位为何,栅极驱动器为开启模式。在此模式中,NOR闸34-4将输出低逻辑准位或是第二电压准位VEE,使得输出电压准位VOUT约等于第三电压准位VCOM。因此,当第一控制信号XON为第一电压准位VAA为高准位时,将会导通栅极驱动器的所有输出沟道,使得栅极驱动器具有一大量的静态电流。为了预防大量的瞬时电流,因此,当第一控制信号XON为第一电压准位VAA时,则截止电流源32-4。当电流源32-4被截止时,使得第二高压晶体管24-4亦被截止,如此,便不会有大量的瞬时电流流入栅极驱动器。
图4显示本发明的电压准位转换电路的第三实施例。电压准位转换电路40具有一电压产生器32、一移位缓存器及控制单元42、一准位转换器24、以及输出缓冲器26。移位缓存器及控制单元42包括一闩锁装置22-2以及低压晶体管M1~M6。电压准位转换电路40根据具有二种准位的输入信号VIN,输出具有二种准位的输出信号VOUT,例如将输出信号VOUT输出至栅极驱动器的256个输出沟道的其中一个沟道。当第一控制信号XON为第二电压准位VEE,而第二控制信号OE为第一电压准位VAA时,栅极驱动器操作在一般模式。在此模式下,晶体管M1及M6均导通,而晶体管M3及M5均被截止。当输入信号VIN为第一电压准位VAA时,则晶体管M4被导通,而晶体管M2被截止。因此,D点的电压准位近第二电压准位VEE,而输出信号VOUT的电压准位约等于第三电压准位VCOM。当输入信号VIN为第二电压准位VEE时,则晶体管M4被截止,而晶体管M2被导通。因此,D点的电压准位近第一电压准位VAA,而输出信号VOUT的电压准位约等于第二电压准位VEE。
当第一控制信号XON及第二控制信号OE均在第二电压准位VEE时,栅极驱动器操作在关闭模式。在此模式下,晶体管M1及M3被导通,而晶体管M5及M6被截止。不论输入信号VIN的电压准位为何,E点的电压准位约等于第一电压准位VAA,而输出信号VOUT的电压准位约等于第二电压准位VEE。
当第一控制信号XON为第一电压准位VAA时,不论第二控制信号OE及输入信号VIN的电压准位为何,栅极驱动器将操作在开启模式。在此模式下,晶体管M1被截止,而晶体管M5被导通,E点的电压准位约等于第二电压准位VEE,而输出信号VOUT的电压准位约等于第三电压准位VCOM。为了预防栅极驱动器的静态电流,因此,可根据第一控制信号XON的电压准位,截止或导通电流源32-4。
图5显示本发明的电压准位转换电路的第四实施例。电压准位转换电路70根据二种准位的第一输入信号VIN1及第二输入信号VIN2,输出三种准位的输出信号VOUT,例如将三种准位的输出信号VOUT输出至栅极驱动器的256个输出沟道中的其中一个沟道。第一输入信号VIN1及第二输入信号VIN2均具有第一电压准位VAA及第二电压准位VEE。电压准位转换电路70具有一移位缓存器及译码器72、一准位转换器74、以及一输出缓冲器76。移位缓存器及译码器72包括一闩锁装置72-2、反相器72-4及72-6、以及一译码器72-8。在本实施例中,译码器72-8是一NOR闸。
准位转换器74包括一第一、第二以及第三转换单元(未标号)。第一转换单元具有第六晶体管M1A及第七晶体管M1B,分别作为开关及提升装置。同理,第二转换单元具有第八晶体管M2A及第九晶体管M2B;第三转换单元具有第十晶体管M3A及第十一晶体管M3B。其中,第二转换单元亦具有反相器74-2,用以防止第九晶体管M2B的静态电流,在本实施例中,反相器74-2是一NOT闸。第六晶体管M1A、第八晶体管M2A、以及第十晶体管M3A的栅极接收第一电压准位VAA。而第六晶体管M1A的第一电极(未标号)耦接反相器72-4的输出端,第八晶体管M2A的第一电极(未标号)耦接反相器72-6的输出端,第十晶体管M3A的第一电极(未标号)耦接译码器72-8的输出端。第七晶体管M1B、第九晶体管M2B、以及第十一晶体管M3B的栅极(未标号)耦接电流源(未图示)所提供的参考电压VR。
输出缓冲器76具有第三晶体管M1C、第四晶体管M2C、以及第五晶体管M3C,分别对应于第一至第三转换单元。第三晶体管M1C具有一电极(未标号)接收第三电压准位VCOM。第四晶体管M2C具有一电极(未标号)接收第二电压准位VEE。第五晶体管M3C具有一电极(未标号)接收第四电压准位VL,用以提供一关闭控制电压予LCD装置。在本实施例中,第四电压准位VL的范围系位于VEE~VEE+10V中,并由第四电源供应器(未图示)所提供。
当第一输入信号VIN1为第一电压准位VAA,而第二输入信号VIN2为第二电压准位VEE时,第三晶体管M1C被导通,而第四晶体管M2C及第五晶体管M3C被截止。输出电压信号VOUT约等于第三电压准位VCOM。
当第一输入信号VIN1为第二电压准位VEE,而第二输入信号VIN2为第一电压准位VAA时,第四晶体管M2C被导通,而第三晶体管M1C及第五晶体管M3C被截止。输出电压信号VOUT约等于第二电压准位VEE。在输出电压信号VOUT不等于第二电压准位VEE时,第八晶体管M2A会导通,用以截止第四晶体管M2C。但第九晶体管M2B一直为导通状态,将造成大量的瞬时电流流入第八晶体管M2A。因此,利用反相器74-2,使得第八晶体管M2A不需持续导通,亦能截止第四晶体管M2C。
当第一输入信号VIN1及第二输入信号VIN2均为第二电压准位VEE时,第五晶体管M3C被导通,而第三晶体管M1C及第四晶体管M2C被截止。输出电压信号VOUT约等于第四电压准位VL。
当第一输入信号VIN1及第二输入信号VIN2均为第一电压准位VAA时,第三晶体管M1C及第四晶体管M2C被导通,而第五晶体管M3C被截止。输出电压信号VOUT约等于第四电压准位VL。
本发明亦提供转换电压准位的方法,适用于液晶显示面板。首先,提供一电流源32-4,用以输出参考电压VR。提供一信号,其具有第一电压准位VAA及第二电压准位VEE。提供一第一电源供应器27,用以输出第一电压准位VAA。提供一第一高压晶体管24-2,其栅极耦接第一电源供应器27,其第一电极接收该信号,其第二电极耦接B点。提供一第二电源供应器28,用以输出第三电压准位VCOM。提供一第二高压晶体管24-4,其栅极耦接参考信号VR,其第一电极耦接该第二电源供应器28,其第二电极耦接B点。当该信号为第一电压准位VAA时,则B点的电压准位约等于第三电压准位VCOM。当该信号为第二电压准位VEE则,则B点的电压准位约等于第二电压准位VEE。
另外,提供第一控制信号XON及第二控制信号OE,其均具有第一电压准位VAA及第二电压准位VEE。当第一控制信号XON为第一电压准位VAA时,则电流源32-4被截止。
本发明另提供一种电压准位转换方法,适用于液晶显示面板。首先,提供第三电压准位VCOM、第二电压准位VEE、以及第四电压准位VL。提供第三晶体管M1C,具有一连接至第三电压准位VCOM的电极。提供第四晶体管M2C,其具有一连接至第二电压准位VEE的电极。提供第五晶体管M3C,其具有一连接至第四电压准位VL的电极。提供第一输入信号VIN1及第二输入信号VIN2,其均具有第一及第二电压状态。提供输出信号VOUT。提供一第一单元,当第一输入信号VIN1为第一或第二电压状态时,第一单元用以导通或截止第三晶体管M1C。提供一第二单元,当第二输入信号VIN2为第一或第二电压状态时,第二单元用以导通或截止第四晶体管M2C。提供一译码器72-8,用以对第一输入信号VIN1及第二输入信号VIN2进行译码,并提供一已译码的信号,其具有第一及第二电压状态。提供一第三单元,当已译码的信号为第一或第二电压状态时,第三单元用以导通或截止第五晶体管M3C。
在本发明的实施例中,每一个第一、第二及第三单元均具有第一晶体管24-2及第二晶体管24-4。第一晶体管24-2的栅极接收第一电压准位VAA;第二晶体管24-4的一电极接收第三电压准位VCOM。
当第一输入信号VIN1为第一电压状态,而第二输入信号VIN2的第二电压状态时,则输出信号VOUT的电压准位约等于第三电压准位VCOM。当第一输入信号VIN1为第二电压状态,而第二输入信号VIN2为第一电压状态时,输出信号VOUT的电压准位约等于第二电压准位VEE。当第一输入信号VIN1及第二输入信号VIN2为相同电压状态时,输出信号VOUT的电压准位约等于第四电压准位VL。
虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,任何熟习此技艺者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当视所附的权利要求范围所界定者为准。
Claims (13)
1.一种电压准位转换电路,适用于一液晶显示面板,包括:
一第一电源供应器,用以提供一第一电压准位;
一第一高压晶体管,其栅极耦接上述第一电源供应器,其第一电极耦接一信号,其第二电极耦接一节点,上述信号具有上述第一电压准位以及一第二电压准位;
一第二电源供应器,用以提供一第三电压准位;以及
一第二高压晶体管,其第一电极耦接上述第二电源供应器,其第二电极耦接上述节点;
其中,当上述信号为上述第一电压准位时,上述节点的电压准位等于上述第三电压准位;当上述信号为上述第二电压准位时,上述节点的电压准位约等于上述第二电压准位。
2.根据权利要求1所述的电压准位转换电路,更包括一互补式反相器,耦接于上述第二电源供应器与一第三电源供应器之间,其中,上述第三电源供应器提供上述第二电压准位。
3.根据权利要求2所述的电压准位转换电路,其中,上述互补式反相器更包括:
一第一晶体管,其栅极耦接上述节点,其一电极耦接上述第二电源供应器;以及
一第二晶体管,其栅极耦接上述节点,其一电极耦接上述第三电源供应器。
4.根据权利要求1所述的电压准位转换电路,其中,上述第二高压晶体管更包括一栅极,接收一参考电压,上述参考电压系由一电流源所提供。
5.根据权利要求4所述的电压准位转换电路,其中,上述信号是根据一输入信号,决定输出上述第一电压准位或第二电压准位。
6.根据权利要求4所述的电压准位转换电路,其中,当一第一控制信号为上述第一电压准位时,则截止上述电流源。
7.一种电压准位转换电路,适用于一液晶显示面板,包括:
一第二电源供应器,用以提供一第三电压准位;
一第三电源供应器,用以提供一第二电压准位;
一第四电源供应器,用以提供一第四电压准位;
一第三晶体管,具有一电极耦接上述第二电源供应器;
一第四晶体管,具有一电极耦接上述第三电源供应器;
一第五晶体管,具有一电极耦接上述第四电源供应器;
一第一单元,包括一第六晶体管以及一第七晶体管,根据一第一输入信号的第一及第二状态,决定导通或截止上述第三晶体管;
一第二单元,包括一第八晶体管以及一第九晶体管,根据一第二输入信号的第一及第二状态,决定导通或截止上述第四晶体管;
一译码器,译码上述第一及第二输入信号,并输出一译码信号,上述译码信号具有上述第一及第二状态;以及
一第三单元,包括一第十晶体管以及一第十一晶体管,根据上述译码信号的第一及第二状态,决定导通或截止上述第五晶体管。
8.根据权利要求7所述的电压准位转换电路,其中,上述第六、第八、以及第十晶体管的栅极耦接一第一电源供应器,上述第一电源供应器提供一第一电压准位;上述第七、第九、以及第十一晶体管,具有一电极耦接上述第二电源供应器。
9.根据权利要求7所述的电压准位转换电路,其中,上述译码器更包括一NOR闸。
10.一种电压准位转换方法,适用于一液晶显示面板,包括下列步骤:
提供一参考电压;
提供一信号,上述信号具有一第一电压准位以及一第二电压准位;
提供一第一电源供应器,用以输出上述第一电压准位;
提供一第一高压晶体管,其栅极耦接上述第一电源供应器,其第一电极接收上述信号,其第二电极耦接一节点;
提供一第二电源供应器,用以输出一第三电压准位;
提供一第二高压晶体管,其栅极接收上述参考电压,其第一电极耦接上述第二电源供应器,其第二电极耦接上述节点;
当上述信号为第一电压准位时,上述节点的电压准位约等于上述第三电压准位;以及
当上述信号为第二电压准位时,上述节点的电压准位约等于上述第二电压准位。
11.根据权利要求10所述的电压准位转换方法,更包括:
提供一第一控制信号,其具有上述第一及第二电压准位;以及
提供一第二控制信号,其具有上述第一及第二电压准位。
12.一种电压准位转换方法,适用于一液晶显示面板,包括下列步骤:
提供一第二、第三及第四电压准位;
提供一第三晶体管,其一电极接收上述第三电压准位;
提供一第四晶体管,其一电极接收上述第二电压准位;
提供一第五晶体管,其一电极接收上述第四电压准位;
提供一第一输入信号,其具有一第一及第二状态;
提供一第二输入信号,其具有一第一及第二状态;
提供一输出信号;
提供一第一单元,具有一第六晶体管以及一第七晶体管,根据上述第一输入信号的第一及第二状态,决定导通或截止上述第三晶体管;
提供一第二单元,具有一第八晶体管以及一第九晶体管,根据上述第二输入信号的第一及第二状态,决定导通或截止上述第四晶体管;
提供一译码器,用以译码上述第一及第二输入信号,并输出一译码信号,上述译码信号具有上述第一及第二状态;以及
提供一第三单元,具有一第十晶体管以及一第十一晶体管,根据上述译码信号的第一及第二状态,决定导通或截止上述第五晶体管。
13.根据权利要求12所述的电压准位转换方法,其中,上述第六、第八、以及第十晶体管的栅极接收一第一电压准位;上述第七、第九、以及第十一晶体管的电极接收上述第三电压准位。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2004100778372A CN100442109C (zh) | 2004-09-15 | 2004-09-15 | 电压准位转换电路及转换方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2004100778372A CN100442109C (zh) | 2004-09-15 | 2004-09-15 | 电压准位转换电路及转换方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1749815A CN1749815A (zh) | 2006-03-22 |
CN100442109C true CN100442109C (zh) | 2008-12-10 |
Family
ID=36605350
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2004100778372A Expired - Fee Related CN100442109C (zh) | 2004-09-15 | 2004-09-15 | 电压准位转换电路及转换方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN100442109C (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI483196B (zh) * | 2012-10-31 | 2015-05-01 | Sitronix Technology Corp | Decode scan drive |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5424673A (en) * | 1994-01-28 | 1995-06-13 | Compaq Computer Corporation | LCD display precharge regulator circuit |
JPH0997034A (ja) * | 1995-10-02 | 1997-04-08 | Fujitsu Ltd | Ac型プラズマディスプレイ装置及びその駆動回路 |
JPH09212130A (ja) * | 1996-01-29 | 1997-08-15 | Kenwood Corp | 発光ダイオード駆動回路 |
US20020135309A1 (en) * | 2001-01-22 | 2002-09-26 | Pioneer Corporation | Pixel driving circuit for light emitting display |
-
2004
- 2004-09-15 CN CNB2004100778372A patent/CN100442109C/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5424673A (en) * | 1994-01-28 | 1995-06-13 | Compaq Computer Corporation | LCD display precharge regulator circuit |
JPH0997034A (ja) * | 1995-10-02 | 1997-04-08 | Fujitsu Ltd | Ac型プラズマディスプレイ装置及びその駆動回路 |
JPH09212130A (ja) * | 1996-01-29 | 1997-08-15 | Kenwood Corp | 発光ダイオード駆動回路 |
US20020135309A1 (en) * | 2001-01-22 | 2002-09-26 | Pioneer Corporation | Pixel driving circuit for light emitting display |
Also Published As
Publication number | Publication date |
---|---|
CN1749815A (zh) | 2006-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102592559B (zh) | 显示面板及其中的栅极驱动器 | |
CN1847963B (zh) | 液晶显示装置 | |
CN100403395C (zh) | 显示驱动器、光电装置、电子设备及伽马校正方法 | |
CN1808555B (zh) | 根据单一灰度等级数据驱动多个子像素 | |
CN101004895A (zh) | 电泳显示面板的驱动装置及驱动方法 | |
US20020135556A1 (en) | Display, method for driving the same, and portable terminal | |
CN103226928A (zh) | 显示器及其中的信号传送方法 | |
CN101960511B (zh) | 驱动电路以及显示装置 | |
CN100451744C (zh) | 半导体电路 | |
CN105390106A (zh) | 薄膜晶体管液晶显示面板的电平转换电路及电平转换方法 | |
US20060198009A1 (en) | Reference voltage generation circuit, display driver, electro-optical device, and electronic instrument | |
CN105632432A (zh) | 栅极驱动器及使用其的显示装置 | |
CN105321491A (zh) | 栅极驱动电路和使用栅极驱动电路的液晶显示器 | |
US11328682B2 (en) | Display device capable of high-speed charging/discharging and switching scanning order of gate bus lines | |
KR100833629B1 (ko) | 피크 전류를 줄일 수 있는 영상 데이터 구동 장치와 방법 | |
JP4984337B2 (ja) | 表示パネルの駆動回路及び表示装置 | |
CN100442109C (zh) | 电压准位转换电路及转换方法 | |
CN101276562A (zh) | 显示驱动电路和用于控制其信号的方法 | |
CN103578432B (zh) | 电源选择器、源极驱动器及其运作方法 | |
CN101144922A (zh) | 液晶显示器件及其使用的控制方法 | |
CN101409055B (zh) | 平面显示器及其驱动方法 | |
CN102646384B (zh) | 移位寄存器单元、移位寄存器、阵列基板及显示装置 | |
CN101339809A (zh) | 移位寄存器以及使用该移位寄存器的液晶显示器 | |
CN109872675A (zh) | 一种串行外设接口电路、显示面板及驱动方法 | |
CN108831370A (zh) | 显示驱动方法及其装置、显示装置和可穿戴设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20081210 Termination date: 20091015 |