CN100438250C - 电子元件断电保护电路 - Google Patents

电子元件断电保护电路 Download PDF

Info

Publication number
CN100438250C
CN100438250C CNB2005100334855A CN200510033485A CN100438250C CN 100438250 C CN100438250 C CN 100438250C CN B2005100334855 A CNB2005100334855 A CN B2005100334855A CN 200510033485 A CN200510033485 A CN 200510033485A CN 100438250 C CN100438250 C CN 100438250C
Authority
CN
China
Prior art keywords
electronic component
transistor
power
component power
protection circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2005100334855A
Other languages
English (en)
Other versions
CN1829032A (zh
Inventor
黄永兆
李云
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Original Assignee
Hongfujin Precision Industry Shenzhen Co Ltd
Hon Hai Precision Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hongfujin Precision Industry Shenzhen Co Ltd, Hon Hai Precision Industry Co Ltd filed Critical Hongfujin Precision Industry Shenzhen Co Ltd
Priority to CNB2005100334855A priority Critical patent/CN100438250C/zh
Priority to US11/365,640 priority patent/US7400188B2/en
Publication of CN1829032A publication Critical patent/CN1829032A/zh
Application granted granted Critical
Publication of CN100438250C publication Critical patent/CN100438250C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/12Synchronisation between the display unit and other units, e.g. other display units, video-disc players
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/042Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller for monitor identification
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • G09G2370/047Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial using display data channel standard [DDC] communication
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/12Use of DVI or HDMI protocol in interfaces along the display data pipeline
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/20Details of the management of multiple sources of image data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/22Detection of presence or absence of input display information or of connection or disconnection of a corresponding information source

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Direct Current Feeding And Distribution (AREA)
  • Storage Device Security (AREA)

Abstract

一种电子元件断电保护电路,其连接于一个电子元件电源电路的输入端,所述电子元件电源电路接收一个第一控制信号,产生所述电子元件的工作电压,所述电子元件断电保护电路包括一个第一晶体管,其发射极接地,集电极接收一在电脑正常工作时始终呈现高电位的第二控制信号,其基极输入一个电源检测信号,以及一个第二晶体管,其发射极接地,基极连接至第一晶体管的集电极,第二晶体管的集电极接收所述第一控制信号,并连接至所述电子元件电源电路的输入端。其中,所述电源检测信号在电脑启动后为一个高电位信号,在电脑断电后呈现一个低电位信号,由此即可避免电脑在非法断电后重新启动时对电子元件的损害。

Description

电子元件断电保护电路
【技术领域】
本发明涉及一种电子元件断电保护电路,特别是一种在电脑非法断电后重新启动时能对电子元件加以保护的保护电路。
【背景技术】
电脑主机板上的内存(Memory)、中央处理器(CPU)及南北桥芯片等元件必须得到一个足够的工作电压才能够正常工作,该工作电压是由电脑的主机板来提供。由于上述元件内部均具有较大规模的集成电路,其内部各电路模块的工作电压不尽相同,所以主机板上会针对其内部不同的电路模块设置不同的电源电路,来为整个芯片组提供合适的工作电压,以维持电脑正常工作。
现在业界常用的NVIDIA系列主机板内存的电源电路如图1所示,在此电路中,是通过输入端a输入的控制信号S1来控制节点N的电压输出。该控制信号S1由南桥芯片发出,当控制信号S1为高电位时,电脑电源提供的电源经若干级中间变换后传送至节点N,然后分别输出工作电压至控制内存工作的北桥芯片,以及内存插槽供插接于其上的内存使用。当输入端a输入控制信号S1为低电位信号时,节点N则无电压输出。此外,北桥芯片及受其控制的内存等需要电压工作的元件一般均具有一电源检测接脚(在电路中通常表示为PWRGD),其接受一PWRGD(电源检测)信号,该PWRGD信号在电脑通电并启动主机电源开关后即呈现一高电位。根据主机板信号的时序设计,只有当该电源检测接脚接收到高电位的PWRGD信号时,才表示该元件已完成启动的准备。随后该元件接受工作电压,开始正常工作。
当电脑在正常运行时,内存需要接受不间断的工作电压以维持正常工作。此时输入端a的控制信号S1一直为高电位,以保证节点N处始终有2.6伏的输出电压存在。如果此时电脑被非法断电(例如停电或拔掉电源等误操作),PWRGD信号会立即转变为低电位,而控制信号S1则不会立刻由高电位转换为低电位,其具有一由高到低的衰减过程。若在此过程中电脑再度通电启动,则在PWRGD信号尚未呈现高电位的时候,节点N处会立即产生工作电压。由于此时接受该工作电压的北桥芯片及内存尚未完成启动的准备,故该提前输入的工作电压会冲击内存,造成其中存储的数据消失,严重时甚至会减少内存及北桥芯片的使用寿命。
【发明内容】
本发明所要解决的技术问题在于提供一种电子元件断电保护电路,特别是一种在电脑非法断电后重新启动时能对电子元件加以保护的保护电路。
一种电子元件断电保护电路,其连接于一个电子元件电源电路的输入端,所述电子元件电源电路接收一个第一控制信号,产生所述电子元件的工作电压,所述电子元件断电保护电路包括一个第一晶体管,其发射极接地,集电极接收一在电脑正常工作时始终呈现高电位的第二控制信号,其基极输入一个电源检测信号,以及一个第二晶体管,其发射极接地,基极连接至第一晶体管的集电极,所述第二晶体管的集电极接收所述第一控制信号,并连接至所述电子元件电源电路的输入端。其中,所述电源检测信号在电脑启动后为一个高电位信号,使第一晶体管导通,并在电脑断电后呈现一个低电位信号,使第二晶体管导通。
本发明与现有技术相比具有以下优点:避免了电脑在非法断电后重新启动时对电子元件的损害,且电路构成简单,容易实施。
【附图说明】
下面参照附图结合实施例对本发明作进一步说明。
图1是现有电脑主机板上为内存及北桥芯片提供电源的电路图。
图2是本发明电子元件断电保护电路的电路图。
【具体实施方式】
请参阅图2,为图1电路前端所加入的保护电路。该电路主要包括若干电源端,一控制信号输入端b,一信号输出端c,以及四个晶体管Q1、Q2、Q3、Q4。其中,由南桥芯片发出的控制信号S3经由电阻R1从晶体管Q1的基极输入,该晶体管Q1的发射极接地,其集电极通过电阻R2连接至3.3伏电源。晶体管Q2的基极与晶体管Q1的集电极相连,其发射极接地,集电极通过电阻R3连接至3.3伏电源。晶体管Q3的集电极与晶体管Q2的集电极相连后连接至晶体管Q4的基极,其发射极接地,基极通过电阻R4输入一PWRGD信号。晶体管Q4的发射极接地,其集电极经由电阻R5接收控制信号S1后,连接至信号输出端c。该信号输出端c输出一信号至图1中的输入端a。
当电脑在正常工作时,控制信号S1与S3始终呈现高电位,此时晶体管Q1导通,节点N1呈现低电位,使得晶体管Q2截止,节点N2呈现高电位。由此可知,在仅由输入端、3.3伏电源及晶体管Q1、Q2所组成的电路中,节点N2的信号变化情况始终与控制信号S3的变化情况同步。在不同的应用电路中,上述电路的组成会有不同,但只需满足在晶体管Q4基极输入的信号与控制信号S3的变化情况同步即可。由于PWRGD信号在电脑正常工作时也呈现一高电位信号,该信号使晶体管Q3导通,会使得节点N2在PWRGD信号为高电位输入时呈现一低电位信号,使晶体管Q4截止。此时,控制信号S1由输出端c输出,传送至图2中的下级电路,主机板上的内存即可正常工作。
如电脑在运行时被非法断电,此时PWRGD信号迅速转换为低电位,使晶体管Q3截止,节点N2处随即呈现高电位,使晶体管Q4导通,此时,输出端c为一低电位输出,即图1中的输入端a呈现低电位,节点N的电压输出为零。当电脑电源再度接通后,PWRGD信号会在短时间内迅速转化为高电位,且由于输入端b的限制作用,即在PWRGD信号呈现高电位,内存与北桥芯片完成启动准备之前,节点N处始终不会有输出电压出现。由此,即可避免非法断电后电脑再次通电启动时对元件的损害。

Claims (6)

1.一种电子元件断电保护电路,其连接于一个电子元件电源电路的输入端,所述电子元件电源电路接收一个第一控制信号,产生所述电子元件的工作电压,其特征在于:所述电子元件断电保护电路包括:
一个第一晶体管,其发射极接地,集电极接收一在电脑正常工作时始终呈现高电位的第二控制信号,其基极输入一个电源检测信号;
一个第二晶体管,其发射极接地,基极连接至第一晶体管的集电极,所述第二晶体管的集电极接收所述第一控制信号,并连接至所述电子元件电源电路的输入端;
其中,所述电源检测信号在电脑启动后为一个高电位信号,使第一晶体管导通,并在电脑断电后呈现一个低电位信号,使第二晶体管导通。
2.如权利要求1所述的电子元件断电保护电路,其特征在于:所述电子元件断电保护电路还包括:
一个第三晶体管,其发射极接地,集电极连接于3.3伏电源,基极输入一个第三控制信号;
一个第四晶体管,其发射极接地,基极连接至所述第三晶体管的集电极,所述第四晶体管的集电极与所述第一晶体管的集电极相连后连接至3.3伏电源。
3.如权利要求1所述的电子元件断电保护电路,其特征在于:所述电子元件在接收到高电位的电源检测信号后进行正常启动。
4.如权利要求1所述的电子元件断电保护电路,其特征在于:所述电子元件电源电路的输出电压为2.6伏。
5.如权利要求2所述的电子元件断电保护电路,其特征在于:所述电子元件电源电路的输出电压是提供至内存及北桥芯片。
6.如权利要求5所述的电子元件断电保护电路,其特征在于:所述第一控制信号与所述第三控制信号由南桥芯片发出。
CNB2005100334855A 2005-03-05 2005-03-05 电子元件断电保护电路 Expired - Fee Related CN100438250C (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CNB2005100334855A CN100438250C (zh) 2005-03-05 2005-03-05 电子元件断电保护电路
US11/365,640 US7400188B2 (en) 2005-03-05 2006-02-28 Voltage providing circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2005100334855A CN100438250C (zh) 2005-03-05 2005-03-05 电子元件断电保护电路

Publications (2)

Publication Number Publication Date
CN1829032A CN1829032A (zh) 2006-09-06
CN100438250C true CN100438250C (zh) 2008-11-26

Family

ID=36943565

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2005100334855A Expired - Fee Related CN100438250C (zh) 2005-03-05 2005-03-05 电子元件断电保护电路

Country Status (2)

Country Link
US (1) US7400188B2 (zh)
CN (1) CN100438250C (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101335447B (zh) * 2007-06-29 2011-09-28 鸿富锦精密工业(深圳)有限公司 断电保护系统及方法
CN101414210B (zh) * 2007-10-19 2011-11-30 鸿富锦精密工业(深圳)有限公司 电源适配电路
CN103902006A (zh) * 2012-12-25 2014-07-02 鸿富锦精密工业(深圳)有限公司 断电保护系统及方法
CN103901998A (zh) * 2012-12-29 2014-07-02 鸿富锦精密工业(深圳)有限公司 电源时序电路
CN104063030A (zh) * 2013-03-22 2014-09-24 鸿富锦精密电子(天津)有限公司 开机电路
CN104104218A (zh) * 2013-04-15 2014-10-15 鸿富锦精密电子(天津)有限公司 时序电路
CN104111718A (zh) * 2013-04-18 2014-10-22 鸿富锦精密电子(天津)有限公司 节能电路
CN104348458A (zh) * 2013-07-26 2015-02-11 鸿富锦精密电子(天津)有限公司 时序电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4858055A (en) * 1987-07-23 1989-08-15 Mitsubishi Denki Kabushiki Kaisha Input protecting device for a semiconductor circuit device
CN1065345A (zh) * 1991-03-26 1992-10-14 汤姆森消费电子(法国)有限公司 微计算机电源故障控制电路
US6404174B1 (en) * 2000-10-27 2002-06-11 Adtran, Inc. Circuit for in-system programming of memory device
CN1466031A (zh) * 2002-06-03 2004-01-07 联想(北京)有限公司 可控的支持不开机供电的电源

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7280332B2 (en) * 2002-01-18 2007-10-09 The Regents Of The University Of California On-chip ESD protection circuit for compound semiconductor heterojunction bipolar transistor RF circuits
KR200367018Y1 (ko) * 2004-08-13 2004-11-09 안재혁 교류전압 제어회로

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4858055A (en) * 1987-07-23 1989-08-15 Mitsubishi Denki Kabushiki Kaisha Input protecting device for a semiconductor circuit device
CN1065345A (zh) * 1991-03-26 1992-10-14 汤姆森消费电子(法国)有限公司 微计算机电源故障控制电路
US6404174B1 (en) * 2000-10-27 2002-06-11 Adtran, Inc. Circuit for in-system programming of memory device
CN1466031A (zh) * 2002-06-03 2004-01-07 联想(北京)有限公司 可控的支持不开机供电的电源

Also Published As

Publication number Publication date
US7400188B2 (en) 2008-07-15
US20060197582A1 (en) 2006-09-07
CN1829032A (zh) 2006-09-06

Similar Documents

Publication Publication Date Title
CN100438250C (zh) 电子元件断电保护电路
CN101609440B (zh) 总线系统和总线从锁定状态中恢复的方法
CN100498649C (zh) 复位系统及复位方法
US20070094487A1 (en) Automatic resetting system and method
JP2009277229A (ja) キー操作検出回路
US9541948B2 (en) Detecting circuit and configuration status detecting method of real-time clock battery and electronic apparatus using the same
US7917783B2 (en) Power switch device
CN101587370B (zh) 电脑开机辅助控制电路
CN111708308A (zh) 单板电源控制电路及电子设备
CN100521433C (zh) 过热保护电路与系统电路板
JP2000253575A (ja) 供給電流を送出する回路装置
CN103135723A (zh) 计算机系统的电源供应设备及其电源启动顺序控制方法
CN212435663U (zh) 复位电路及复位系统
US20020109413A1 (en) Apparatus and method for providing multiple power supply voltages to an integrated circuit
CN101359298A (zh) 清除具有基本输入输出系统的内存的方法及其计算机系统
CN110888828A (zh) 一种数据接口复用控制电路
WO2007109271A2 (en) High side reset logic for gate driver
US6154058A (en) Output buffer
CN100565427C (zh) 用于启动电路块的电路装置及方法
US8484492B2 (en) Electronic device and power control module for controlling a starting process of the electronic device utilizing a delay latch circuit and an inverse logic unit
CN220935161U (zh) 一种芯片首地址判定电路、芯片及级联芯片编址控制电路
CN100530119C (zh) 同步监控提供辅助基本输入/输出系统码的方法及相关装置
JP4326961B2 (ja) マルチ電源回路用の保護機器および方法
AU2023200832B2 (en) Electronic device having m.2 connector compatible with two communication modules, method for making two communication modules be compatible in single m.2 connector, and computer-implemented method thereof
CN215071615U (zh) 用于电源的输入欠压保护模块及电源

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20081126

Termination date: 20110305