CN100417079C - 同步数字体系支路自动保护倒换装置 - Google Patents

同步数字体系支路自动保护倒换装置 Download PDF

Info

Publication number
CN100417079C
CN100417079C CNB2004100960801A CN200410096080A CN100417079C CN 100417079 C CN100417079 C CN 100417079C CN B2004100960801 A CNB2004100960801 A CN B2004100960801A CN 200410096080 A CN200410096080 A CN 200410096080A CN 100417079 C CN100417079 C CN 100417079C
Authority
CN
China
Prior art keywords
alarm
protection
service aisle
channel
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CNB2004100960801A
Other languages
English (en)
Other versions
CN1783798A (zh
Inventor
陈晓华
赵堂录
张志伟
王静
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen ZTE Microelectronics Technology Co Ltd
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Priority to CNB2004100960801A priority Critical patent/CN100417079C/zh
Publication of CN1783798A publication Critical patent/CN1783798A/zh
Application granted granted Critical
Publication of CN100417079C publication Critical patent/CN100417079C/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Alarm Systems (AREA)

Abstract

本发明公开了一种传输领域中的同步数字体系支路自动保护倒换装置,包括工作通道告警模块、保护通道告警模块、通道选择模块和数据存储模块;工作通道告警模块根据工作通道告警信息史新工作通道的告警编码及计数值、保护通道告警模块根据保护通道告警信息更新保护通道的告警编码及计数值、通道选择模块确定新的通道选择、数据存储模块完成支路的各种倒换数据存取。本发明在硬件电路内部完成支路的自动保护倒换,不需要通过软件实现倒换过程。硬件自动、并行处理整个倒换过程,倒换速度提高,倒换时间缩短,多个支路共用倒换电路结构,实现的电路规模小,便于集成。

Description

同步数字体系支路自动保护倒换装置
技术领域
本发明涉及传输系统领域,尤其涉及一种用硬件电路实现SDH(Synchronous Digital Hierarchy,同步数字体系)支路自动保护倒换的装置,特别涉及SDH VC(Virtual Container,虚容器)踪迹1+1单向保护倒换机制。
背景技术
SDH设备在通讯领域应用广泛,发展迅速,传输速率越来越高,容量越来越大,干线光缆的传输速率已经达到10Gbit/s或更高,因此网络的自动保护能力的重要性越来越突出。SDH的保护基本上分两类:一类是子网连接保护,另一类是踪迹保护,其中的踪迹保护包括复用段保护与VC(Virtual Container,虚容器)踪迹保护。
VC踪迹保护是一种通道层保护,提供专用的端到端保护,一般针对服务层的故障以及客户层的故障和劣化。其保护倒换的方式可以是单向的也可以是双向的,有1+1保护和1:1保护。对于1+1保护,保护通道只起保护的目的,而1:1保护的保护通道可用于传送额外的数据。
本发明涉及VC踪迹保护的1+1保护,实现对TU11、TU12、TU3支路的1+1自动保护倒换。支路的1+1自动保护倒换是对每一个支路都配备有两条通道可供交叉连接输出时选择,一条称为工作通道,另一条称为保护通道,在任一时刻支路只能选择一条通道作为输出,支路在两条通道之间的选择切换就是进行保护倒换过程。支路保护倒换的目的是当通道出现信号劣化或网络出现故障时,从两个通道中选择一条信号较好的通道,以尽可能提高网络的可靠性和稳定性。
支路保护倒换的时间是SDH产品的重要指标之一,国际电信联盟ITU-TG.841《SDH网络保护结构的类型和特性》给出了这方面的具体建议,建议倒换时间越短越好,50ms为目标时间。目前支路保护倒换大都是用软件实现的,软件实现方法是将每个支路的SD(signal degrade,信号劣化)、SF(signal fail,信号失效)告警信号上报给网络管理系统,系统根据每个支路的告警状态及系统倒换命令等配置信息,选择合适的通道,再配置支路交叉板相应的内容,完成一个保护倒换的过程。这种方法通过软件实现受制于CPU的处理速度,特别是对于大容量的支路需要配置的时候,倒换时间很长,会超出SDH设备倒换时间的50ms性能要求。
发明内容
本发明所要解决的技术问题是提供一种同步数字体系支路自动保护倒换装置,以克服现有技术存在的由于处理受限于CPU的处理速度、接口速度及系统容量的大小等因素而带来的倒换时间长的缺点。
本发明所构造的同步数字体系支路自动保护倒换装置,包括工作通道告警模块、保护通道告警模块、通道选择模块和数据存储模块;
所述工作通道告警模块根据工作通道告警信息更新工作通道的告警编码及计数值,其输入信号有:工作通道SF告警、工作通道SD告警,从所述数据存储模块中读出的工作通道暂存计数值、工作通道暂存告警编码,以及外部电路配置的参数:返回时间设置与拖延时间设置;工作通道告警模块的输出信号是:工作通道更新告警编码与工作通道更新计数值,一起送到后一级模块;
所述保护通道告警模块根据保护通道告警信息更新保护通道的告警编码及计数值,其输入信号有:保护通道SF告警、保护通道SD告警,从所述数据存储模块中读出的保护通道暂存计数值、保护通道暂存告警编码,以及外部电路配置的参数:拖延时间设置;保护通道告警模块的输出信号为:保护通道更新告警编码与保护通道更新计数值,一起送到后一级模块;
所述通道选择模块确定新的通道选择,其输入信号有:支路的工作通道告警编码与保护通道告警编码,从数据存储模块中读出的通道选择,以及外部电路配置的倒换模式、外部倒换命令;其输出信号是:更新通道选择、当前状态编码和倒换原因编码,一起送到后一级模块;
所述数据存储模块完成支路的各种倒换数据存取,其输入信号有:当前状态编码、倒换原因编码、更新通道选择、工作通道更新计数值、工作通道更新告警编码、保护通道更新计数值、保护通道更新告警编码;下一次要对该支路进行倒换操作,将这些暂存的数据再次读出,其中读出的当前状态编码、倒换原因编码的是用于上报给CPU的;读出的通道选择信号同时送给交叉连接电路,进行交叉处理。
所述工作通道告警模块进一步包括工作通道告警组合控制逻辑、工作通道告警状态寄存器和工作通道计数寄存器,所述工作通道告警组合控制逻辑根据输入信号确定给所述工作通道告警状态寄存器和工作通道计数寄存器赋值的内容,在时钟的上升沿送给两组寄存器,所述工作通道告警状态寄存器和工作通道计数寄存器分别输出工作通道更新告警编码与工作通道更新计数值给所述数据存储模块和通道选择模块。
所述保护通道告警模块进一步包括保护通道告警组合控制逻辑、保护通道告警状态寄存器和保护通道计数寄存器,所述保护通道告警组合控制逻辑根据输入信号确定给所述保护通道告警状态寄存器和保护通道计数寄存器赋值的内容,并在时钟上升沿送给保护通道告警状态寄存器和保护通道计数寄存器,所述保护通道告警状态寄存器和保护通道计数寄存器分别输出保护通道更新告警编码与保护通道更新计数值给所述数据存储模块和通道选择模块。
所述通道选择模块进一步包括通道选择组合控制逻辑、保护通道选择寄存器、当前状态编码寄存器和倒换原因编码寄存器,所述通道选择组合控制逻辑根据输入信号确定给保护通道选择寄存器、当前状态编码寄存器和倒换原因编码寄存器赋值的内容,并在时钟上升沿送给保护通道选择寄存器、当前状态编码寄存器和倒换原因编码寄存器构成的寄存器组,寄存器组输出更新通道选择、当前状态编码和倒换原因编码信号到所述数据存储模块。
所述数据存储模块的输入信号还包括存储器的读地址、写地址,以及CPU的读地址。
整个装置采用分时复用的形式,同步数字体系各个支路的硬件倒换操作共用同一组电路,包括工作通道告警模块、保护通道告警模块、通道选择模块、数据存储模块。
各个支路倒换的顺序由所述数据存储模块内部的存储器读写地址发生模块控制,与外部支路交叉电路的顺序保持一致。
本发明所构造的SDH支路自动倒换的装置,在硬件电路内部完成SDH的TU11/TU12/TU3支路的自动保护倒换,不需要通过软件管理系统实现倒换过程。硬件自动、并行处理整个倒换过程,倒换速度和交叉容量无关,不受CPU的处理速度与接口速度的限制,与现有的软件实现技术相比,提高了倒换速度,倒换时间明显缩短,可以控制在4ms以内。同时多个支路共用倒换电路结构,电路实现的规模小,便于集成。
附图说明
图1是本发明所述装置与外部其它电路相互关系示意图。
图2是本发明所述同步数字体系支路自动保护倒换装置结构图。
图3是本发明所述装置中保护通道告警模块结构图。
图4是本发明所述装置中通道选择模块结构图。
图5是本发明所述装置中数据存储模块结构图。
图6是支路倒换过程时序图。
具体实施方式
下面结合具体实施方式对本发明所述装置做进一步说明。
附图1中由虚线框标出的F即为本发明设计的装置,由4个子模块A、B、C、D构成。A是工作通道告警模块,B是保护通道告警模块,C是通道选择模块,D是数据存储模块。
工作通道告警模块根据工作通道告警信息更新工作通道的告警编码及计数值。工作通道告警模块的输入信号有:工作通道SF告警、工作通道SD告警,从数据存储模块中读出的工作通道暂存计数值、工作通道暂存告警编码,以及外部电路配置的参数:返回时间设置与拖延时间设置。工作通道告警组合控制逻辑根据这些输入信号确定给工作通道告警状态寄存器和工作通道计数寄存器赋值的内容,在时钟的上升沿送给两组寄存器。工作通道告警模块的输出信号是:工作通道更新告警编码与工作通道更新计数值,一起送到后一级模块。
保护通道告警模块与工作通道告警模块的结构相近,保护通道告警模块根据保护通道告警信息更新保护通道的告警编码及计数值。保护通道告警模块的输入信号有:保护通道SF告警、保护通道SD告警,从数据存储模块中读出的保护通道暂存计数值、保护通道暂存告警编码,以及外部电路配置的参数:拖延时间设置。保护通道告警组合控制逻辑的根据这些输入信号确定给保护通道告警状态寄存器和保护通道计数寄存器赋值的内容,并在时钟上升沿送给寄存器组。保护通道告警模块的输出信号为:保护通道更新告警编码与保护通道更新计数值,一起送到后一级模块。
通道选择模块确定新的通道选择。通道选择模块的输入信号有:支路的工作通道告警编码与保护通道告警编码,从数据存储模块中读出的通道选择,以及外部电路配置的倒换模式、外部倒换命令。根据这些输入信号,通道选择组合控制逻辑确定给保护通道选择寄存器、当前状态编码寄存器和倒换原因编码寄存器赋值的内容,并在时钟上升沿送给寄存器组。通道选择模块的输出信号是:更新通道选择、当前状态编码和倒换原因编码,一起送到后一级模块。
数据存储模块完成支路的各种倒换数据存取,通道选择模块的输入信号有:当前状态编码、倒换原因编码、更新通道选择、工作通道更新计数值、工作通道更新告警编码、保护通道更新计数值、保护通道更新告警编码。这些输入信号都是某一个支路倒换结束时需要暂存的数据,存放到存储器中该支路对应的位置。下一次要对该支路进行倒换操作,将这些暂存的数据再次读出,其中读出的当前状态编码、倒换原因编码的是用于上报给CPU的。此外,读出的通道选择信号同时送给交叉连接电路,进行交叉处理。数据存储模块的输入信号还包括存储器的读地址、写地址,以及CPU的读地址。
整个装置采用分时复用的形式,SDH各个支路的硬件倒换操作共用同一组电路,包括工作通道告警模块、保护通道告警模块、通道选择模块、数据存储模块。各个支路倒换的顺序由数据存储模块内部的存储器读写地址发生模块控制,与外部支路交叉电路的顺序保持一致,这样设计的优点是从存储器中读出的通道选择信号可以直接送给支路交叉电路进行交叉连接操作。
本发明设计的装置需要与外部电路结合工作,图1描述了该装置与其它电路的相互关系。该装置的外部输入输出信号有四类:第一类是通道的告警输入信号,包括:①工作通道SF告警、②工作通道SD告警、③保护通道SF告警、④保护通道SD告警,由外部的通道告警检测电路产生。第二类是倒换配置参数输入信号,包括:⑤倒换模式、⑥外部倒换命令、⑦返回时间设置、⑧拖延时间设置,这些参数是由倒换参数配置电路产生。第三类是CPU相关的输入输出信号,其中输入信号:⑨CPU读地址,其中的输出信号:①当前状态编码、②倒换原因编码。第四类是送给交叉连接电路的信号,即输出信号:③通道选择信号。
本发明所述装置实现支路的一次倒换过程可以分四步,在四个时钟周期内进行:
一、第一步
从数据存储模块中读出下一时刻要处理的支路的数据。此功能由数据存储模块完成。数据存储模块中的数据存储区域由1W/1R(具有一个读端口和一个写端口)的SRAM(static random access memory)构成,见附图5。数据存储模块中的存储器读写地址发生模块产生SRAM的读地址,读出的工作通道暂存计数值、工作通道暂存告警编码送给工作通道告警模块,读出的保护通道暂存计数值、保护通道暂存告警编码送给保护通道告警模块,读出的通道选择送给通道选择模块。读出的当前状态编码、倒换原因编码用于上报给CPU。这个过程需要两个时钟周期,第一拍从RAM中读数据,第二拍将读出的数据对齐送出。见附图6中标号为1、2的两个时钟周期。
二、第二步
工作通道告警模块完成工作通道告警处理,保护通道告警模块完成保护通道告警处理,工作通道告警模块与保护通道告警模块同步进行,需要一个时钟周期。见附图6中标号为3的时钟周期。
1.工作通道告警模块的输入信号有:该装置外部的通道缺陷检测电路送来的工作通道SF告警、工作通道SD告警,装置外部的倒换参数配置电路送来的返回时间设置、拖延时间设置,数据存储模块送来的工作通道暂存计数值、工作通道暂存告警编码。工作通道告警模块中的工作通道告警组合控制逻辑根据这些输入信号,确定工作通道告警模块中的工作通道告警状态寄存器与工作通道计数寄存器的值,在时钟的上升沿送给这两个寄存器组。4位工作通道告警状态寄存器的值有五种编码形式可选:
4’b0000-表明工作通道无告警,处于正常状态,
4’b0001-表明工作通道有SD告警,无SF告警,
4’b0010-表明工作通道有SF告警,
4’b0100-表明工作通道处于拖延计数状态,
4’b1000-表明工作通道处于返回计数状态。
工作通道告警组合控制逻辑对工作通道告警状态寄存器的赋值遵循G.841中定义的内容,具体的赋值过程如下:
如果
(1)当工作通道暂存告警编码=4’b0000,
a.只要工作通道SD告警与工作通道SF告警有一个为高电平,则赋值4’b0100,
b.如果不是a情况,则赋值4’b0000,
或者
(2)当工作通道暂存告警编码=4’b0100,
c.如果工作通道暂存计数值为0,且工作通道SD告警与工作通道SF告警都为低电平,则赋值4’b0000,
d.如果工作通道暂存计数值为0,且工作通道SF告警为高电平,则赋值4’b0010,
e.如果工作通道暂存计数值为0,且工作通道SD告警为高电平,且工作通道SF告警为低电平,则赋值4’b0001,
f.如果不是c、d、e情况,则赋值4’b0100,
或者
(3)当工作通道暂存告警编码=4’b0010,
g.如果工作通道SF告警为低电平,工作通道SD告警为高电平,则赋值4’b0001,
h.如果工作通道SF告警为低电平,工作通道SD告警为低电平,则赋值4’b1000,
i.如果不是上面g、h情况,则赋值4’b0010,
或者
(4)当工作通道暂存告警编码=4’b0001,
j.如果工作通道SF告警为高电平,则赋值4’b0010,
k.如果工作通道SF告警为低电平,工作通道SD告警为低电平,则赋值4’b1000,
l.如果不是上面j、k情况,则赋值4’b0001,
或者
(5)当工作通道暂存告警编码=4’b1000,
m.如果工作通道暂存计数值不为0,且工作通道SF告警为高电平,则赋值4’b0010,
n.如果工作通道暂存计数值不为0,且工作通道SF告警为低电平,且工作通道SD告警为高电平,则赋值4’b0001,
o.如果工作通道暂存计数值为0,且工作通道SF告警为低电平,且工作通道SD告警为低电平,则赋值4’b0000。
p.如果不是上面m、n、o情况,则赋值4’b1000。
10位工作通道计数寄存器的值变化范围在0-1023之间,可以表示三种含义,第一种表示拖延计数值,对应工作通道告警状态寄存器的值为4’b0100;第二种表示返回计数值,对应工作通道告警状态寄存器的值为4’b1000;第三种表示非上述两种情况,其值为0,对应工作通道告警状态寄存器的值为4’b0000、4’b0001、4’b0010之一。
工作通道告警模块的工作通道计数寄存器的值作为工作通道更新告警编码送给通道选择模块与数据存储模块,工作通道告警模块的工作通道计数寄存器的值作为工作通道更新计数值送给数据存储模块。
2.保护通道告警模块的处理过程与工作通道告警模块相近。
保护通道告警模块的输入信号有:装置外部的通道缺陷检测电路送来的保护通道SF告警、保护通道SD告警,装置外部的倒换参数配置电路送来的拖延时间设置,数据存储模块送来的保护通道暂存计数值、保护通道暂存告警编码。保护通道告警模块中的保护通道告警组合控制逻辑根据这些输入信号,确定保护通道告警模块中的保护通道告警状态寄存器与保护通道计数寄存器的值,在时钟的上升沿送给这两个寄存器组。4位保护通道告警状态寄存器的值有四种可选:
4’b0000-表明保护通道无告警,处于正常状态,
4’b0001-表明保护通道有SD告警,无SF告警,
4’b0010-表明保护通道有SF告警,
4’b0100-表明保护通道处于拖延计数状态,
保护通道告警组合控制逻辑对保护通道告警状态寄存器的赋值遵循G.841中定义的内容,具体的赋值过程如下:
如果
(1)保护通道暂存告警编码=4’b0000,
a.要保护通道SD告警与保护通道SF告警有一个为高电平,则赋值4’b0100,
b.如果不是上面a情况,则赋值4’b0000。
或者
(2)保护通道暂存告警编码=4’b0100,
c.如果保护通道暂存计数值为0,且保护通道SD告警与保护通道SF告警都为低电平,则赋值4’b0000,
d.如果保护通道暂存计数值为0,且保护通道SF告警为高电平,则赋值4’b0010,
e.如果保护通道暂存计数值为0,且保护通道SD告警为高电平,且保护通道SF告警为低电平,则赋值4’b0001,
q.如果不是上面c、d、e情况,则赋值4’b0100。
或者
(3)保护通道暂存告警编码=4’b0010,
f.如果保护通道SF告警为低电平,保护通道SD告警为高电平,则赋值4’b0001,
g.如果保护通道SF告警为低电平,保护通道SD告警为低电平,则赋值4’b0000,
r.如果不是上面f、g情况,则赋值4’b0010。
或者
(4)保护通道暂存告警编码=4’b0001,
h.如果保护通道SF告警为高电平,则赋值4’b0010,
i.如果保护通道SF告警为低电平,保护通道SD告警为低电平,则赋值4’b0000,
s.如果不是上面h、i情况,则赋值4’b0001。
7位保护通道计数寄存器的值变化范围在0-127之间,可以表示两种含义,第一种表示拖延计数值,对应保护通道告警状态寄存器的值为4’b0100;第二种表示非拖延计数,其值为0,对应保护通道告警状态寄存器的值为4’b0000、4’b0001、4’b0010之一。
保护通道告警模块的保护通道计数寄存器的值作为保护通道更新告警编码送给通道选择模块与数据存储模块,保护通道告警模块的保护通道计数寄存器的值作为保护通道更新计数值送给数据存储模块。
三、第三步
确定新的通道选择,由模块D完成这部分功能。需要一个时钟周期。见附图6中标号为4的时钟周期。
模块D的输入信号有:来自模块A的工作通道更新告警编码,来自模块B的保护通道更新告警编码,来自模块D的选择通道,以及来自外部倒换参数配置电路送来的倒换模式与倒换命令。通道选择组合控制逻辑根据G.841的支路保护倒换的建议,确定1位通道选择寄存器、4位当前状态编码寄存器、4位倒换原因编码寄存器的赋值,在时钟的上升沿送给这三个寄存器组。
外部倒换命令包括如下命令:
1.CLEAR(清除):清除所有外部命令和返回式倒换的等待返回状态。编码为3’b111。
2.LP(lockout of protection):保护闭锁,通过发送这个请求防止选择保护通道。编码为3’b110。
3.FS-P(forced switch to protection):强制倒换到保护通道,强制选择保护通道,除非有相同或更高优先级的请求。编码为3’b101。
4.FS-W(forced switch to working):强制倒换到工作通道,强制选择工作通道,除非有相同或更高优先级的请求。编码为3’b100。
5.MS-P(manual switch to protection):人工倒换到保护通道,选择保护通道,除非有相同或更高优先级的请求。编码为3’b011。
6.MS-W(manual switch to working):人工倒换到工作通道,选择工作通道,除非有相同或更高优先级的请求。编码为3’b010。
通道选择寄存器表示本次支路倒换过程结束后选择的通道,为0表示选择的是工作通道,为1表示选择的是保护通道。
当前状态编码寄存器表示支路当前的状态,用于上报给CPU。共有11个可选的状态值,表示的含义如下:
4’h0:选择工作通道,无告警,无外部倒换命令,
4’h1:选择工作通道,外部命令为LP,
4’h2:选择工作通道,保护通道有SF告警,或工作通道与保护通道同时有SF告警
4’h3:选择工作通道,保护通道有SD告警,或工作通道与保护通道同时有SD告警
4’h4:选择工作通道,外部命令为FS-W
4’h5:选择工作通道,外部命令为MS-W
4’h6:选择保护通道,无告警,无外部倒换命令,
4’h7:选择保护通道,工作通道有SF告警,或保护通道与工作通道同时有SF告警
4’h8:选择保护通道,工作通道有SD告警,或保护通道与工作通道同时有SD告警
4’h9:选择保护通道,外部命令为FS-P
4’ha:选择保护通道,外部命令为MS-P
4’hb:选择保护通道,无告警,处于WTR(wait to return等待恢复,返回式倒换独有)
倒换原因编码寄存器表示支路的通道选择发生变化前的支路状态,也就是支路的通道选择从工作通道切换到保护通道或保护通道切换到工作通道的原因,其取值同上面状态编码寄存器的取值。也用于上报给CPU。
通道选择寄存器的值作为更新通道选择、当前状态编码寄存器的值作为当前状态编码、倒换原因编码寄存器的值作为倒换原因编码一起送给数据存储模块。
四、第四步
数据存储模块将前面A、B、通道选择模块处理后的数据暂存到RAM中,包括:工作通道告警模块产生的工作通道更新计数值、工作通道更新告警编码,保护通道告警模块产生的保护通道更新计数值、保护通道更新告警编码,以及通道选择模块产生的当前状态编码、倒换原因编码、更新通道选择。
操作需要一个时钟周期。见附图6中标号为5或标为1的时钟周期。这一步的处理过程与第一步的读出数据操作同步进行。因此整个的倒换过程总共所需的时间是4个时钟周期。
存储器读写地址发生模块产生的读地址与外部的支路交叉电路是相关的,必须保证读出的通道选择信号正好可以提供交叉电路所需要的选择信息。存储器写地址比读地址迟4个时钟周期,正好是一个支路完成一次倒换处理过程所需要的时间。

Claims (7)

1. 一种同步数字体系支路自动保护倒换装置,其特征在于,包括工作通道告警模块、保护通道告警模块、通道选择模块和数据存储模块;
所述工作通道告警模块根据工作通道告警信息更新工作通道的告警编码及计数值,并将该更新的工作通道的告警编码输出到通道选择模块和数据存储模块,将该更新的工作通道的计数值输出到数据存储模块;其输入信号有:工作通道信号失效告警、工作通道信号劣化告警、从所述数据存储模块中读出的工作通道暂存计数值、工作通道暂存告警编码,以及外部电路配置的参数:返回时间设置与拖延时间设置;
所述保护通道告警模块根据保护通道告警信息更新保护通道的告警编码及计数值,并将该更新的保护通道的告警编码输出到通道选择模块和数据存储模块,将该更新的保护通道的计数值输出到数据存储模块;其输入信号有:保护通道信号失效告警、保护通道信号劣化告警、从所述数据存储模块中读出的保护通道暂存计数值、保护通道暂存告警编码,以及外部电路配置的参数:拖延时间设置;:
所述通道选择模块确定新的通道选择,并将更新通道选择、当前状态编码和倒换原因编码输出到数据存储模块;其输入信号有:支路的工作通道告警编码与保护通道告警编码、从数据存储模块中读出的通道选择、以及外部电路配置的倒换模式、外部倒换命令;;
所述数据存储模块完成支路的各种倒换数据存取,其输入信号有:当前状态编码、倒换原因编码、更新通道选择、工作通道更新计数值、工作通道更新告警编码、保护通道更新计数值、保护通道更新告警编码;下一次要对该支路进行倒换操作,将这些暂存的数据再次读出,其中读出的当前状态编码、倒换原因编码是用于上报给CPU;读出的通道选择信号送给所述通道选择模块,同时送给交叉连接电路,进行交叉处理。
2. 根据权利要求1所述的同步数字体系支路自动保护倒换装置,其特征在于,所述工作通道告警模块进一步包括工作通道告警组合控制逻辑、工作通道告警状态寄存器和工作通道计数寄存器,所述工作通道告警组合控制逻辑根据输入信号确定给所述工作通道告警状态寄存器和工作通道计数寄存器赋值的内容,在时钟的上升沿送给所述工作通道告警状态寄存器和工作通道计数寄存器,所述工作通道告警状态寄存器和工作通道计数寄存器分别输出工作通道更新告警编码与工作通道更新计数值给所述数据存储模块和通道选择模块。
3. 根据权利要求1所述的同步数字体系支路自动保护倒换装置,其特征在于,所述保护通道告警模块进一步包括保护通道告警组合控制逻辑、保护通道告警状态寄存器和保护通道计数寄存器,所述保护通道告警组合控制逻辑根据输入信号确定给所述保护通道告警状态寄存器和保护通道计数寄存器赋值的内容,并在时钟上升沿送给保护通道告警状态寄存器和保护通道计数寄存器,所述保护通道告警状态寄存器和保护通道计数寄存器分别输出保护通道更新告警编码与保护通道更新计数值给所述数据存储模块和通道选择模块。
4. 根据权利要求1所述的同步数字体系支路自动保护倒换装置,其特征在于,所述通道选择模块进一步包括通道选择组合控制逻辑、保护通道选择寄存器、当前状态编码寄存器和倒换原因编码寄存器,所述通道选择组合控制逻辑根据输入信号确定给保护通道选择寄存器、当前状态编码寄存器和倒换原因编码寄存器赋值的内容,并在时钟上升沿送给保护通道选择寄存器、当前状态编码寄存器和倒换原因编码寄存器构成的寄存器组,寄存器组输出更新通道选择、当前状态编码和倒换原因编码信号到所述数据存储模块。
5. 根据权利要求1所述的同步数字体系支路自动保护倒换装置,其特征在于,所述数据存储模块的输入信号还包括数据存储模块的读地址、写地址,以及CPU的读地址。
6. 根据权利要求1所述的同步数字体系支路自动保护倒换装置,其特征在于,整个装置采用分时复用的形式,同步数字体系各个支路的硬件倒换操作共用同一组电路,包括工作通道告警模块、保护通道告警模块、通道选择模块、数据存储模块。
7. 根据权利要求1所述的同步数字体系支路自动保护倒换装置,其特征在于,各个支路倒换的顺序由所述数据存储模块内部的存储器读写地址发生模块控制,与外部支路交叉电路的顺序保持一致。
CNB2004100960801A 2004-11-29 2004-11-29 同步数字体系支路自动保护倒换装置 Active CN100417079C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2004100960801A CN100417079C (zh) 2004-11-29 2004-11-29 同步数字体系支路自动保护倒换装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2004100960801A CN100417079C (zh) 2004-11-29 2004-11-29 同步数字体系支路自动保护倒换装置

Publications (2)

Publication Number Publication Date
CN1783798A CN1783798A (zh) 2006-06-07
CN100417079C true CN100417079C (zh) 2008-09-03

Family

ID=36773587

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100960801A Active CN100417079C (zh) 2004-11-29 2004-11-29 同步数字体系支路自动保护倒换装置

Country Status (1)

Country Link
CN (1) CN100417079C (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101188468B (zh) * 2006-11-17 2011-05-25 中兴通讯股份有限公司 同步数字体系中产生符合标准频偏的告警信号的装置

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101141209B (zh) * 2006-09-04 2010-12-08 中兴通讯股份有限公司 一种sdh网元数据恢复系统及其方法
CN101188437B (zh) * 2006-11-16 2011-06-22 中兴通讯股份有限公司 一种基于硬件实现通道倒换时查询倒换状态的方法
CN101022318B (zh) * 2007-03-27 2011-10-26 中兴通讯股份有限公司 同步数字传输系统中踪迹信息的处理装置和方法
CN101394261B (zh) * 2007-09-17 2012-02-15 华为技术有限公司 一种状态转换方法与网络节点装置
CN102546198A (zh) * 2010-12-09 2012-07-04 中兴通讯股份有限公司 子网连接保护中的路由切换方法及微波节点设备
CN102301649B (zh) * 2011-07-14 2013-07-10 华为技术有限公司 保护倒换装置和方法
CN106803787A (zh) * 2015-11-26 2017-06-06 华为技术有限公司 自动保护倒换的方法及装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1177246A (zh) * 1996-07-10 1998-03-25 富士通株式会社 时分复用信号的交叉连接系统
JPH11225096A (ja) * 1998-02-05 1999-08-17 Oki Electric Ind Co Ltd エコーキャンセラ装置及びエコー制御方法
CN1295397A (zh) * 1999-11-04 2001-05-16 深圳市中兴通讯股份有限公司 高速率sdh环路上的自动保护倒换方法及装置
JP2001298469A (ja) * 2000-04-13 2001-10-26 Nec Corp リングネットワークにおける受信端パス切替システム及び方法
JP2003101558A (ja) * 2001-09-21 2003-04-04 Fujitsu Ltd Sdhリングネットワーク

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1177246A (zh) * 1996-07-10 1998-03-25 富士通株式会社 时分复用信号的交叉连接系统
JPH11225096A (ja) * 1998-02-05 1999-08-17 Oki Electric Ind Co Ltd エコーキャンセラ装置及びエコー制御方法
CN1295397A (zh) * 1999-11-04 2001-05-16 深圳市中兴通讯股份有限公司 高速率sdh环路上的自动保护倒换方法及装置
JP2001298469A (ja) * 2000-04-13 2001-10-26 Nec Corp リングネットワークにおける受信端パス切替システム及び方法
JP2003101558A (ja) * 2001-09-21 2003-04-04 Fujitsu Ltd Sdhリングネットワーク

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101188468B (zh) * 2006-11-17 2011-05-25 中兴通讯股份有限公司 同步数字体系中产生符合标准频偏的告警信号的装置

Also Published As

Publication number Publication date
CN1783798A (zh) 2006-06-07

Similar Documents

Publication Publication Date Title
CN1035927A (zh) 混合式分组交换的方法和设备
CN100417079C (zh) 同步数字体系支路自动保护倒换装置
CN108462549B (zh) 保护组叠加倒换方法、控制装置及光通信设备
CN108462904B (zh) 基于硬件的保护组倒换方法及光通信设备
US7042913B2 (en) Method and system for writing data to memory elements
CN1093727C (zh) 同步数字序列空分交叉连接设备
US7729360B2 (en) Switching network
CN101741681B (zh) 节点装置
CN1300166A (zh) 一级同步传输模块接口块的随路信令数据处理设备
CN101238661B (zh) 数据传输方法和数据网络的网元
US7978736B2 (en) Efficient provisioning of a VT/TU cross-connect
US7542484B2 (en) Managing payload specific latencies in a cross-connect system
CN100470530C (zh) 通过时分复用数据总线互连彼此通信的印刷电路板的装置
KR100284001B1 (ko) 광가입자 전송장치에서의 계위단위신호 및 관리단위신호에 대한 타임 슬롯 스위칭 장치
US8582597B2 (en) Time slot interchanger
US7653053B2 (en) Programmable bit rates in a constant bandwidth TDM switch
CN100518024C (zh) 一种sdh支路交叉时分电路结构和交换方法
KR0164109B1 (ko) 동기식 전송시스템에서 시험 액세스를 위한 3 x 6N 교차 스위칭 장치
US6400694B1 (en) Duplex communication path switching system
GB1585891A (en) Tdm switching networks
KR100464499B1 (ko) 광 전송장비의 데이터통신채널 장치
KR100439216B1 (ko) 동기식 전송시스템의 채널 스위치의 읽기/쓰기 어드레스생성장치 및 그 방법
US20060256715A1 (en) Protection switching and monitoring method and arrangement in a data transmission system
KR100380234B1 (ko) 통신시스템의 크로스 컨넥션 제어장치
SU1624406A1 (ru) Цифровой линейный интерпол тор

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20151119

Address after: Dameisha Yantian District of Shenzhen City, Guangdong province 518085 Building No. 1

Patentee after: SHENZHEN ZTE MICROELECTRONICS TECHNOLOGY CO., LTD.

Address before: 518057 Nanshan District high tech Industrial Park, Guangdong, South Road, science and technology, ZTE building, legal department

Patentee before: ZTE Corporation

EE01 Entry into force of recordation of patent licensing contract
EE01 Entry into force of recordation of patent licensing contract

Application publication date: 20060607

Assignee: Xi'an Chris Semiconductor Technology Co. Ltd.

Assignor: SHENZHEN ZTE MICROELECTRONICS TECHNOLOGY CO., LTD.

Contract record no.: 2019440020036

Denomination of invention: Automatic protection conversion device for synchronous digital system branch

Granted publication date: 20080903

License type: Common License

Record date: 20190619