CN100375941C - 计算机系统及系统重置方法 - Google Patents
计算机系统及系统重置方法 Download PDFInfo
- Publication number
- CN100375941C CN100375941C CNB2004101007235A CN200410100723A CN100375941C CN 100375941 C CN100375941 C CN 100375941C CN B2004101007235 A CNB2004101007235 A CN B2004101007235A CN 200410100723 A CN200410100723 A CN 200410100723A CN 100375941 C CN100375941 C CN 100375941C
- Authority
- CN
- China
- Prior art keywords
- processor
- reset signal
- north bridge
- computer system
- order
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Stored Programmes (AREA)
Abstract
本发明有关于一种系统重置方法,尤其是有关于使南桥芯片直接重置处理器的方法。首先,提供一触发信号。接着,当该南桥芯片接收该触发信号后,发出一处理器重置信号。而当该北桥芯片接收该处理器重置信号后,传送该处理器重置信号至该处理器。最后,当该处理器接收该处理器重置信号后,该处理器重新启动。
Description
技术领域
本发明有关于一种系统重置方法,尤其是有关于使南桥芯片直接重置处理器的方法。
背景技术
在使用Intel Pentium 4结构的系统中,常有需要重置(reset)处理器的情况,例如在开机阶段改变处理器的倍频设定,或是从省电模式的STR状态回复正常运作状态时。
图1为公知计算机系统的结构以及重置信号图。该计算机系统100包含处理器102,北桥芯片104,南桥芯片106,只读存储器108。该北桥芯片104和南桥芯片106之间的总线,在一些公知的系统中直接使用外围交连界面(PCI),后来演进为特制的总线,例如威盛的V-Link或Intel的ICH。该北桥芯片104则以前端总线(FSB)与处理器102连接,以存储器总线(MEM)连接存储器(未示出),以示出加速端口(AGP)连接显示单元(未示出)。在公知的系统中,当欲重置处理器102时,北桥芯片104无法主动提供处理器重置信号CPU_RST#,必须由南桥芯片106发动系统重置信号PCI_RST#,使整个计算机系统重置,该北桥芯片104才会提供处理器重置信号CPU_RST#给处理器102。如图1所示,该南桥芯片106可以是接受了系统重置信号110的信号,或是由系统程序发出的命令,而启动系统重置信号PCI_RST#。该系统重置信号PCI_RST#通过PCI送往相连的所有装置,并通过V-Link送至北桥芯片104。该北桥芯片104接收到系统重置信号PCI_RST#之后,再各别发出重置信号RST#给相连的存储器和显示单元,并通过FSB发出处理器重置信号CPU_RST#至处理器102。因此,公知的系统欲重置处理器102的唯一办法就是全系统一起重置。
然而,如此一来,北桥芯片104和南桥芯片106本身皆会被重置,北桥芯片104中的缓存器中储存的值皆回到了默认值。必须再次进行程序化的步骤,才能重新恢复运作。若是该计算机系统100正欲从省电模式的STR状态回复正常运作状态,则会因缓存器数据的流失而发生问题。
发明内容
有鉴于此,本发明提供一种系统重置方法,用于一计算机系统中,该计算机系统包含一南桥芯片,一北桥芯片,以及一处理器,该系统重置的方法包含下列步骤。首先,提供一触发信号。接着,当该南桥芯片接收该触发信号后,发出一处理器重置信号。而当该北桥芯片接收该处理器重置信号后,将该处理器重置信号传送至该处理器。最后,当该处理器接收该处理器重置信号后,该处理器即执行重新启动。
该南桥芯片包含一控制引脚连接至该处理器,用以提供一选项设定,该处理器重新启动时,便根据该选项设定启动于对应的模式。而该选项设定用以决定该处理器的倍频值(frequency ratio)。在该北桥芯片传送该处理器重置信号至该处理器之前,将该处理器中一缓存器中的数据备份,而在该处理器重新启动后,再将该数据还原至该缓存器。
本发明另提供上述方法中所应用的计算机系统,以及使该计算机系统执行上述方法的基本输入输出系统。
附图说明
图1为公知计算机系统的结构以及重置信号图。
图2为本发明实施例之一的计算机系统结构以及重置信号图。
图3为本发明实施例之一的方法流程图。
符号说明
102~处理器
104~北桥芯片
106~南桥芯片
108~只读存储器
110~系统重置信号
202~处理器重置信号
204~控制引脚
具体实施方式
图2为本发明实施例之一的计算机系统结构200以及重置信号图。在200的结构中除了处理器102,北桥芯片104,南桥芯片106和只读存储器108的外,该南桥芯片106额外接收—处理器重置信号202,并具有若干控制引脚204直接连接至处理器102。和系统重置信号110不同的是,该处理器重置信号202用来直接重置处理器102,而不影响其它组件的运作。该控制引脚204遵从一些较旧型的处理器102的规格而订,可在处理器102重置时提供若干自订选项,例如倍频设定的值。当南桥芯片106接收到该处理器重置信号202时,直接通过V-Link发出一处理器重置信号CPU_RST#至该北桥芯片104。当该北桥芯片104接收到该处理器重置信号CPU_RST#时,再通过FSB传给处理器102,使该处理器102进行重置。在处理器102重置的过程中,南桥芯片106通过控制引脚204传给该处理器102的电位值会被读取,供对应的设定。举例来说,该控制引脚204的引脚数量可以是四条,供设定处理器102的倍频值。该处理器102重置后读取该控制引脚204四只引脚的电位值,即以对应的倍频值产生工作频率。此外,北桥芯片104也可以在处理器102重新启动期间,遵循处理器102的规格,通过既有的若干控制引脚提供若干启动选项,例如是否开始超执行绪模式(Hyper-Threading Enable)。由于在整个重置过程中,系统中其它组件皆无受影响,因此不需要重新程序化,北桥芯片104也没有缓存器的数据损失问题。
处理器重置信号202和系统重置信号110一样,可以是由外部触发,或是由内部系统程序发出的命令,例如一基本输入输出系统(BIOS)在设定倍频后需要重开机时,或是从省电模式的STR状态回复正常运作状态时而发出该220。
在另一实施例中,该北桥芯片104传送处理器重置信号CPU_RST#至该处理器102之前,可以先将该处理器102中的缓存器值备份在存储器中(通过图2中的MEM)。因存储器不会因重置而受影响,所以用来储存数据是安全的。而在该处理器102重新启动后,再将该数据还原至该处理器102的缓存器中。
因此,整个流程如图3的流程图所示,首先,在步骤302中,提供一触发信号至南桥芯片106。该触发信号专门为了只重置处理器,而避免重置整个系统。在步骤304中,当该南桥芯片106接收该触发信号后,发出一处理器重置信号至北桥芯片104。南桥芯片106和北桥芯片104之间的通讯协议可以辨别得出,该处理器重置信号不同于系统重置信号,因此只有处理器102会被重置。在步骤306中,该北桥芯片104在接收该处理器重置信号,并传送该处理器重置信号至该处理器102。在另一实施例中,北桥芯片104在接收该处理器重置信号后,会先将处理器102中的缓存器值备份在存储器中,再传送该处理器重置信号至该处理器102。最后在步骤308中,该处理器102在接收该处理器重置信号,重新启动。在一些旧型处理器102的规格中,如果南桥芯片106有提供控制引脚204连接至该处理器102,则该处理器102在重新启动阶段会根据该控制引脚204的值而运作于对应的模式。如果该控制引脚204用以设定倍频值,则处理器102即操作于对应的工作频率。此外,该北桥芯片104与处理器102之间相连的既定引脚,也提供若干启动选项,例如超执行绪模式的启动与否。步骤310,如果存储器中存有该处理器102的缓存器值的备份,则使之回存至处理器102的缓存器中,让系统恢复正常运作。综上所述,本发明使得重置处理器的步骤简化,不再因重置整个系统而损失无谓的数据,也不需耗费资源重新程序化系统组件。配合基本输入输出系统(BIOS)的控制,可使处理器102在不影响整体系统之前提下,巧妙的设定在各种模式下,满足系统平台的各种特殊需求,例如快速重新启动,或是锁频破解。
以上提供的实施例已突显本发明的诸多特色。本发明虽以优选实施例公开如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围的情况下,可进行更动与修改。此外本说明书依照规定所提的分段标题并不用于限定其内容所述的范围,尤其是背景技术中所提未必是已公开的公知发明,发明说明亦非用以限定本发明的技术特征。所以本发明的新颖性、进步性以及保护范围以所提出的权利要求所限定的范围为准。
Claims (10)
1.一种系统重置方法,用于一计算机系统中,该计算机系统包含一南桥芯片,一北桥芯片,以及一处理器,该系统重置的方法包含下列步骤:
提供一触发信号;
当该南桥芯片接收该触发信号后,发出一处理器重置信号;
当该北桥芯片接收该处理器重置信号后,将该处理器重置信号直接传送至该处理器;以及
当该处理器接收该处理器重置信号后,该处理器即执行重新启动。
2.如权利要求1所述的系统重置方法,其中:
该南桥芯片包含一控制引脚连接至该处理器,用以提供一选项设定,以及
该处理器重新启动时,根据该选项设定启动于对应的模式。
3.如权利要求2所述的系统重置方法,其中该选项设定用以决定该处理器的倍频值。
4.如权利要求3所述的系统重置方法,其中该触发信号由一基本输入输出系统所提供。
5.如权利要求1所述的系统重置方法,还进一步包含:
在该北桥芯片传送该处理器重置信号至该处理器之前,将该处理器中一缓存器中的数据备份;以及
在该处理器重新启动后,将该数据还原至该缓存器。
6.一种计算机系统,包含:
一南桥芯片,用以在接收一触发信号后发出一处理器重置信号;
一北桥芯片,连接该南桥芯片,用以从该南桥芯片接收该处理器重置信号;以及
一处理器,连接该北桥芯片,并接收自该北桥芯片直接转送的该处理器重置信号,且该处理器在接收该处理器重置信号后即执行重新启动。
7.如权利要求6所述的计算机系统,其中:
该南桥芯片包含一控制引脚连接至该处理器,用以提供一选项设定,以及
该处理器重新启动时,根据该选项设定启动于对应的模式。
8.如权利要求7所述的计算机系统,其中该选项设定用以决定该处理器的倍频值。
9.如权利要求8所述的计算机系统,还进一步包含一基本输入输出系统,用以提供该触发信号。
10.如权利要求9所述的计算机系统,还进一步包含一存储器,用以在该北桥芯片传送该处理器重置信号至该处理器之前,将该处理器中一缓存器中的数据备份,其中,在该处理器重新启动后,该北桥芯片将该数据还原至该处理器中的该缓存器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2004101007235A CN100375941C (zh) | 2004-12-10 | 2004-12-10 | 计算机系统及系统重置方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CNB2004101007235A CN100375941C (zh) | 2004-12-10 | 2004-12-10 | 计算机系统及系统重置方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1622003A CN1622003A (zh) | 2005-06-01 |
CN100375941C true CN100375941C (zh) | 2008-03-19 |
Family
ID=34766715
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB2004101007235A Active CN100375941C (zh) | 2004-12-10 | 2004-12-10 | 计算机系统及系统重置方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN100375941C (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100530039C (zh) * | 2006-06-02 | 2009-08-19 | 鸿富锦精密工业(深圳)有限公司 | 计算机系统重置装置 |
CN100409142C (zh) * | 2006-06-12 | 2008-08-06 | 张健 | 一种恢复计算机系统的装置 |
CN100401233C (zh) * | 2006-08-09 | 2008-07-09 | 威盛电子股份有限公司 | 重新启动周边装置的方法 |
CN102478940A (zh) * | 2010-11-24 | 2012-05-30 | 英业达股份有限公司 | 一种用于计算机系统复用引脚的控制电路 |
CN105549707B (zh) * | 2015-12-15 | 2019-07-16 | 上海斐讯数据通信技术有限公司 | 一种防止设备开机失败的复位电路及复位方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0825518A1 (en) * | 1996-08-20 | 1998-02-25 | Compaq Computer Corporation | PCI bus bridge reset circuit |
CN1405676A (zh) * | 2002-11-18 | 2003-03-26 | 威盛电子股份有限公司 | 可使用排错系统开机的方法、计算机系统及其总线桥接器 |
CN1412647A (zh) * | 2001-10-11 | 2003-04-23 | 纬创资通股份有限公司 | 可调节中央处理器外频的电路结构及其操作方法 |
CN1455307A (zh) * | 2003-06-06 | 2003-11-12 | 中国科学院计算技术研究所 | 一种龙芯-1cpu的网络计算机主板系统及复位方法 |
-
2004
- 2004-12-10 CN CNB2004101007235A patent/CN100375941C/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0825518A1 (en) * | 1996-08-20 | 1998-02-25 | Compaq Computer Corporation | PCI bus bridge reset circuit |
CN1412647A (zh) * | 2001-10-11 | 2003-04-23 | 纬创资通股份有限公司 | 可调节中央处理器外频的电路结构及其操作方法 |
CN1405676A (zh) * | 2002-11-18 | 2003-03-26 | 威盛电子股份有限公司 | 可使用排错系统开机的方法、计算机系统及其总线桥接器 |
CN1455307A (zh) * | 2003-06-06 | 2003-11-12 | 中国科学院计算技术研究所 | 一种龙芯-1cpu的网络计算机主板系统及复位方法 |
Also Published As
Publication number | Publication date |
---|---|
CN1622003A (zh) | 2005-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7698594B2 (en) | Reconfigurable processor and reconfiguration method executed by the reconfigurable processor | |
US7765391B2 (en) | Multiprocessor system and boot-up method of slave system | |
US7676649B2 (en) | Computing machine with redundancy and related systems and methods | |
CN101271413B (zh) | 计算机运行状态侦测及处理方法和系统 | |
US7076689B2 (en) | Use of unique XID range among multiple control processors | |
CN102073517A (zh) | 一种嵌入式系统的升级、备份方法和装置 | |
CN103618618B (zh) | 基于分布式pcie系统的线卡故障恢复方法及相关设备 | |
CN111273923B (zh) | 基于PCIe接口的FPGA升级方法 | |
US20040003226A1 (en) | Method and apparatus for recovering from corrupted system firmware in a computer system | |
CN101354657B (zh) | 现场可编程门阵列的加载方法及加载电路 | |
US20210294772A1 (en) | Systems, Apparatus And Methods For Rapid Peripheral Component Interconnect Express (PCIE) System Boot | |
JP2018531461A (ja) | マルチステージブートイメージロードおよびプログラマブルロジックデバイスの構成 | |
CN100375941C (zh) | 计算机系统及系统重置方法 | |
CN101334735B (zh) | 多处理器计算系统中单个处理器的代码更新的方法和系统 | |
CN110968352A (zh) | 一种pcie设备的复位系统及服务器系统 | |
CN101751265B (zh) | 服务器的基本输入/输出系统的更新系统及其方法 | |
US7334118B2 (en) | Method for resetting a processor involves receiving CPU reset trigger signal from BIOS | |
CN102184109A (zh) | 一种Boot软件自动升级控制方法和装置 | |
CN116820827B (zh) | 一种节点服务器的基板管理控制器的控制方法及其系统 | |
CN101086719A (zh) | 多功能装置的驱动 | |
CN111694787A (zh) | 一种芯片启动的方法、网络设备和机器可读存储介质 | |
EP1573517A2 (en) | Method and apparatus for processing transactions in a data processing system | |
CN101158920B (zh) | 一种检测操作系统故障的方法和装置 | |
CN103186403A (zh) | 节点置换处理方法与使用该方法的服务器系统 | |
CN114077512A (zh) | 一种异常复位的处理方法、异常处理装置及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |