BR9815156A - Trama digital para estação hertziana - Google Patents
Trama digital para estação hertzianaInfo
- Publication number
- BR9815156A BR9815156A BR9815156-8A BR9815156A BR9815156A BR 9815156 A BR9815156 A BR 9815156A BR 9815156 A BR9815156 A BR 9815156A BR 9815156 A BR9815156 A BR 9815156A
- Authority
- BR
- Brazil
- Prior art keywords
- signals
- station
- signal
- frame
- groups
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/16—Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
- H04J3/1605—Fixed allocated frame structures
- H04J3/1623—Plesiochronous digital hierarchy [PDH]
- H04J3/1629—Format building algorithm
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Time-Division Multiplex Systems (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
<B>TRAMA DIGITAL PARA ESTAçãO HERTZIANA<D> Uma estação hertziana é tornada compatível com a transmissão de um grupo selecionado não especificado entre os grupos de sinais plesiócronos com multiplexador a fim de incluir na estação os circuitos programáveis comuns aos grupos, independentemente da velocidade do sinal resultante da multiplexagem. Uma trama com uma estrutura independente da velocidade é formada constituindo-se grupos de sinais plesiócronos (SE1, SE2, SE3) possuindo velocidades substancialmente múltiplas reciprocamente inteiras (DE1, DE2, DE3), selecionando-se um grupo, multiplexando-se os sinais no grupo selecionado em um sinal de multiplex (SMk), as velocidades dos sinais de multiplex sendo múltiplas reciprocamente inteiras, distribuindo-se os bits do sinal de multiplex em um campo de comprimento pré-determinado na trama após multiplicar a velocidade do sinal de multiplex por uma constante, e formando-se um sinal resultante (SRk) por inserção em uma trama de palavra de alinhamento e um campo de bits suplementares de comprimentos pré-determinados.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR9715270A FR2771871B1 (fr) | 1997-12-02 | 1997-12-02 | Trame numerique pour station hertzienne |
PCT/FR1998/002416 WO1999029060A1 (fr) | 1997-12-02 | 1998-11-13 | Trame numerique pour station hertzienne |
Publications (1)
Publication Number | Publication Date |
---|---|
BR9815156A true BR9815156A (pt) | 2000-10-03 |
Family
ID=9514140
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
BR9815156-8A BR9815156A (pt) | 1997-12-02 | 1998-11-13 | Trama digital para estação hertziana |
Country Status (6)
Country | Link |
---|---|
EP (1) | EP1036442B1 (pt) |
BR (1) | BR9815156A (pt) |
CA (1) | CA2312344A1 (pt) |
DE (1) | DE69821391T2 (pt) |
FR (1) | FR2771871B1 (pt) |
WO (1) | WO1999029060A1 (pt) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2296971A1 (fr) * | 1974-12-31 | 1976-07-30 | Texier Alain | Reseau de commutation numerique commutant des " quadrioctets " |
DE3047045A1 (de) * | 1980-12-13 | 1982-07-29 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | Dienstintegriertes uebertragungssystem |
JPS5833334A (ja) * | 1981-08-21 | 1983-02-26 | Hitachi Ltd | 時分割多重化装置 |
US4965796A (en) * | 1989-09-29 | 1990-10-23 | At&T Bell Laboratories | Microprocessor-based substrate multiplexer/demultiplexer |
-
1997
- 1997-12-02 FR FR9715270A patent/FR2771871B1/fr not_active Expired - Fee Related
-
1998
- 1998-11-13 DE DE69821391T patent/DE69821391T2/de not_active Expired - Lifetime
- 1998-11-13 CA CA002312344A patent/CA2312344A1/en not_active Abandoned
- 1998-11-13 BR BR9815156-8A patent/BR9815156A/pt not_active IP Right Cessation
- 1998-11-13 EP EP98955643A patent/EP1036442B1/fr not_active Expired - Lifetime
- 1998-11-13 WO PCT/FR1998/002416 patent/WO1999029060A1/fr active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
WO1999029060A1 (fr) | 1999-06-10 |
CA2312344A1 (en) | 1999-06-10 |
DE69821391D1 (de) | 2004-03-04 |
EP1036442A1 (fr) | 2000-09-20 |
DE69821391T2 (de) | 2004-11-11 |
FR2771871B1 (fr) | 2001-12-07 |
EP1036442B1 (fr) | 2004-01-28 |
FR2771871A1 (fr) | 1999-06-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3786044D1 (de) | Bit-verschachtelter zeitmultiplexer mit hoher datenuebertragungsgeschwindigkeit fuer multiknoten-kommunikationssystem. | |
BR9910067A (pt) | Sistema de telecomunicações, e, processo para operar um sistema de telecomunicações | |
BR9812311A (pt) | Um método e equipamento para a transmissão de dados em um sistema de múltiplas portadoras | |
WO2000036780A3 (en) | High speed linking module | |
AR022880A1 (es) | Sistema y metodo para comunicacion de datos a alta velocidad | |
EP0667690A3 (en) | Optical wavelength division multiplexer for protocol independent serial data sources with high speed. | |
KR930024352A (ko) | 향상된 데이타 스트림 전송방법과 데이타 스트림 전송 데이타 처리 시스템 | |
BR9911333A (pt) | Processo para sincronizar uma primeira unidade processadora com uma segunda unidade processadora, e, sistema tolerante a falha. | |
MX167721B (es) | Ducto multiple de datos, sincrono/asincrono | |
ATE4761T1 (de) | Verfahren zur belegung von zeitschlitzen eines zeitmultiplexsystems mit dynamischen multiplexern. | |
BR9907288A (pt) | Sinalização de modulação de impedância | |
BR0307159A (pt) | Processo de transmissão de dados por um sistema digital de transmissão de dados multi-usuário, ponto a multiponto | |
ES2047491T3 (es) | Multiplexor cedente de ranuras de tiempo. | |
BR9815156A (pt) | Trama digital para estação hertziana | |
WO1995024801A3 (en) | Hierarchical synchronization method | |
ATE314689T1 (de) | Verfahren und system für synchrone serielle kommunikation | |
BRPI0417777A (pt) | método para operar uma rede de comunicação, e, rede de comunicação | |
ES2079406T3 (es) | Procedimiento de conexion cruzada (cross-connect) para señales-stm-1 de la jerarquia multiplex-digital-sincrona. | |
ES2085883T3 (es) | Circuito para la adaptacion de las velocidades de bits de dos señales. | |
KR900015486A (ko) | 광파이버 데이터 링크 시스템 | |
BR0010504A (pt) | Processo para transmitir sinais de uma pluralidade de primeiras estações para a mesma segunda estação e rede compreendendo uma pluralidade de primeiras estações e uma pluralidade de segundas estações | |
BR9909525A (pt) | Dispositivo para melhorar uma propriedade definida de sinais de transformação-domìnio | |
EP1335626A3 (en) | High speed healing ring for optical transport networks | |
KR870002517A (ko) | 디지탈 신호조합 장치 | |
KR0126846B1 (ko) | 에스티엠-4(stm-4)급 다중장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
B08F | Application fees: dismissal - article 86 of industrial property law |
Free format text: REFERENTE A 5O, 6O, 7O, 8O E 9O ANUIDADES. |
|
B08K | Lapse as no evidence of payment of the annual fee has been furnished to inpi (acc. art. 87) |
Free format text: REFERENTE AO DESPACHO 8.6 PUBLICADO NA RPI 1910 DE 14/08/2007. |